OMAP3: PM: disable sys_clkreq signalling while audio is active
[pandora-kernel.git] / sound / soc / codecs / twl4030.c
1 /*
2  * ALSA SoC TWL4030 codec driver
3  *
4  * Author:      Steve Sakoman, <steve@sakoman.com>
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License
8  * version 2 as published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but
11  * WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
13  * General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA
18  * 02110-1301 USA
19  *
20  */
21
22 #include <linux/module.h>
23 #include <linux/moduleparam.h>
24 #include <linux/init.h>
25 #include <linux/delay.h>
26 #include <linux/pm.h>
27 #include <linux/i2c.h>
28 #include <linux/platform_device.h>
29 #include <linux/i2c/twl.h>
30 #include <linux/slab.h>
31 #include <sound/core.h>
32 #include <sound/pcm.h>
33 #include <sound/pcm_params.h>
34 #include <sound/soc.h>
35 #include <sound/initval.h>
36 #include <sound/tlv.h>
37
38 /* Register descriptions are here */
39 #include <linux/mfd/twl4030-audio.h>
40
41 /* HACK */
42 extern void omap3_pm_alow_pmic_idle(int allow);
43
44 /* Shadow register used by the audio driver */
45 #define TWL4030_REG_SW_SHADOW           0x4A
46 #define TWL4030_CACHEREGNUM     (TWL4030_REG_SW_SHADOW + 1)
47
48 /* TWL4030_REG_SW_SHADOW (0x4A) Fields */
49 #define TWL4030_HFL_EN                  0x01
50 #define TWL4030_HFR_EN                  0x02
51
52 /*
53  * twl4030 register cache & default register settings
54  */
55 static const u8 twl4030_reg[TWL4030_CACHEREGNUM] = {
56         0x00, /* this register not used         */
57         0x00, /* REG_CODEC_MODE         (0x1)   */
58         0x00, /* REG_OPTION             (0x2)   */
59         0x00, /* REG_UNKNOWN            (0x3)   */
60         0x00, /* REG_MICBIAS_CTL        (0x4)   */
61         0x01, /* REG_ANAMICL            (0x5)   */
62         0x00, /* REG_ANAMICR            (0x6)   */
63         0x00, /* REG_AVADC_CTL          (0x7)   */
64         0x00, /* REG_ADCMICSEL          (0x8)   */
65         0x00, /* REG_DIGMIXING          (0x9)   */
66         0x0f, /* REG_ATXL1PGA           (0xA)   */
67         0x0f, /* REG_ATXR1PGA           (0xB)   */
68         0x0f, /* REG_AVTXL2PGA          (0xC)   */
69         0x0f, /* REG_AVTXR2PGA          (0xD)   */
70         0x00, /* REG_AUDIO_IF           (0xE)   */
71         0x00, /* REG_VOICE_IF           (0xF)   */
72         0x3f, /* REG_ARXR1PGA           (0x10)  */
73         0x3f, /* REG_ARXL1PGA           (0x11)  */
74         0x3f, /* REG_ARXR2PGA           (0x12)  */
75         0x3f, /* REG_ARXL2PGA           (0x13)  */
76         0x25, /* REG_VRXPGA             (0x14)  */
77         0x00, /* REG_VSTPGA             (0x15)  */
78         0x00, /* REG_VRX2ARXPGA         (0x16)  */
79         0x00, /* REG_AVDAC_CTL          (0x17)  */
80         0x00, /* REG_ARX2VTXPGA         (0x18)  */
81         0x32, /* REG_ARXL1_APGA_CTL     (0x19)  */
82         0x32, /* REG_ARXR1_APGA_CTL     (0x1A)  */
83         0x32, /* REG_ARXL2_APGA_CTL     (0x1B)  */
84         0x32, /* REG_ARXR2_APGA_CTL     (0x1C)  */
85         0x00, /* REG_ATX2ARXPGA         (0x1D)  */
86         0x00, /* REG_BT_IF              (0x1E)  */
87         0x55, /* REG_BTPGA              (0x1F)  */
88         0x00, /* REG_BTSTPGA            (0x20)  */
89         0x00, /* REG_EAR_CTL            (0x21)  */
90         0x00, /* REG_HS_SEL             (0x22)  */
91         0x00, /* REG_HS_GAIN_SET        (0x23)  */
92         0x00, /* REG_HS_POPN_SET        (0x24)  */
93         0x00, /* REG_PREDL_CTL          (0x25)  */
94         0x00, /* REG_PREDR_CTL          (0x26)  */
95         0x00, /* REG_PRECKL_CTL         (0x27)  */
96         0x00, /* REG_PRECKR_CTL         (0x28)  */
97         0x00, /* REG_HFL_CTL            (0x29)  */
98         0x00, /* REG_HFR_CTL            (0x2A)  */
99         0x05, /* REG_ALC_CTL            (0x2B)  */
100         0x00, /* REG_ALC_SET1           (0x2C)  */
101         0x00, /* REG_ALC_SET2           (0x2D)  */
102         0x00, /* REG_BOOST_CTL          (0x2E)  */
103         0x00, /* REG_SOFTVOL_CTL        (0x2F)  */
104         0x13, /* REG_DTMF_FREQSEL       (0x30)  */
105         0x00, /* REG_DTMF_TONEXT1H      (0x31)  */
106         0x00, /* REG_DTMF_TONEXT1L      (0x32)  */
107         0x00, /* REG_DTMF_TONEXT2H      (0x33)  */
108         0x00, /* REG_DTMF_TONEXT2L      (0x34)  */
109         0x79, /* REG_DTMF_TONOFF        (0x35)  */
110         0x11, /* REG_DTMF_WANONOFF      (0x36)  */
111         0x00, /* REG_I2S_RX_SCRAMBLE_H  (0x37)  */
112         0x00, /* REG_I2S_RX_SCRAMBLE_M  (0x38)  */
113         0x00, /* REG_I2S_RX_SCRAMBLE_L  (0x39)  */
114         0x06, /* REG_APLL_CTL           (0x3A)  */
115         0x00, /* REG_DTMF_CTL           (0x3B)  */
116         0x44, /* REG_DTMF_PGA_CTL2      (0x3C)  */
117         0x69, /* REG_DTMF_PGA_CTL1      (0x3D)  */
118         0x00, /* REG_MISC_SET_1         (0x3E)  */
119         0x00, /* REG_PCMBTMUX           (0x3F)  */
120         0x00, /* not used               (0x40)  */
121         0x00, /* not used               (0x41)  */
122         0x00, /* not used               (0x42)  */
123         0x00, /* REG_RX_PATH_SEL        (0x43)  */
124         0x32, /* REG_VDL_APGA_CTL       (0x44)  */
125         0x00, /* REG_VIBRA_CTL          (0x45)  */
126         0x00, /* REG_VIBRA_SET          (0x46)  */
127         0x00, /* REG_VIBRA_PWM_SET      (0x47)  */
128         0x00, /* REG_ANAMIC_GAIN        (0x48)  */
129         0x00, /* REG_MISC_SET_2         (0x49)  */
130         0x00, /* REG_SW_SHADOW          (0x4A)  - Shadow, non HW register */
131 };
132
133 /* codec private data */
134 struct twl4030_priv {
135         unsigned int codec_powered;
136
137         /* reference counts of AIF/APLL users */
138         unsigned int apll_enabled;
139
140         struct snd_pcm_substream *master_substream;
141         struct snd_pcm_substream *slave_substream;
142
143         unsigned int configured;
144         unsigned int rate;
145         unsigned int sample_bits;
146         unsigned int channels;
147
148         unsigned int sysclk;
149
150         /* Output (with associated amp) states */
151         u8 hsl_enabled, hsr_enabled;
152         u8 earpiece_enabled;
153         u8 predrivel_enabled, predriver_enabled;
154         u8 carkitl_enabled, carkitr_enabled;
155
156         /* Delay needed after enabling the digimic interface */
157         unsigned int digimic_delay;
158 };
159
160 /*
161  * read twl4030 register cache
162  */
163 static inline unsigned int twl4030_read_reg_cache(struct snd_soc_codec *codec,
164         unsigned int reg)
165 {
166         u8 *cache = codec->reg_cache;
167
168         if (reg >= TWL4030_CACHEREGNUM)
169                 return -EIO;
170
171         return cache[reg];
172 }
173
174 /*
175  * write twl4030 register cache
176  */
177 static inline void twl4030_write_reg_cache(struct snd_soc_codec *codec,
178                                                 u8 reg, u8 value)
179 {
180         u8 *cache = codec->reg_cache;
181
182         if (reg >= TWL4030_CACHEREGNUM)
183                 return;
184         cache[reg] = value;
185 }
186
187 /*
188  * write to the twl4030 register space
189  */
190 static int twl4030_write(struct snd_soc_codec *codec,
191                         unsigned int reg, unsigned int value)
192 {
193         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
194         int write_to_reg = 0;
195
196         twl4030_write_reg_cache(codec, reg, value);
197         if (likely(reg < TWL4030_REG_SW_SHADOW)) {
198                 /* Decide if the given register can be written */
199                 switch (reg) {
200                 case TWL4030_REG_EAR_CTL:
201                         if (twl4030->earpiece_enabled)
202                                 write_to_reg = 1;
203                         break;
204                 case TWL4030_REG_PREDL_CTL:
205                         if (twl4030->predrivel_enabled)
206                                 write_to_reg = 1;
207                         break;
208                 case TWL4030_REG_PREDR_CTL:
209                         if (twl4030->predriver_enabled)
210                                 write_to_reg = 1;
211                         break;
212                 case TWL4030_REG_PRECKL_CTL:
213                         if (twl4030->carkitl_enabled)
214                                 write_to_reg = 1;
215                         break;
216                 case TWL4030_REG_PRECKR_CTL:
217                         if (twl4030->carkitr_enabled)
218                                 write_to_reg = 1;
219                         break;
220                 case TWL4030_REG_HS_GAIN_SET:
221                         if (twl4030->hsl_enabled || twl4030->hsr_enabled)
222                                 write_to_reg = 1;
223                         break;
224                 default:
225                         /* All other register can be written */
226                         write_to_reg = 1;
227                         break;
228                 }
229                 if (write_to_reg)
230                         return twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,
231                                                     value, reg);
232         }
233         return 0;
234 }
235
236 static inline void twl4030_wait_ms(int time)
237 {
238         if (time < 60) {
239                 time *= 1000;
240                 usleep_range(time, time + 500);
241         } else {
242                 msleep(time);
243         }
244 }
245
246 static void twl4030_codec_enable(struct snd_soc_codec *codec, int enable)
247 {
248         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
249         int mode;
250
251         if (enable == twl4030->codec_powered)
252                 return;
253
254         if (enable)
255                 mode = twl4030_audio_enable_resource(TWL4030_AUDIO_RES_POWER);
256         else
257                 mode = twl4030_audio_disable_resource(TWL4030_AUDIO_RES_POWER);
258
259         if (mode >= 0) {
260                 twl4030_write_reg_cache(codec, TWL4030_REG_CODEC_MODE, mode);
261                 twl4030->codec_powered = enable;
262         }
263
264         /* REVISIT: this delay is present in TI sample drivers */
265         /* but there seems to be no TRM requirement for it     */
266         udelay(10);
267 }
268
269 static inline void twl4030_check_defaults(struct snd_soc_codec *codec)
270 {
271         int i, difference = 0;
272         u8 val;
273
274         dev_dbg(codec->dev, "Checking TWL audio default configuration\n");
275         for (i = 1; i <= TWL4030_REG_MISC_SET_2; i++) {
276                 twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &val, i);
277                 if (val != twl4030_reg[i]) {
278                         difference++;
279                         dev_dbg(codec->dev,
280                                  "Reg 0x%02x: chip: 0x%02x driver: 0x%02x\n",
281                                  i, val, twl4030_reg[i]);
282                 }
283         }
284         dev_dbg(codec->dev, "Found %d non-matching registers. %s\n",
285                  difference, difference ? "Not OK" : "OK");
286 }
287
288 static inline void twl4030_reset_registers(struct snd_soc_codec *codec)
289 {
290         int i;
291
292         /* set all audio section registers to reasonable defaults */
293         for (i = TWL4030_REG_OPTION; i <= TWL4030_REG_MISC_SET_2; i++)
294                 if (i != TWL4030_REG_APLL_CTL)
295                         twl4030_write(codec, i, twl4030_reg[i]);
296
297 }
298
299 static void twl4030_init_chip(struct snd_soc_codec *codec)
300 {
301         struct twl4030_codec_data *pdata = dev_get_platdata(codec->dev);
302         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
303         u8 reg, byte;
304         int i = 0;
305
306         /* Check defaults, if instructed before anything else */
307         if (pdata && pdata->check_defaults)
308                 twl4030_check_defaults(codec);
309
310         /* Reset registers, if no setup data or if instructed to do so */
311         if (!pdata || (pdata && pdata->reset_registers))
312                 twl4030_reset_registers(codec);
313
314         /* Refresh APLL_CTL register from HW */
315         twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &byte,
316                             TWL4030_REG_APLL_CTL);
317         twl4030_write_reg_cache(codec, TWL4030_REG_APLL_CTL, byte);
318
319         /* anti-pop when changing analog gain */
320         reg = twl4030_read_reg_cache(codec, TWL4030_REG_MISC_SET_1);
321         twl4030_write(codec, TWL4030_REG_MISC_SET_1,
322                 reg | TWL4030_SMOOTH_ANAVOL_EN);
323
324         twl4030_write(codec, TWL4030_REG_OPTION,
325                 TWL4030_ATXL1_EN | TWL4030_ATXR1_EN |
326                 TWL4030_ARXL2_EN | TWL4030_ARXR2_EN);
327
328         /* REG_ARXR2_APGA_CTL reset according to the TRM: 0dB, DA_EN */
329         twl4030_write(codec, TWL4030_REG_ARXR2_APGA_CTL, 0x32);
330
331         /* Machine dependent setup */
332         if (!pdata)
333                 return;
334
335         twl4030->digimic_delay = pdata->digimic_delay;
336
337         reg = twl4030_read_reg_cache(codec, TWL4030_REG_HS_POPN_SET);
338         reg &= ~TWL4030_RAMP_DELAY;
339         reg |= (pdata->ramp_delay_value << 2);
340         twl4030_write_reg_cache(codec, TWL4030_REG_HS_POPN_SET, reg);
341
342         /* initiate offset cancellation */
343         twl4030_codec_enable(codec, 1);
344
345         reg = twl4030_read_reg_cache(codec, TWL4030_REG_ANAMICL);
346         reg &= ~TWL4030_OFFSET_CNCL_SEL;
347         reg |= pdata->offset_cncl_path;
348         twl4030_write(codec, TWL4030_REG_ANAMICL,
349                 reg | TWL4030_CNCL_OFFSET_START);
350
351         /*
352          * Wait for offset cancellation to complete.
353          * Since this takes a while, do not slam the i2c.
354          * Start polling the status after ~20ms.
355          */
356         msleep(20);
357         do {
358                 usleep_range(1000, 2000);
359                 twl_i2c_read_u8(TWL4030_MODULE_AUDIO_VOICE, &byte,
360                                     TWL4030_REG_ANAMICL);
361         } while ((i++ < 100) &&
362                  ((byte & TWL4030_CNCL_OFFSET_START) ==
363                   TWL4030_CNCL_OFFSET_START));
364
365         /* Make sure that the reg_cache has the same value as the HW */
366         twl4030_write_reg_cache(codec, TWL4030_REG_ANAMICL, byte);
367
368         twl4030_codec_enable(codec, 0);
369 }
370
371 static void twl4030_apll_enable(struct snd_soc_codec *codec, int enable)
372 {
373         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
374         int status = -1;
375
376         if (enable) {
377                 twl4030->apll_enabled++;
378                 if (twl4030->apll_enabled == 1)
379                         status = twl4030_audio_enable_resource(
380                                                         TWL4030_AUDIO_RES_APLL);
381         } else {
382                 twl4030->apll_enabled--;
383                 if (!twl4030->apll_enabled)
384                         status = twl4030_audio_disable_resource(
385                                                         TWL4030_AUDIO_RES_APLL);
386         }
387
388         if (status >= 0)
389                 twl4030_write_reg_cache(codec, TWL4030_REG_APLL_CTL, status);
390 }
391
392 /* Earpiece */
393 static const struct snd_kcontrol_new twl4030_dapm_earpiece_controls[] = {
394         SOC_DAPM_SINGLE("Voice", TWL4030_REG_EAR_CTL, 0, 1, 0),
395         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_EAR_CTL, 1, 1, 0),
396         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_EAR_CTL, 2, 1, 0),
397         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_EAR_CTL, 3, 1, 0),
398 };
399
400 /* PreDrive Left */
401 static const struct snd_kcontrol_new twl4030_dapm_predrivel_controls[] = {
402         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PREDL_CTL, 0, 1, 0),
403         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_PREDL_CTL, 1, 1, 0),
404         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PREDL_CTL, 2, 1, 0),
405         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PREDL_CTL, 3, 1, 0),
406 };
407
408 /* PreDrive Right */
409 static const struct snd_kcontrol_new twl4030_dapm_predriver_controls[] = {
410         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PREDR_CTL, 0, 1, 0),
411         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_PREDR_CTL, 1, 1, 0),
412         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PREDR_CTL, 2, 1, 0),
413         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PREDR_CTL, 3, 1, 0),
414 };
415
416 /* Headset Left */
417 static const struct snd_kcontrol_new twl4030_dapm_hsol_controls[] = {
418         SOC_DAPM_SINGLE("Voice", TWL4030_REG_HS_SEL, 0, 1, 0),
419         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_HS_SEL, 1, 1, 0),
420         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_HS_SEL, 2, 1, 0),
421 };
422
423 /* Headset Right */
424 static const struct snd_kcontrol_new twl4030_dapm_hsor_controls[] = {
425         SOC_DAPM_SINGLE("Voice", TWL4030_REG_HS_SEL, 3, 1, 0),
426         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_HS_SEL, 4, 1, 0),
427         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_HS_SEL, 5, 1, 0),
428 };
429
430 /* Carkit Left */
431 static const struct snd_kcontrol_new twl4030_dapm_carkitl_controls[] = {
432         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PRECKL_CTL, 0, 1, 0),
433         SOC_DAPM_SINGLE("AudioL1", TWL4030_REG_PRECKL_CTL, 1, 1, 0),
434         SOC_DAPM_SINGLE("AudioL2", TWL4030_REG_PRECKL_CTL, 2, 1, 0),
435 };
436
437 /* Carkit Right */
438 static const struct snd_kcontrol_new twl4030_dapm_carkitr_controls[] = {
439         SOC_DAPM_SINGLE("Voice", TWL4030_REG_PRECKR_CTL, 0, 1, 0),
440         SOC_DAPM_SINGLE("AudioR1", TWL4030_REG_PRECKR_CTL, 1, 1, 0),
441         SOC_DAPM_SINGLE("AudioR2", TWL4030_REG_PRECKR_CTL, 2, 1, 0),
442 };
443
444 /* Handsfree Left */
445 static const char *twl4030_handsfreel_texts[] =
446                 {"Voice", "AudioL1", "AudioL2", "AudioR2"};
447
448 static const struct soc_enum twl4030_handsfreel_enum =
449         SOC_ENUM_SINGLE(TWL4030_REG_HFL_CTL, 0,
450                         ARRAY_SIZE(twl4030_handsfreel_texts),
451                         twl4030_handsfreel_texts);
452
453 static const struct snd_kcontrol_new twl4030_dapm_handsfreel_control =
454 SOC_DAPM_ENUM("Route", twl4030_handsfreel_enum);
455
456 /* Handsfree Left virtual mute */
457 static const struct snd_kcontrol_new twl4030_dapm_handsfreelmute_control =
458         SOC_DAPM_SINGLE("Switch", TWL4030_REG_SW_SHADOW, 0, 1, 0);
459
460 /* Handsfree Right */
461 static const char *twl4030_handsfreer_texts[] =
462                 {"Voice", "AudioR1", "AudioR2", "AudioL2"};
463
464 static const struct soc_enum twl4030_handsfreer_enum =
465         SOC_ENUM_SINGLE(TWL4030_REG_HFR_CTL, 0,
466                         ARRAY_SIZE(twl4030_handsfreer_texts),
467                         twl4030_handsfreer_texts);
468
469 static const struct snd_kcontrol_new twl4030_dapm_handsfreer_control =
470 SOC_DAPM_ENUM("Route", twl4030_handsfreer_enum);
471
472 /* Handsfree Right virtual mute */
473 static const struct snd_kcontrol_new twl4030_dapm_handsfreermute_control =
474         SOC_DAPM_SINGLE("Switch", TWL4030_REG_SW_SHADOW, 1, 1, 0);
475
476 /* Vibra */
477 /* Vibra audio path selection */
478 static const char *twl4030_vibra_texts[] =
479                 {"AudioL1", "AudioR1", "AudioL2", "AudioR2"};
480
481 static const struct soc_enum twl4030_vibra_enum =
482         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 2,
483                         ARRAY_SIZE(twl4030_vibra_texts),
484                         twl4030_vibra_texts);
485
486 static const struct snd_kcontrol_new twl4030_dapm_vibra_control =
487 SOC_DAPM_ENUM("Route", twl4030_vibra_enum);
488
489 /* Vibra path selection: local vibrator (PWM) or audio driven */
490 static const char *twl4030_vibrapath_texts[] =
491                 {"Local vibrator", "Audio"};
492
493 static const struct soc_enum twl4030_vibrapath_enum =
494         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 4,
495                         ARRAY_SIZE(twl4030_vibrapath_texts),
496                         twl4030_vibrapath_texts);
497
498 static const struct snd_kcontrol_new twl4030_dapm_vibrapath_control =
499 SOC_DAPM_ENUM("Route", twl4030_vibrapath_enum);
500
501 /* Left analog microphone selection */
502 static const struct snd_kcontrol_new twl4030_dapm_analoglmic_controls[] = {
503         SOC_DAPM_SINGLE("Main Mic Capture Switch",
504                         TWL4030_REG_ANAMICL, 0, 1, 0),
505 #if 0
506         SOC_DAPM_SINGLE("Headset Mic Capture Switch",
507                         TWL4030_REG_ANAMICL, 1, 1, 0),
508 #endif
509         SOC_DAPM_SINGLE("AUXL Capture Switch",
510                         TWL4030_REG_ANAMICL, 2, 1, 0),
511 #if 0
512         SOC_DAPM_SINGLE("Carkit Mic Capture Switch",
513                         TWL4030_REG_ANAMICL, 3, 1, 0),
514 #endif
515 };
516
517 /* Right analog microphone selection */
518 static const struct snd_kcontrol_new twl4030_dapm_analogrmic_controls[] = {
519         SOC_DAPM_SINGLE("Sub Mic Capture Switch", TWL4030_REG_ANAMICR, 0, 1, 0),
520         SOC_DAPM_SINGLE("AUXR Capture Switch", TWL4030_REG_ANAMICR, 2, 1, 0),
521 };
522
523 /* TX1 L/R Analog/Digital microphone selection */
524 static const char *twl4030_micpathtx1_texts[] =
525                 {"Analog", "Digimic0"};
526
527 static const struct soc_enum twl4030_micpathtx1_enum =
528         SOC_ENUM_SINGLE(TWL4030_REG_ADCMICSEL, 0,
529                         ARRAY_SIZE(twl4030_micpathtx1_texts),
530                         twl4030_micpathtx1_texts);
531
532 static const struct snd_kcontrol_new twl4030_dapm_micpathtx1_control =
533 SOC_DAPM_ENUM("Route", twl4030_micpathtx1_enum);
534
535 /* TX2 L/R Analog/Digital microphone selection */
536 static const char *twl4030_micpathtx2_texts[] =
537                 {"Analog", "Digimic1"};
538
539 static const struct soc_enum twl4030_micpathtx2_enum =
540         SOC_ENUM_SINGLE(TWL4030_REG_ADCMICSEL, 2,
541                         ARRAY_SIZE(twl4030_micpathtx2_texts),
542                         twl4030_micpathtx2_texts);
543
544 static const struct snd_kcontrol_new twl4030_dapm_micpathtx2_control =
545 SOC_DAPM_ENUM("Route", twl4030_micpathtx2_enum);
546
547 /* Analog bypass for AudioR1 */
548 static const struct snd_kcontrol_new twl4030_dapm_abypassr1_control =
549         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXR1_APGA_CTL, 2, 1, 0);
550
551 /* Analog bypass for AudioL1 */
552 static const struct snd_kcontrol_new twl4030_dapm_abypassl1_control =
553         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXL1_APGA_CTL, 2, 1, 0);
554
555 /* Analog bypass for AudioR2 */
556 static const struct snd_kcontrol_new twl4030_dapm_abypassr2_control =
557         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXR2_APGA_CTL, 2, 1, 0);
558
559 /* Analog bypass for AudioL2 */
560 static const struct snd_kcontrol_new twl4030_dapm_abypassl2_control =
561         SOC_DAPM_SINGLE("Switch", TWL4030_REG_ARXL2_APGA_CTL, 2, 1, 0);
562
563 /* Analog bypass for Voice */
564 static const struct snd_kcontrol_new twl4030_dapm_abypassv_control =
565         SOC_DAPM_SINGLE("Switch", TWL4030_REG_VDL_APGA_CTL, 2, 1, 0);
566
567 /* Digital bypass gain, mute instead of -30dB */
568 static const unsigned int twl4030_dapm_dbypass_tlv[] = {
569         TLV_DB_RANGE_HEAD(3),
570         0, 1, TLV_DB_SCALE_ITEM(-3000, 600, 1),
571         2, 3, TLV_DB_SCALE_ITEM(-2400, 0, 0),
572         4, 7, TLV_DB_SCALE_ITEM(-1800, 600, 0),
573 };
574
575 /* Digital bypass left (TX1L -> RX2L) */
576 static const struct snd_kcontrol_new twl4030_dapm_dbypassl_control =
577         SOC_DAPM_SINGLE_TLV("Volume",
578                         TWL4030_REG_ATX2ARXPGA, 3, 7, 0,
579                         twl4030_dapm_dbypass_tlv);
580
581 /* Digital bypass right (TX1R -> RX2R) */
582 static const struct snd_kcontrol_new twl4030_dapm_dbypassr_control =
583         SOC_DAPM_SINGLE_TLV("Volume",
584                         TWL4030_REG_ATX2ARXPGA, 0, 7, 0,
585                         twl4030_dapm_dbypass_tlv);
586
587 /*
588  * Voice Sidetone GAIN volume control:
589  * from -51 to -10 dB in 1 dB steps (mute instead of -51 dB)
590  */
591 static DECLARE_TLV_DB_SCALE(twl4030_dapm_dbypassv_tlv, -5100, 100, 1);
592
593 /* Digital bypass voice: sidetone (VUL -> VDL)*/
594 static const struct snd_kcontrol_new twl4030_dapm_dbypassv_control =
595         SOC_DAPM_SINGLE_TLV("Volume",
596                         TWL4030_REG_VSTPGA, 0, 0x29, 0,
597                         twl4030_dapm_dbypassv_tlv);
598
599 /*
600  * Output PGA builder:
601  * Handle the muting and unmuting of the given output (turning off the
602  * amplifier associated with the output pin)
603  * On mute bypass the reg_cache and write 0 to the register
604  * On unmute: restore the register content from the reg_cache
605  * Outputs handled in this way:  Earpiece, PreDrivL/R, CarkitL/R
606  */
607 #define TWL4030_OUTPUT_PGA(pin_name, reg, mask)                         \
608 static int pin_name##pga_event(struct snd_soc_dapm_widget *w,           \
609                 struct snd_kcontrol *kcontrol, int event)               \
610 {                                                                       \
611         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec); \
612                                                                         \
613         switch (event) {                                                \
614         case SND_SOC_DAPM_POST_PMU:                                     \
615                 twl4030->pin_name##_enabled = 1;                        \
616                 twl4030_write(w->codec, reg,                            \
617                         twl4030_read_reg_cache(w->codec, reg));         \
618                 break;                                                  \
619         case SND_SOC_DAPM_POST_PMD:                                     \
620                 twl4030->pin_name##_enabled = 0;                        \
621                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,            \
622                                         0, reg);                        \
623                 break;                                                  \
624         }                                                               \
625         return 0;                                                       \
626 }
627
628 TWL4030_OUTPUT_PGA(earpiece, TWL4030_REG_EAR_CTL, TWL4030_EAR_GAIN);
629 TWL4030_OUTPUT_PGA(predrivel, TWL4030_REG_PREDL_CTL, TWL4030_PREDL_GAIN);
630 TWL4030_OUTPUT_PGA(predriver, TWL4030_REG_PREDR_CTL, TWL4030_PREDR_GAIN);
631 TWL4030_OUTPUT_PGA(carkitl, TWL4030_REG_PRECKL_CTL, TWL4030_PRECKL_GAIN);
632 TWL4030_OUTPUT_PGA(carkitr, TWL4030_REG_PRECKR_CTL, TWL4030_PRECKR_GAIN);
633
634 static void handsfree_ramp(struct snd_soc_codec *codec, int reg, int ramp)
635 {
636         unsigned char hs_ctl;
637
638         hs_ctl = twl4030_read_reg_cache(codec, reg);
639
640         if (ramp) {
641                 /* HF ramp-up */
642                 hs_ctl |= TWL4030_HF_CTL_REF_EN;
643                 twl4030_write(codec, reg, hs_ctl);
644                 udelay(10);
645                 hs_ctl |= TWL4030_HF_CTL_RAMP_EN;
646                 twl4030_write(codec, reg, hs_ctl);
647                 udelay(40);
648                 hs_ctl |= TWL4030_HF_CTL_LOOP_EN;
649                 hs_ctl |= TWL4030_HF_CTL_HB_EN;
650                 twl4030_write(codec, reg, hs_ctl);
651         } else {
652                 /* HF ramp-down */
653                 hs_ctl &= ~TWL4030_HF_CTL_LOOP_EN;
654                 hs_ctl &= ~TWL4030_HF_CTL_HB_EN;
655                 twl4030_write(codec, reg, hs_ctl);
656                 hs_ctl &= ~TWL4030_HF_CTL_RAMP_EN;
657                 twl4030_write(codec, reg, hs_ctl);
658                 udelay(40);
659                 hs_ctl &= ~TWL4030_HF_CTL_REF_EN;
660                 twl4030_write(codec, reg, hs_ctl);
661         }
662 }
663
664 static int handsfreelpga_event(struct snd_soc_dapm_widget *w,
665                 struct snd_kcontrol *kcontrol, int event)
666 {
667         switch (event) {
668         case SND_SOC_DAPM_POST_PMU:
669                 handsfree_ramp(w->codec, TWL4030_REG_HFL_CTL, 1);
670                 break;
671         case SND_SOC_DAPM_POST_PMD:
672                 handsfree_ramp(w->codec, TWL4030_REG_HFL_CTL, 0);
673                 break;
674         }
675         return 0;
676 }
677
678 static int handsfreerpga_event(struct snd_soc_dapm_widget *w,
679                 struct snd_kcontrol *kcontrol, int event)
680 {
681         switch (event) {
682         case SND_SOC_DAPM_POST_PMU:
683                 handsfree_ramp(w->codec, TWL4030_REG_HFR_CTL, 1);
684                 break;
685         case SND_SOC_DAPM_POST_PMD:
686                 handsfree_ramp(w->codec, TWL4030_REG_HFR_CTL, 0);
687                 break;
688         }
689         return 0;
690 }
691
692 static int vibramux_event(struct snd_soc_dapm_widget *w,
693                 struct snd_kcontrol *kcontrol, int event)
694 {
695         twl4030_write(w->codec, TWL4030_REG_VIBRA_SET, 0xff);
696         return 0;
697 }
698
699 static int apll_event(struct snd_soc_dapm_widget *w,
700                 struct snd_kcontrol *kcontrol, int event)
701 {
702         switch (event) {
703         case SND_SOC_DAPM_PRE_PMU:
704                 twl4030_apll_enable(w->codec, 1);
705                 break;
706         case SND_SOC_DAPM_POST_PMD:
707                 twl4030_apll_enable(w->codec, 0);
708                 break;
709         }
710         return 0;
711 }
712
713 static int aif_event(struct snd_soc_dapm_widget *w,
714                 struct snd_kcontrol *kcontrol, int event)
715 {
716         u8 audio_if;
717
718         audio_if = twl4030_read_reg_cache(w->codec, TWL4030_REG_AUDIO_IF);
719         switch (event) {
720         case SND_SOC_DAPM_PRE_PMU:
721                 /* Enable AIF */
722                 /* enable the PLL before we use it to clock the DAI */
723                 twl4030_apll_enable(w->codec, 1);
724
725                 twl4030_write(w->codec, TWL4030_REG_AUDIO_IF,
726                                                 audio_if | TWL4030_AIF_EN);
727                 break;
728         case SND_SOC_DAPM_POST_PMD:
729                 /* disable the DAI before we stop it's source PLL */
730                 twl4030_write(w->codec, TWL4030_REG_AUDIO_IF,
731                                                 audio_if &  ~TWL4030_AIF_EN);
732                 twl4030_apll_enable(w->codec, 0);
733                 break;
734         }
735         return 0;
736 }
737
738 static void headset_ramp(struct snd_soc_codec *codec, int ramp)
739 {
740         struct twl4030_codec_data *pdata = codec->dev->platform_data;
741         unsigned char hs_gain, hs_pop;
742         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
743         /* Base values for ramp delay calculation: 2^19 - 2^26 */
744         unsigned int ramp_base[] = {524288, 1048576, 2097152, 4194304,
745                                     8388608, 16777216, 33554432, 67108864};
746         unsigned int delay;
747
748         hs_gain = twl4030_read_reg_cache(codec, TWL4030_REG_HS_GAIN_SET);
749         hs_pop = twl4030_read_reg_cache(codec, TWL4030_REG_HS_POPN_SET);
750         delay = (ramp_base[(hs_pop & TWL4030_RAMP_DELAY) >> 2] /
751                 twl4030->sysclk) + 1;
752
753         /* Enable external mute control, this dramatically reduces
754          * the pop-noise */
755         if (pdata && pdata->hs_extmute) {
756                 if (pdata->set_hs_extmute) {
757                         pdata->set_hs_extmute(1);
758                 } else {
759                         hs_pop |= TWL4030_EXTMUTE;
760                         twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
761                 }
762         }
763
764         if (ramp) {
765                 /* Headset ramp-up according to the TRM */
766                 hs_pop |= TWL4030_VMID_EN;
767                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
768                 /* Actually write to the register */
769                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,
770                                         hs_gain,
771                                         TWL4030_REG_HS_GAIN_SET);
772                 hs_pop |= TWL4030_RAMP_EN;
773                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
774                 /* Wait ramp delay time + 1, so the VMID can settle */
775                 twl4030_wait_ms(delay);
776         } else {
777                 /* Headset ramp-down _not_ according to
778                  * the TRM, but in a way that it is working */
779                 hs_pop &= ~TWL4030_RAMP_EN;
780                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
781                 /* Wait ramp delay time + 1, so the VMID can settle */
782                 twl4030_wait_ms(delay);
783                 /* Bypass the reg_cache to mute the headset */
784                 twl_i2c_write_u8(TWL4030_MODULE_AUDIO_VOICE,
785                                         hs_gain & (~0x0f),
786                                         TWL4030_REG_HS_GAIN_SET);
787
788                 hs_pop &= ~TWL4030_VMID_EN;
789                 twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
790         }
791
792         /* Disable external mute */
793         if (pdata && pdata->hs_extmute) {
794                 if (pdata->set_hs_extmute) {
795                         pdata->set_hs_extmute(0);
796                 } else {
797                         hs_pop &= ~TWL4030_EXTMUTE;
798                         twl4030_write(codec, TWL4030_REG_HS_POPN_SET, hs_pop);
799                 }
800         }
801 }
802
803 static int headsetlpga_event(struct snd_soc_dapm_widget *w,
804                 struct snd_kcontrol *kcontrol, int event)
805 {
806         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
807
808         switch (event) {
809         case SND_SOC_DAPM_POST_PMU:
810                 /* Do the ramp-up only once */
811                 if (!twl4030->hsr_enabled)
812                         headset_ramp(w->codec, 1);
813
814                 twl4030->hsl_enabled = 1;
815                 break;
816         case SND_SOC_DAPM_POST_PMD:
817                 /* Do the ramp-down only if both headsetL/R is disabled */
818                 if (!twl4030->hsr_enabled)
819                         headset_ramp(w->codec, 0);
820
821                 twl4030->hsl_enabled = 0;
822                 break;
823         }
824         return 0;
825 }
826
827 static int headsetrpga_event(struct snd_soc_dapm_widget *w,
828                 struct snd_kcontrol *kcontrol, int event)
829 {
830         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
831
832         switch (event) {
833         case SND_SOC_DAPM_POST_PMU:
834                 /* Do the ramp-up only once */
835                 if (!twl4030->hsl_enabled)
836                         headset_ramp(w->codec, 1);
837
838                 twl4030->hsr_enabled = 1;
839                 break;
840         case SND_SOC_DAPM_POST_PMD:
841                 /* Do the ramp-down only if both headsetL/R is disabled */
842                 if (!twl4030->hsl_enabled)
843                         headset_ramp(w->codec, 0);
844
845                 twl4030->hsr_enabled = 0;
846                 break;
847         }
848         return 0;
849 }
850
851 static int digimic_event(struct snd_soc_dapm_widget *w,
852                 struct snd_kcontrol *kcontrol, int event)
853 {
854         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(w->codec);
855
856         if (twl4030->digimic_delay)
857                 twl4030_wait_ms(twl4030->digimic_delay);
858         return 0;
859 }
860
861 /*
862  * Some of the gain controls in TWL (mostly those which are associated with
863  * the outputs) are implemented in an interesting way:
864  * 0x0 : Power down (mute)
865  * 0x1 : 6dB
866  * 0x2 : 0 dB
867  * 0x3 : -6 dB
868  * Inverting not going to help with these.
869  * Custom volsw and volsw_2r get/put functions to handle these gain bits.
870  */
871 static int snd_soc_get_volsw_twl4030(struct snd_kcontrol *kcontrol,
872         struct snd_ctl_elem_value *ucontrol)
873 {
874         struct soc_mixer_control *mc =
875                 (struct soc_mixer_control *)kcontrol->private_value;
876         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
877         unsigned int reg = mc->reg;
878         unsigned int shift = mc->shift;
879         unsigned int rshift = mc->rshift;
880         int max = mc->max;
881         int mask = (1 << fls(max)) - 1;
882
883         ucontrol->value.integer.value[0] =
884                 (snd_soc_read(codec, reg) >> shift) & mask;
885         if (ucontrol->value.integer.value[0])
886                 ucontrol->value.integer.value[0] =
887                         max + 1 - ucontrol->value.integer.value[0];
888
889         if (shift != rshift) {
890                 ucontrol->value.integer.value[1] =
891                         (snd_soc_read(codec, reg) >> rshift) & mask;
892                 if (ucontrol->value.integer.value[1])
893                         ucontrol->value.integer.value[1] =
894                                 max + 1 - ucontrol->value.integer.value[1];
895         }
896
897         return 0;
898 }
899
900 static int snd_soc_put_volsw_twl4030(struct snd_kcontrol *kcontrol,
901         struct snd_ctl_elem_value *ucontrol)
902 {
903         struct soc_mixer_control *mc =
904                 (struct soc_mixer_control *)kcontrol->private_value;
905         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
906         unsigned int reg = mc->reg;
907         unsigned int shift = mc->shift;
908         unsigned int rshift = mc->rshift;
909         int max = mc->max;
910         int mask = (1 << fls(max)) - 1;
911         unsigned short val, val2, val_mask;
912
913         val = (ucontrol->value.integer.value[0] & mask);
914
915         val_mask = mask << shift;
916         if (val)
917                 val = max + 1 - val;
918         val = val << shift;
919         if (shift != rshift) {
920                 val2 = (ucontrol->value.integer.value[1] & mask);
921                 val_mask |= mask << rshift;
922                 if (val2)
923                         val2 = max + 1 - val2;
924                 val |= val2 << rshift;
925         }
926         return snd_soc_update_bits(codec, reg, val_mask, val);
927 }
928
929 static int snd_soc_get_volsw_r2_twl4030(struct snd_kcontrol *kcontrol,
930         struct snd_ctl_elem_value *ucontrol)
931 {
932         struct soc_mixer_control *mc =
933                 (struct soc_mixer_control *)kcontrol->private_value;
934         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
935         unsigned int reg = mc->reg;
936         unsigned int reg2 = mc->rreg;
937         unsigned int shift = mc->shift;
938         int max = mc->max;
939         int mask = (1<<fls(max))-1;
940
941         ucontrol->value.integer.value[0] =
942                 (snd_soc_read(codec, reg) >> shift) & mask;
943         ucontrol->value.integer.value[1] =
944                 (snd_soc_read(codec, reg2) >> shift) & mask;
945
946         if (ucontrol->value.integer.value[0])
947                 ucontrol->value.integer.value[0] =
948                         max + 1 - ucontrol->value.integer.value[0];
949         if (ucontrol->value.integer.value[1])
950                 ucontrol->value.integer.value[1] =
951                         max + 1 - ucontrol->value.integer.value[1];
952
953         return 0;
954 }
955
956 static int snd_soc_put_volsw_r2_twl4030(struct snd_kcontrol *kcontrol,
957         struct snd_ctl_elem_value *ucontrol)
958 {
959         struct soc_mixer_control *mc =
960                 (struct soc_mixer_control *)kcontrol->private_value;
961         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
962         unsigned int reg = mc->reg;
963         unsigned int reg2 = mc->rreg;
964         unsigned int shift = mc->shift;
965         int max = mc->max;
966         int mask = (1 << fls(max)) - 1;
967         int err;
968         unsigned short val, val2, val_mask;
969
970         val_mask = mask << shift;
971         val = (ucontrol->value.integer.value[0] & mask);
972         val2 = (ucontrol->value.integer.value[1] & mask);
973
974         if (val)
975                 val = max + 1 - val;
976         if (val2)
977                 val2 = max + 1 - val2;
978
979         val = val << shift;
980         val2 = val2 << shift;
981
982         err = snd_soc_update_bits(codec, reg, val_mask, val);
983         if (err < 0)
984                 return err;
985
986         err = snd_soc_update_bits(codec, reg2, val_mask, val2);
987         return err;
988 }
989
990 /* Codec operation modes */
991 static const char *twl4030_op_modes_texts[] = {
992         "Option 2 (voice/audio)", "Option 1 (audio)"
993 };
994
995 static const struct soc_enum twl4030_op_modes_enum =
996         SOC_ENUM_SINGLE(TWL4030_REG_CODEC_MODE, 0,
997                         ARRAY_SIZE(twl4030_op_modes_texts),
998                         twl4030_op_modes_texts);
999
1000 static int snd_soc_put_twl4030_opmode_enum_double(struct snd_kcontrol *kcontrol,
1001         struct snd_ctl_elem_value *ucontrol)
1002 {
1003         struct snd_soc_codec *codec = snd_kcontrol_chip(kcontrol);
1004         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1005         struct soc_enum *e = (struct soc_enum *)kcontrol->private_value;
1006         unsigned short val;
1007         unsigned short mask, bitmask;
1008
1009         if (twl4030->configured) {
1010                 printk(KERN_ERR "twl4030 operation mode cannot be "
1011                         "changed on-the-fly\n");
1012                 return -EBUSY;
1013         }
1014
1015         for (bitmask = 1; bitmask < e->max; bitmask <<= 1)
1016                 ;
1017         if (ucontrol->value.enumerated.item[0] > e->max - 1)
1018                 return -EINVAL;
1019
1020         val = ucontrol->value.enumerated.item[0] << e->shift_l;
1021         mask = (bitmask - 1) << e->shift_l;
1022         if (e->shift_l != e->shift_r) {
1023                 if (ucontrol->value.enumerated.item[1] > e->max - 1)
1024                         return -EINVAL;
1025                 val |= ucontrol->value.enumerated.item[1] << e->shift_r;
1026                 mask |= (bitmask - 1) << e->shift_r;
1027         }
1028
1029         return snd_soc_update_bits(codec, e->reg, mask, val);
1030 }
1031
1032 /*
1033  * FGAIN volume control:
1034  * from -62 to 0 dB in 1 dB steps (mute instead of -63 dB)
1035  */
1036 static DECLARE_TLV_DB_SCALE(digital_fine_tlv, -6300, 100, 1);
1037
1038 /*
1039  * CGAIN volume control:
1040  * 0 dB to 12 dB in 6 dB steps
1041  * value 2 and 3 means 12 dB
1042  */
1043 static DECLARE_TLV_DB_SCALE(digital_coarse_tlv, 0, 600, 0);
1044
1045 /*
1046  * Voice Downlink GAIN volume control:
1047  * from -37 to 12 dB in 1 dB steps (mute instead of -37 dB)
1048  */
1049 static DECLARE_TLV_DB_SCALE(digital_voice_downlink_tlv, -3700, 100, 1);
1050
1051 /*
1052  * Analog playback gain
1053  * -24 dB to 12 dB in 2 dB steps
1054  */
1055 static DECLARE_TLV_DB_SCALE(analog_tlv, -2400, 200, 0);
1056
1057 /*
1058  * Gain controls tied to outputs
1059  * -6 dB to 6 dB in 6 dB steps (mute instead of -12)
1060  */
1061 static DECLARE_TLV_DB_SCALE(output_tvl, -1200, 600, 1);
1062
1063 /*
1064  * Gain control for earpiece amplifier
1065  * 0 dB to 12 dB in 6 dB steps (mute instead of -6)
1066  */
1067 static DECLARE_TLV_DB_SCALE(output_ear_tvl, -600, 600, 1);
1068
1069 /*
1070  * Capture gain after the ADCs
1071  * from 0 dB to 31 dB in 1 dB steps
1072  */
1073 static DECLARE_TLV_DB_SCALE(digital_capture_tlv, 0, 100, 0);
1074
1075 /*
1076  * Gain control for input amplifiers
1077  * 0 dB to 30 dB in 6 dB steps
1078  */
1079 static DECLARE_TLV_DB_SCALE(input_gain_tlv, 0, 600, 0);
1080
1081 /* AVADC clock priority */
1082 static const char *twl4030_avadc_clk_priority_texts[] = {
1083         "Voice high priority", "HiFi high priority"
1084 };
1085
1086 static const struct soc_enum twl4030_avadc_clk_priority_enum =
1087         SOC_ENUM_SINGLE(TWL4030_REG_AVADC_CTL, 2,
1088                         ARRAY_SIZE(twl4030_avadc_clk_priority_texts),
1089                         twl4030_avadc_clk_priority_texts);
1090
1091 static const char *twl4030_rampdelay_texts[] = {
1092         "27/20/14 ms", "55/40/27 ms", "109/81/55 ms", "218/161/109 ms",
1093         "437/323/218 ms", "874/645/437 ms", "1748/1291/874 ms",
1094         "3495/2581/1748 ms"
1095 };
1096
1097 static const struct soc_enum twl4030_rampdelay_enum =
1098         SOC_ENUM_SINGLE(TWL4030_REG_HS_POPN_SET, 2,
1099                         ARRAY_SIZE(twl4030_rampdelay_texts),
1100                         twl4030_rampdelay_texts);
1101
1102 /* Vibra H-bridge direction mode */
1103 static const char *twl4030_vibradirmode_texts[] = {
1104         "Vibra H-bridge direction", "Audio data MSB",
1105 };
1106
1107 static const struct soc_enum twl4030_vibradirmode_enum =
1108         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 5,
1109                         ARRAY_SIZE(twl4030_vibradirmode_texts),
1110                         twl4030_vibradirmode_texts);
1111
1112 /* Vibra H-bridge direction */
1113 static const char *twl4030_vibradir_texts[] = {
1114         "Positive polarity", "Negative polarity",
1115 };
1116
1117 static const struct soc_enum twl4030_vibradir_enum =
1118         SOC_ENUM_SINGLE(TWL4030_REG_VIBRA_CTL, 1,
1119                         ARRAY_SIZE(twl4030_vibradir_texts),
1120                         twl4030_vibradir_texts);
1121
1122 /* Digimic Left and right swapping */
1123 static const char *twl4030_digimicswap_texts[] = {
1124         "Not swapped", "Swapped",
1125 };
1126
1127 static const struct soc_enum twl4030_digimicswap_enum =
1128         SOC_ENUM_SINGLE(TWL4030_REG_MISC_SET_1, 0,
1129                         ARRAY_SIZE(twl4030_digimicswap_texts),
1130                         twl4030_digimicswap_texts);
1131
1132 static const struct snd_kcontrol_new twl4030_snd_controls[] = {
1133 #if 0
1134         /* Codec operation mode control */
1135         SOC_ENUM_EXT("Codec Operation Mode", twl4030_op_modes_enum,
1136                 snd_soc_get_enum_double,
1137                 snd_soc_put_twl4030_opmode_enum_double),
1138
1139         /* Common playback gain controls */
1140         SOC_DOUBLE_R_TLV("DAC1 Digital Fine Playback Volume",
1141                 TWL4030_REG_ARXL1PGA, TWL4030_REG_ARXR1PGA,
1142                 0, 0x3f, 0, digital_fine_tlv),
1143         SOC_DOUBLE_R_TLV("DAC2 Digital Fine Playback Volume",
1144                 TWL4030_REG_ARXL2PGA, TWL4030_REG_ARXR2PGA,
1145                 0, 0x3f, 0, digital_fine_tlv),
1146
1147         SOC_DOUBLE_R_TLV("DAC1 Digital Coarse Playback Volume",
1148                 TWL4030_REG_ARXL1PGA, TWL4030_REG_ARXR1PGA,
1149                 6, 0x2, 0, digital_coarse_tlv),
1150         SOC_DOUBLE_R_TLV("DAC2 Digital Coarse Playback Volume",
1151                 TWL4030_REG_ARXL2PGA, TWL4030_REG_ARXR2PGA,
1152                 6, 0x2, 0, digital_coarse_tlv),
1153
1154         SOC_DOUBLE_R_TLV("DAC1 Analog Playback Volume",
1155                 TWL4030_REG_ARXL1_APGA_CTL, TWL4030_REG_ARXR1_APGA_CTL,
1156                 3, 0x12, 1, analog_tlv),
1157         SOC_DOUBLE_R_TLV("DAC2 Analog Playback Volume",
1158                 TWL4030_REG_ARXL2_APGA_CTL, TWL4030_REG_ARXR2_APGA_CTL,
1159                 3, 0x12, 1, analog_tlv),
1160         SOC_DOUBLE_R("DAC1 Analog Playback Switch",
1161                 TWL4030_REG_ARXL1_APGA_CTL, TWL4030_REG_ARXR1_APGA_CTL,
1162                 1, 1, 0),
1163         SOC_DOUBLE_R("DAC2 Analog Playback Switch",
1164                 TWL4030_REG_ARXL2_APGA_CTL, TWL4030_REG_ARXR2_APGA_CTL,
1165                 1, 1, 0),
1166
1167         /* Common voice downlink gain controls */
1168         SOC_SINGLE_TLV("DAC Voice Digital Downlink Volume",
1169                 TWL4030_REG_VRXPGA, 0, 0x31, 0, digital_voice_downlink_tlv),
1170
1171         SOC_SINGLE_TLV("DAC Voice Analog Downlink Volume",
1172                 TWL4030_REG_VDL_APGA_CTL, 3, 0x12, 1, analog_tlv),
1173
1174         SOC_SINGLE("DAC Voice Analog Downlink Switch",
1175                 TWL4030_REG_VDL_APGA_CTL, 1, 1, 0),
1176
1177         /* Separate output gain controls */
1178         SOC_DOUBLE_R_EXT_TLV("PreDriv Playback Volume",
1179                 TWL4030_REG_PREDL_CTL, TWL4030_REG_PREDR_CTL,
1180                 4, 3, 0, snd_soc_get_volsw_r2_twl4030,
1181                 snd_soc_put_volsw_r2_twl4030, output_tvl),
1182
1183         SOC_DOUBLE_EXT_TLV("Headset Playback Volume",
1184                 TWL4030_REG_HS_GAIN_SET, 0, 2, 3, 0, snd_soc_get_volsw_twl4030,
1185                 snd_soc_put_volsw_twl4030, output_tvl),
1186
1187         SOC_DOUBLE_R_EXT_TLV("Carkit Playback Volume",
1188                 TWL4030_REG_PRECKL_CTL, TWL4030_REG_PRECKR_CTL,
1189                 4, 3, 0, snd_soc_get_volsw_r2_twl4030,
1190                 snd_soc_put_volsw_r2_twl4030, output_tvl),
1191
1192         SOC_SINGLE_EXT_TLV("Earpiece Playback Volume",
1193                 TWL4030_REG_EAR_CTL, 4, 3, 0, snd_soc_get_volsw_twl4030,
1194                 snd_soc_put_volsw_twl4030, output_ear_tvl),
1195
1196         /* Common capture gain controls */
1197         SOC_DOUBLE_R_TLV("TX1 Digital Capture Volume",
1198                 TWL4030_REG_ATXL1PGA, TWL4030_REG_ATXR1PGA,
1199                 0, 0x1f, 0, digital_capture_tlv),
1200         SOC_DOUBLE_R_TLV("TX2 Digital Capture Volume",
1201                 TWL4030_REG_AVTXL2PGA, TWL4030_REG_AVTXR2PGA,
1202                 0, 0x1f, 0, digital_capture_tlv),
1203 #endif
1204         SOC_DOUBLE_TLV("Analog Capture Volume", TWL4030_REG_ANAMIC_GAIN,
1205                 0, 3, 5, 0, input_gain_tlv),
1206 #if 0
1207         SOC_ENUM("AVADC Clock Priority", twl4030_avadc_clk_priority_enum),
1208
1209         SOC_ENUM("HS ramp delay", twl4030_rampdelay_enum),
1210
1211         SOC_ENUM("Vibra H-bridge mode", twl4030_vibradirmode_enum),
1212         SOC_ENUM("Vibra H-bridge direction", twl4030_vibradir_enum),
1213
1214         SOC_ENUM("Digimic LR Swap", twl4030_digimicswap_enum),
1215 #endif
1216 };
1217
1218 static const struct snd_soc_dapm_widget twl4030_dapm_widgets[] = {
1219         /* Left channel inputs */
1220         SND_SOC_DAPM_INPUT("MAINMIC"),
1221         SND_SOC_DAPM_INPUT("HSMIC"),
1222         SND_SOC_DAPM_INPUT("AUXL"),
1223         SND_SOC_DAPM_INPUT("CARKITMIC"),
1224         /* Right channel inputs */
1225         SND_SOC_DAPM_INPUT("SUBMIC"),
1226         SND_SOC_DAPM_INPUT("AUXR"),
1227         /* Digital microphones (Stereo) */
1228         SND_SOC_DAPM_INPUT("DIGIMIC0"),
1229         SND_SOC_DAPM_INPUT("DIGIMIC1"),
1230
1231         /* Outputs */
1232         SND_SOC_DAPM_OUTPUT("EARPIECE"),
1233         SND_SOC_DAPM_OUTPUT("PREDRIVEL"),
1234         SND_SOC_DAPM_OUTPUT("PREDRIVER"),
1235         SND_SOC_DAPM_OUTPUT("HSOL"),
1236         SND_SOC_DAPM_OUTPUT("HSOR"),
1237         SND_SOC_DAPM_OUTPUT("CARKITL"),
1238         SND_SOC_DAPM_OUTPUT("CARKITR"),
1239         SND_SOC_DAPM_OUTPUT("HFL"),
1240         SND_SOC_DAPM_OUTPUT("HFR"),
1241         SND_SOC_DAPM_OUTPUT("VIBRA"),
1242
1243         /* AIF and APLL clocks for running DAIs (including loopback) */
1244         SND_SOC_DAPM_INPUT("Virtual HiFi IN"),
1245 #if 0
1246         SND_SOC_DAPM_OUTPUT("Virtual HiFi OUT"),
1247         SND_SOC_DAPM_OUTPUT("Virtual Voice OUT"),
1248
1249         /* DACs */
1250         SND_SOC_DAPM_DAC("DAC Right1", "Right Front HiFi Playback",
1251                         SND_SOC_NOPM, 0, 0),
1252         SND_SOC_DAPM_DAC("DAC Left1", "Left Front HiFi Playback",
1253                         SND_SOC_NOPM, 0, 0),
1254         SND_SOC_DAPM_DAC("DAC Right2", "Right Rear HiFi Playback",
1255                         SND_SOC_NOPM, 0, 0),
1256         SND_SOC_DAPM_DAC("DAC Left2", "Left Rear HiFi Playback",
1257                         SND_SOC_NOPM, 0, 0),
1258         SND_SOC_DAPM_DAC("DAC Voice", "Voice Playback",
1259                         SND_SOC_NOPM, 0, 0),
1260
1261         /* Analog bypasses */
1262         SND_SOC_DAPM_SWITCH("Right1 Analog Loopback", SND_SOC_NOPM, 0, 0,
1263                         &twl4030_dapm_abypassr1_control),
1264         SND_SOC_DAPM_SWITCH("Left1 Analog Loopback", SND_SOC_NOPM, 0, 0,
1265                         &twl4030_dapm_abypassl1_control),
1266         SND_SOC_DAPM_SWITCH("Right2 Analog Loopback", SND_SOC_NOPM, 0, 0,
1267                         &twl4030_dapm_abypassr2_control),
1268         SND_SOC_DAPM_SWITCH("Left2 Analog Loopback", SND_SOC_NOPM, 0, 0,
1269                         &twl4030_dapm_abypassl2_control),
1270         SND_SOC_DAPM_SWITCH("Voice Analog Loopback", SND_SOC_NOPM, 0, 0,
1271                         &twl4030_dapm_abypassv_control),
1272
1273         /* Master analog loopback switch */
1274         SND_SOC_DAPM_SUPPLY("FM Loop Enable", TWL4030_REG_MISC_SET_1, 5, 0,
1275                             NULL, 0),
1276
1277         /* Digital bypasses */
1278         SND_SOC_DAPM_SWITCH("Left Digital Loopback", SND_SOC_NOPM, 0, 0,
1279                         &twl4030_dapm_dbypassl_control),
1280         SND_SOC_DAPM_SWITCH("Right Digital Loopback", SND_SOC_NOPM, 0, 0,
1281                         &twl4030_dapm_dbypassr_control),
1282         SND_SOC_DAPM_SWITCH("Voice Digital Loopback", SND_SOC_NOPM, 0, 0,
1283                         &twl4030_dapm_dbypassv_control),
1284
1285         /* Digital mixers, power control for the physical DACs */
1286         SND_SOC_DAPM_MIXER("Digital R1 Playback Mixer",
1287                         TWL4030_REG_AVDAC_CTL, 0, 0, NULL, 0),
1288         SND_SOC_DAPM_MIXER("Digital L1 Playback Mixer",
1289                         TWL4030_REG_AVDAC_CTL, 1, 0, NULL, 0),
1290         SND_SOC_DAPM_MIXER("Digital R2 Playback Mixer",
1291                         TWL4030_REG_AVDAC_CTL, 2, 0, NULL, 0),
1292         SND_SOC_DAPM_MIXER("Digital L2 Playback Mixer",
1293                         TWL4030_REG_AVDAC_CTL, 3, 0, NULL, 0),
1294         SND_SOC_DAPM_MIXER("Digital Voice Playback Mixer",
1295                         TWL4030_REG_AVDAC_CTL, 4, 0, NULL, 0),
1296
1297         /* Analog mixers, power control for the physical PGAs */
1298         SND_SOC_DAPM_MIXER("Analog R1 Playback Mixer",
1299                         TWL4030_REG_ARXR1_APGA_CTL, 0, 0, NULL, 0),
1300         SND_SOC_DAPM_MIXER("Analog L1 Playback Mixer",
1301                         TWL4030_REG_ARXL1_APGA_CTL, 0, 0, NULL, 0),
1302         SND_SOC_DAPM_MIXER("Analog R2 Playback Mixer",
1303                         TWL4030_REG_ARXR2_APGA_CTL, 0, 0, NULL, 0),
1304         SND_SOC_DAPM_MIXER("Analog L2 Playback Mixer",
1305                         TWL4030_REG_ARXL2_APGA_CTL, 0, 0, NULL, 0),
1306         SND_SOC_DAPM_MIXER("Analog Voice Playback Mixer",
1307                         TWL4030_REG_VDL_APGA_CTL, 0, 0, NULL, 0),
1308 #endif
1309         SND_SOC_DAPM_SUPPLY("APLL Enable", SND_SOC_NOPM, 0, 0, apll_event,
1310                             SND_SOC_DAPM_PRE_PMU|SND_SOC_DAPM_POST_PMD),
1311
1312         SND_SOC_DAPM_SUPPLY("AIF Enable", SND_SOC_NOPM, 0, 0, aif_event,
1313                             SND_SOC_DAPM_PRE_PMU|SND_SOC_DAPM_POST_PMD),
1314 #if 0
1315         /* Output MIXER controls */
1316         /* Earpiece */
1317         SND_SOC_DAPM_MIXER("Earpiece Mixer", SND_SOC_NOPM, 0, 0,
1318                         &twl4030_dapm_earpiece_controls[0],
1319                         ARRAY_SIZE(twl4030_dapm_earpiece_controls)),
1320         SND_SOC_DAPM_PGA_E("Earpiece PGA", SND_SOC_NOPM,
1321                         0, 0, NULL, 0, earpiecepga_event,
1322                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1323         /* PreDrivL/R */
1324         SND_SOC_DAPM_MIXER("PredriveL Mixer", SND_SOC_NOPM, 0, 0,
1325                         &twl4030_dapm_predrivel_controls[0],
1326                         ARRAY_SIZE(twl4030_dapm_predrivel_controls)),
1327         SND_SOC_DAPM_PGA_E("PredriveL PGA", SND_SOC_NOPM,
1328                         0, 0, NULL, 0, predrivelpga_event,
1329                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1330         SND_SOC_DAPM_MIXER("PredriveR Mixer", SND_SOC_NOPM, 0, 0,
1331                         &twl4030_dapm_predriver_controls[0],
1332                         ARRAY_SIZE(twl4030_dapm_predriver_controls)),
1333         SND_SOC_DAPM_PGA_E("PredriveR PGA", SND_SOC_NOPM,
1334                         0, 0, NULL, 0, predriverpga_event,
1335                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1336         /* HeadsetL/R */
1337         SND_SOC_DAPM_MIXER("HeadsetL Mixer", SND_SOC_NOPM, 0, 0,
1338                         &twl4030_dapm_hsol_controls[0],
1339                         ARRAY_SIZE(twl4030_dapm_hsol_controls)),
1340         SND_SOC_DAPM_PGA_E("HeadsetL PGA", SND_SOC_NOPM,
1341                         0, 0, NULL, 0, headsetlpga_event,
1342                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1343         SND_SOC_DAPM_MIXER("HeadsetR Mixer", SND_SOC_NOPM, 0, 0,
1344                         &twl4030_dapm_hsor_controls[0],
1345                         ARRAY_SIZE(twl4030_dapm_hsor_controls)),
1346         SND_SOC_DAPM_PGA_E("HeadsetR PGA", SND_SOC_NOPM,
1347                         0, 0, NULL, 0, headsetrpga_event,
1348                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1349         /* CarkitL/R */
1350         SND_SOC_DAPM_MIXER("CarkitL Mixer", SND_SOC_NOPM, 0, 0,
1351                         &twl4030_dapm_carkitl_controls[0],
1352                         ARRAY_SIZE(twl4030_dapm_carkitl_controls)),
1353         SND_SOC_DAPM_PGA_E("CarkitL PGA", SND_SOC_NOPM,
1354                         0, 0, NULL, 0, carkitlpga_event,
1355                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1356         SND_SOC_DAPM_MIXER("CarkitR Mixer", SND_SOC_NOPM, 0, 0,
1357                         &twl4030_dapm_carkitr_controls[0],
1358                         ARRAY_SIZE(twl4030_dapm_carkitr_controls)),
1359         SND_SOC_DAPM_PGA_E("CarkitR PGA", SND_SOC_NOPM,
1360                         0, 0, NULL, 0, carkitrpga_event,
1361                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1362
1363         /* Output MUX controls */
1364         /* HandsfreeL/R */
1365         SND_SOC_DAPM_MUX("HandsfreeL Mux", SND_SOC_NOPM, 0, 0,
1366                 &twl4030_dapm_handsfreel_control),
1367         SND_SOC_DAPM_SWITCH("HandsfreeL", SND_SOC_NOPM, 0, 0,
1368                         &twl4030_dapm_handsfreelmute_control),
1369         SND_SOC_DAPM_PGA_E("HandsfreeL PGA", SND_SOC_NOPM,
1370                         0, 0, NULL, 0, handsfreelpga_event,
1371                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1372         SND_SOC_DAPM_MUX("HandsfreeR Mux", SND_SOC_NOPM, 5, 0,
1373                 &twl4030_dapm_handsfreer_control),
1374         SND_SOC_DAPM_SWITCH("HandsfreeR", SND_SOC_NOPM, 0, 0,
1375                         &twl4030_dapm_handsfreermute_control),
1376         SND_SOC_DAPM_PGA_E("HandsfreeR PGA", SND_SOC_NOPM,
1377                         0, 0, NULL, 0, handsfreerpga_event,
1378                         SND_SOC_DAPM_POST_PMU|SND_SOC_DAPM_POST_PMD),
1379         /* Vibra */
1380         SND_SOC_DAPM_MUX_E("Vibra Mux", TWL4030_REG_VIBRA_CTL, 0, 0,
1381                            &twl4030_dapm_vibra_control, vibramux_event,
1382                            SND_SOC_DAPM_PRE_PMU),
1383         SND_SOC_DAPM_MUX("Vibra Route", SND_SOC_NOPM, 0, 0,
1384                 &twl4030_dapm_vibrapath_control),
1385 #endif
1386         /* Introducing four virtual ADC, since TWL4030 have four channel for
1387            capture */
1388         SND_SOC_DAPM_ADC("ADC Virtual Left1", "Left Front Capture",
1389                 SND_SOC_NOPM, 0, 0),
1390         SND_SOC_DAPM_ADC("ADC Virtual Right1", "Right Front Capture",
1391                 SND_SOC_NOPM, 0, 0),
1392 #if 0
1393         SND_SOC_DAPM_ADC("ADC Virtual Left2", "Left Rear Capture",
1394                 SND_SOC_NOPM, 0, 0),
1395         SND_SOC_DAPM_ADC("ADC Virtual Right2", "Right Rear Capture",
1396                 SND_SOC_NOPM, 0, 0),
1397
1398         /* Analog/Digital mic path selection.
1399            TX1 Left/Right: either analog Left/Right or Digimic0
1400            TX2 Left/Right: either analog Left/Right or Digimic1 */
1401         SND_SOC_DAPM_MUX("TX1 Capture Route", SND_SOC_NOPM, 0, 0,
1402                 &twl4030_dapm_micpathtx1_control),
1403         SND_SOC_DAPM_MUX("TX2 Capture Route", SND_SOC_NOPM, 0, 0,
1404                 &twl4030_dapm_micpathtx2_control),
1405 #endif
1406         /* Analog input mixers for the capture amplifiers */
1407         SND_SOC_DAPM_MIXER("Analog Left",
1408                 TWL4030_REG_ANAMICL, 4, 0,
1409                 &twl4030_dapm_analoglmic_controls[0],
1410                 ARRAY_SIZE(twl4030_dapm_analoglmic_controls)),
1411         SND_SOC_DAPM_MIXER("Analog Right",
1412                 TWL4030_REG_ANAMICR, 4, 0,
1413                 &twl4030_dapm_analogrmic_controls[0],
1414                 ARRAY_SIZE(twl4030_dapm_analogrmic_controls)),
1415
1416         SND_SOC_DAPM_PGA("ADC Physical Left",
1417                 TWL4030_REG_AVADC_CTL, 3, 0, NULL, 0),
1418         SND_SOC_DAPM_PGA("ADC Physical Right",
1419                 TWL4030_REG_AVADC_CTL, 1, 0, NULL, 0),
1420 #if 0
1421         SND_SOC_DAPM_PGA_E("Digimic0 Enable",
1422                 TWL4030_REG_ADCMICSEL, 1, 0, NULL, 0,
1423                 digimic_event, SND_SOC_DAPM_POST_PMU),
1424         SND_SOC_DAPM_PGA_E("Digimic1 Enable",
1425                 TWL4030_REG_ADCMICSEL, 3, 0, NULL, 0,
1426                 digimic_event, SND_SOC_DAPM_POST_PMU),
1427
1428         SND_SOC_DAPM_SUPPLY("micbias1 select", TWL4030_REG_MICBIAS_CTL, 5, 0,
1429                             NULL, 0),
1430         SND_SOC_DAPM_SUPPLY("micbias2 select", TWL4030_REG_MICBIAS_CTL, 6, 0,
1431                             NULL, 0),
1432 #endif
1433         SND_SOC_DAPM_MICBIAS("Mic Bias 1", TWL4030_REG_MICBIAS_CTL, 0, 0),
1434         SND_SOC_DAPM_MICBIAS("Mic Bias 2", TWL4030_REG_MICBIAS_CTL, 1, 0),
1435 #if 0
1436         SND_SOC_DAPM_MICBIAS("Headset Mic Bias", TWL4030_REG_MICBIAS_CTL, 2, 0),
1437 #endif
1438 };
1439
1440 static const struct snd_soc_dapm_route intercon[] = {
1441 #if 0
1442         {"Digital L1 Playback Mixer", NULL, "DAC Left1"},
1443         {"Digital R1 Playback Mixer", NULL, "DAC Right1"},
1444         {"Digital L2 Playback Mixer", NULL, "DAC Left2"},
1445         {"Digital R2 Playback Mixer", NULL, "DAC Right2"},
1446         {"Digital Voice Playback Mixer", NULL, "DAC Voice"},
1447
1448         /* Supply for the digital part (APLL) */
1449         {"Digital Voice Playback Mixer", NULL, "APLL Enable"},
1450
1451         {"DAC Left1", NULL, "AIF Enable"},
1452         {"DAC Right1", NULL, "AIF Enable"},
1453         {"DAC Left2", NULL, "AIF Enable"},
1454         {"DAC Right1", NULL, "AIF Enable"},
1455
1456         {"Digital R2 Playback Mixer", NULL, "AIF Enable"},
1457         {"Digital L2 Playback Mixer", NULL, "AIF Enable"},
1458
1459         {"Analog L1 Playback Mixer", NULL, "Digital L1 Playback Mixer"},
1460         {"Analog R1 Playback Mixer", NULL, "Digital R1 Playback Mixer"},
1461         {"Analog L2 Playback Mixer", NULL, "Digital L2 Playback Mixer"},
1462         {"Analog R2 Playback Mixer", NULL, "Digital R2 Playback Mixer"},
1463         {"Analog Voice Playback Mixer", NULL, "Digital Voice Playback Mixer"},
1464
1465         /* Internal playback routings */
1466         /* Earpiece */
1467         {"Earpiece Mixer", "Voice", "Analog Voice Playback Mixer"},
1468         {"Earpiece Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1469         {"Earpiece Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1470         {"Earpiece Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1471         {"Earpiece PGA", NULL, "Earpiece Mixer"},
1472         /* PreDrivL */
1473         {"PredriveL Mixer", "Voice", "Analog Voice Playback Mixer"},
1474         {"PredriveL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1475         {"PredriveL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1476         {"PredriveL Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1477         {"PredriveL PGA", NULL, "PredriveL Mixer"},
1478         /* PreDrivR */
1479         {"PredriveR Mixer", "Voice", "Analog Voice Playback Mixer"},
1480         {"PredriveR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1481         {"PredriveR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1482         {"PredriveR Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1483         {"PredriveR PGA", NULL, "PredriveR Mixer"},
1484         /* HeadsetL */
1485         {"HeadsetL Mixer", "Voice", "Analog Voice Playback Mixer"},
1486         {"HeadsetL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1487         {"HeadsetL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1488         {"HeadsetL PGA", NULL, "HeadsetL Mixer"},
1489         /* HeadsetR */
1490         {"HeadsetR Mixer", "Voice", "Analog Voice Playback Mixer"},
1491         {"HeadsetR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1492         {"HeadsetR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1493         {"HeadsetR PGA", NULL, "HeadsetR Mixer"},
1494         /* CarkitL */
1495         {"CarkitL Mixer", "Voice", "Analog Voice Playback Mixer"},
1496         {"CarkitL Mixer", "AudioL1", "Analog L1 Playback Mixer"},
1497         {"CarkitL Mixer", "AudioL2", "Analog L2 Playback Mixer"},
1498         {"CarkitL PGA", NULL, "CarkitL Mixer"},
1499         /* CarkitR */
1500         {"CarkitR Mixer", "Voice", "Analog Voice Playback Mixer"},
1501         {"CarkitR Mixer", "AudioR1", "Analog R1 Playback Mixer"},
1502         {"CarkitR Mixer", "AudioR2", "Analog R2 Playback Mixer"},
1503         {"CarkitR PGA", NULL, "CarkitR Mixer"},
1504         /* HandsfreeL */
1505         {"HandsfreeL Mux", "Voice", "Analog Voice Playback Mixer"},
1506         {"HandsfreeL Mux", "AudioL1", "Analog L1 Playback Mixer"},
1507         {"HandsfreeL Mux", "AudioL2", "Analog L2 Playback Mixer"},
1508         {"HandsfreeL Mux", "AudioR2", "Analog R2 Playback Mixer"},
1509         {"HandsfreeL", "Switch", "HandsfreeL Mux"},
1510         {"HandsfreeL PGA", NULL, "HandsfreeL"},
1511         /* HandsfreeR */
1512         {"HandsfreeR Mux", "Voice", "Analog Voice Playback Mixer"},
1513         {"HandsfreeR Mux", "AudioR1", "Analog R1 Playback Mixer"},
1514         {"HandsfreeR Mux", "AudioR2", "Analog R2 Playback Mixer"},
1515         {"HandsfreeR Mux", "AudioL2", "Analog L2 Playback Mixer"},
1516         {"HandsfreeR", "Switch", "HandsfreeR Mux"},
1517         {"HandsfreeR PGA", NULL, "HandsfreeR"},
1518         /* Vibra */
1519         {"Vibra Mux", "AudioL1", "DAC Left1"},
1520         {"Vibra Mux", "AudioR1", "DAC Right1"},
1521         {"Vibra Mux", "AudioL2", "DAC Left2"},
1522         {"Vibra Mux", "AudioR2", "DAC Right2"},
1523
1524         /* outputs */
1525         /* Must be always connected (for AIF and APLL) */
1526         {"Virtual HiFi OUT", NULL, "DAC Left1"},
1527         {"Virtual HiFi OUT", NULL, "DAC Right1"},
1528         {"Virtual HiFi OUT", NULL, "DAC Left2"},
1529         {"Virtual HiFi OUT", NULL, "DAC Right2"},
1530         /* Must be always connected (for APLL) */
1531         {"Virtual Voice OUT", NULL, "Digital Voice Playback Mixer"},
1532         /* Physical outputs */
1533         {"EARPIECE", NULL, "Earpiece PGA"},
1534         {"PREDRIVEL", NULL, "PredriveL PGA"},
1535         {"PREDRIVER", NULL, "PredriveR PGA"},
1536         {"HSOL", NULL, "HeadsetL PGA"},
1537         {"HSOR", NULL, "HeadsetR PGA"},
1538         {"CARKITL", NULL, "CarkitL PGA"},
1539         {"CARKITR", NULL, "CarkitR PGA"},
1540         {"HFL", NULL, "HandsfreeL PGA"},
1541         {"HFR", NULL, "HandsfreeR PGA"},
1542         {"Vibra Route", "Audio", "Vibra Mux"},
1543         {"VIBRA", NULL, "Vibra Route"},
1544 #endif
1545         /* Capture path */
1546         /* Must be always connected (for AIF and APLL) */
1547         {"ADC Virtual Left1", NULL, "Virtual HiFi IN"},
1548         {"ADC Virtual Right1", NULL, "Virtual HiFi IN"},
1549 //      {"ADC Virtual Left2", NULL, "Virtual HiFi IN"},
1550 //      {"ADC Virtual Right2", NULL, "Virtual HiFi IN"},
1551         /* Physical inputs */
1552         {"Analog Left", "Main Mic Capture Switch", "MAINMIC"},
1553 //      {"Analog Left", "Headset Mic Capture Switch", "HSMIC"},
1554         {"Analog Left", "AUXL Capture Switch", "AUXL"},
1555 //      {"Analog Left", "Carkit Mic Capture Switch", "CARKITMIC"},
1556
1557         {"Analog Right", "Sub Mic Capture Switch", "SUBMIC"},
1558         {"Analog Right", "AUXR Capture Switch", "AUXR"},
1559
1560         {"ADC Physical Left", NULL, "Analog Left"},
1561         {"ADC Physical Right", NULL, "Analog Right"},
1562 #if 0
1563         {"Digimic0 Enable", NULL, "DIGIMIC0"},
1564         {"Digimic1 Enable", NULL, "DIGIMIC1"},
1565
1566         {"DIGIMIC0", NULL, "micbias1 select"},
1567         {"DIGIMIC1", NULL, "micbias2 select"},
1568
1569         /* TX1 Left capture path */
1570         {"TX1 Capture Route", "Analog", "ADC Physical Left"},
1571         {"TX1 Capture Route", "Digimic0", "Digimic0 Enable"},
1572         /* TX1 Right capture path */
1573         {"TX1 Capture Route", "Analog", "ADC Physical Right"},
1574         {"TX1 Capture Route", "Digimic0", "Digimic0 Enable"},
1575         /* TX2 Left capture path */
1576         {"TX2 Capture Route", "Analog", "ADC Physical Left"},
1577         {"TX2 Capture Route", "Digimic1", "Digimic1 Enable"},
1578         /* TX2 Right capture path */
1579         {"TX2 Capture Route", "Analog", "ADC Physical Right"},
1580         {"TX2 Capture Route", "Digimic1", "Digimic1 Enable"},
1581 #endif
1582         {"ADC Virtual Left1", NULL, "ADC Physical Left"},
1583         {"ADC Virtual Right1", NULL, "ADC Physical Right"},
1584 //      {"ADC Virtual Left2", NULL, "TX2 Capture Route"},
1585 //      {"ADC Virtual Right2", NULL, "TX2 Capture Route"},
1586
1587         {"ADC Virtual Left1", NULL, "AIF Enable"},
1588         {"ADC Virtual Right1", NULL, "AIF Enable"},
1589 #if 0
1590         {"ADC Virtual Left2", NULL, "AIF Enable"},
1591         {"ADC Virtual Right2", NULL, "AIF Enable"},
1592
1593         /* Analog bypass routes */
1594         {"Right1 Analog Loopback", "Switch", "Analog Right"},
1595         {"Left1 Analog Loopback", "Switch", "Analog Left"},
1596         {"Right2 Analog Loopback", "Switch", "Analog Right"},
1597         {"Left2 Analog Loopback", "Switch", "Analog Left"},
1598         {"Voice Analog Loopback", "Switch", "Analog Left"},
1599
1600         /* Supply for the Analog loopbacks */
1601         {"Right1 Analog Loopback", NULL, "FM Loop Enable"},
1602         {"Left1 Analog Loopback", NULL, "FM Loop Enable"},
1603         {"Right2 Analog Loopback", NULL, "FM Loop Enable"},
1604         {"Left2 Analog Loopback", NULL, "FM Loop Enable"},
1605         {"Voice Analog Loopback", NULL, "FM Loop Enable"},
1606
1607         {"Analog R1 Playback Mixer", NULL, "Right1 Analog Loopback"},
1608         {"Analog L1 Playback Mixer", NULL, "Left1 Analog Loopback"},
1609         {"Analog R2 Playback Mixer", NULL, "Right2 Analog Loopback"},
1610         {"Analog L2 Playback Mixer", NULL, "Left2 Analog Loopback"},
1611         {"Analog Voice Playback Mixer", NULL, "Voice Analog Loopback"},
1612
1613         /* Digital bypass routes */
1614         {"Right Digital Loopback", "Volume", "TX1 Capture Route"},
1615         {"Left Digital Loopback", "Volume", "TX1 Capture Route"},
1616         {"Voice Digital Loopback", "Volume", "TX2 Capture Route"},
1617
1618         {"Digital R2 Playback Mixer", NULL, "Right Digital Loopback"},
1619         {"Digital L2 Playback Mixer", NULL, "Left Digital Loopback"},
1620         {"Digital Voice Playback Mixer", NULL, "Voice Digital Loopback"},
1621 #endif
1622 };
1623
1624 static int twl4030_set_bias_level(struct snd_soc_codec *codec,
1625                                   enum snd_soc_bias_level level)
1626 {
1627         switch (level) {
1628         case SND_SOC_BIAS_ON:
1629                 break;
1630         case SND_SOC_BIAS_PREPARE:
1631                 break;
1632         case SND_SOC_BIAS_STANDBY:
1633                 if (codec->dapm.bias_level == SND_SOC_BIAS_OFF) {
1634                         twl4030_codec_enable(codec, 1);
1635                         /* pandora hack: there seems to be a problem when
1636                          * sys_clkreq PMIC signalling is enabled, it looks like
1637                          * twl does not provide stable 256fs clock in such a
1638                          * case and distrupts the DAC */
1639                         omap3_pm_alow_pmic_idle(0);
1640                 }
1641                 break;
1642         case SND_SOC_BIAS_OFF:
1643                 twl4030_codec_enable(codec, 0);
1644                 omap3_pm_alow_pmic_idle(1);
1645                 break;
1646         }
1647         codec->dapm.bias_level = level;
1648
1649         return 0;
1650 }
1651
1652 static void twl4030_constraints(struct twl4030_priv *twl4030,
1653                                 struct snd_pcm_substream *mst_substream)
1654 {
1655         struct snd_pcm_substream *slv_substream;
1656
1657         /* Pick the stream, which need to be constrained */
1658         if (mst_substream == twl4030->master_substream)
1659                 slv_substream = twl4030->slave_substream;
1660         else if (mst_substream == twl4030->slave_substream)
1661                 slv_substream = twl4030->master_substream;
1662         else /* This should not happen.. */
1663                 return;
1664
1665         /* Set the constraints according to the already configured stream */
1666         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1667                                 SNDRV_PCM_HW_PARAM_RATE,
1668                                 twl4030->rate,
1669                                 twl4030->rate);
1670
1671         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1672                                 SNDRV_PCM_HW_PARAM_SAMPLE_BITS,
1673                                 twl4030->sample_bits,
1674                                 twl4030->sample_bits);
1675
1676         snd_pcm_hw_constraint_minmax(slv_substream->runtime,
1677                                 SNDRV_PCM_HW_PARAM_CHANNELS,
1678                                 twl4030->channels,
1679                                 twl4030->channels);
1680 }
1681
1682 /* In case of 4 channel mode, the RX1 L/R for playback and the TX2 L/R for
1683  * capture has to be enabled/disabled. */
1684 static void twl4030_tdm_enable(struct snd_soc_codec *codec, int direction,
1685                                 int enable)
1686 {
1687         u8 reg, mask;
1688
1689         reg = twl4030_read_reg_cache(codec, TWL4030_REG_OPTION);
1690
1691         if (direction == SNDRV_PCM_STREAM_PLAYBACK)
1692                 mask = TWL4030_ARXL1_VRX_EN | TWL4030_ARXR1_EN;
1693         else
1694                 mask = TWL4030_ATXL2_VTXL_EN | TWL4030_ATXR2_VTXR_EN;
1695
1696         if (enable)
1697                 reg |= mask;
1698         else
1699                 reg &= ~mask;
1700
1701         twl4030_write(codec, TWL4030_REG_OPTION, reg);
1702 }
1703
1704 static int twl4030_startup(struct snd_pcm_substream *substream,
1705                            struct snd_soc_dai *dai)
1706 {
1707         struct snd_soc_pcm_runtime *rtd = substream->private_data;
1708         struct snd_soc_codec *codec = rtd->codec;
1709         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1710
1711         snd_pcm_hw_constraint_msbits(substream->runtime, 0, 32, 24);
1712         if (twl4030->master_substream) {
1713                 twl4030->slave_substream = substream;
1714                 /* The DAI has one configuration for playback and capture, so
1715                  * if the DAI has been already configured then constrain this
1716                  * substream to match it. */
1717                 if (twl4030->configured)
1718                         twl4030_constraints(twl4030, twl4030->master_substream);
1719         } else {
1720                 if (!(twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE) &
1721                         TWL4030_OPTION_1)) {
1722                         /* In option2 4 channel is not supported, set the
1723                          * constraint for the first stream for channels, the
1724                          * second stream will 'inherit' this cosntraint */
1725                         snd_pcm_hw_constraint_minmax(substream->runtime,
1726                                                 SNDRV_PCM_HW_PARAM_CHANNELS,
1727                                                 2, 2);
1728                 }
1729                 twl4030->master_substream = substream;
1730         }
1731
1732         return 0;
1733 }
1734
1735 static void twl4030_shutdown(struct snd_pcm_substream *substream,
1736                              struct snd_soc_dai *dai)
1737 {
1738         struct snd_soc_pcm_runtime *rtd = substream->private_data;
1739         struct snd_soc_codec *codec = rtd->codec;
1740         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1741
1742         if (twl4030->master_substream == substream)
1743                 twl4030->master_substream = twl4030->slave_substream;
1744
1745         twl4030->slave_substream = NULL;
1746
1747         /* If all streams are closed, or the remaining stream has not yet
1748          * been configured than set the DAI as not configured. */
1749         if (!twl4030->master_substream)
1750                 twl4030->configured = 0;
1751          else if (!twl4030->master_substream->runtime->channels)
1752                 twl4030->configured = 0;
1753
1754          /* If the closing substream had 4 channel, do the necessary cleanup */
1755         if (substream->runtime->channels == 4)
1756                 twl4030_tdm_enable(codec, substream->stream, 0);
1757 }
1758
1759 static int twl4030_hw_params(struct snd_pcm_substream *substream,
1760                            struct snd_pcm_hw_params *params,
1761                            struct snd_soc_dai *dai)
1762 {
1763         struct snd_soc_pcm_runtime *rtd = substream->private_data;
1764         struct snd_soc_codec *codec = rtd->codec;
1765         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1766         u8 mode, old_mode, format, old_format;
1767
1768          /* If the substream has 4 channel, do the necessary setup */
1769         if (params_channels(params) == 4) {
1770                 format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1771                 mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE);
1772
1773                 /* Safety check: are we in the correct operating mode and
1774                  * the interface is in TDM mode? */
1775                 if ((mode & TWL4030_OPTION_1) &&
1776                     ((format & TWL4030_AIF_FORMAT) == TWL4030_AIF_FORMAT_TDM))
1777                         twl4030_tdm_enable(codec, substream->stream, 1);
1778                 else
1779                         return -EINVAL;
1780         }
1781
1782 #if 0
1783         if (twl4030->configured)
1784                 /* Ignoring hw_params for already configured DAI */
1785                 return 0;
1786 #endif
1787
1788         /* bit rate */
1789         old_mode = twl4030_read_reg_cache(codec,
1790                         TWL4030_REG_CODEC_MODE) & ~TWL4030_CODECPDZ;
1791         mode = old_mode & ~TWL4030_APLL_RATE;
1792
1793         switch (params_rate(params)) {
1794         case 8000:
1795                 mode |= TWL4030_APLL_RATE_8000;
1796                 break;
1797         case 11025:
1798                 mode |= TWL4030_APLL_RATE_11025;
1799                 break;
1800         case 12000:
1801                 mode |= TWL4030_APLL_RATE_12000;
1802                 break;
1803         case 16000:
1804                 mode |= TWL4030_APLL_RATE_16000;
1805                 break;
1806         case 22050:
1807                 mode |= TWL4030_APLL_RATE_22050;
1808                 break;
1809         case 24000:
1810                 mode |= TWL4030_APLL_RATE_24000;
1811                 break;
1812         case 32000:
1813                 mode |= TWL4030_APLL_RATE_32000;
1814                 break;
1815         case 44100:
1816                 mode |= TWL4030_APLL_RATE_44100;
1817                 break;
1818         case 48000:
1819                 mode |= TWL4030_APLL_RATE_48000;
1820                 break;
1821         case 96000:
1822                 mode |= TWL4030_APLL_RATE_96000;
1823                 break;
1824         default:
1825                 printk(KERN_ERR "TWL4030 hw params: unknown rate %d\n",
1826                         params_rate(params));
1827                 return -EINVAL;
1828         }
1829
1830         /* sample size */
1831         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1832         format = old_format;
1833         format &= ~TWL4030_DATA_WIDTH;
1834         switch (params_format(params)) {
1835         case SNDRV_PCM_FORMAT_S16_LE:
1836                 format |= TWL4030_DATA_WIDTH_16S_16W;
1837                 break;
1838         case SNDRV_PCM_FORMAT_S32_LE:
1839                 format |= TWL4030_DATA_WIDTH_32S_24W;
1840                 break;
1841         default:
1842                 printk(KERN_ERR "TWL4030 hw params: unknown format %d\n",
1843                         params_format(params));
1844                 return -EINVAL;
1845         }
1846
1847         if (format != old_format || mode != old_mode) {
1848                 if (twl4030->codec_powered) {
1849                         /*
1850                          * If the codec is powered, than we need to toggle the
1851                          * codec power.
1852                          */
1853                         twl4030_codec_enable(codec, 0);
1854                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
1855                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1856                         twl4030_codec_enable(codec, 1);
1857                 } else {
1858                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
1859                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1860                 }
1861         }
1862
1863         /* Store the important parameters for the DAI configuration and set
1864          * the DAI as configured */
1865         twl4030->configured = 1;
1866         twl4030->rate = params_rate(params);
1867         twl4030->sample_bits = hw_param_interval(params,
1868                                         SNDRV_PCM_HW_PARAM_SAMPLE_BITS)->min;
1869         twl4030->channels = params_channels(params);
1870
1871         /* If both playback and capture streams are open, and one of them
1872          * is setting the hw parameters right now (since we are here), set
1873          * constraints to the other stream to match the current one. */
1874         if (twl4030->slave_substream)
1875                 twl4030_constraints(twl4030, substream);
1876
1877         return 0;
1878 }
1879
1880 static int twl4030_set_dai_sysclk(struct snd_soc_dai *codec_dai,
1881                 int clk_id, unsigned int freq, int dir)
1882 {
1883         struct snd_soc_codec *codec = codec_dai->codec;
1884         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1885
1886         switch (freq) {
1887         case 19200000:
1888         case 26000000:
1889         case 38400000:
1890                 break;
1891         default:
1892                 dev_err(codec->dev, "Unsupported APLL mclk: %u\n", freq);
1893                 return -EINVAL;
1894         }
1895
1896         if ((freq / 1000) != twl4030->sysclk) {
1897                 dev_err(codec->dev,
1898                         "Mismatch in APLL mclk: %u (configured: %u)\n",
1899                         freq, twl4030->sysclk * 1000);
1900                 return -EINVAL;
1901         }
1902
1903         return 0;
1904 }
1905
1906 static int twl4030_set_dai_fmt(struct snd_soc_dai *codec_dai,
1907                              unsigned int fmt)
1908 {
1909         struct snd_soc_codec *codec = codec_dai->codec;
1910         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
1911         u8 old_format, format;
1912
1913         /* get format */
1914         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1915         format = old_format;
1916
1917         /* set master/slave audio interface */
1918         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
1919         case SND_SOC_DAIFMT_CBM_CFM:
1920                 format &= ~(TWL4030_AIF_SLAVE_EN);
1921                 format &= ~(TWL4030_CLK256FS_EN);
1922                 break;
1923         case SND_SOC_DAIFMT_CBS_CFS:
1924                 format |= TWL4030_AIF_SLAVE_EN;
1925                 format |= TWL4030_CLK256FS_EN;
1926                 break;
1927         default:
1928                 return -EINVAL;
1929         }
1930
1931         /* interface format */
1932         format &= ~TWL4030_AIF_FORMAT;
1933         switch (fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
1934         case SND_SOC_DAIFMT_I2S:
1935                 format |= TWL4030_AIF_FORMAT_CODEC;
1936                 break;
1937         case SND_SOC_DAIFMT_DSP_A:
1938                 format |= TWL4030_AIF_FORMAT_TDM;
1939                 break;
1940         default:
1941                 return -EINVAL;
1942         }
1943
1944         if (format != old_format) {
1945                 if (twl4030->codec_powered) {
1946                         /*
1947                          * If the codec is powered, than we need to toggle the
1948                          * codec power.
1949                          */
1950                         twl4030_codec_enable(codec, 0);
1951                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1952                         twl4030_codec_enable(codec, 1);
1953                 } else {
1954                         twl4030_write(codec, TWL4030_REG_AUDIO_IF, format);
1955                 }
1956         }
1957
1958         return 0;
1959 }
1960
1961 static int twl4030_set_tristate(struct snd_soc_dai *dai, int tristate)
1962 {
1963         struct snd_soc_codec *codec = dai->codec;
1964         u8 reg = twl4030_read_reg_cache(codec, TWL4030_REG_AUDIO_IF);
1965
1966         if (tristate)
1967                 reg |= TWL4030_AIF_TRI_EN;
1968         else
1969                 reg &= ~TWL4030_AIF_TRI_EN;
1970
1971         return twl4030_write(codec, TWL4030_REG_AUDIO_IF, reg);
1972 }
1973
1974 /* In case of voice mode, the RX1 L(VRX) for downlink and the TX2 L/R
1975  * (VTXL, VTXR) for uplink has to be enabled/disabled. */
1976 static void twl4030_voice_enable(struct snd_soc_codec *codec, int direction,
1977                                 int enable)
1978 {
1979         u8 reg, mask;
1980
1981         reg = twl4030_read_reg_cache(codec, TWL4030_REG_OPTION);
1982
1983         if (direction == SNDRV_PCM_STREAM_PLAYBACK)
1984                 mask = TWL4030_ARXL1_VRX_EN;
1985         else
1986                 mask = TWL4030_ATXL2_VTXL_EN | TWL4030_ATXR2_VTXR_EN;
1987
1988         if (enable)
1989                 reg |= mask;
1990         else
1991                 reg &= ~mask;
1992
1993         twl4030_write(codec, TWL4030_REG_OPTION, reg);
1994 }
1995
1996 static int twl4030_voice_startup(struct snd_pcm_substream *substream,
1997                 struct snd_soc_dai *dai)
1998 {
1999         struct snd_soc_pcm_runtime *rtd = substream->private_data;
2000         struct snd_soc_codec *codec = rtd->codec;
2001         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2002         u8 mode;
2003
2004         /* If the system master clock is not 26MHz, the voice PCM interface is
2005          * not available.
2006          */
2007         if (twl4030->sysclk != 26000) {
2008                 dev_err(codec->dev, "The board is configured for %u Hz, while"
2009                         "the Voice interface needs 26MHz APLL mclk\n",
2010                         twl4030->sysclk * 1000);
2011                 return -EINVAL;
2012         }
2013
2014         /* If the codec mode is not option2, the voice PCM interface is not
2015          * available.
2016          */
2017         mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE)
2018                 & TWL4030_OPT_MODE;
2019
2020         if (mode != TWL4030_OPTION_2) {
2021                 printk(KERN_ERR "TWL4030 voice startup: "
2022                         "the codec mode is not option2\n");
2023                 return -EINVAL;
2024         }
2025
2026         return 0;
2027 }
2028
2029 static void twl4030_voice_shutdown(struct snd_pcm_substream *substream,
2030                                 struct snd_soc_dai *dai)
2031 {
2032         struct snd_soc_pcm_runtime *rtd = substream->private_data;
2033         struct snd_soc_codec *codec = rtd->codec;
2034
2035         /* Enable voice digital filters */
2036         twl4030_voice_enable(codec, substream->stream, 0);
2037 }
2038
2039 static int twl4030_voice_hw_params(struct snd_pcm_substream *substream,
2040                 struct snd_pcm_hw_params *params, struct snd_soc_dai *dai)
2041 {
2042         struct snd_soc_pcm_runtime *rtd = substream->private_data;
2043         struct snd_soc_codec *codec = rtd->codec;
2044         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2045         u8 old_mode, mode;
2046
2047         /* Enable voice digital filters */
2048         twl4030_voice_enable(codec, substream->stream, 1);
2049
2050         /* bit rate */
2051         old_mode = twl4030_read_reg_cache(codec, TWL4030_REG_CODEC_MODE)
2052                 & ~(TWL4030_CODECPDZ);
2053         mode = old_mode;
2054
2055         switch (params_rate(params)) {
2056         case 8000:
2057                 mode &= ~(TWL4030_SEL_16K);
2058                 break;
2059         case 16000:
2060                 mode |= TWL4030_SEL_16K;
2061                 break;
2062         default:
2063                 printk(KERN_ERR "TWL4030 voice hw params: unknown rate %d\n",
2064                         params_rate(params));
2065                 return -EINVAL;
2066         }
2067
2068         if (mode != old_mode) {
2069                 if (twl4030->codec_powered) {
2070                         /*
2071                          * If the codec is powered, than we need to toggle the
2072                          * codec power.
2073                          */
2074                         twl4030_codec_enable(codec, 0);
2075                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
2076                         twl4030_codec_enable(codec, 1);
2077                 } else {
2078                         twl4030_write(codec, TWL4030_REG_CODEC_MODE, mode);
2079                 }
2080         }
2081
2082         return 0;
2083 }
2084
2085 static int twl4030_voice_set_dai_sysclk(struct snd_soc_dai *codec_dai,
2086                 int clk_id, unsigned int freq, int dir)
2087 {
2088         struct snd_soc_codec *codec = codec_dai->codec;
2089         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2090
2091         if (freq != 26000000) {
2092                 dev_err(codec->dev, "Unsupported APLL mclk: %u, the Voice"
2093                         "interface needs 26MHz APLL mclk\n", freq);
2094                 return -EINVAL;
2095         }
2096         if ((freq / 1000) != twl4030->sysclk) {
2097                 dev_err(codec->dev,
2098                         "Mismatch in APLL mclk: %u (configured: %u)\n",
2099                         freq, twl4030->sysclk * 1000);
2100                 return -EINVAL;
2101         }
2102         return 0;
2103 }
2104
2105 static int twl4030_voice_set_dai_fmt(struct snd_soc_dai *codec_dai,
2106                 unsigned int fmt)
2107 {
2108         struct snd_soc_codec *codec = codec_dai->codec;
2109         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2110         u8 old_format, format;
2111
2112         /* get format */
2113         old_format = twl4030_read_reg_cache(codec, TWL4030_REG_VOICE_IF);
2114         format = old_format;
2115
2116         /* set master/slave audio interface */
2117         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
2118         case SND_SOC_DAIFMT_CBM_CFM:
2119                 format &= ~(TWL4030_VIF_SLAVE_EN);
2120                 break;
2121         case SND_SOC_DAIFMT_CBS_CFS:
2122                 format |= TWL4030_VIF_SLAVE_EN;
2123                 break;
2124         default:
2125                 return -EINVAL;
2126         }
2127
2128         /* clock inversion */
2129         switch (fmt & SND_SOC_DAIFMT_INV_MASK) {
2130         case SND_SOC_DAIFMT_IB_NF:
2131                 format &= ~(TWL4030_VIF_FORMAT);
2132                 break;
2133         case SND_SOC_DAIFMT_NB_IF:
2134                 format |= TWL4030_VIF_FORMAT;
2135                 break;
2136         default:
2137                 return -EINVAL;
2138         }
2139
2140         if (format != old_format) {
2141                 if (twl4030->codec_powered) {
2142                         /*
2143                          * If the codec is powered, than we need to toggle the
2144                          * codec power.
2145                          */
2146                         twl4030_codec_enable(codec, 0);
2147                         twl4030_write(codec, TWL4030_REG_VOICE_IF, format);
2148                         twl4030_codec_enable(codec, 1);
2149                 } else {
2150                         twl4030_write(codec, TWL4030_REG_VOICE_IF, format);
2151                 }
2152         }
2153
2154         return 0;
2155 }
2156
2157 static int twl4030_voice_set_tristate(struct snd_soc_dai *dai, int tristate)
2158 {
2159         struct snd_soc_codec *codec = dai->codec;
2160         u8 reg = twl4030_read_reg_cache(codec, TWL4030_REG_VOICE_IF);
2161
2162         if (tristate)
2163                 reg |= TWL4030_VIF_TRI_EN;
2164         else
2165                 reg &= ~TWL4030_VIF_TRI_EN;
2166
2167         return twl4030_write(codec, TWL4030_REG_VOICE_IF, reg);
2168 }
2169
2170 #define TWL4030_RATES    (SNDRV_PCM_RATE_8000_48000)
2171 #define TWL4030_FORMATS  (SNDRV_PCM_FMTBIT_S16_LE | SNDRV_PCM_FMTBIT_S32_LE)
2172
2173 static struct snd_soc_dai_ops twl4030_dai_hifi_ops = {
2174         .startup        = twl4030_startup,
2175         .shutdown       = twl4030_shutdown,
2176         .hw_params      = twl4030_hw_params,
2177         .set_sysclk     = twl4030_set_dai_sysclk,
2178         .set_fmt        = twl4030_set_dai_fmt,
2179         .set_tristate   = twl4030_set_tristate,
2180 };
2181
2182 static struct snd_soc_dai_ops twl4030_dai_voice_ops = {
2183         .startup        = twl4030_voice_startup,
2184         .shutdown       = twl4030_voice_shutdown,
2185         .hw_params      = twl4030_voice_hw_params,
2186         .set_sysclk     = twl4030_voice_set_dai_sysclk,
2187         .set_fmt        = twl4030_voice_set_dai_fmt,
2188         .set_tristate   = twl4030_voice_set_tristate,
2189 };
2190
2191 static struct snd_soc_dai_driver twl4030_dai[] = {
2192 {
2193         .name = "twl4030-hifi",
2194         .playback = {
2195                 .stream_name = "HiFi Playback",
2196                 .channels_min = 2,
2197                 .channels_max = 4,
2198                 .rates = TWL4030_RATES, // | SNDRV_PCM_RATE_96000,
2199                 .formats = TWL4030_FORMATS,},
2200         .capture = {
2201                 .stream_name = "Capture",
2202                 .channels_min = 2,
2203                 .channels_max = 4,
2204                 .rates = TWL4030_RATES,
2205                 .formats = TWL4030_FORMATS,},
2206         .ops = &twl4030_dai_hifi_ops,
2207 },
2208 {
2209         .name = "twl4030-voice",
2210         .playback = {
2211                 .stream_name = "Voice Playback",
2212                 .channels_min = 1,
2213                 .channels_max = 1,
2214                 .rates = SNDRV_PCM_RATE_8000 | SNDRV_PCM_RATE_16000,
2215                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
2216         .capture = {
2217                 .stream_name = "Capture",
2218                 .channels_min = 1,
2219                 .channels_max = 2,
2220                 .rates = SNDRV_PCM_RATE_8000 | SNDRV_PCM_RATE_16000,
2221                 .formats = SNDRV_PCM_FMTBIT_S16_LE,},
2222         .ops = &twl4030_dai_voice_ops,
2223 },
2224 };
2225
2226 static int twl4030_soc_suspend(struct snd_soc_codec *codec, pm_message_t state)
2227 {
2228         twl4030_set_bias_level(codec, SND_SOC_BIAS_OFF);
2229         return 0;
2230 }
2231
2232 static int twl4030_soc_resume(struct snd_soc_codec *codec)
2233 {
2234         twl4030_set_bias_level(codec, SND_SOC_BIAS_STANDBY);
2235         return 0;
2236 }
2237
2238 static int twl4030_soc_probe(struct snd_soc_codec *codec)
2239 {
2240         struct twl4030_priv *twl4030;
2241
2242         twl4030 = kzalloc(sizeof(struct twl4030_priv), GFP_KERNEL);
2243         if (twl4030 == NULL) {
2244                 printk("Can not allocate memroy\n");
2245                 return -ENOMEM;
2246         }
2247         snd_soc_codec_set_drvdata(codec, twl4030);
2248         /* Set the defaults, and power up the codec */
2249         twl4030->sysclk = twl4030_audio_get_mclk() / 1000;
2250         codec->dapm.idle_bias_off = 1;
2251
2252         twl4030_init_chip(codec);
2253
2254         return 0;
2255 }
2256
2257 static int twl4030_soc_remove(struct snd_soc_codec *codec)
2258 {
2259         struct twl4030_priv *twl4030 = snd_soc_codec_get_drvdata(codec);
2260
2261         /* Reset registers to their chip default before leaving */
2262         twl4030_reset_registers(codec);
2263         twl4030_set_bias_level(codec, SND_SOC_BIAS_OFF);
2264         kfree(twl4030);
2265         return 0;
2266 }
2267
2268 static struct snd_soc_codec_driver soc_codec_dev_twl4030 = {
2269         .probe = twl4030_soc_probe,
2270         .remove = twl4030_soc_remove,
2271         .suspend = twl4030_soc_suspend,
2272         .resume = twl4030_soc_resume,
2273         .read = twl4030_read_reg_cache,
2274         .write = twl4030_write,
2275         .set_bias_level = twl4030_set_bias_level,
2276         .reg_cache_size = sizeof(twl4030_reg),
2277         .reg_word_size = sizeof(u8),
2278         .reg_cache_default = twl4030_reg,
2279
2280         .controls = twl4030_snd_controls,
2281         .num_controls = ARRAY_SIZE(twl4030_snd_controls),
2282         .dapm_widgets = twl4030_dapm_widgets,
2283         .num_dapm_widgets = ARRAY_SIZE(twl4030_dapm_widgets),
2284         .dapm_routes = intercon,
2285         .num_dapm_routes = ARRAY_SIZE(intercon),
2286 };
2287
2288 static int __devinit twl4030_codec_probe(struct platform_device *pdev)
2289 {
2290         struct twl4030_codec_data *pdata = pdev->dev.platform_data;
2291
2292         if (!pdata) {
2293                 dev_err(&pdev->dev, "platform_data is missing\n");
2294                 return -EINVAL;
2295         }
2296
2297         return snd_soc_register_codec(&pdev->dev, &soc_codec_dev_twl4030,
2298                         twl4030_dai, ARRAY_SIZE(twl4030_dai));
2299 }
2300
2301 static int __devexit twl4030_codec_remove(struct platform_device *pdev)
2302 {
2303         snd_soc_unregister_codec(&pdev->dev);
2304         return 0;
2305 }
2306
2307 MODULE_ALIAS("platform:twl4030-codec");
2308
2309 static struct platform_driver twl4030_codec_driver = {
2310         .probe          = twl4030_codec_probe,
2311         .remove         = __devexit_p(twl4030_codec_remove),
2312         .driver         = {
2313                 .name   = "twl4030-codec",
2314                 .owner  = THIS_MODULE,
2315         },
2316 };
2317
2318 static int __init twl4030_modinit(void)
2319 {
2320         return platform_driver_register(&twl4030_codec_driver);
2321 }
2322 module_init(twl4030_modinit);
2323
2324 static void __exit twl4030_exit(void)
2325 {
2326         platform_driver_unregister(&twl4030_codec_driver);
2327 }
2328 module_exit(twl4030_exit);
2329
2330 MODULE_DESCRIPTION("ASoC TWL4030 codec driver");
2331 MODULE_AUTHOR("Steve Sakoman");
2332 MODULE_LICENSE("GPL");