Revert "cpusets: randomize node rotor used in cpuset_mem_spread_node()"
[pandora-kernel.git] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 #include <linux/pci_regs.h>     /* The pci register defines */
21
22 /*
23  * The PCI interface treats multi-function devices as independent
24  * devices.  The slot/function address of each device is encoded
25  * in a single byte as follows:
26  *
27  *      7:3 = slot
28  *      2:0 = function
29  */
30 #define PCI_DEVFN(slot, func)   ((((slot) & 0x1f) << 3) | ((func) & 0x07))
31 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
32 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
33
34 /* Ioctls for /proc/bus/pci/X/Y nodes. */
35 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
36 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
37 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
38 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
39 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
40
41 #ifdef __KERNEL__
42
43 #include <linux/mod_devicetable.h>
44
45 #include <linux/types.h>
46 #include <linux/init.h>
47 #include <linux/ioport.h>
48 #include <linux/list.h>
49 #include <linux/compiler.h>
50 #include <linux/errno.h>
51 #include <linux/kobject.h>
52 #include <asm/atomic.h>
53 #include <linux/device.h>
54 #include <linux/io.h>
55 #include <linux/irqreturn.h>
56
57 /* Include the ID list */
58 #include <linux/pci_ids.h>
59
60 /* pci_slot represents a physical slot */
61 struct pci_slot {
62         struct pci_bus *bus;            /* The bus this slot is on */
63         struct list_head list;          /* node in list of slots on this bus */
64         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
65         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
66         struct kobject kobj;
67 };
68
69 static inline const char *pci_slot_name(const struct pci_slot *slot)
70 {
71         return kobject_name(&slot->kobj);
72 }
73
74 /* File state for mmap()s on /proc/bus/pci/X/Y */
75 enum pci_mmap_state {
76         pci_mmap_io,
77         pci_mmap_mem
78 };
79
80 /* This defines the direction arg to the DMA mapping routines. */
81 #define PCI_DMA_BIDIRECTIONAL   0
82 #define PCI_DMA_TODEVICE        1
83 #define PCI_DMA_FROMDEVICE      2
84 #define PCI_DMA_NONE            3
85
86 /*
87  *  For PCI devices, the region numbers are assigned this way:
88  */
89 enum {
90         /* #0-5: standard PCI resources */
91         PCI_STD_RESOURCES,
92         PCI_STD_RESOURCE_END = 5,
93
94         /* #6: expansion ROM resource */
95         PCI_ROM_RESOURCE,
96
97         /* device specific resources */
98 #ifdef CONFIG_PCI_IOV
99         PCI_IOV_RESOURCES,
100         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
101 #endif
102
103         /* resources assigned to buses behind the bridge */
104 #define PCI_BRIDGE_RESOURCE_NUM 4
105
106         PCI_BRIDGE_RESOURCES,
107         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
108                                   PCI_BRIDGE_RESOURCE_NUM - 1,
109
110         /* total resources associated with a PCI device */
111         PCI_NUM_RESOURCES,
112
113         /* preserve this for compatibility */
114         DEVICE_COUNT_RESOURCE
115 };
116
117 typedef int __bitwise pci_power_t;
118
119 #define PCI_D0          ((pci_power_t __force) 0)
120 #define PCI_D1          ((pci_power_t __force) 1)
121 #define PCI_D2          ((pci_power_t __force) 2)
122 #define PCI_D3hot       ((pci_power_t __force) 3)
123 #define PCI_D3cold      ((pci_power_t __force) 4)
124 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
125 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
126
127 /* Remember to update this when the list above changes! */
128 extern const char *pci_power_names[];
129
130 static inline const char *pci_power_name(pci_power_t state)
131 {
132         return pci_power_names[1 + (int) state];
133 }
134
135 #define PCI_PM_D2_DELAY 200
136 #define PCI_PM_D3_WAIT  10
137 #define PCI_PM_BUS_WAIT 50
138
139 /** The pci_channel state describes connectivity between the CPU and
140  *  the pci device.  If some PCI bus between here and the pci device
141  *  has crashed or locked up, this info is reflected here.
142  */
143 typedef unsigned int __bitwise pci_channel_state_t;
144
145 enum pci_channel_state {
146         /* I/O channel is in normal state */
147         pci_channel_io_normal = (__force pci_channel_state_t) 1,
148
149         /* I/O to channel is blocked */
150         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
151
152         /* PCI card is dead */
153         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
154 };
155
156 typedef unsigned int __bitwise pcie_reset_state_t;
157
158 enum pcie_reset_state {
159         /* Reset is NOT asserted (Use to deassert reset) */
160         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
161
162         /* Use #PERST to reset PCI-E device */
163         pcie_warm_reset = (__force pcie_reset_state_t) 2,
164
165         /* Use PCI-E Hot Reset to reset device */
166         pcie_hot_reset = (__force pcie_reset_state_t) 3
167 };
168
169 typedef unsigned short __bitwise pci_dev_flags_t;
170 enum pci_dev_flags {
171         /* INTX_DISABLE in PCI_COMMAND register disables MSI
172          * generation too.
173          */
174         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
175         /* Device configuration is irrevocably lost if disabled into D3 */
176         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
177 };
178
179 enum pci_irq_reroute_variant {
180         INTEL_IRQ_REROUTE_VARIANT = 1,
181         MAX_IRQ_REROUTE_VARIANTS = 3
182 };
183
184 typedef unsigned short __bitwise pci_bus_flags_t;
185 enum pci_bus_flags {
186         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
187         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
188 };
189
190 /* Based on the PCI Hotplug Spec, but some values are made up by us */
191 enum pci_bus_speed {
192         PCI_SPEED_33MHz                 = 0x00,
193         PCI_SPEED_66MHz                 = 0x01,
194         PCI_SPEED_66MHz_PCIX            = 0x02,
195         PCI_SPEED_100MHz_PCIX           = 0x03,
196         PCI_SPEED_133MHz_PCIX           = 0x04,
197         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
198         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
199         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
200         PCI_SPEED_66MHz_PCIX_266        = 0x09,
201         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
202         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
203         AGP_UNKNOWN                     = 0x0c,
204         AGP_1X                          = 0x0d,
205         AGP_2X                          = 0x0e,
206         AGP_4X                          = 0x0f,
207         AGP_8X                          = 0x10,
208         PCI_SPEED_66MHz_PCIX_533        = 0x11,
209         PCI_SPEED_100MHz_PCIX_533       = 0x12,
210         PCI_SPEED_133MHz_PCIX_533       = 0x13,
211         PCIE_SPEED_2_5GT                = 0x14,
212         PCIE_SPEED_5_0GT                = 0x15,
213         PCIE_SPEED_8_0GT                = 0x16,
214         PCI_SPEED_UNKNOWN               = 0xff,
215 };
216
217 struct pci_cap_saved_state {
218         struct hlist_node next;
219         char cap_nr;
220         u32 data[0];
221 };
222
223 struct pcie_link_state;
224 struct pci_vpd;
225 struct pci_sriov;
226 struct pci_ats;
227
228 /*
229  * The pci_dev structure is used to describe PCI devices.
230  */
231 struct pci_dev {
232         struct list_head bus_list;      /* node in per-bus list */
233         struct pci_bus  *bus;           /* bus this device is on */
234         struct pci_bus  *subordinate;   /* bus this device bridges to */
235
236         void            *sysdata;       /* hook for sys-specific extension */
237         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
238         struct pci_slot *slot;          /* Physical slot this device is in */
239
240         unsigned int    devfn;          /* encoded device & function index */
241         unsigned short  vendor;
242         unsigned short  device;
243         unsigned short  subsystem_vendor;
244         unsigned short  subsystem_device;
245         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
246         u8              revision;       /* PCI revision, low byte of class word */
247         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
248         u8              pcie_cap;       /* PCI-E capability offset */
249         u8              pcie_type;      /* PCI-E device/port type */
250         u8              rom_base_reg;   /* which config register controls the ROM */
251         u8              pin;            /* which interrupt pin this device uses */
252
253         struct pci_driver *driver;      /* which driver has allocated this device */
254         u64             dma_mask;       /* Mask of the bits of bus address this
255                                            device implements.  Normally this is
256                                            0xffffffff.  You only need to change
257                                            this if your device has broken DMA
258                                            or supports 64-bit transfers.  */
259
260         struct device_dma_parameters dma_parms;
261
262         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
263                                            this is D0-D3, D0 being fully functional,
264                                            and D3 being off. */
265         int             pm_cap;         /* PM capability offset in the
266                                            configuration space */
267         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
268                                            can be generated */
269         unsigned int    pme_interrupt:1;
270         unsigned int    d1_support:1;   /* Low power state D1 is supported */
271         unsigned int    d2_support:1;   /* Low power state D2 is supported */
272         unsigned int    no_d1d2:1;      /* Only allow D0 and D3 */
273         unsigned int    wakeup_prepared:1;
274         unsigned int    d3_delay;       /* D3->D0 transition time in ms */
275
276 #ifdef CONFIG_PCIEASPM
277         struct pcie_link_state  *link_state;    /* ASPM link state. */
278 #endif
279
280         pci_channel_state_t error_state;        /* current connectivity state */
281         struct  device  dev;            /* Generic device interface */
282
283         int             cfg_size;       /* Size of configuration space */
284
285         /*
286          * Instead of touching interrupt line and base address registers
287          * directly, use the values stored here. They might be different!
288          */
289         unsigned int    irq;
290         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
291
292         /* These fields are used by common fixups */
293         unsigned int    transparent:1;  /* Transparent PCI bridge */
294         unsigned int    multifunction:1;/* Part of multi-function device */
295         /* keep track of device state */
296         unsigned int    is_added:1;
297         unsigned int    is_busmaster:1; /* device is busmaster */
298         unsigned int    no_msi:1;       /* device may not use msi */
299         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
300         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
301         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
302         unsigned int    msi_enabled:1;
303         unsigned int    msix_enabled:1;
304         unsigned int    ari_enabled:1;  /* ARI forwarding */
305         unsigned int    is_managed:1;
306         unsigned int    is_pcie:1;      /* Obsolete. Will be removed.
307                                            Use pci_is_pcie() instead */
308         unsigned int    needs_freset:1; /* Dev requires fundamental reset */
309         unsigned int    state_saved:1;
310         unsigned int    is_physfn:1;
311         unsigned int    is_virtfn:1;
312         unsigned int    reset_fn:1;
313         unsigned int    is_hotplug_bridge:1;
314         unsigned int    __aer_firmware_first_valid:1;
315         unsigned int    __aer_firmware_first:1;
316         pci_dev_flags_t dev_flags;
317         atomic_t        enable_cnt;     /* pci_enable_device has been called */
318
319         u32             saved_config_space[16]; /* config space saved at suspend time */
320         struct hlist_head saved_cap_space;
321         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
322         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
323         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
324         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
325 #ifdef CONFIG_PCI_MSI
326         struct list_head msi_list;
327 #endif
328         struct pci_vpd *vpd;
329 #ifdef CONFIG_PCI_IOV
330         union {
331                 struct pci_sriov *sriov;        /* SR-IOV capability related */
332                 struct pci_dev *physfn; /* the PF this VF is associated with */
333         };
334         struct pci_ats  *ats;   /* Address Translation Service */
335 #endif
336 };
337
338 static inline struct pci_dev *pci_physfn(struct pci_dev *dev)
339 {
340 #ifdef CONFIG_PCI_IOV
341         if (dev->is_virtfn)
342                 dev = dev->physfn;
343 #endif
344
345         return dev;
346 }
347
348 extern struct pci_dev *alloc_pci_dev(void);
349
350 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
351 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
352 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
353
354 static inline int pci_channel_offline(struct pci_dev *pdev)
355 {
356         return (pdev->error_state != pci_channel_io_normal);
357 }
358
359 static inline struct pci_cap_saved_state *pci_find_saved_cap(
360         struct pci_dev *pci_dev, char cap)
361 {
362         struct pci_cap_saved_state *tmp;
363         struct hlist_node *pos;
364
365         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
366                 if (tmp->cap_nr == cap)
367                         return tmp;
368         }
369         return NULL;
370 }
371
372 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
373         struct pci_cap_saved_state *new_cap)
374 {
375         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
376 }
377
378 /*
379  * The first PCI_BRIDGE_RESOURCE_NUM PCI bus resources (those that correspond
380  * to P2P or CardBus bridge windows) go in a table.  Additional ones (for
381  * buses below host bridges or subtractive decode bridges) go in the list.
382  * Use pci_bus_for_each_resource() to iterate through all the resources.
383  */
384
385 /*
386  * PCI_SUBTRACTIVE_DECODE means the bridge forwards the window implicitly
387  * and there's no way to program the bridge with the details of the window.
388  * This does not apply to ACPI _CRS windows, even with the _DEC subtractive-
389  * decode bit set, because they are explicit and can be programmed with _SRS.
390  */
391 #define PCI_SUBTRACTIVE_DECODE  0x1
392
393 struct pci_bus_resource {
394         struct list_head list;
395         struct resource *res;
396         unsigned int flags;
397 };
398
399 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
400
401 struct pci_bus {
402         struct list_head node;          /* node in list of buses */
403         struct pci_bus  *parent;        /* parent bus this bridge is on */
404         struct list_head children;      /* list of child buses */
405         struct list_head devices;       /* list of devices on this bus */
406         struct pci_dev  *self;          /* bridge device as seen by parent */
407         struct list_head slots;         /* list of slots on this bus */
408         struct resource *resource[PCI_BRIDGE_RESOURCE_NUM];
409         struct list_head resources;     /* address space routed to this bus */
410
411         struct pci_ops  *ops;           /* configuration access functions */
412         void            *sysdata;       /* hook for sys-specific extension */
413         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
414
415         unsigned char   number;         /* bus number */
416         unsigned char   primary;        /* number of primary bridge */
417         unsigned char   secondary;      /* number of secondary bridge */
418         unsigned char   subordinate;    /* max number of subordinate buses */
419         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
420         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
421
422         char            name[48];
423
424         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
425         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
426         struct device           *bridge;
427         struct device           dev;
428         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
429         struct bin_attribute    *legacy_mem; /* legacy mem */
430         unsigned int            is_added:1;
431 };
432
433 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
434 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
435
436 /*
437  * Returns true if the pci bus is root (behind host-pci bridge),
438  * false otherwise
439  */
440 static inline bool pci_is_root_bus(struct pci_bus *pbus)
441 {
442         return !(pbus->parent);
443 }
444
445 #ifdef CONFIG_PCI_MSI
446 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
447 {
448         return pci_dev->msi_enabled || pci_dev->msix_enabled;
449 }
450 #else
451 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
452 #endif
453
454 /*
455  * Error values that may be returned by PCI functions.
456  */
457 #define PCIBIOS_SUCCESSFUL              0x00
458 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
459 #define PCIBIOS_BAD_VENDOR_ID           0x83
460 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
461 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
462 #define PCIBIOS_SET_FAILED              0x88
463 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
464
465 /* Low-level architecture-dependent routines */
466
467 struct pci_ops {
468         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
469         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
470 };
471
472 /*
473  * ACPI needs to be able to access PCI config space before we've done a
474  * PCI bus scan and created pci_bus structures.
475  */
476 extern int raw_pci_read(unsigned int domain, unsigned int bus,
477                         unsigned int devfn, int reg, int len, u32 *val);
478 extern int raw_pci_write(unsigned int domain, unsigned int bus,
479                         unsigned int devfn, int reg, int len, u32 val);
480
481 struct pci_bus_region {
482         resource_size_t start;
483         resource_size_t end;
484 };
485
486 struct pci_dynids {
487         spinlock_t lock;            /* protects list, index */
488         struct list_head list;      /* for IDs added at runtime */
489 };
490
491 /* ---------------------------------------------------------------- */
492 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
493  *  a set of callbacks in struct pci_error_handlers, then that device driver
494  *  will be notified of PCI bus errors, and will be driven to recovery
495  *  when an error occurs.
496  */
497
498 typedef unsigned int __bitwise pci_ers_result_t;
499
500 enum pci_ers_result {
501         /* no result/none/not supported in device driver */
502         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
503
504         /* Device driver can recover without slot reset */
505         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
506
507         /* Device driver wants slot to be reset. */
508         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
509
510         /* Device has completely failed, is unrecoverable */
511         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
512
513         /* Device driver is fully recovered and operational */
514         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
515 };
516
517 /* PCI bus error event callbacks */
518 struct pci_error_handlers {
519         /* PCI bus error detected on this device */
520         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
521                                            enum pci_channel_state error);
522
523         /* MMIO has been re-enabled, but not DMA */
524         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
525
526         /* PCI Express link has been reset */
527         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
528
529         /* PCI slot has been reset */
530         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
531
532         /* Device driver may resume normal operations */
533         void (*resume)(struct pci_dev *dev);
534 };
535
536 /* ---------------------------------------------------------------- */
537
538 struct module;
539 struct pci_driver {
540         struct list_head node;
541         char *name;
542         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
543         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
544         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
545         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
546         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
547         int  (*resume_early) (struct pci_dev *dev);
548         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
549         void (*shutdown) (struct pci_dev *dev);
550         struct pci_error_handlers *err_handler;
551         struct device_driver    driver;
552         struct pci_dynids dynids;
553 };
554
555 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
556
557 /**
558  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
559  * @_table: device table name
560  *
561  * This macro is used to create a struct pci_device_id array (a device table)
562  * in a generic manner.
563  */
564 #define DEFINE_PCI_DEVICE_TABLE(_table) \
565         const struct pci_device_id _table[] __devinitconst
566
567 /**
568  * PCI_DEVICE - macro used to describe a specific pci device
569  * @vend: the 16 bit PCI Vendor ID
570  * @dev: the 16 bit PCI Device ID
571  *
572  * This macro is used to create a struct pci_device_id that matches a
573  * specific device.  The subvendor and subdevice fields will be set to
574  * PCI_ANY_ID.
575  */
576 #define PCI_DEVICE(vend,dev) \
577         .vendor = (vend), .device = (dev), \
578         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
579
580 /**
581  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
582  * @dev_class: the class, subclass, prog-if triple for this device
583  * @dev_class_mask: the class mask for this device
584  *
585  * This macro is used to create a struct pci_device_id that matches a
586  * specific PCI class.  The vendor, device, subvendor, and subdevice
587  * fields will be set to PCI_ANY_ID.
588  */
589 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
590         .class = (dev_class), .class_mask = (dev_class_mask), \
591         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
592         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
593
594 /**
595  * PCI_VDEVICE - macro used to describe a specific pci device in short form
596  * @vendor: the vendor name
597  * @device: the 16 bit PCI Device ID
598  *
599  * This macro is used to create a struct pci_device_id that matches a
600  * specific PCI device.  The subvendor, and subdevice fields will be set
601  * to PCI_ANY_ID. The macro allows the next field to follow as the device
602  * private data.
603  */
604
605 #define PCI_VDEVICE(vendor, device)             \
606         PCI_VENDOR_ID_##vendor, (device),       \
607         PCI_ANY_ID, PCI_ANY_ID, 0, 0
608
609 /* these external functions are only available when PCI support is enabled */
610 #ifdef CONFIG_PCI
611
612 extern struct bus_type pci_bus_type;
613
614 /* Do NOT directly access these two variables, unless you are arch specific pci
615  * code, or pci core code. */
616 extern struct list_head pci_root_buses; /* list of all known PCI buses */
617 /* Some device drivers need know if pci is initiated */
618 extern int no_pci_devices(void);
619
620 void pcibios_fixup_bus(struct pci_bus *);
621 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
622 char *pcibios_setup(char *str);
623
624 /* Used only when drivers/pci/setup.c is used */
625 resource_size_t pcibios_align_resource(void *, const struct resource *,
626                                 resource_size_t,
627                                 resource_size_t);
628 void pcibios_update_irq(struct pci_dev *, int irq);
629
630 /* Weak but can be overriden by arch */
631 void pci_fixup_cardbus(struct pci_bus *);
632
633 /* Generic PCI functions used internally */
634
635 extern struct pci_bus *pci_find_bus(int domain, int busnr);
636 void pci_bus_add_devices(const struct pci_bus *bus);
637 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
638                                       struct pci_ops *ops, void *sysdata);
639 static inline struct pci_bus * __devinit pci_scan_bus(int bus, struct pci_ops *ops,
640                                            void *sysdata)
641 {
642         struct pci_bus *root_bus;
643         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
644         if (root_bus)
645                 pci_bus_add_devices(root_bus);
646         return root_bus;
647 }
648 struct pci_bus *pci_create_bus(struct device *parent, int bus,
649                                struct pci_ops *ops, void *sysdata);
650 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
651                                 int busnr);
652 void pcie_update_link_speed(struct pci_bus *bus, u16 link_status);
653 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
654                                  const char *name,
655                                  struct hotplug_slot *hotplug);
656 void pci_destroy_slot(struct pci_slot *slot);
657 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
658 int pci_scan_slot(struct pci_bus *bus, int devfn);
659 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
660 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
661 unsigned int pci_scan_child_bus(struct pci_bus *bus);
662 int __must_check pci_bus_add_device(struct pci_dev *dev);
663 void pci_read_bridge_bases(struct pci_bus *child);
664 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
665                                           struct resource *res);
666 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin);
667 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
668 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
669 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
670 extern void pci_dev_put(struct pci_dev *dev);
671 extern void pci_remove_bus(struct pci_bus *b);
672 extern void pci_remove_bus_device(struct pci_dev *dev);
673 extern void pci_stop_bus_device(struct pci_dev *dev);
674 void pci_setup_cardbus(struct pci_bus *bus);
675 extern void pci_sort_breadthfirst(void);
676 #define dev_is_pci(d) ((d)->bus == &pci_bus_type)
677 #define dev_is_pf(d) ((dev_is_pci(d) ? to_pci_dev(d)->is_physfn : false))
678 #define dev_num_vf(d) ((dev_is_pci(d) ? pci_num_vf(to_pci_dev(d)) : 0))
679
680 /* Generic PCI functions exported to card drivers */
681
682 enum pci_lost_interrupt_reason {
683         PCI_LOST_IRQ_NO_INFORMATION = 0,
684         PCI_LOST_IRQ_DISABLE_MSI,
685         PCI_LOST_IRQ_DISABLE_MSIX,
686         PCI_LOST_IRQ_DISABLE_ACPI,
687 };
688 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
689 int pci_find_capability(struct pci_dev *dev, int cap);
690 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
691 int pci_find_ext_capability(struct pci_dev *dev, int cap);
692 int pci_bus_find_ext_capability(struct pci_bus *bus, unsigned int devfn,
693                                 int cap);
694 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
695 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
696 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
697
698 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
699                                 struct pci_dev *from);
700 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
701                                 unsigned int ss_vendor, unsigned int ss_device,
702                                 struct pci_dev *from);
703 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
704 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
705                                             unsigned int devfn);
706 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
707                                                    unsigned int devfn)
708 {
709         return pci_get_domain_bus_and_slot(0, bus, devfn);
710 }
711 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
712 int pci_dev_present(const struct pci_device_id *ids);
713
714 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
715                              int where, u8 *val);
716 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
717                              int where, u16 *val);
718 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
719                               int where, u32 *val);
720 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
721                               int where, u8 val);
722 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
723                               int where, u16 val);
724 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
725                                int where, u32 val);
726 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
727
728 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
729 {
730         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
731 }
732 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
733 {
734         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
735 }
736 static inline int pci_read_config_dword(struct pci_dev *dev, int where,
737                                         u32 *val)
738 {
739         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
740 }
741 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
742 {
743         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
744 }
745 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
746 {
747         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
748 }
749 static inline int pci_write_config_dword(struct pci_dev *dev, int where,
750                                          u32 val)
751 {
752         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
753 }
754
755 int __must_check pci_enable_device(struct pci_dev *dev);
756 int __must_check pci_enable_device_io(struct pci_dev *dev);
757 int __must_check pci_enable_device_mem(struct pci_dev *dev);
758 int __must_check pci_reenable_device(struct pci_dev *);
759 int __must_check pcim_enable_device(struct pci_dev *pdev);
760 void pcim_pin_device(struct pci_dev *pdev);
761
762 static inline int pci_is_enabled(struct pci_dev *pdev)
763 {
764         return (atomic_read(&pdev->enable_cnt) > 0);
765 }
766
767 static inline int pci_is_managed(struct pci_dev *pdev)
768 {
769         return pdev->is_managed;
770 }
771
772 void pci_disable_device(struct pci_dev *dev);
773 void pci_set_master(struct pci_dev *dev);
774 void pci_clear_master(struct pci_dev *dev);
775 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
776 int pci_set_cacheline_size(struct pci_dev *dev);
777 #define HAVE_PCI_SET_MWI
778 int __must_check pci_set_mwi(struct pci_dev *dev);
779 int pci_try_set_mwi(struct pci_dev *dev);
780 void pci_clear_mwi(struct pci_dev *dev);
781 void pci_intx(struct pci_dev *dev, int enable);
782 void pci_msi_off(struct pci_dev *dev);
783 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
784 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
785 int pcix_get_max_mmrbc(struct pci_dev *dev);
786 int pcix_get_mmrbc(struct pci_dev *dev);
787 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
788 int pcie_get_readrq(struct pci_dev *dev);
789 int pcie_set_readrq(struct pci_dev *dev, int rq);
790 int __pci_reset_function(struct pci_dev *dev);
791 int pci_reset_function(struct pci_dev *dev);
792 void pci_update_resource(struct pci_dev *dev, int resno);
793 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
794 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
795
796 /* ROM control related routines */
797 int pci_enable_rom(struct pci_dev *pdev);
798 void pci_disable_rom(struct pci_dev *pdev);
799 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
800 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
801 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
802
803 /* Power management related routines */
804 int pci_save_state(struct pci_dev *dev);
805 int pci_restore_state(struct pci_dev *dev);
806 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
807 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
808 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
809 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
810 void pci_pme_active(struct pci_dev *dev, bool enable);
811 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
812                       bool runtime, bool enable);
813 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
814 pci_power_t pci_target_state(struct pci_dev *dev);
815 int pci_prepare_to_sleep(struct pci_dev *dev);
816 int pci_back_from_sleep(struct pci_dev *dev);
817 bool pci_dev_run_wake(struct pci_dev *dev);
818
819 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
820                                   bool enable)
821 {
822         return __pci_enable_wake(dev, state, false, enable);
823 }
824
825 /* For use by arch with custom probe code */
826 void set_pcie_port_type(struct pci_dev *pdev);
827 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
828
829 /* Functions for PCI Hotplug drivers to use */
830 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
831 #ifdef CONFIG_HOTPLUG
832 unsigned int pci_rescan_bus(struct pci_bus *bus);
833 #endif
834
835 /* Vital product data routines */
836 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
837 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
838 int pci_vpd_truncate(struct pci_dev *dev, size_t size);
839
840 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
841 void pci_bus_assign_resources(const struct pci_bus *bus);
842 void pci_bus_size_bridges(struct pci_bus *bus);
843 int pci_claim_resource(struct pci_dev *, int);
844 void pci_assign_unassigned_resources(void);
845 void pci_assign_unassigned_bridge_resources(struct pci_dev *bridge);
846 void pdev_enable_device(struct pci_dev *);
847 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
848 int pci_enable_resources(struct pci_dev *, int mask);
849 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
850                     int (*)(struct pci_dev *, u8, u8));
851 #define HAVE_PCI_REQ_REGIONS    2
852 int __must_check pci_request_regions(struct pci_dev *, const char *);
853 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
854 void pci_release_regions(struct pci_dev *);
855 int __must_check pci_request_region(struct pci_dev *, int, const char *);
856 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
857 void pci_release_region(struct pci_dev *, int);
858 int pci_request_selected_regions(struct pci_dev *, int, const char *);
859 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
860 void pci_release_selected_regions(struct pci_dev *, int);
861
862 /* drivers/pci/bus.c */
863 void pci_bus_add_resource(struct pci_bus *bus, struct resource *res, unsigned int flags);
864 struct resource *pci_bus_resource_n(const struct pci_bus *bus, int n);
865 void pci_bus_remove_resources(struct pci_bus *bus);
866
867 #define pci_bus_for_each_resource(bus, res, i)                          \
868         for (i = 0;                                                     \
869             (res = pci_bus_resource_n(bus, i)) || i < PCI_BRIDGE_RESOURCE_NUM; \
870              i++)
871
872 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
873                         struct resource *res, resource_size_t size,
874                         resource_size_t align, resource_size_t min,
875                         unsigned int type_mask,
876                         resource_size_t (*alignf)(void *,
877                                                   const struct resource *,
878                                                   resource_size_t,
879                                                   resource_size_t),
880                         void *alignf_data);
881 void pci_enable_bridges(struct pci_bus *bus);
882
883 /* Proper probing supporting hot-pluggable devices */
884 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
885                                        const char *mod_name);
886
887 /*
888  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
889  */
890 #define pci_register_driver(driver)             \
891         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
892
893 void pci_unregister_driver(struct pci_driver *dev);
894 void pci_remove_behind_bridge(struct pci_dev *dev);
895 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
896 int pci_add_dynid(struct pci_driver *drv,
897                   unsigned int vendor, unsigned int device,
898                   unsigned int subvendor, unsigned int subdevice,
899                   unsigned int class, unsigned int class_mask,
900                   unsigned long driver_data);
901 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
902                                          struct pci_dev *dev);
903 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
904                     int pass);
905
906 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
907                   void *userdata);
908 int pci_cfg_space_size_ext(struct pci_dev *dev);
909 int pci_cfg_space_size(struct pci_dev *dev);
910 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
911
912 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
913                       unsigned int command_bits, bool change_bridge);
914 /* kmem_cache style wrapper around pci_alloc_consistent() */
915
916 #include <linux/pci-dma.h>
917 #include <linux/dmapool.h>
918
919 #define pci_pool dma_pool
920 #define pci_pool_create(name, pdev, size, align, allocation) \
921                 dma_pool_create(name, &pdev->dev, size, align, allocation)
922 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
923 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
924 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
925
926 enum pci_dma_burst_strategy {
927         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
928                                    strategy_parameter is N/A */
929         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
930                                    byte boundaries */
931         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
932                                    strategy_parameter byte boundaries */
933 };
934
935 struct msix_entry {
936         u32     vector; /* kernel uses to write allocated vector */
937         u16     entry;  /* driver uses to specify entry, OS writes */
938 };
939
940
941 #ifndef CONFIG_PCI_MSI
942 static inline int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec)
943 {
944         return -1;
945 }
946
947 static inline void pci_msi_shutdown(struct pci_dev *dev)
948 { }
949 static inline void pci_disable_msi(struct pci_dev *dev)
950 { }
951
952 static inline int pci_msix_table_size(struct pci_dev *dev)
953 {
954         return 0;
955 }
956 static inline int pci_enable_msix(struct pci_dev *dev,
957                                   struct msix_entry *entries, int nvec)
958 {
959         return -1;
960 }
961
962 static inline void pci_msix_shutdown(struct pci_dev *dev)
963 { }
964 static inline void pci_disable_msix(struct pci_dev *dev)
965 { }
966
967 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
968 { }
969
970 static inline void pci_restore_msi_state(struct pci_dev *dev)
971 { }
972 static inline int pci_msi_enabled(void)
973 {
974         return 0;
975 }
976 #else
977 extern int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec);
978 extern void pci_msi_shutdown(struct pci_dev *dev);
979 extern void pci_disable_msi(struct pci_dev *dev);
980 extern int pci_msix_table_size(struct pci_dev *dev);
981 extern int pci_enable_msix(struct pci_dev *dev,
982         struct msix_entry *entries, int nvec);
983 extern void pci_msix_shutdown(struct pci_dev *dev);
984 extern void pci_disable_msix(struct pci_dev *dev);
985 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
986 extern void pci_restore_msi_state(struct pci_dev *dev);
987 extern int pci_msi_enabled(void);
988 #endif
989
990 #ifndef CONFIG_PCIEASPM
991 static inline int pcie_aspm_enabled(void)
992 {
993         return 0;
994 }
995 #else
996 extern int pcie_aspm_enabled(void);
997 #endif
998
999 #ifndef CONFIG_PCIE_ECRC
1000 static inline void pcie_set_ecrc_checking(struct pci_dev *dev)
1001 {
1002         return;
1003 }
1004 static inline void pcie_ecrc_get_policy(char *str) {};
1005 #else
1006 extern void pcie_set_ecrc_checking(struct pci_dev *dev);
1007 extern void pcie_ecrc_get_policy(char *str);
1008 #endif
1009
1010 #define pci_enable_msi(pdev)    pci_enable_msi_block(pdev, 1)
1011
1012 #ifdef CONFIG_HT_IRQ
1013 /* The functions a driver should call */
1014 int  ht_create_irq(struct pci_dev *dev, int idx);
1015 void ht_destroy_irq(unsigned int irq);
1016 #endif /* CONFIG_HT_IRQ */
1017
1018 extern void pci_block_user_cfg_access(struct pci_dev *dev);
1019 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
1020
1021 /*
1022  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
1023  * a PCI domain is defined to be a set of PCI busses which share
1024  * configuration space.
1025  */
1026 #ifdef CONFIG_PCI_DOMAINS
1027 extern int pci_domains_supported;
1028 #else
1029 enum { pci_domains_supported = 0 };
1030 static inline int pci_domain_nr(struct pci_bus *bus)
1031 {
1032         return 0;
1033 }
1034
1035 static inline int pci_proc_domain(struct pci_bus *bus)
1036 {
1037         return 0;
1038 }
1039 #endif /* CONFIG_PCI_DOMAINS */
1040
1041 /* some architectures require additional setup to direct VGA traffic */
1042 typedef int (*arch_set_vga_state_t)(struct pci_dev *pdev, bool decode,
1043                       unsigned int command_bits, bool change_bridge);
1044 extern void pci_register_set_vga_state(arch_set_vga_state_t func);
1045
1046 #else /* CONFIG_PCI is not enabled */
1047
1048 /*
1049  *  If the system does not have PCI, clearly these return errors.  Define
1050  *  these as simple inline functions to avoid hair in drivers.
1051  */
1052
1053 #define _PCI_NOP(o, s, t) \
1054         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1055                                                 int where, t val) \
1056                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1057
1058 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1059                                 _PCI_NOP(o, word, u16 x) \
1060                                 _PCI_NOP(o, dword, u32 x)
1061 _PCI_NOP_ALL(read, *)
1062 _PCI_NOP_ALL(write,)
1063
1064 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1065                                              unsigned int device,
1066                                              struct pci_dev *from)
1067 {
1068         return NULL;
1069 }
1070
1071 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1072                                              unsigned int device,
1073                                              unsigned int ss_vendor,
1074                                              unsigned int ss_device,
1075                                              struct pci_dev *from)
1076 {
1077         return NULL;
1078 }
1079
1080 static inline struct pci_dev *pci_get_class(unsigned int class,
1081                                             struct pci_dev *from)
1082 {
1083         return NULL;
1084 }
1085
1086 #define pci_dev_present(ids)    (0)
1087 #define no_pci_devices()        (1)
1088 #define pci_dev_put(dev)        do { } while (0)
1089
1090 static inline void pci_set_master(struct pci_dev *dev)
1091 { }
1092
1093 static inline int pci_enable_device(struct pci_dev *dev)
1094 {
1095         return -EIO;
1096 }
1097
1098 static inline void pci_disable_device(struct pci_dev *dev)
1099 { }
1100
1101 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1102 {
1103         return -EIO;
1104 }
1105
1106 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1107 {
1108         return -EIO;
1109 }
1110
1111 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
1112                                         unsigned int size)
1113 {
1114         return -EIO;
1115 }
1116
1117 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
1118                                         unsigned long mask)
1119 {
1120         return -EIO;
1121 }
1122
1123 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1124 {
1125         return -EBUSY;
1126 }
1127
1128 static inline int __pci_register_driver(struct pci_driver *drv,
1129                                         struct module *owner)
1130 {
1131         return 0;
1132 }
1133
1134 static inline int pci_register_driver(struct pci_driver *drv)
1135 {
1136         return 0;
1137 }
1138
1139 static inline void pci_unregister_driver(struct pci_driver *drv)
1140 { }
1141
1142 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1143 {
1144         return 0;
1145 }
1146
1147 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1148                                            int cap)
1149 {
1150         return 0;
1151 }
1152
1153 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1154 {
1155         return 0;
1156 }
1157
1158 /* Power management related routines */
1159 static inline int pci_save_state(struct pci_dev *dev)
1160 {
1161         return 0;
1162 }
1163
1164 static inline int pci_restore_state(struct pci_dev *dev)
1165 {
1166         return 0;
1167 }
1168
1169 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1170 {
1171         return 0;
1172 }
1173
1174 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1175                                            pm_message_t state)
1176 {
1177         return PCI_D0;
1178 }
1179
1180 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1181                                   int enable)
1182 {
1183         return 0;
1184 }
1185
1186 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1187 {
1188         return -EIO;
1189 }
1190
1191 static inline void pci_release_regions(struct pci_dev *dev)
1192 { }
1193
1194 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1195
1196 static inline void pci_block_user_cfg_access(struct pci_dev *dev)
1197 { }
1198
1199 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev)
1200 { }
1201
1202 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1203 { return NULL; }
1204
1205 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1206                                                 unsigned int devfn)
1207 { return NULL; }
1208
1209 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1210                                                 unsigned int devfn)
1211 { return NULL; }
1212
1213 #define dev_is_pci(d) (false)
1214 #define dev_is_pf(d) (false)
1215 #define dev_num_vf(d) (0)
1216 #endif /* CONFIG_PCI */
1217
1218 /* Include architecture-dependent settings and functions */
1219
1220 #include <asm/pci.h>
1221
1222 #ifndef PCIBIOS_MAX_MEM_32
1223 #define PCIBIOS_MAX_MEM_32 (-1)
1224 #endif
1225
1226 /* these helpers provide future and backwards compatibility
1227  * for accessing popular PCI BAR info */
1228 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1229 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1230 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1231 #define pci_resource_len(dev,bar) \
1232         ((pci_resource_start((dev), (bar)) == 0 &&      \
1233           pci_resource_end((dev), (bar)) ==             \
1234           pci_resource_start((dev), (bar))) ? 0 :       \
1235                                                         \
1236          (pci_resource_end((dev), (bar)) -              \
1237           pci_resource_start((dev), (bar)) + 1))
1238
1239 /* Similar to the helpers above, these manipulate per-pci_dev
1240  * driver-specific data.  They are really just a wrapper around
1241  * the generic device structure functions of these calls.
1242  */
1243 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1244 {
1245         return dev_get_drvdata(&pdev->dev);
1246 }
1247
1248 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1249 {
1250         dev_set_drvdata(&pdev->dev, data);
1251 }
1252
1253 /* If you want to know what to call your pci_dev, ask this function.
1254  * Again, it's a wrapper around the generic device.
1255  */
1256 static inline const char *pci_name(const struct pci_dev *pdev)
1257 {
1258         return dev_name(&pdev->dev);
1259 }
1260
1261
1262 /* Some archs don't want to expose struct resource to userland as-is
1263  * in sysfs and /proc
1264  */
1265 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1266 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1267                 const struct resource *rsrc, resource_size_t *start,
1268                 resource_size_t *end)
1269 {
1270         *start = rsrc->start;
1271         *end = rsrc->end;
1272 }
1273 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1274
1275
1276 /*
1277  *  The world is not perfect and supplies us with broken PCI devices.
1278  *  For at least a part of these bugs we need a work-around, so both
1279  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1280  *  fixup hooks to be called for particular buggy devices.
1281  */
1282
1283 struct pci_fixup {
1284         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
1285         void (*hook)(struct pci_dev *dev);
1286 };
1287
1288 enum pci_fixup_pass {
1289         pci_fixup_early,        /* Before probing BARs */
1290         pci_fixup_header,       /* After reading configuration header */
1291         pci_fixup_final,        /* Final phase of device fixups */
1292         pci_fixup_enable,       /* pci_enable_device() time */
1293         pci_fixup_resume,       /* pci_device_resume() */
1294         pci_fixup_suspend,      /* pci_device_suspend */
1295         pci_fixup_resume_early, /* pci_device_resume_early() */
1296 };
1297
1298 /* Anonymous variables would be nice... */
1299 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
1300         static const struct pci_fixup __pci_fixup_##name __used         \
1301         __attribute__((__section__(#section))) = { vendor, device, hook };
1302 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1303         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1304                         vendor##device##hook, vendor, device, hook)
1305 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1306         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1307                         vendor##device##hook, vendor, device, hook)
1308 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1309         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1310                         vendor##device##hook, vendor, device, hook)
1311 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1312         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1313                         vendor##device##hook, vendor, device, hook)
1314 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1315         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1316                         resume##vendor##device##hook, vendor, device, hook)
1317 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1318         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1319                         resume_early##vendor##device##hook, vendor, device, hook)
1320 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1321         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1322                         suspend##vendor##device##hook, vendor, device, hook)
1323
1324 #ifdef CONFIG_PCI_QUIRKS
1325 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1326 #else
1327 static inline void pci_fixup_device(enum pci_fixup_pass pass,
1328                                     struct pci_dev *dev) {}
1329 #endif
1330
1331 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1332 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1333 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1334 int pcim_iomap_regions(struct pci_dev *pdev, u16 mask, const char *name);
1335 int pcim_iomap_regions_request_all(struct pci_dev *pdev, u16 mask,
1336                                    const char *name);
1337 void pcim_iounmap_regions(struct pci_dev *pdev, u16 mask);
1338
1339 extern int pci_pci_problems;
1340 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1341 #define PCIPCI_TRITON           2
1342 #define PCIPCI_NATOMA           4
1343 #define PCIPCI_VIAETBF          8
1344 #define PCIPCI_VSFX             16
1345 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1346 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1347
1348 extern unsigned long pci_cardbus_io_size;
1349 extern unsigned long pci_cardbus_mem_size;
1350 extern u8 __devinitdata pci_dfl_cache_line_size;
1351 extern u8 pci_cache_line_size;
1352
1353 extern unsigned long pci_hotplug_io_size;
1354 extern unsigned long pci_hotplug_mem_size;
1355
1356 int pcibios_add_platform_entries(struct pci_dev *dev);
1357 void pcibios_disable_device(struct pci_dev *dev);
1358 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1359                                  enum pcie_reset_state state);
1360
1361 #ifdef CONFIG_PCI_MMCONFIG
1362 extern void __init pci_mmcfg_early_init(void);
1363 extern void __init pci_mmcfg_late_init(void);
1364 #else
1365 static inline void pci_mmcfg_early_init(void) { }
1366 static inline void pci_mmcfg_late_init(void) { }
1367 #endif
1368
1369 int pci_ext_cfg_avail(struct pci_dev *dev);
1370
1371 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1372
1373 #ifdef CONFIG_PCI_IOV
1374 extern int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1375 extern void pci_disable_sriov(struct pci_dev *dev);
1376 extern irqreturn_t pci_sriov_migration(struct pci_dev *dev);
1377 extern int pci_num_vf(struct pci_dev *dev);
1378 #else
1379 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1380 {
1381         return -ENODEV;
1382 }
1383 static inline void pci_disable_sriov(struct pci_dev *dev)
1384 {
1385 }
1386 static inline irqreturn_t pci_sriov_migration(struct pci_dev *dev)
1387 {
1388         return IRQ_NONE;
1389 }
1390 static inline int pci_num_vf(struct pci_dev *dev)
1391 {
1392         return 0;
1393 }
1394 #endif
1395
1396 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
1397 extern void pci_hp_create_module_link(struct pci_slot *pci_slot);
1398 extern void pci_hp_remove_module_link(struct pci_slot *pci_slot);
1399 #endif
1400
1401 /**
1402  * pci_pcie_cap - get the saved PCIe capability offset
1403  * @dev: PCI device
1404  *
1405  * PCIe capability offset is calculated at PCI device initialization
1406  * time and saved in the data structure. This function returns saved
1407  * PCIe capability offset. Using this instead of pci_find_capability()
1408  * reduces unnecessary search in the PCI configuration space. If you
1409  * need to calculate PCIe capability offset from raw device for some
1410  * reasons, please use pci_find_capability() instead.
1411  */
1412 static inline int pci_pcie_cap(struct pci_dev *dev)
1413 {
1414         return dev->pcie_cap;
1415 }
1416
1417 /**
1418  * pci_is_pcie - check if the PCI device is PCI Express capable
1419  * @dev: PCI device
1420  *
1421  * Retrun true if the PCI device is PCI Express capable, false otherwise.
1422  */
1423 static inline bool pci_is_pcie(struct pci_dev *dev)
1424 {
1425         return !!pci_pcie_cap(dev);
1426 }
1427
1428 void pci_request_acs(void);
1429
1430
1431 #define PCI_VPD_LRDT                    0x80    /* Large Resource Data Type */
1432 #define PCI_VPD_LRDT_ID(x)              (x | PCI_VPD_LRDT)
1433
1434 /* Large Resource Data Type Tag Item Names */
1435 #define PCI_VPD_LTIN_ID_STRING          0x02    /* Identifier String */
1436 #define PCI_VPD_LTIN_RO_DATA            0x10    /* Read-Only Data */
1437 #define PCI_VPD_LTIN_RW_DATA            0x11    /* Read-Write Data */
1438
1439 #define PCI_VPD_LRDT_ID_STRING          PCI_VPD_LRDT_ID(PCI_VPD_LTIN_ID_STRING)
1440 #define PCI_VPD_LRDT_RO_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RO_DATA)
1441 #define PCI_VPD_LRDT_RW_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RW_DATA)
1442
1443 /* Small Resource Data Type Tag Item Names */
1444 #define PCI_VPD_STIN_END                0x78    /* End */
1445
1446 #define PCI_VPD_SRDT_END                PCI_VPD_STIN_END
1447
1448 #define PCI_VPD_SRDT_TIN_MASK           0x78
1449 #define PCI_VPD_SRDT_LEN_MASK           0x07
1450
1451 #define PCI_VPD_LRDT_TAG_SIZE           3
1452 #define PCI_VPD_SRDT_TAG_SIZE           1
1453
1454 #define PCI_VPD_INFO_FLD_HDR_SIZE       3
1455
1456 #define PCI_VPD_RO_KEYWORD_PARTNO       "PN"
1457 #define PCI_VPD_RO_KEYWORD_MFR_ID       "MN"
1458 #define PCI_VPD_RO_KEYWORD_VENDOR0      "V0"
1459
1460 /**
1461  * pci_vpd_lrdt_size - Extracts the Large Resource Data Type length
1462  * @lrdt: Pointer to the beginning of the Large Resource Data Type tag
1463  *
1464  * Returns the extracted Large Resource Data Type length.
1465  */
1466 static inline u16 pci_vpd_lrdt_size(const u8 *lrdt)
1467 {
1468         return (u16)lrdt[1] + ((u16)lrdt[2] << 8);
1469 }
1470
1471 /**
1472  * pci_vpd_srdt_size - Extracts the Small Resource Data Type length
1473  * @lrdt: Pointer to the beginning of the Small Resource Data Type tag
1474  *
1475  * Returns the extracted Small Resource Data Type length.
1476  */
1477 static inline u8 pci_vpd_srdt_size(const u8 *srdt)
1478 {
1479         return (*srdt) & PCI_VPD_SRDT_LEN_MASK;
1480 }
1481
1482 /**
1483  * pci_vpd_info_field_size - Extracts the information field length
1484  * @lrdt: Pointer to the beginning of an information field header
1485  *
1486  * Returns the extracted information field length.
1487  */
1488 static inline u8 pci_vpd_info_field_size(const u8 *info_field)
1489 {
1490         return info_field[2];
1491 }
1492
1493 /**
1494  * pci_vpd_find_tag - Locates the Resource Data Type tag provided
1495  * @buf: Pointer to buffered vpd data
1496  * @off: The offset into the buffer at which to begin the search
1497  * @len: The length of the vpd buffer
1498  * @rdt: The Resource Data Type to search for
1499  *
1500  * Returns the index where the Resource Data Type was found or
1501  * -ENOENT otherwise.
1502  */
1503 int pci_vpd_find_tag(const u8 *buf, unsigned int off, unsigned int len, u8 rdt);
1504
1505 /**
1506  * pci_vpd_find_info_keyword - Locates an information field keyword in the VPD
1507  * @buf: Pointer to buffered vpd data
1508  * @off: The offset into the buffer at which to begin the search
1509  * @len: The length of the buffer area, relative to off, in which to search
1510  * @kw: The keyword to search for
1511  *
1512  * Returns the index where the information field keyword was found or
1513  * -ENOENT otherwise.
1514  */
1515 int pci_vpd_find_info_keyword(const u8 *buf, unsigned int off,
1516                               unsigned int len, const char *kw);
1517
1518 #endif /* __KERNEL__ */
1519 #endif /* LINUX_PCI_H */