Add delay-init quirk for Corsair K70 RGB keyboards
[pandora-kernel.git] / include / drm / drm_mode.h
1 /*
2  * Copyright (c) 2007 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007 Jakob Bornecrantz <wallbraker@gmail.com>
4  * Copyright (c) 2008 Red Hat Inc.
5  * Copyright (c) 2007-2008 Tungsten Graphics, Inc., Cedar Park, TX., USA
6  * Copyright (c) 2007-2008 Intel Corporation
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the "Software"),
10  * to deal in the Software without restriction, including without limitation
11  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
12  * and/or sell copies of the Software, and to permit persons to whom the
13  * Software is furnished to do so, subject to the following conditions:
14  *
15  * The above copyright notice and this permission notice shall be included in
16  * all copies or substantial portions of the Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE
21  * AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
22  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
23  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
24  * IN THE SOFTWARE.
25  */
26
27 #ifndef _DRM_MODE_H
28 #define _DRM_MODE_H
29
30 #define DRM_DISPLAY_INFO_LEN    32
31 #define DRM_CONNECTOR_NAME_LEN  32
32 #define DRM_DISPLAY_MODE_LEN    32
33 #define DRM_PROP_NAME_LEN       32
34
35 #define DRM_MODE_TYPE_BUILTIN   (1<<0)
36 #define DRM_MODE_TYPE_CLOCK_C   ((1<<1) | DRM_MODE_TYPE_BUILTIN)
37 #define DRM_MODE_TYPE_CRTC_C    ((1<<2) | DRM_MODE_TYPE_BUILTIN)
38 #define DRM_MODE_TYPE_PREFERRED (1<<3)
39 #define DRM_MODE_TYPE_DEFAULT   (1<<4)
40 #define DRM_MODE_TYPE_USERDEF   (1<<5)
41 #define DRM_MODE_TYPE_DRIVER    (1<<6)
42
43 /* Video mode flags */
44 /* bit compatible with the xorg definitions. */
45 #define DRM_MODE_FLAG_PHSYNC    (1<<0)
46 #define DRM_MODE_FLAG_NHSYNC    (1<<1)
47 #define DRM_MODE_FLAG_PVSYNC    (1<<2)
48 #define DRM_MODE_FLAG_NVSYNC    (1<<3)
49 #define DRM_MODE_FLAG_INTERLACE (1<<4)
50 #define DRM_MODE_FLAG_DBLSCAN   (1<<5)
51 #define DRM_MODE_FLAG_CSYNC     (1<<6)
52 #define DRM_MODE_FLAG_PCSYNC    (1<<7)
53 #define DRM_MODE_FLAG_NCSYNC    (1<<8)
54 #define DRM_MODE_FLAG_HSKEW     (1<<9) /* hskew provided */
55 #define DRM_MODE_FLAG_BCAST     (1<<10)
56 #define DRM_MODE_FLAG_PIXMUX    (1<<11)
57 #define DRM_MODE_FLAG_DBLCLK    (1<<12)
58 #define DRM_MODE_FLAG_CLKDIV2   (1<<13)
59
60 /* DPMS flags */
61 /* bit compatible with the xorg definitions. */
62 #define DRM_MODE_DPMS_ON        0
63 #define DRM_MODE_DPMS_STANDBY   1
64 #define DRM_MODE_DPMS_SUSPEND   2
65 #define DRM_MODE_DPMS_OFF       3
66
67 /* Scaling mode options */
68 #define DRM_MODE_SCALE_NONE             0 /* Unmodified timing (display or
69                                              software can still scale) */
70 #define DRM_MODE_SCALE_FULLSCREEN       1 /* Full screen, ignore aspect */
71 #define DRM_MODE_SCALE_CENTER           2 /* Centered, no scaling */
72 #define DRM_MODE_SCALE_ASPECT           3 /* Full screen, preserve aspect */
73
74 /* Dithering mode options */
75 #define DRM_MODE_DITHERING_OFF  0
76 #define DRM_MODE_DITHERING_ON   1
77 #define DRM_MODE_DITHERING_AUTO 2
78
79 /* Dirty info options */
80 #define DRM_MODE_DIRTY_OFF      0
81 #define DRM_MODE_DIRTY_ON       1
82 #define DRM_MODE_DIRTY_ANNOTATE 2
83
84 struct drm_mode_modeinfo {
85         __u32 clock;
86         __u16 hdisplay, hsync_start, hsync_end, htotal, hskew;
87         __u16 vdisplay, vsync_start, vsync_end, vtotal, vscan;
88
89         __u32 vrefresh;
90
91         __u32 flags;
92         __u32 type;
93         char name[DRM_DISPLAY_MODE_LEN];
94 };
95
96 struct drm_mode_card_res {
97         __u64 fb_id_ptr;
98         __u64 crtc_id_ptr;
99         __u64 connector_id_ptr;
100         __u64 encoder_id_ptr;
101         __u32 count_fbs;
102         __u32 count_crtcs;
103         __u32 count_connectors;
104         __u32 count_encoders;
105         __u32 min_width, max_width;
106         __u32 min_height, max_height;
107 };
108
109 struct drm_mode_crtc {
110         __u64 set_connectors_ptr;
111         __u32 count_connectors;
112
113         __u32 crtc_id; /**< Id */
114         __u32 fb_id; /**< Id of framebuffer */
115
116         __u32 x, y; /**< Position on the frameuffer */
117
118         __u32 gamma_size;
119         __u32 mode_valid;
120         struct drm_mode_modeinfo mode;
121 };
122
123 #define DRM_MODE_ENCODER_NONE    0
124 #define DRM_MODE_ENCODER_DAC     1
125 #define DRM_MODE_ENCODER_TMDS    2
126 #define DRM_MODE_ENCODER_LVDS    3
127 #define DRM_MODE_ENCODER_TVDAC   4
128 #define DRM_MODE_ENCODER_VIRTUAL 5
129
130 struct drm_mode_get_encoder {
131         __u32 encoder_id;
132         __u32 encoder_type;
133
134         __u32 crtc_id; /**< Id of crtc */
135
136         __u32 possible_crtcs;
137         __u32 possible_clones;
138 };
139
140 /* This is for connectors with multiple signal types. */
141 /* Try to match DRM_MODE_CONNECTOR_X as closely as possible. */
142 #define DRM_MODE_SUBCONNECTOR_Automatic 0
143 #define DRM_MODE_SUBCONNECTOR_Unknown   0
144 #define DRM_MODE_SUBCONNECTOR_DVID      3
145 #define DRM_MODE_SUBCONNECTOR_DVIA      4
146 #define DRM_MODE_SUBCONNECTOR_Composite 5
147 #define DRM_MODE_SUBCONNECTOR_SVIDEO    6
148 #define DRM_MODE_SUBCONNECTOR_Component 8
149 #define DRM_MODE_SUBCONNECTOR_SCART     9
150
151 #define DRM_MODE_CONNECTOR_Unknown      0
152 #define DRM_MODE_CONNECTOR_VGA          1
153 #define DRM_MODE_CONNECTOR_DVII         2
154 #define DRM_MODE_CONNECTOR_DVID         3
155 #define DRM_MODE_CONNECTOR_DVIA         4
156 #define DRM_MODE_CONNECTOR_Composite    5
157 #define DRM_MODE_CONNECTOR_SVIDEO       6
158 #define DRM_MODE_CONNECTOR_LVDS         7
159 #define DRM_MODE_CONNECTOR_Component    8
160 #define DRM_MODE_CONNECTOR_9PinDIN      9
161 #define DRM_MODE_CONNECTOR_DisplayPort  10
162 #define DRM_MODE_CONNECTOR_HDMIA        11
163 #define DRM_MODE_CONNECTOR_HDMIB        12
164 #define DRM_MODE_CONNECTOR_TV           13
165 #define DRM_MODE_CONNECTOR_eDP          14
166 #define DRM_MODE_CONNECTOR_VIRTUAL      15
167
168 struct drm_mode_get_connector {
169
170         __u64 encoders_ptr;
171         __u64 modes_ptr;
172         __u64 props_ptr;
173         __u64 prop_values_ptr;
174
175         __u32 count_modes;
176         __u32 count_props;
177         __u32 count_encoders;
178
179         __u32 encoder_id; /**< Current Encoder */
180         __u32 connector_id; /**< Id */
181         __u32 connector_type;
182         __u32 connector_type_id;
183
184         __u32 connection;
185         __u32 mm_width, mm_height; /**< HxW in millimeters */
186         __u32 subpixel;
187
188         __u32 pad;
189 };
190
191 #define DRM_MODE_PROP_PENDING   (1<<0)
192 #define DRM_MODE_PROP_RANGE     (1<<1)
193 #define DRM_MODE_PROP_IMMUTABLE (1<<2)
194 #define DRM_MODE_PROP_ENUM      (1<<3) /* enumerated type with text strings */
195 #define DRM_MODE_PROP_BLOB      (1<<4)
196
197 struct drm_mode_property_enum {
198         __u64 value;
199         char name[DRM_PROP_NAME_LEN];
200 };
201
202 struct drm_mode_get_property {
203         __u64 values_ptr; /* values and blob lengths */
204         __u64 enum_blob_ptr; /* enum and blob id ptrs */
205
206         __u32 prop_id;
207         __u32 flags;
208         char name[DRM_PROP_NAME_LEN];
209
210         __u32 count_values;
211         __u32 count_enum_blobs;
212 };
213
214 struct drm_mode_connector_set_property {
215         __u64 value;
216         __u32 prop_id;
217         __u32 connector_id;
218 };
219
220 struct drm_mode_get_blob {
221         __u32 blob_id;
222         __u32 length;
223         __u64 data;
224 };
225
226 struct drm_mode_fb_cmd {
227         __u32 fb_id;
228         __u32 width, height;
229         __u32 pitch;
230         __u32 bpp;
231         __u32 depth;
232         /* driver specific handle */
233         __u32 handle;
234 };
235
236 #define DRM_MODE_FB_DIRTY_ANNOTATE_COPY 0x01
237 #define DRM_MODE_FB_DIRTY_ANNOTATE_FILL 0x02
238 #define DRM_MODE_FB_DIRTY_FLAGS         0x03
239
240 #define DRM_MODE_FB_DIRTY_MAX_CLIPS     256
241
242 /*
243  * Mark a region of a framebuffer as dirty.
244  *
245  * Some hardware does not automatically update display contents
246  * as a hardware or software draw to a framebuffer. This ioctl
247  * allows userspace to tell the kernel and the hardware what
248  * regions of the framebuffer have changed.
249  *
250  * The kernel or hardware is free to update more then just the
251  * region specified by the clip rects. The kernel or hardware
252  * may also delay and/or coalesce several calls to dirty into a
253  * single update.
254  *
255  * Userspace may annotate the updates, the annotates are a
256  * promise made by the caller that the change is either a copy
257  * of pixels or a fill of a single color in the region specified.
258  *
259  * If the DRM_MODE_FB_DIRTY_ANNOTATE_COPY flag is given then
260  * the number of updated regions are half of num_clips given,
261  * where the clip rects are paired in src and dst. The width and
262  * height of each one of the pairs must match.
263  *
264  * If the DRM_MODE_FB_DIRTY_ANNOTATE_FILL flag is given the caller
265  * promises that the region specified of the clip rects is filled
266  * completely with a single color as given in the color argument.
267  */
268
269 struct drm_mode_fb_dirty_cmd {
270         __u32 fb_id;
271         __u32 flags;
272         __u32 color;
273         __u32 num_clips;
274         __u64 clips_ptr;
275 };
276
277 struct drm_mode_mode_cmd {
278         __u32 connector_id;
279         struct drm_mode_modeinfo mode;
280 };
281
282 #define DRM_MODE_CURSOR_BO      0x01
283 #define DRM_MODE_CURSOR_MOVE    0x02
284 #define DRM_MODE_CURSOR_FLAGS   0x03
285
286 /*
287  * depending on the value in flags different members are used.
288  *
289  * CURSOR_BO uses
290  *    crtc
291  *    width
292  *    height
293  *    handle - if 0 turns the cursor of
294  *
295  * CURSOR_MOVE uses
296  *    crtc
297  *    x
298  *    y
299  */
300 struct drm_mode_cursor {
301         __u32 flags;
302         __u32 crtc_id;
303         __s32 x;
304         __s32 y;
305         __u32 width;
306         __u32 height;
307         /* driver specific handle */
308         __u32 handle;
309 };
310
311 struct drm_mode_crtc_lut {
312         __u32 crtc_id;
313         __u32 gamma_size;
314
315         /* pointers to arrays */
316         __u64 red;
317         __u64 green;
318         __u64 blue;
319 };
320
321 #define DRM_MODE_PAGE_FLIP_EVENT 0x01
322 #define DRM_MODE_PAGE_FLIP_FLAGS DRM_MODE_PAGE_FLIP_EVENT
323
324 /*
325  * Request a page flip on the specified crtc.
326  *
327  * This ioctl will ask KMS to schedule a page flip for the specified
328  * crtc.  Once any pending rendering targeting the specified fb (as of
329  * ioctl time) has completed, the crtc will be reprogrammed to display
330  * that fb after the next vertical refresh.  The ioctl returns
331  * immediately, but subsequent rendering to the current fb will block
332  * in the execbuffer ioctl until the page flip happens.  If a page
333  * flip is already pending as the ioctl is called, EBUSY will be
334  * returned.
335  *
336  * The ioctl supports one flag, DRM_MODE_PAGE_FLIP_EVENT, which will
337  * request that drm sends back a vblank event (see drm.h: struct
338  * drm_event_vblank) when the page flip is done.  The user_data field
339  * passed in with this ioctl will be returned as the user_data field
340  * in the vblank event struct.
341  *
342  * The reserved field must be zero until we figure out something
343  * clever to use it for.
344  */
345
346 struct drm_mode_crtc_page_flip {
347         __u32 crtc_id;
348         __u32 fb_id;
349         __u32 flags;
350         __u32 reserved;
351         __u64 user_data;
352 };
353
354 /* create a dumb scanout buffer */
355 struct drm_mode_create_dumb {
356         uint32_t height;
357         uint32_t width;
358         uint32_t bpp;
359         uint32_t flags;
360         /* handle, pitch, size will be returned */
361         uint32_t handle;
362         uint32_t pitch;
363         uint64_t size;
364 };
365
366 /* set up for mmap of a dumb scanout buffer */
367 struct drm_mode_map_dumb {
368         /** Handle for the object being mapped. */
369         __u32 handle;
370         __u32 pad;
371         /**
372          * Fake offset to use for subsequent mmap call
373          *
374          * This is a fixed-size type for 32/64 compatibility.
375          */
376         __u64 offset;
377 };
378
379 struct drm_mode_destroy_dumb {
380         uint32_t handle;
381 };
382
383 #endif