Merge branch 'misc' of master.kernel.org:/pub/scm/linux/kernel/git/galak/powerpc...
[pandora-kernel.git] / include / asm-xtensa / system.h
1 /*
2  * include/asm-xtensa/system.h
3  *
4  * This file is subject to the terms and conditions of the GNU General Public
5  * License.  See the file "COPYING" in the main directory of this archive
6  * for more details.
7  *
8  * Copyright (C) 2001 - 2005 Tensilica Inc.
9  */
10
11 #ifndef _XTENSA_SYSTEM_H
12 #define _XTENSA_SYSTEM_H
13
14 #include <linux/config.h>
15 #include <linux/stringify.h>
16
17 #include <asm/processor.h>
18
19 /* interrupt control */
20
21 #define local_save_flags(x)                                             \
22         __asm__ __volatile__ ("rsr %0,"__stringify(PS) : "=a" (x));
23 #define local_irq_restore(x)    do {                                    \
24         __asm__ __volatile__ ("wsr %0, "__stringify(PS)" ; rsync"       \
25                               :: "a" (x) : "memory"); } while(0);
26 #define local_irq_save(x)       do {                                    \
27         __asm__ __volatile__ ("rsil %0, "__stringify(LOCKLEVEL)         \
28                               : "=a" (x) :: "memory");} while(0);
29
30 static inline void local_irq_disable(void)
31 {
32         unsigned long flags;
33         __asm__ __volatile__ ("rsil %0, "__stringify(LOCKLEVEL)
34                               : "=a" (flags) :: "memory");
35 }
36 static inline void local_irq_enable(void)
37 {
38         unsigned long flags;
39         __asm__ __volatile__ ("rsil %0, 0" : "=a" (flags) :: "memory");
40
41 }
42
43 static inline int irqs_disabled(void)
44 {
45         unsigned long flags;
46         local_save_flags(flags);
47         return flags & 0xf;
48 }
49
50 #define RSR_CPENABLE(x) do {                                              \
51         __asm__ __volatile__("rsr %0," __stringify(CPENABLE) : "=a" (x)); \
52         } while(0);
53 #define WSR_CPENABLE(x) do {                                              \
54         __asm__ __volatile__("wsr %0," __stringify(CPENABLE)";rsync"      \
55                              :: "a" (x));} while(0);
56
57 #define clear_cpenable() __clear_cpenable()
58
59 static inline void __clear_cpenable(void)
60 {
61 #if XCHAL_HAVE_CP
62         unsigned long i = 0;
63         WSR_CPENABLE(i);
64 #endif
65 }
66
67 static inline void enable_coprocessor(int i)
68 {
69 #if XCHAL_HAVE_CP
70         int cp;
71         RSR_CPENABLE(cp);
72         cp |= 1 << i;
73         WSR_CPENABLE(cp);
74 #endif
75 }
76
77 static inline void disable_coprocessor(int i)
78 {
79 #if XCHAL_HAVE_CP
80         int cp;
81         RSR_CPENABLE(cp);
82         cp &= ~(1 << i);
83         WSR_CPENABLE(cp);
84 #endif
85 }
86
87 #define smp_read_barrier_depends() do { } while(0)
88 #define read_barrier_depends() do { } while(0)
89
90 #define mb()  barrier()
91 #define rmb() mb()
92 #define wmb() mb()
93
94 #ifdef CONFIG_SMP
95 #error smp_* not defined
96 #else
97 #define smp_mb()        barrier()
98 #define smp_rmb()       barrier()
99 #define smp_wmb()       barrier()
100 #endif
101
102 #define set_mb(var, value)      do { var = value; mb(); } while (0)
103 #define set_wmb(var, value)     do { var = value; wmb(); } while (0)
104
105 #if !defined (__ASSEMBLY__)
106
107 /* * switch_to(n) should switch tasks to task nr n, first
108  * checking that n isn't the current task, in which case it does nothing.
109  */
110 extern void *_switch_to(void *last, void *next);
111
112 #endif  /* __ASSEMBLY__ */
113
114 #define switch_to(prev,next,last)               \
115 do {                                            \
116         clear_cpenable();                       \
117         (last) = _switch_to(prev, next);        \
118 } while(0)
119
120 /*
121  * cmpxchg
122  */
123
124 static inline unsigned long
125 __cmpxchg_u32(volatile int *p, int old, int new)
126 {
127   __asm__ __volatile__("rsil    a15, "__stringify(LOCKLEVEL)"\n\t"
128                        "l32i    %0, %1, 0              \n\t"
129                        "bne     %0, %2, 1f             \n\t"
130                        "s32i    %3, %1, 0              \n\t"
131                        "1:                             \n\t"
132                        "wsr     a15, "__stringify(PS)" \n\t"
133                        "rsync                          \n\t"
134                        : "=&a" (old)
135                        : "a" (p), "a" (old), "r" (new)
136                        : "a15", "memory");
137   return old;
138 }
139 /* This function doesn't exist, so you'll get a linker error
140  * if something tries to do an invalid cmpxchg(). */
141
142 extern void __cmpxchg_called_with_bad_pointer(void);
143
144 static __inline__ unsigned long
145 __cmpxchg(volatile void *ptr, unsigned long old, unsigned long new, int size)
146 {
147         switch (size) {
148         case 4:  return __cmpxchg_u32(ptr, old, new);
149         default: __cmpxchg_called_with_bad_pointer();
150                  return old;
151         }
152 }
153
154 #define cmpxchg(ptr,o,n)                                                      \
155         ({ __typeof__(*(ptr)) _o_ = (o);                                      \
156            __typeof__(*(ptr)) _n_ = (n);                                      \
157            (__typeof__(*(ptr))) __cmpxchg((ptr), (unsigned long)_o_,          \
158                                         (unsigned long)_n_, sizeof (*(ptr))); \
159         })
160
161
162
163
164 /*
165  * xchg_u32
166  *
167  * Note that a15 is used here because the register allocation
168  * done by the compiler is not guaranteed and a window overflow
169  * may not occur between the rsil and wsr instructions. By using
170  * a15 in the rsil, the machine is guaranteed to be in a state
171  * where no register reference will cause an overflow.
172  */
173
174 static inline unsigned long xchg_u32(volatile int * m, unsigned long val)
175 {
176   unsigned long tmp;
177   __asm__ __volatile__("rsil    a15, "__stringify(LOCKLEVEL)"\n\t"
178                        "l32i    %0, %1, 0              \n\t"
179                        "s32i    %2, %1, 0              \n\t"
180                        "wsr     a15, "__stringify(PS)" \n\t"
181                        "rsync                          \n\t"
182                        : "=&a" (tmp)
183                        : "a" (m), "a" (val)
184                        : "a15", "memory");
185   return tmp;
186 }
187
188 #define tas(ptr) (xchg((ptr),1))
189
190 #define xchg(ptr,x) ((__typeof__(*(ptr)))__xchg((unsigned long)(x),(ptr),sizeof(*(ptr))))
191
192 /*
193  * This only works if the compiler isn't horribly bad at optimizing.
194  * gcc-2.5.8 reportedly can't handle this, but I define that one to
195  * be dead anyway.
196  */
197
198 extern void __xchg_called_with_bad_pointer(void);
199
200 static __inline__ unsigned long
201 __xchg(unsigned long x, volatile void * ptr, int size)
202 {
203         switch (size) {
204                 case 4:
205                         return xchg_u32(ptr, x);
206         }
207         __xchg_called_with_bad_pointer();
208         return x;
209 }
210
211 extern void set_except_vector(int n, void *addr);
212
213 static inline void spill_registers(void)
214 {
215         unsigned int a0, ps;
216
217         __asm__ __volatile__ (
218                 "movi   a14," __stringify (PS_EXCM_MASK) " | 1\n\t"
219                 "mov    a12, a0\n\t"
220                 "rsr    a13," __stringify(SAR) "\n\t"
221                 "xsr    a14," __stringify(PS) "\n\t"
222                 "movi   a0, _spill_registers\n\t"
223                 "rsync\n\t"
224                 "callx0 a0\n\t"
225                 "mov    a0, a12\n\t"
226                 "wsr    a13," __stringify(SAR) "\n\t"
227                 "wsr    a14," __stringify(PS) "\n\t"
228                 :: "a" (&a0), "a" (&ps)
229                 : "a2", "a3", "a12", "a13", "a14", "a15", "memory");
230 }
231
232 #define arch_align_stack(x) (x)
233
234 #endif  /* _XTENSA_SYSTEM_H */