[PATCH] USB HCDs: no longer need to register root hub
[pandora-kernel.git] / drivers / usb / host / ehci-hcd.c
1 /*
2  * Copyright (c) 2000-2004 by David Brownell
3  * 
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the
6  * Free Software Foundation; either version 2 of the License, or (at your
7  * option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
11  * or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
12  * for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software Foundation,
16  * Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
17  */
18
19 #include <linux/config.h>
20
21 #ifdef CONFIG_USB_DEBUG
22         #define DEBUG
23 #else
24         #undef DEBUG
25 #endif
26
27 #include <linux/module.h>
28 #include <linux/pci.h>
29 #include <linux/dmapool.h>
30 #include <linux/kernel.h>
31 #include <linux/delay.h>
32 #include <linux/ioport.h>
33 #include <linux/sched.h>
34 #include <linux/slab.h>
35 #include <linux/smp_lock.h>
36 #include <linux/errno.h>
37 #include <linux/init.h>
38 #include <linux/timer.h>
39 #include <linux/list.h>
40 #include <linux/interrupt.h>
41 #include <linux/reboot.h>
42 #include <linux/usb.h>
43 #include <linux/moduleparam.h>
44 #include <linux/dma-mapping.h>
45
46 #include "../core/hcd.h"
47
48 #include <asm/byteorder.h>
49 #include <asm/io.h>
50 #include <asm/irq.h>
51 #include <asm/system.h>
52 #include <asm/unaligned.h>
53
54
55 /*-------------------------------------------------------------------------*/
56
57 /*
58  * EHCI hc_driver implementation ... experimental, incomplete.
59  * Based on the final 1.0 register interface specification.
60  *
61  * USB 2.0 shows up in upcoming www.pcmcia.org technology.
62  * First was PCMCIA, like ISA; then CardBus, which is PCI.
63  * Next comes "CardBay", using USB 2.0 signals.
64  *
65  * Contains additional contributions by Brad Hards, Rory Bolt, and others.
66  * Special thanks to Intel and VIA for providing host controllers to
67  * test this driver on, and Cypress (including In-System Design) for
68  * providing early devices for those host controllers to talk to!
69  *
70  * HISTORY:
71  *
72  * 2004-05-10 Root hub and PCI suspend/resume support; remote wakeup. (db)
73  * 2004-02-24 Replace pci_* with generic dma_* API calls (dsaxena@plexity.net)
74  * 2003-12-29 Rewritten high speed iso transfer support (by Michal Sojka,
75  *      <sojkam@centrum.cz>, updates by DB).
76  *
77  * 2002-11-29   Correct handling for hw async_next register.
78  * 2002-08-06   Handling for bulk and interrupt transfers is mostly shared;
79  *      only scheduling is different, no arbitrary limitations.
80  * 2002-07-25   Sanity check PCI reads, mostly for better cardbus support,
81  *      clean up HC run state handshaking.
82  * 2002-05-24   Preliminary FS/LS interrupts, using scheduling shortcuts
83  * 2002-05-11   Clear TT errors for FS/LS ctrl/bulk.  Fill in some other
84  *      missing pieces:  enabling 64bit dma, handoff from BIOS/SMM.
85  * 2002-05-07   Some error path cleanups to report better errors; wmb();
86  *      use non-CVS version id; better iso bandwidth claim.
87  * 2002-04-19   Control/bulk/interrupt submit no longer uses giveback() on
88  *      errors in submit path.  Bugfixes to interrupt scheduling/processing.
89  * 2002-03-05   Initial high-speed ISO support; reduce ITD memory; shift
90  *      more checking to generic hcd framework (db).  Make it work with
91  *      Philips EHCI; reduce PCI traffic; shorten IRQ path (Rory Bolt).
92  * 2002-01-14   Minor cleanup; version synch.
93  * 2002-01-08   Fix roothub handoff of FS/LS to companion controllers.
94  * 2002-01-04   Control/Bulk queuing behaves.
95  *
96  * 2001-12-12   Initial patch version for Linux 2.5.1 kernel.
97  * 2001-June    Works with usb-storage and NEC EHCI on 2.4
98  */
99
100 #define DRIVER_VERSION "10 Dec 2004"
101 #define DRIVER_AUTHOR "David Brownell"
102 #define DRIVER_DESC "USB 2.0 'Enhanced' Host Controller (EHCI) Driver"
103
104 static const char       hcd_name [] = "ehci_hcd";
105
106
107 #undef EHCI_VERBOSE_DEBUG
108 #undef EHCI_URB_TRACE
109
110 #ifdef DEBUG
111 #define EHCI_STATS
112 #endif
113
114 /* magic numbers that can affect system performance */
115 #define EHCI_TUNE_CERR          3       /* 0-3 qtd retries; 0 == don't stop */
116 #define EHCI_TUNE_RL_HS         4       /* nak throttle; see 4.9 */
117 #define EHCI_TUNE_RL_TT         0
118 #define EHCI_TUNE_MULT_HS       1       /* 1-3 transactions/uframe; 4.10.3 */
119 #define EHCI_TUNE_MULT_TT       1
120 #define EHCI_TUNE_FLS           2       /* (small) 256 frame schedule */
121
122 #define EHCI_IAA_JIFFIES        (HZ/100)        /* arbitrary; ~10 msec */
123 #define EHCI_IO_JIFFIES         (HZ/10)         /* io watchdog > irq_thresh */
124 #define EHCI_ASYNC_JIFFIES      (HZ/20)         /* async idle timeout */
125 #define EHCI_SHRINK_JIFFIES     (HZ/200)        /* async qh unlink delay */
126
127 /* Initial IRQ latency:  faster than hw default */
128 static int log2_irq_thresh = 0;         // 0 to 6
129 module_param (log2_irq_thresh, int, S_IRUGO);
130 MODULE_PARM_DESC (log2_irq_thresh, "log2 IRQ latency, 1-64 microframes");
131
132 /* initial park setting:  slower than hw default */
133 static unsigned park = 0;
134 module_param (park, uint, S_IRUGO);
135 MODULE_PARM_DESC (park, "park setting; 1-3 back-to-back async packets");
136
137 #define INTR_MASK (STS_IAA | STS_FATAL | STS_PCD | STS_ERR | STS_INT)
138
139 /*-------------------------------------------------------------------------*/
140
141 #include "ehci.h"
142 #include "ehci-dbg.c"
143
144 /*-------------------------------------------------------------------------*/
145
146 /*
147  * handshake - spin reading hc until handshake completes or fails
148  * @ptr: address of hc register to be read
149  * @mask: bits to look at in result of read
150  * @done: value of those bits when handshake succeeds
151  * @usec: timeout in microseconds
152  *
153  * Returns negative errno, or zero on success
154  *
155  * Success happens when the "mask" bits have the specified value (hardware
156  * handshake done).  There are two failure modes:  "usec" have passed (major
157  * hardware flakeout), or the register reads as all-ones (hardware removed).
158  *
159  * That last failure should_only happen in cases like physical cardbus eject
160  * before driver shutdown. But it also seems to be caused by bugs in cardbus
161  * bridge shutdown:  shutting down the bridge before the devices using it.
162  */
163 static int handshake (void __iomem *ptr, u32 mask, u32 done, int usec)
164 {
165         u32     result;
166
167         do {
168                 result = readl (ptr);
169                 if (result == ~(u32)0)          /* card removed */
170                         return -ENODEV;
171                 result &= mask;
172                 if (result == done)
173                         return 0;
174                 udelay (1);
175                 usec--;
176         } while (usec > 0);
177         return -ETIMEDOUT;
178 }
179
180 /* force HC to halt state from unknown (EHCI spec section 2.3) */
181 static int ehci_halt (struct ehci_hcd *ehci)
182 {
183         u32     temp = readl (&ehci->regs->status);
184
185         if ((temp & STS_HALT) != 0)
186                 return 0;
187
188         temp = readl (&ehci->regs->command);
189         temp &= ~CMD_RUN;
190         writel (temp, &ehci->regs->command);
191         return handshake (&ehci->regs->status, STS_HALT, STS_HALT, 16 * 125);
192 }
193
194 /* put TDI/ARC silicon into EHCI mode */
195 static void tdi_reset (struct ehci_hcd *ehci)
196 {
197         u32 __iomem     *reg_ptr;
198         u32             tmp;
199
200         reg_ptr = (u32 __iomem *)(((u8 __iomem *)ehci->regs) + 0x68);
201         tmp = readl (reg_ptr);
202         tmp |= 0x3;
203         writel (tmp, reg_ptr);
204 }
205
206 /* reset a non-running (STS_HALT == 1) controller */
207 static int ehci_reset (struct ehci_hcd *ehci)
208 {
209         int     retval;
210         u32     command = readl (&ehci->regs->command);
211
212         command |= CMD_RESET;
213         dbg_cmd (ehci, "reset", command);
214         writel (command, &ehci->regs->command);
215         ehci_to_hcd(ehci)->state = HC_STATE_HALT;
216         ehci->next_statechange = jiffies;
217         retval = handshake (&ehci->regs->command, CMD_RESET, 0, 250 * 1000);
218
219         if (retval)
220                 return retval;
221
222         if (ehci_is_TDI(ehci))
223                 tdi_reset (ehci);
224
225         return retval;
226 }
227
228 /* idle the controller (from running) */
229 static void ehci_quiesce (struct ehci_hcd *ehci)
230 {
231         u32     temp;
232
233 #ifdef DEBUG
234         if (!HC_IS_RUNNING (ehci_to_hcd(ehci)->state))
235                 BUG ();
236 #endif
237
238         /* wait for any schedule enables/disables to take effect */
239         temp = readl (&ehci->regs->command) << 10;
240         temp &= STS_ASS | STS_PSS;
241         if (handshake (&ehci->regs->status, STS_ASS | STS_PSS,
242                                 temp, 16 * 125) != 0) {
243                 ehci_to_hcd(ehci)->state = HC_STATE_HALT;
244                 return;
245         }
246
247         /* then disable anything that's still active */
248         temp = readl (&ehci->regs->command);
249         temp &= ~(CMD_ASE | CMD_IAAD | CMD_PSE);
250         writel (temp, &ehci->regs->command);
251
252         /* hardware can take 16 microframes to turn off ... */
253         if (handshake (&ehci->regs->status, STS_ASS | STS_PSS,
254                                 0, 16 * 125) != 0) {
255                 ehci_to_hcd(ehci)->state = HC_STATE_HALT;
256                 return;
257         }
258 }
259
260 /*-------------------------------------------------------------------------*/
261
262 static void ehci_work(struct ehci_hcd *ehci, struct pt_regs *regs);
263
264 #include "ehci-hub.c"
265 #include "ehci-mem.c"
266 #include "ehci-q.c"
267 #include "ehci-sched.c"
268
269 /*-------------------------------------------------------------------------*/
270
271 static void ehci_watchdog (unsigned long param)
272 {
273         struct ehci_hcd         *ehci = (struct ehci_hcd *) param;
274         unsigned long           flags;
275
276         spin_lock_irqsave (&ehci->lock, flags);
277
278         /* lost IAA irqs wedge things badly; seen with a vt8235 */
279         if (ehci->reclaim) {
280                 u32             status = readl (&ehci->regs->status);
281
282                 if (status & STS_IAA) {
283                         ehci_vdbg (ehci, "lost IAA\n");
284                         COUNT (ehci->stats.lost_iaa);
285                         writel (STS_IAA, &ehci->regs->status);
286                         ehci->reclaim_ready = 1;
287                 }
288         }
289
290         /* stop async processing after it's idled a bit */
291         if (test_bit (TIMER_ASYNC_OFF, &ehci->actions))
292                 start_unlink_async (ehci, ehci->async);
293
294         /* ehci could run by timer, without IRQs ... */
295         ehci_work (ehci, NULL);
296
297         spin_unlock_irqrestore (&ehci->lock, flags);
298 }
299
300 #ifdef  CONFIG_PCI
301
302 /* EHCI 0.96 (and later) section 5.1 says how to kick BIOS/SMM/...
303  * off the controller (maybe it can boot from highspeed USB disks).
304  */
305 static int bios_handoff (struct ehci_hcd *ehci, int where, u32 cap)
306 {
307         if (cap & (1 << 16)) {
308                 int msec = 5000;
309                 struct pci_dev *pdev =
310                                 to_pci_dev(ehci_to_hcd(ehci)->self.controller);
311
312                 /* request handoff to OS */
313                 cap |= 1 << 24;
314                 pci_write_config_dword(pdev, where, cap);
315
316                 /* and wait a while for it to happen */
317                 do {
318                         msleep(10);
319                         msec -= 10;
320                         pci_read_config_dword(pdev, where, &cap);
321                 } while ((cap & (1 << 16)) && msec);
322                 if (cap & (1 << 16)) {
323                         ehci_err (ehci, "BIOS handoff failed (%d, %04x)\n",
324                                 where, cap);
325                         // some BIOS versions seem buggy...
326                         // return 1;
327                         ehci_warn (ehci, "continuing after BIOS bug...\n");
328                         return 0;
329                 } 
330                 ehci_dbg (ehci, "BIOS handoff succeeded\n");
331         }
332         return 0;
333 }
334
335 #endif
336
337 static int
338 ehci_reboot (struct notifier_block *self, unsigned long code, void *null)
339 {
340         struct ehci_hcd         *ehci;
341
342         ehci = container_of (self, struct ehci_hcd, reboot_notifier);
343
344         /* make BIOS/etc use companion controller during reboot */
345         writel (0, &ehci->regs->configured_flag);
346         return 0;
347 }
348
349 static void ehci_port_power (struct ehci_hcd *ehci, int is_on)
350 {
351         unsigned port;
352
353         if (!HCS_PPC (ehci->hcs_params))
354                 return;
355
356         ehci_dbg (ehci, "...power%s ports...\n", is_on ? "up" : "down");
357         for (port = HCS_N_PORTS (ehci->hcs_params); port > 0; )
358                 (void) ehci_hub_control(ehci_to_hcd(ehci),
359                                 is_on ? SetPortFeature : ClearPortFeature,
360                                 USB_PORT_FEAT_POWER,
361                                 port--, NULL, 0);
362         msleep(20);
363 }
364
365
366 /* called by khubd or root hub init threads */
367
368 static int ehci_hc_reset (struct usb_hcd *hcd)
369 {
370         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
371         u32                     temp;
372         unsigned                count = 256/4;
373
374         spin_lock_init (&ehci->lock);
375
376         ehci->caps = hcd->regs;
377         ehci->regs = hcd->regs + HC_LENGTH (readl (&ehci->caps->hc_capbase));
378         dbg_hcs_params (ehci, "reset");
379         dbg_hcc_params (ehci, "reset");
380
381         /* cache this readonly data; minimize chip reads */
382         ehci->hcs_params = readl (&ehci->caps->hcs_params);
383
384 #ifdef  CONFIG_PCI
385         if (hcd->self.controller->bus == &pci_bus_type) {
386                 struct pci_dev  *pdev = to_pci_dev(hcd->self.controller);
387
388                 switch (pdev->vendor) {
389                 case PCI_VENDOR_ID_TDI:
390                         if (pdev->device == PCI_DEVICE_ID_TDI_EHCI) {
391                                 ehci->is_tdi_rh_tt = 1;
392                                 tdi_reset (ehci);
393                         }
394                         break;
395                 case PCI_VENDOR_ID_AMD:
396                         /* AMD8111 EHCI doesn't work, according to AMD errata */
397                         if (pdev->device == 0x7463) {
398                                 ehci_info (ehci, "ignoring AMD8111 (errata)\n");
399                                 return -EIO;
400                         }
401                         break;
402                 }
403
404                 /* optional debug port, normally in the first BAR */
405                 temp = pci_find_capability (pdev, 0x0a);
406                 if (temp) {
407                         pci_read_config_dword(pdev, temp, &temp);
408                         temp >>= 16;
409                         if ((temp & (3 << 13)) == (1 << 13)) {
410                                 temp &= 0x1fff;
411                                 ehci->debug = hcd->regs + temp;
412                                 temp = readl (&ehci->debug->control);
413                                 ehci_info (ehci, "debug port %d%s\n",
414                                         HCS_DEBUG_PORT(ehci->hcs_params),
415                                         (temp & DBGP_ENABLED)
416                                                 ? " IN USE"
417                                                 : "");
418                                 if (!(temp & DBGP_ENABLED))
419                                         ehci->debug = NULL;
420                         }
421                 }
422
423                 temp = HCC_EXT_CAPS (readl (&ehci->caps->hcc_params));
424         } else
425                 temp = 0;
426
427         /* EHCI 0.96 and later may have "extended capabilities" */
428         while (temp && count--) {
429                 u32             cap;
430
431                 pci_read_config_dword (to_pci_dev(hcd->self.controller),
432                                 temp, &cap);
433                 ehci_dbg (ehci, "capability %04x at %02x\n", cap, temp);
434                 switch (cap & 0xff) {
435                 case 1:                 /* BIOS/SMM/... handoff */
436                         if (bios_handoff (ehci, temp, cap) != 0)
437                                 return -EOPNOTSUPP;
438                         break;
439                 case 0:                 /* illegal reserved capability */
440                         ehci_warn (ehci, "illegal capability!\n");
441                         cap = 0;
442                         /* FALLTHROUGH */
443                 default:                /* unknown */
444                         break;
445                 }
446                 temp = (cap >> 8) & 0xff;
447         }
448         if (!count) {
449                 ehci_err (ehci, "bogus capabilities ... PCI problems!\n");
450                 return -EIO;
451         }
452         if (ehci_is_TDI(ehci))
453                 ehci_reset (ehci);
454 #endif
455
456         ehci_port_power (ehci, 0);
457
458         /* at least the Genesys GL880S needs fixup here */
459         temp = HCS_N_CC(ehci->hcs_params) * HCS_N_PCC(ehci->hcs_params);
460         temp &= 0x0f;
461         if (temp && HCS_N_PORTS(ehci->hcs_params) > temp) {
462                 ehci_dbg (ehci, "bogus port configuration: "
463                         "cc=%d x pcc=%d < ports=%d\n",
464                         HCS_N_CC(ehci->hcs_params),
465                         HCS_N_PCC(ehci->hcs_params),
466                         HCS_N_PORTS(ehci->hcs_params));
467
468 #ifdef  CONFIG_PCI
469                 if (hcd->self.controller->bus == &pci_bus_type) {
470                         struct pci_dev  *pdev;
471
472                         pdev = to_pci_dev(hcd->self.controller);
473                         switch (pdev->vendor) {
474                         case 0x17a0:            /* GENESYS */
475                                 /* GL880S: should be PORTS=2 */
476                                 temp |= (ehci->hcs_params & ~0xf);
477                                 ehci->hcs_params = temp;
478                                 break;
479                         case PCI_VENDOR_ID_NVIDIA:
480                                 /* NF4: should be PCC=10 */
481                                 break;
482                         }
483                 }
484 #endif
485         }
486
487         /* force HC to halt state */
488         return ehci_halt (ehci);
489 }
490
491 static int ehci_start (struct usb_hcd *hcd)
492 {
493         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
494         u32                     temp;
495         int                     retval;
496         u32                     hcc_params;
497         u8                      sbrn = 0;
498         int                     first;
499
500         /* skip some things on restart paths */
501         first = (ehci->watchdog.data == 0);
502         if (first) {
503                 init_timer (&ehci->watchdog);
504                 ehci->watchdog.function = ehci_watchdog;
505                 ehci->watchdog.data = (unsigned long) ehci;
506         }
507
508         /*
509          * hw default: 1K periodic list heads, one per frame.
510          * periodic_size can shrink by USBCMD update if hcc_params allows.
511          */
512         ehci->periodic_size = DEFAULT_I_TDPS;
513         if (first && (retval = ehci_mem_init (ehci, GFP_KERNEL)) < 0)
514                 return retval;
515
516         /* controllers may cache some of the periodic schedule ... */
517         hcc_params = readl (&ehci->caps->hcc_params);
518         if (HCC_ISOC_CACHE (hcc_params))        // full frame cache
519                 ehci->i_thresh = 8;
520         else                                    // N microframes cached
521                 ehci->i_thresh = 2 + HCC_ISOC_THRES (hcc_params);
522
523         ehci->reclaim = NULL;
524         ehci->reclaim_ready = 0;
525         ehci->next_uframe = -1;
526
527         /* controller state:  unknown --> reset */
528
529         /* EHCI spec section 4.1 */
530         if ((retval = ehci_reset (ehci)) != 0) {
531                 ehci_mem_cleanup (ehci);
532                 return retval;
533         }
534         writel (ehci->periodic_dma, &ehci->regs->frame_list);
535
536 #ifdef  CONFIG_PCI
537         if (hcd->self.controller->bus == &pci_bus_type) {
538                 struct pci_dev          *pdev;
539                 u16                     port_wake;
540
541                 pdev = to_pci_dev(hcd->self.controller);
542
543                 /* Serial Bus Release Number is at PCI 0x60 offset */
544                 pci_read_config_byte(pdev, 0x60, &sbrn);
545
546                 /* port wake capability, reported by boot firmware */
547                 pci_read_config_word(pdev, 0x62, &port_wake);
548                 hcd->can_wakeup = (port_wake & 1) != 0;
549
550                 /* help hc dma work well with cachelines */
551                 pci_set_mwi (pdev);
552         }
553 #endif
554
555         /*
556          * dedicate a qh for the async ring head, since we couldn't unlink
557          * a 'real' qh without stopping the async schedule [4.8].  use it
558          * as the 'reclamation list head' too.
559          * its dummy is used in hw_alt_next of many tds, to prevent the qh
560          * from automatically advancing to the next td after short reads.
561          */
562         if (first) {
563                 ehci->async->qh_next.qh = NULL;
564                 ehci->async->hw_next = QH_NEXT (ehci->async->qh_dma);
565                 ehci->async->hw_info1 = cpu_to_le32 (QH_HEAD);
566                 ehci->async->hw_token = cpu_to_le32 (QTD_STS_HALT);
567                 ehci->async->hw_qtd_next = EHCI_LIST_END;
568                 ehci->async->qh_state = QH_STATE_LINKED;
569                 ehci->async->hw_alt_next = QTD_NEXT (ehci->async->dummy->qtd_dma);
570         }
571         writel ((u32)ehci->async->qh_dma, &ehci->regs->async_next);
572
573         /*
574          * hcc_params controls whether ehci->regs->segment must (!!!)
575          * be used; it constrains QH/ITD/SITD and QTD locations.
576          * pci_pool consistent memory always uses segment zero.
577          * streaming mappings for I/O buffers, like pci_map_single(),
578          * can return segments above 4GB, if the device allows.
579          *
580          * NOTE:  the dma mask is visible through dma_supported(), so
581          * drivers can pass this info along ... like NETIF_F_HIGHDMA,
582          * Scsi_Host.highmem_io, and so forth.  It's readonly to all
583          * host side drivers though.
584          */
585         if (HCC_64BIT_ADDR (hcc_params)) {
586                 writel (0, &ehci->regs->segment);
587 #if 0
588 // this is deeply broken on almost all architectures
589                 if (!pci_set_dma_mask (to_pci_dev(hcd->self.controller), 0xffffffffffffffffULL))
590                         ehci_info (ehci, "enabled 64bit PCI DMA\n");
591 #endif
592         }
593
594         /* clear interrupt enables, set irq latency */
595         if (log2_irq_thresh < 0 || log2_irq_thresh > 6)
596                 log2_irq_thresh = 0;
597         temp = 1 << (16 + log2_irq_thresh);
598         if (HCC_CANPARK(hcc_params)) {
599                 /* HW default park == 3, on hardware that supports it (like
600                  * NVidia and ALI silicon), maximizes throughput on the async
601                  * schedule by avoiding QH fetches between transfers.
602                  *
603                  * With fast usb storage devices and NForce2, "park" seems to
604                  * make problems:  throughput reduction (!), data errors...
605                  */
606                 if (park) {
607                         park = min (park, (unsigned) 3);
608                         temp |= CMD_PARK;
609                         temp |= park << 8;
610                 }
611                 ehci_info (ehci, "park %d\n", park);
612         }
613         if (HCC_PGM_FRAMELISTLEN (hcc_params)) {
614                 /* periodic schedule size can be smaller than default */
615                 temp &= ~(3 << 2);
616                 temp |= (EHCI_TUNE_FLS << 2);
617                 switch (EHCI_TUNE_FLS) {
618                 case 0: ehci->periodic_size = 1024; break;
619                 case 1: ehci->periodic_size = 512; break;
620                 case 2: ehci->periodic_size = 256; break;
621                 default:        BUG ();
622                 }
623         }
624         // Philips, Intel, and maybe others need CMD_RUN before the
625         // root hub will detect new devices (why?); NEC doesn't
626         temp |= CMD_RUN;
627         writel (temp, &ehci->regs->command);
628         dbg_cmd (ehci, "init", temp);
629
630         /* set async sleep time = 10 us ... ? */
631
632         /*
633          * Start, enabling full USB 2.0 functionality ... usb 1.1 devices
634          * are explicitly handed to companion controller(s), so no TT is
635          * involved with the root hub.  (Except where one is integrated,
636          * and there's no companion controller unless maybe for USB OTG.)
637          */
638         if (first) {
639                 ehci->reboot_notifier.notifier_call = ehci_reboot;
640                 register_reboot_notifier (&ehci->reboot_notifier);
641         }
642
643         hcd->state = HC_STATE_RUNNING;
644         writel (FLAG_CF, &ehci->regs->configured_flag);
645         readl (&ehci->regs->command);   /* unblock posted write */
646
647         temp = HC_VERSION(readl (&ehci->caps->hc_capbase));
648         ehci_info (ehci,
649                 "USB %x.%x %s, EHCI %x.%02x, driver %s\n",
650                 ((sbrn & 0xf0)>>4), (sbrn & 0x0f),
651                 first ? "initialized" : "restarted",
652                 temp >> 8, temp & 0xff, DRIVER_VERSION);
653
654         writel (INTR_MASK, &ehci->regs->intr_enable); /* Turn On Interrupts */
655
656         if (first)
657                 create_debug_files (ehci);
658
659         return 0;
660 }
661
662 /* always called by thread; normally rmmod */
663
664 static void ehci_stop (struct usb_hcd *hcd)
665 {
666         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
667
668         ehci_dbg (ehci, "stop\n");
669
670         /* Turn off port power on all root hub ports. */
671         ehci_port_power (ehci, 0);
672
673         /* no more interrupts ... */
674         del_timer_sync (&ehci->watchdog);
675
676         spin_lock_irq(&ehci->lock);
677         if (HC_IS_RUNNING (hcd->state))
678                 ehci_quiesce (ehci);
679
680         ehci_reset (ehci);
681         writel (0, &ehci->regs->intr_enable);
682         spin_unlock_irq(&ehci->lock);
683
684         /* let companion controllers work when we aren't */
685         writel (0, &ehci->regs->configured_flag);
686         unregister_reboot_notifier (&ehci->reboot_notifier);
687
688         remove_debug_files (ehci);
689
690         /* root hub is shut down separately (first, when possible) */
691         spin_lock_irq (&ehci->lock);
692         if (ehci->async)
693                 ehci_work (ehci, NULL);
694         spin_unlock_irq (&ehci->lock);
695         ehci_mem_cleanup (ehci);
696
697 #ifdef  EHCI_STATS
698         ehci_dbg (ehci, "irq normal %ld err %ld reclaim %ld (lost %ld)\n",
699                 ehci->stats.normal, ehci->stats.error, ehci->stats.reclaim,
700                 ehci->stats.lost_iaa);
701         ehci_dbg (ehci, "complete %ld unlink %ld\n",
702                 ehci->stats.complete, ehci->stats.unlink);
703 #endif
704
705         dbg_status (ehci, "ehci_stop completed", readl (&ehci->regs->status));
706 }
707
708 static int ehci_get_frame (struct usb_hcd *hcd)
709 {
710         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
711         return (readl (&ehci->regs->frame_index) >> 3) % ehci->periodic_size;
712 }
713
714 /*-------------------------------------------------------------------------*/
715
716 #ifdef  CONFIG_PM
717
718 /* suspend/resume, section 4.3 */
719
720 /* These routines rely on the bus (pci, platform, etc)
721  * to handle powerdown and wakeup, and currently also on
722  * transceivers that don't need any software attention to set up
723  * the right sort of wakeup.  
724  */
725
726 static int ehci_suspend (struct usb_hcd *hcd, pm_message_t message)
727 {
728         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
729
730         if (time_before (jiffies, ehci->next_statechange))
731                 msleep (100);
732
733 #ifdef  CONFIG_USB_SUSPEND
734         (void) usb_suspend_device (hcd->self.root_hub, message);
735 #else
736         usb_lock_device (hcd->self.root_hub);
737         (void) ehci_hub_suspend (hcd);
738         usb_unlock_device (hcd->self.root_hub);
739 #endif
740
741         // save (PCI) FLADJ in case of Vaux power loss
742         // ... we'd only use it to handle clock skew
743
744         return 0;
745 }
746
747 static int ehci_resume (struct usb_hcd *hcd)
748 {
749         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
750         unsigned                port;
751         struct usb_device       *root = hcd->self.root_hub;
752         int                     retval = -EINVAL;
753
754         // maybe restore (PCI) FLADJ
755
756         if (time_before (jiffies, ehci->next_statechange))
757                 msleep (100);
758
759         /* If any port is suspended, we know we can/must resume the HC. */
760         for (port = HCS_N_PORTS (ehci->hcs_params); port > 0; ) {
761                 u32     status;
762                 port--;
763                 status = readl (&ehci->regs->port_status [port]);
764                 if (status & PORT_SUSPEND) {
765                         down (&hcd->self.root_hub->serialize);
766                         retval = ehci_hub_resume (hcd);
767                         up (&hcd->self.root_hub->serialize);
768                         break;
769                 }
770                 if (!root->children [port])
771                         continue;
772                 dbg_port (ehci, __FUNCTION__, port + 1, status);
773                 usb_set_device_state (root->children[port],
774                                         USB_STATE_NOTATTACHED);
775         }
776
777         /* Else reset, to cope with power loss or flush-to-storage
778          * style "resume" having activated BIOS during reboot.
779          */
780         if (port == 0) {
781                 (void) ehci_halt (ehci);
782                 (void) ehci_reset (ehci);
783                 (void) ehci_hc_reset (hcd);
784
785                 /* emptying the schedule aborts any urbs */
786                 spin_lock_irq (&ehci->lock);
787                 if (ehci->reclaim)
788                         ehci->reclaim_ready = 1;
789                 ehci_work (ehci, NULL);
790                 spin_unlock_irq (&ehci->lock);
791
792                 /* restart; khubd will disconnect devices */
793                 retval = ehci_start (hcd);
794
795                 /* here we "know" root ports should always stay powered;
796                  * but some controllers may lose all power.
797                  */
798                 ehci_port_power (ehci, 1);
799         }
800
801         return retval;
802 }
803
804 #endif
805
806 /*-------------------------------------------------------------------------*/
807
808 /*
809  * ehci_work is called from some interrupts, timers, and so on.
810  * it calls driver completion functions, after dropping ehci->lock.
811  */
812 static void ehci_work (struct ehci_hcd *ehci, struct pt_regs *regs)
813 {
814         timer_action_done (ehci, TIMER_IO_WATCHDOG);
815         if (ehci->reclaim_ready)
816                 end_unlink_async (ehci, regs);
817
818         /* another CPU may drop ehci->lock during a schedule scan while
819          * it reports urb completions.  this flag guards against bogus
820          * attempts at re-entrant schedule scanning.
821          */
822         if (ehci->scanning)
823                 return;
824         ehci->scanning = 1;
825         scan_async (ehci, regs);
826         if (ehci->next_uframe != -1)
827                 scan_periodic (ehci, regs);
828         ehci->scanning = 0;
829
830         /* the IO watchdog guards against hardware or driver bugs that
831          * misplace IRQs, and should let us run completely without IRQs.
832          * such lossage has been observed on both VT6202 and VT8235. 
833          */
834         if (HC_IS_RUNNING (ehci_to_hcd(ehci)->state) &&
835                         (ehci->async->qh_next.ptr != NULL ||
836                          ehci->periodic_sched != 0))
837                 timer_action (ehci, TIMER_IO_WATCHDOG);
838 }
839
840 /*-------------------------------------------------------------------------*/
841
842 static irqreturn_t ehci_irq (struct usb_hcd *hcd, struct pt_regs *regs)
843 {
844         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
845         u32                     status;
846         int                     bh;
847
848         spin_lock (&ehci->lock);
849
850         status = readl (&ehci->regs->status);
851
852         /* e.g. cardbus physical eject */
853         if (status == ~(u32) 0) {
854                 ehci_dbg (ehci, "device removed\n");
855                 goto dead;
856         }
857
858         status &= INTR_MASK;
859         if (!status) {                  /* irq sharing? */
860                 spin_unlock(&ehci->lock);
861                 return IRQ_NONE;
862         }
863
864         /* clear (just) interrupts */
865         writel (status, &ehci->regs->status);
866         readl (&ehci->regs->command);   /* unblock posted write */
867         bh = 0;
868
869 #ifdef  EHCI_VERBOSE_DEBUG
870         /* unrequested/ignored: Frame List Rollover */
871         dbg_status (ehci, "irq", status);
872 #endif
873
874         /* INT, ERR, and IAA interrupt rates can be throttled */
875
876         /* normal [4.15.1.2] or error [4.15.1.1] completion */
877         if (likely ((status & (STS_INT|STS_ERR)) != 0)) {
878                 if (likely ((status & STS_ERR) == 0))
879                         COUNT (ehci->stats.normal);
880                 else
881                         COUNT (ehci->stats.error);
882                 bh = 1;
883         }
884
885         /* complete the unlinking of some qh [4.15.2.3] */
886         if (status & STS_IAA) {
887                 COUNT (ehci->stats.reclaim);
888                 ehci->reclaim_ready = 1;
889                 bh = 1;
890         }
891
892         /* remote wakeup [4.3.1] */
893         if ((status & STS_PCD) && hcd->remote_wakeup) {
894                 unsigned        i = HCS_N_PORTS (ehci->hcs_params);
895
896                 /* resume root hub? */
897                 status = readl (&ehci->regs->command);
898                 if (!(status & CMD_RUN))
899                         writel (status | CMD_RUN, &ehci->regs->command);
900
901                 while (i--) {
902                         status = readl (&ehci->regs->port_status [i]);
903                         if (status & PORT_OWNER)
904                                 continue;
905                         if (!(status & PORT_RESUME)
906                                         || ehci->reset_done [i] != 0)
907                                 continue;
908
909                         /* start 20 msec resume signaling from this port,
910                          * and make khubd collect PORT_STAT_C_SUSPEND to
911                          * stop that signaling.
912                          */
913                         ehci->reset_done [i] = jiffies + msecs_to_jiffies (20);
914                         mod_timer (&hcd->rh_timer,
915                                         ehci->reset_done [i] + 1);
916                         ehci_dbg (ehci, "port %d remote wakeup\n", i + 1);
917                 }
918         }
919
920         /* PCI errors [4.15.2.4] */
921         if (unlikely ((status & STS_FATAL) != 0)) {
922                 /* bogus "fatal" IRQs appear on some chips... why?  */
923                 status = readl (&ehci->regs->status);
924                 dbg_cmd (ehci, "fatal", readl (&ehci->regs->command));
925                 dbg_status (ehci, "fatal", status);
926                 if (status & STS_HALT) {
927                         ehci_err (ehci, "fatal error\n");
928 dead:
929                         ehci_reset (ehci);
930                         writel (0, &ehci->regs->configured_flag);
931                         /* generic layer kills/unlinks all urbs, then
932                          * uses ehci_stop to clean up the rest
933                          */
934                         bh = 1;
935                 }
936         }
937
938         if (bh)
939                 ehci_work (ehci, regs);
940         spin_unlock (&ehci->lock);
941         return IRQ_HANDLED;
942 }
943
944 /*-------------------------------------------------------------------------*/
945
946 /*
947  * non-error returns are a promise to giveback() the urb later
948  * we drop ownership so next owner (or urb unlink) can get it
949  *
950  * urb + dev is in hcd.self.controller.urb_list
951  * we're queueing TDs onto software and hardware lists
952  *
953  * hcd-specific init for hcpriv hasn't been done yet
954  *
955  * NOTE:  control, bulk, and interrupt share the same code to append TDs
956  * to a (possibly active) QH, and the same QH scanning code.
957  */
958 static int ehci_urb_enqueue (
959         struct usb_hcd  *hcd,
960         struct usb_host_endpoint *ep,
961         struct urb      *urb,
962         int             mem_flags
963 ) {
964         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
965         struct list_head        qtd_list;
966
967         INIT_LIST_HEAD (&qtd_list);
968
969         switch (usb_pipetype (urb->pipe)) {
970         // case PIPE_CONTROL:
971         // case PIPE_BULK:
972         default:
973                 if (!qh_urb_transaction (ehci, urb, &qtd_list, mem_flags))
974                         return -ENOMEM;
975                 return submit_async (ehci, ep, urb, &qtd_list, mem_flags);
976
977         case PIPE_INTERRUPT:
978                 if (!qh_urb_transaction (ehci, urb, &qtd_list, mem_flags))
979                         return -ENOMEM;
980                 return intr_submit (ehci, ep, urb, &qtd_list, mem_flags);
981
982         case PIPE_ISOCHRONOUS:
983                 if (urb->dev->speed == USB_SPEED_HIGH)
984                         return itd_submit (ehci, urb, mem_flags);
985                 else
986                         return sitd_submit (ehci, urb, mem_flags);
987         }
988 }
989
990 static void unlink_async (struct ehci_hcd *ehci, struct ehci_qh *qh)
991 {
992         /* if we need to use IAA and it's busy, defer */
993         if (qh->qh_state == QH_STATE_LINKED
994                         && ehci->reclaim
995                         && HC_IS_RUNNING (ehci_to_hcd(ehci)->state)) {
996                 struct ehci_qh          *last;
997
998                 for (last = ehci->reclaim;
999                                 last->reclaim;
1000                                 last = last->reclaim)
1001                         continue;
1002                 qh->qh_state = QH_STATE_UNLINK_WAIT;
1003                 last->reclaim = qh;
1004
1005         /* bypass IAA if the hc can't care */
1006         } else if (!HC_IS_RUNNING (ehci_to_hcd(ehci)->state) && ehci->reclaim)
1007                 end_unlink_async (ehci, NULL);
1008
1009         /* something else might have unlinked the qh by now */
1010         if (qh->qh_state == QH_STATE_LINKED)
1011                 start_unlink_async (ehci, qh);
1012 }
1013
1014 /* remove from hardware lists
1015  * completions normally happen asynchronously
1016  */
1017
1018 static int ehci_urb_dequeue (struct usb_hcd *hcd, struct urb *urb)
1019 {
1020         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
1021         struct ehci_qh          *qh;
1022         unsigned long           flags;
1023
1024         spin_lock_irqsave (&ehci->lock, flags);
1025         switch (usb_pipetype (urb->pipe)) {
1026         // case PIPE_CONTROL:
1027         // case PIPE_BULK:
1028         default:
1029                 qh = (struct ehci_qh *) urb->hcpriv;
1030                 if (!qh)
1031                         break;
1032                 unlink_async (ehci, qh);
1033                 break;
1034
1035         case PIPE_INTERRUPT:
1036                 qh = (struct ehci_qh *) urb->hcpriv;
1037                 if (!qh)
1038                         break;
1039                 switch (qh->qh_state) {
1040                 case QH_STATE_LINKED:
1041                         intr_deschedule (ehci, qh);
1042                         /* FALL THROUGH */
1043                 case QH_STATE_IDLE:
1044                         qh_completions (ehci, qh, NULL);
1045                         break;
1046                 default:
1047                         ehci_dbg (ehci, "bogus qh %p state %d\n",
1048                                         qh, qh->qh_state);
1049                         goto done;
1050                 }
1051
1052                 /* reschedule QH iff another request is queued */
1053                 if (!list_empty (&qh->qtd_list)
1054                                 && HC_IS_RUNNING (hcd->state)) {
1055                         int status;
1056
1057                         status = qh_schedule (ehci, qh);
1058                         spin_unlock_irqrestore (&ehci->lock, flags);
1059
1060                         if (status != 0) {
1061                                 // shouldn't happen often, but ...
1062                                 // FIXME kill those tds' urbs
1063                                 err ("can't reschedule qh %p, err %d",
1064                                         qh, status);
1065                         }
1066                         return status;
1067                 }
1068                 break;
1069
1070         case PIPE_ISOCHRONOUS:
1071                 // itd or sitd ...
1072
1073                 // wait till next completion, do it then.
1074                 // completion irqs can wait up to 1024 msec,
1075                 break;
1076         }
1077 done:
1078         spin_unlock_irqrestore (&ehci->lock, flags);
1079         return 0;
1080 }
1081
1082 /*-------------------------------------------------------------------------*/
1083
1084 // bulk qh holds the data toggle
1085
1086 static void
1087 ehci_endpoint_disable (struct usb_hcd *hcd, struct usb_host_endpoint *ep)
1088 {
1089         struct ehci_hcd         *ehci = hcd_to_ehci (hcd);
1090         unsigned long           flags;
1091         struct ehci_qh          *qh, *tmp;
1092
1093         /* ASSERT:  any requests/urbs are being unlinked */
1094         /* ASSERT:  nobody can be submitting urbs for this any more */
1095
1096 rescan:
1097         spin_lock_irqsave (&ehci->lock, flags);
1098         qh = ep->hcpriv;
1099         if (!qh)
1100                 goto done;
1101
1102         /* endpoints can be iso streams.  for now, we don't
1103          * accelerate iso completions ... so spin a while.
1104          */
1105         if (qh->hw_info1 == 0) {
1106                 ehci_vdbg (ehci, "iso delay\n");
1107                 goto idle_timeout;
1108         }
1109
1110         if (!HC_IS_RUNNING (hcd->state))
1111                 qh->qh_state = QH_STATE_IDLE;
1112         switch (qh->qh_state) {
1113         case QH_STATE_LINKED:
1114                 for (tmp = ehci->async->qh_next.qh;
1115                                 tmp && tmp != qh;
1116                                 tmp = tmp->qh_next.qh)
1117                         continue;
1118                 /* periodic qh self-unlinks on empty */
1119                 if (!tmp)
1120                         goto nogood;
1121                 unlink_async (ehci, qh);
1122                 /* FALL THROUGH */
1123         case QH_STATE_UNLINK:           /* wait for hw to finish? */
1124 idle_timeout:
1125                 spin_unlock_irqrestore (&ehci->lock, flags);
1126                 set_current_state (TASK_UNINTERRUPTIBLE);
1127                 schedule_timeout (1);
1128                 goto rescan;
1129         case QH_STATE_IDLE:             /* fully unlinked */
1130                 if (list_empty (&qh->qtd_list)) {
1131                         qh_put (qh);
1132                         break;
1133                 }
1134                 /* else FALL THROUGH */
1135         default:
1136 nogood:
1137                 /* caller was supposed to have unlinked any requests;
1138                  * that's not our job.  just leak this memory.
1139                  */
1140                 ehci_err (ehci, "qh %p (#%02x) state %d%s\n",
1141                         qh, ep->desc.bEndpointAddress, qh->qh_state,
1142                         list_empty (&qh->qtd_list) ? "" : "(has tds)");
1143                 break;
1144         }
1145         ep->hcpriv = NULL;
1146 done:
1147         spin_unlock_irqrestore (&ehci->lock, flags);
1148         return;
1149 }
1150
1151 /*-------------------------------------------------------------------------*/
1152
1153 static const struct hc_driver ehci_driver = {
1154         .description =          hcd_name,
1155         .product_desc =         "EHCI Host Controller",
1156         .hcd_priv_size =        sizeof(struct ehci_hcd),
1157
1158         /*
1159          * generic hardware linkage
1160          */
1161         .irq =                  ehci_irq,
1162         .flags =                HCD_MEMORY | HCD_USB2,
1163
1164         /*
1165          * basic lifecycle operations
1166          */
1167         .reset =                ehci_hc_reset,
1168         .start =                ehci_start,
1169 #ifdef  CONFIG_PM
1170         .suspend =              ehci_suspend,
1171         .resume =               ehci_resume,
1172 #endif
1173         .stop =                 ehci_stop,
1174
1175         /*
1176          * managing i/o requests and associated device resources
1177          */
1178         .urb_enqueue =          ehci_urb_enqueue,
1179         .urb_dequeue =          ehci_urb_dequeue,
1180         .endpoint_disable =     ehci_endpoint_disable,
1181
1182         /*
1183          * scheduling support
1184          */
1185         .get_frame_number =     ehci_get_frame,
1186
1187         /*
1188          * root hub support
1189          */
1190         .hub_status_data =      ehci_hub_status_data,
1191         .hub_control =          ehci_hub_control,
1192         .hub_suspend =          ehci_hub_suspend,
1193         .hub_resume =           ehci_hub_resume,
1194 };
1195
1196 /*-------------------------------------------------------------------------*/
1197
1198 /* EHCI 1.0 doesn't require PCI */
1199
1200 #ifdef  CONFIG_PCI
1201
1202 /* PCI driver selection metadata; PCI hotplugging uses this */
1203 static const struct pci_device_id pci_ids [] = { {
1204         /* handle any USB 2.0 EHCI controller */
1205         PCI_DEVICE_CLASS(((PCI_CLASS_SERIAL_USB << 8) | 0x20), ~0),
1206         .driver_data =  (unsigned long) &ehci_driver,
1207         },
1208         { /* end: all zeroes */ }
1209 };
1210 MODULE_DEVICE_TABLE (pci, pci_ids);
1211
1212 /* pci driver glue; this is a "new style" PCI driver module */
1213 static struct pci_driver ehci_pci_driver = {
1214         .name =         (char *) hcd_name,
1215         .id_table =     pci_ids,
1216
1217         .probe =        usb_hcd_pci_probe,
1218         .remove =       usb_hcd_pci_remove,
1219
1220 #ifdef  CONFIG_PM
1221         .suspend =      usb_hcd_pci_suspend,
1222         .resume =       usb_hcd_pci_resume,
1223 #endif
1224 };
1225
1226 #endif  /* PCI */
1227
1228
1229 #define DRIVER_INFO DRIVER_VERSION " " DRIVER_DESC
1230
1231 MODULE_DESCRIPTION (DRIVER_INFO);
1232 MODULE_AUTHOR (DRIVER_AUTHOR);
1233 MODULE_LICENSE ("GPL");
1234
1235 static int __init init (void) 
1236 {
1237         if (usb_disabled())
1238                 return -ENODEV;
1239
1240         pr_debug ("%s: block sizes: qh %Zd qtd %Zd itd %Zd sitd %Zd\n",
1241                 hcd_name,
1242                 sizeof (struct ehci_qh), sizeof (struct ehci_qtd),
1243                 sizeof (struct ehci_itd), sizeof (struct ehci_sitd));
1244
1245         return pci_register_driver (&ehci_pci_driver);
1246 }
1247 module_init (init);
1248
1249 static void __exit cleanup (void) 
1250 {       
1251         pci_unregister_driver (&ehci_pci_driver);
1252 }
1253 module_exit (cleanup);