Merge master.kernel.org:/pub/scm/linux/kernel/git/gregkh/pci-2.6
[pandora-kernel.git] / drivers / serial / 8250.c
1 /*
2  *  linux/drivers/char/8250.c
3  *
4  *  Driver for 8250/16550-type serial ports
5  *
6  *  Based on drivers/char/serial.c, by Linus Torvalds, Theodore Ts'o.
7  *
8  *  Copyright (C) 2001 Russell King.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  *  $Id: 8250.c,v 1.90 2002/07/28 10:03:27 rmk Exp $
16  *
17  * A note about mapbase / membase
18  *
19  *  mapbase is the physical address of the IO port.
20  *  membase is an 'ioremapped' cookie.
21  */
22 #include <linux/config.h>
23
24 #if defined(CONFIG_SERIAL_8250_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
25 #define SUPPORT_SYSRQ
26 #endif
27
28 #include <linux/module.h>
29 #include <linux/moduleparam.h>
30 #include <linux/ioport.h>
31 #include <linux/init.h>
32 #include <linux/console.h>
33 #include <linux/sysrq.h>
34 #include <linux/mca.h>
35 #include <linux/delay.h>
36 #include <linux/platform_device.h>
37 #include <linux/tty.h>
38 #include <linux/tty_flip.h>
39 #include <linux/serial_reg.h>
40 #include <linux/serial_core.h>
41 #include <linux/serial.h>
42 #include <linux/serial_8250.h>
43 #include <linux/nmi.h>
44
45 #include <asm/io.h>
46 #include <asm/irq.h>
47
48 #include "8250.h"
49
50 /*
51  * Configuration:
52  *   share_irqs - whether we pass SA_SHIRQ to request_irq().  This option
53  *                is unsafe when used on edge-triggered interrupts.
54  */
55 static unsigned int share_irqs = SERIAL8250_SHARE_IRQS;
56
57 static unsigned int nr_uarts = CONFIG_SERIAL_8250_RUNTIME_UARTS;
58
59 /*
60  * Debugging.
61  */
62 #if 0
63 #define DEBUG_AUTOCONF(fmt...)  printk(fmt)
64 #else
65 #define DEBUG_AUTOCONF(fmt...)  do { } while (0)
66 #endif
67
68 #if 0
69 #define DEBUG_INTR(fmt...)      printk(fmt)
70 #else
71 #define DEBUG_INTR(fmt...)      do { } while (0)
72 #endif
73
74 #define PASS_LIMIT      256
75
76 /*
77  * We default to IRQ0 for the "no irq" hack.   Some
78  * machine types want others as well - they're free
79  * to redefine this in their header file.
80  */
81 #define is_real_interrupt(irq)  ((irq) != 0)
82
83 #ifdef CONFIG_SERIAL_8250_DETECT_IRQ
84 #define CONFIG_SERIAL_DETECT_IRQ 1
85 #endif
86 #ifdef CONFIG_SERIAL_8250_MANY_PORTS
87 #define CONFIG_SERIAL_MANY_PORTS 1
88 #endif
89
90 /*
91  * HUB6 is always on.  This will be removed once the header
92  * files have been cleaned.
93  */
94 #define CONFIG_HUB6 1
95
96 #include <asm/serial.h>
97
98 /*
99  * SERIAL_PORT_DFNS tells us about built-in ports that have no
100  * standard enumeration mechanism.   Platforms that can find all
101  * serial ports via mechanisms like ACPI or PCI need not supply it.
102  */
103 #ifndef SERIAL_PORT_DFNS
104 #define SERIAL_PORT_DFNS
105 #endif
106
107 static const struct old_serial_port old_serial_port[] = {
108         SERIAL_PORT_DFNS /* defined in asm/serial.h */
109 };
110
111 #define UART_NR CONFIG_SERIAL_8250_NR_UARTS
112
113 #ifdef CONFIG_SERIAL_8250_RSA
114
115 #define PORT_RSA_MAX 4
116 static unsigned long probe_rsa[PORT_RSA_MAX];
117 static unsigned int probe_rsa_count;
118 #endif /* CONFIG_SERIAL_8250_RSA  */
119
120 struct uart_8250_port {
121         struct uart_port        port;
122         struct timer_list       timer;          /* "no irq" timer */
123         struct list_head        list;           /* ports on this IRQ */
124         unsigned short          capabilities;   /* port capabilities */
125         unsigned short          bugs;           /* port bugs */
126         unsigned int            tx_loadsz;      /* transmit fifo load size */
127         unsigned char           acr;
128         unsigned char           ier;
129         unsigned char           lcr;
130         unsigned char           mcr;
131         unsigned char           mcr_mask;       /* mask of user bits */
132         unsigned char           mcr_force;      /* mask of forced bits */
133         unsigned char           lsr_break_flag;
134
135         /*
136          * We provide a per-port pm hook.
137          */
138         void                    (*pm)(struct uart_port *port,
139                                       unsigned int state, unsigned int old);
140 };
141
142 struct irq_info {
143         spinlock_t              lock;
144         struct list_head        *head;
145 };
146
147 static struct irq_info irq_lists[NR_IRQS];
148
149 /*
150  * Here we define the default xmit fifo size used for each type of UART.
151  */
152 static const struct serial8250_config uart_config[] = {
153         [PORT_UNKNOWN] = {
154                 .name           = "unknown",
155                 .fifo_size      = 1,
156                 .tx_loadsz      = 1,
157         },
158         [PORT_8250] = {
159                 .name           = "8250",
160                 .fifo_size      = 1,
161                 .tx_loadsz      = 1,
162         },
163         [PORT_16450] = {
164                 .name           = "16450",
165                 .fifo_size      = 1,
166                 .tx_loadsz      = 1,
167         },
168         [PORT_16550] = {
169                 .name           = "16550",
170                 .fifo_size      = 1,
171                 .tx_loadsz      = 1,
172         },
173         [PORT_16550A] = {
174                 .name           = "16550A",
175                 .fifo_size      = 16,
176                 .tx_loadsz      = 16,
177                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
178                 .flags          = UART_CAP_FIFO,
179         },
180         [PORT_CIRRUS] = {
181                 .name           = "Cirrus",
182                 .fifo_size      = 1,
183                 .tx_loadsz      = 1,
184         },
185         [PORT_16650] = {
186                 .name           = "ST16650",
187                 .fifo_size      = 1,
188                 .tx_loadsz      = 1,
189                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
190         },
191         [PORT_16650V2] = {
192                 .name           = "ST16650V2",
193                 .fifo_size      = 32,
194                 .tx_loadsz      = 16,
195                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
196                                   UART_FCR_T_TRIG_00,
197                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
198         },
199         [PORT_16750] = {
200                 .name           = "TI16750",
201                 .fifo_size      = 64,
202                 .tx_loadsz      = 64,
203                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10 |
204                                   UART_FCR7_64BYTE,
205                 .flags          = UART_CAP_FIFO | UART_CAP_SLEEP | UART_CAP_AFE,
206         },
207         [PORT_STARTECH] = {
208                 .name           = "Startech",
209                 .fifo_size      = 1,
210                 .tx_loadsz      = 1,
211         },
212         [PORT_16C950] = {
213                 .name           = "16C950/954",
214                 .fifo_size      = 128,
215                 .tx_loadsz      = 128,
216                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
217                 .flags          = UART_CAP_FIFO,
218         },
219         [PORT_16654] = {
220                 .name           = "ST16654",
221                 .fifo_size      = 64,
222                 .tx_loadsz      = 32,
223                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_01 |
224                                   UART_FCR_T_TRIG_10,
225                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
226         },
227         [PORT_16850] = {
228                 .name           = "XR16850",
229                 .fifo_size      = 128,
230                 .tx_loadsz      = 128,
231                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
232                 .flags          = UART_CAP_FIFO | UART_CAP_EFR | UART_CAP_SLEEP,
233         },
234         [PORT_RSA] = {
235                 .name           = "RSA",
236                 .fifo_size      = 2048,
237                 .tx_loadsz      = 2048,
238                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_11,
239                 .flags          = UART_CAP_FIFO,
240         },
241         [PORT_NS16550A] = {
242                 .name           = "NS16550A",
243                 .fifo_size      = 16,
244                 .tx_loadsz      = 16,
245                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
246                 .flags          = UART_CAP_FIFO | UART_NATSEMI,
247         },
248         [PORT_XSCALE] = {
249                 .name           = "XScale",
250                 .fifo_size      = 32,
251                 .tx_loadsz      = 32,
252                 .fcr            = UART_FCR_ENABLE_FIFO | UART_FCR_R_TRIG_10,
253                 .flags          = UART_CAP_FIFO | UART_CAP_UUE,
254         },
255 };
256
257 #ifdef CONFIG_SERIAL_8250_AU1X00
258
259 /* Au1x00 UART hardware has a weird register layout */
260 static const u8 au_io_in_map[] = {
261         [UART_RX]  = 0,
262         [UART_IER] = 2,
263         [UART_IIR] = 3,
264         [UART_LCR] = 5,
265         [UART_MCR] = 6,
266         [UART_LSR] = 7,
267         [UART_MSR] = 8,
268 };
269
270 static const u8 au_io_out_map[] = {
271         [UART_TX]  = 1,
272         [UART_IER] = 2,
273         [UART_FCR] = 4,
274         [UART_LCR] = 5,
275         [UART_MCR] = 6,
276 };
277
278 /* sane hardware needs no mapping */
279 static inline int map_8250_in_reg(struct uart_8250_port *up, int offset)
280 {
281         if (up->port.iotype != UPIO_AU)
282                 return offset;
283         return au_io_in_map[offset];
284 }
285
286 static inline int map_8250_out_reg(struct uart_8250_port *up, int offset)
287 {
288         if (up->port.iotype != UPIO_AU)
289                 return offset;
290         return au_io_out_map[offset];
291 }
292
293 #else
294
295 /* sane hardware needs no mapping */
296 #define map_8250_in_reg(up, offset) (offset)
297 #define map_8250_out_reg(up, offset) (offset)
298
299 #endif
300
301 static unsigned int serial_in(struct uart_8250_port *up, int offset)
302 {
303         offset = map_8250_in_reg(up, offset) << up->port.regshift;
304
305         switch (up->port.iotype) {
306         case UPIO_HUB6:
307                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
308                 return inb(up->port.iobase + 1);
309
310         case UPIO_MEM:
311                 return readb(up->port.membase + offset);
312
313         case UPIO_MEM32:
314                 return readl(up->port.membase + offset);
315
316 #ifdef CONFIG_SERIAL_8250_AU1X00
317         case UPIO_AU:
318                 return __raw_readl(up->port.membase + offset);
319 #endif
320
321         default:
322                 return inb(up->port.iobase + offset);
323         }
324 }
325
326 static void
327 serial_out(struct uart_8250_port *up, int offset, int value)
328 {
329         offset = map_8250_out_reg(up, offset) << up->port.regshift;
330
331         switch (up->port.iotype) {
332         case UPIO_HUB6:
333                 outb(up->port.hub6 - 1 + offset, up->port.iobase);
334                 outb(value, up->port.iobase + 1);
335                 break;
336
337         case UPIO_MEM:
338                 writeb(value, up->port.membase + offset);
339                 break;
340
341         case UPIO_MEM32:
342                 writel(value, up->port.membase + offset);
343                 break;
344
345 #ifdef CONFIG_SERIAL_8250_AU1X00
346         case UPIO_AU:
347                 __raw_writel(value, up->port.membase + offset);
348                 break;
349 #endif
350
351         default:
352                 outb(value, up->port.iobase + offset);
353         }
354 }
355
356 /*
357  * We used to support using pause I/O for certain machines.  We
358  * haven't supported this for a while, but just in case it's badly
359  * needed for certain old 386 machines, I've left these #define's
360  * in....
361  */
362 #define serial_inp(up, offset)          serial_in(up, offset)
363 #define serial_outp(up, offset, value)  serial_out(up, offset, value)
364
365
366 /*
367  * For the 16C950
368  */
369 static void serial_icr_write(struct uart_8250_port *up, int offset, int value)
370 {
371         serial_out(up, UART_SCR, offset);
372         serial_out(up, UART_ICR, value);
373 }
374
375 static unsigned int serial_icr_read(struct uart_8250_port *up, int offset)
376 {
377         unsigned int value;
378
379         serial_icr_write(up, UART_ACR, up->acr | UART_ACR_ICRRD);
380         serial_out(up, UART_SCR, offset);
381         value = serial_in(up, UART_ICR);
382         serial_icr_write(up, UART_ACR, up->acr);
383
384         return value;
385 }
386
387 /*
388  * FIFO support.
389  */
390 static inline void serial8250_clear_fifos(struct uart_8250_port *p)
391 {
392         if (p->capabilities & UART_CAP_FIFO) {
393                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO);
394                 serial_outp(p, UART_FCR, UART_FCR_ENABLE_FIFO |
395                                UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
396                 serial_outp(p, UART_FCR, 0);
397         }
398 }
399
400 /*
401  * IER sleep support.  UARTs which have EFRs need the "extended
402  * capability" bit enabled.  Note that on XR16C850s, we need to
403  * reset LCR to write to IER.
404  */
405 static inline void serial8250_set_sleep(struct uart_8250_port *p, int sleep)
406 {
407         if (p->capabilities & UART_CAP_SLEEP) {
408                 if (p->capabilities & UART_CAP_EFR) {
409                         serial_outp(p, UART_LCR, 0xBF);
410                         serial_outp(p, UART_EFR, UART_EFR_ECB);
411                         serial_outp(p, UART_LCR, 0);
412                 }
413                 serial_outp(p, UART_IER, sleep ? UART_IERX_SLEEP : 0);
414                 if (p->capabilities & UART_CAP_EFR) {
415                         serial_outp(p, UART_LCR, 0xBF);
416                         serial_outp(p, UART_EFR, 0);
417                         serial_outp(p, UART_LCR, 0);
418                 }
419         }
420 }
421
422 #ifdef CONFIG_SERIAL_8250_RSA
423 /*
424  * Attempts to turn on the RSA FIFO.  Returns zero on failure.
425  * We set the port uart clock rate if we succeed.
426  */
427 static int __enable_rsa(struct uart_8250_port *up)
428 {
429         unsigned char mode;
430         int result;
431
432         mode = serial_inp(up, UART_RSA_MSR);
433         result = mode & UART_RSA_MSR_FIFO;
434
435         if (!result) {
436                 serial_outp(up, UART_RSA_MSR, mode | UART_RSA_MSR_FIFO);
437                 mode = serial_inp(up, UART_RSA_MSR);
438                 result = mode & UART_RSA_MSR_FIFO;
439         }
440
441         if (result)
442                 up->port.uartclk = SERIAL_RSA_BAUD_BASE * 16;
443
444         return result;
445 }
446
447 static void enable_rsa(struct uart_8250_port *up)
448 {
449         if (up->port.type == PORT_RSA) {
450                 if (up->port.uartclk != SERIAL_RSA_BAUD_BASE * 16) {
451                         spin_lock_irq(&up->port.lock);
452                         __enable_rsa(up);
453                         spin_unlock_irq(&up->port.lock);
454                 }
455                 if (up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16)
456                         serial_outp(up, UART_RSA_FRR, 0);
457         }
458 }
459
460 /*
461  * Attempts to turn off the RSA FIFO.  Returns zero on failure.
462  * It is unknown why interrupts were disabled in here.  However,
463  * the caller is expected to preserve this behaviour by grabbing
464  * the spinlock before calling this function.
465  */
466 static void disable_rsa(struct uart_8250_port *up)
467 {
468         unsigned char mode;
469         int result;
470
471         if (up->port.type == PORT_RSA &&
472             up->port.uartclk == SERIAL_RSA_BAUD_BASE * 16) {
473                 spin_lock_irq(&up->port.lock);
474
475                 mode = serial_inp(up, UART_RSA_MSR);
476                 result = !(mode & UART_RSA_MSR_FIFO);
477
478                 if (!result) {
479                         serial_outp(up, UART_RSA_MSR, mode & ~UART_RSA_MSR_FIFO);
480                         mode = serial_inp(up, UART_RSA_MSR);
481                         result = !(mode & UART_RSA_MSR_FIFO);
482                 }
483
484                 if (result)
485                         up->port.uartclk = SERIAL_RSA_BAUD_BASE_LO * 16;
486                 spin_unlock_irq(&up->port.lock);
487         }
488 }
489 #endif /* CONFIG_SERIAL_8250_RSA */
490
491 /*
492  * This is a quickie test to see how big the FIFO is.
493  * It doesn't work at all the time, more's the pity.
494  */
495 static int size_fifo(struct uart_8250_port *up)
496 {
497         unsigned char old_fcr, old_mcr, old_dll, old_dlm, old_lcr;
498         int count;
499
500         old_lcr = serial_inp(up, UART_LCR);
501         serial_outp(up, UART_LCR, 0);
502         old_fcr = serial_inp(up, UART_FCR);
503         old_mcr = serial_inp(up, UART_MCR);
504         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO |
505                     UART_FCR_CLEAR_RCVR | UART_FCR_CLEAR_XMIT);
506         serial_outp(up, UART_MCR, UART_MCR_LOOP);
507         serial_outp(up, UART_LCR, UART_LCR_DLAB);
508         old_dll = serial_inp(up, UART_DLL);
509         old_dlm = serial_inp(up, UART_DLM);
510         serial_outp(up, UART_DLL, 0x01);
511         serial_outp(up, UART_DLM, 0x00);
512         serial_outp(up, UART_LCR, 0x03);
513         for (count = 0; count < 256; count++)
514                 serial_outp(up, UART_TX, count);
515         mdelay(20);/* FIXME - schedule_timeout */
516         for (count = 0; (serial_inp(up, UART_LSR) & UART_LSR_DR) &&
517              (count < 256); count++)
518                 serial_inp(up, UART_RX);
519         serial_outp(up, UART_FCR, old_fcr);
520         serial_outp(up, UART_MCR, old_mcr);
521         serial_outp(up, UART_LCR, UART_LCR_DLAB);
522         serial_outp(up, UART_DLL, old_dll);
523         serial_outp(up, UART_DLM, old_dlm);
524         serial_outp(up, UART_LCR, old_lcr);
525
526         return count;
527 }
528
529 /*
530  * Read UART ID using the divisor method - set DLL and DLM to zero
531  * and the revision will be in DLL and device type in DLM.  We
532  * preserve the device state across this.
533  */
534 static unsigned int autoconfig_read_divisor_id(struct uart_8250_port *p)
535 {
536         unsigned char old_dll, old_dlm, old_lcr;
537         unsigned int id;
538
539         old_lcr = serial_inp(p, UART_LCR);
540         serial_outp(p, UART_LCR, UART_LCR_DLAB);
541
542         old_dll = serial_inp(p, UART_DLL);
543         old_dlm = serial_inp(p, UART_DLM);
544
545         serial_outp(p, UART_DLL, 0);
546         serial_outp(p, UART_DLM, 0);
547
548         id = serial_inp(p, UART_DLL) | serial_inp(p, UART_DLM) << 8;
549
550         serial_outp(p, UART_DLL, old_dll);
551         serial_outp(p, UART_DLM, old_dlm);
552         serial_outp(p, UART_LCR, old_lcr);
553
554         return id;
555 }
556
557 /*
558  * This is a helper routine to autodetect StarTech/Exar/Oxsemi UART's.
559  * When this function is called we know it is at least a StarTech
560  * 16650 V2, but it might be one of several StarTech UARTs, or one of
561  * its clones.  (We treat the broken original StarTech 16650 V1 as a
562  * 16550, and why not?  Startech doesn't seem to even acknowledge its
563  * existence.)
564  * 
565  * What evil have men's minds wrought...
566  */
567 static void autoconfig_has_efr(struct uart_8250_port *up)
568 {
569         unsigned int id1, id2, id3, rev;
570
571         /*
572          * Everything with an EFR has SLEEP
573          */
574         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
575
576         /*
577          * First we check to see if it's an Oxford Semiconductor UART.
578          *
579          * If we have to do this here because some non-National
580          * Semiconductor clone chips lock up if you try writing to the
581          * LSR register (which serial_icr_read does)
582          */
583
584         /*
585          * Check for Oxford Semiconductor 16C950.
586          *
587          * EFR [4] must be set else this test fails.
588          *
589          * This shouldn't be necessary, but Mike Hudson (Exoray@isys.ca)
590          * claims that it's needed for 952 dual UART's (which are not
591          * recommended for new designs).
592          */
593         up->acr = 0;
594         serial_out(up, UART_LCR, 0xBF);
595         serial_out(up, UART_EFR, UART_EFR_ECB);
596         serial_out(up, UART_LCR, 0x00);
597         id1 = serial_icr_read(up, UART_ID1);
598         id2 = serial_icr_read(up, UART_ID2);
599         id3 = serial_icr_read(up, UART_ID3);
600         rev = serial_icr_read(up, UART_REV);
601
602         DEBUG_AUTOCONF("950id=%02x:%02x:%02x:%02x ", id1, id2, id3, rev);
603
604         if (id1 == 0x16 && id2 == 0xC9 &&
605             (id3 == 0x50 || id3 == 0x52 || id3 == 0x54)) {
606                 up->port.type = PORT_16C950;
607
608                 /*
609                  * Enable work around for the Oxford Semiconductor 952 rev B
610                  * chip which causes it to seriously miscalculate baud rates
611                  * when DLL is 0.
612                  */
613                 if (id3 == 0x52 && rev == 0x01)
614                         up->bugs |= UART_BUG_QUOT;
615                 return;
616         }
617         
618         /*
619          * We check for a XR16C850 by setting DLL and DLM to 0, and then
620          * reading back DLL and DLM.  The chip type depends on the DLM
621          * value read back:
622          *  0x10 - XR16C850 and the DLL contains the chip revision.
623          *  0x12 - XR16C2850.
624          *  0x14 - XR16C854.
625          */
626         id1 = autoconfig_read_divisor_id(up);
627         DEBUG_AUTOCONF("850id=%04x ", id1);
628
629         id2 = id1 >> 8;
630         if (id2 == 0x10 || id2 == 0x12 || id2 == 0x14) {
631                 up->port.type = PORT_16850;
632                 return;
633         }
634
635         /*
636          * It wasn't an XR16C850.
637          *
638          * We distinguish between the '654 and the '650 by counting
639          * how many bytes are in the FIFO.  I'm using this for now,
640          * since that's the technique that was sent to me in the
641          * serial driver update, but I'm not convinced this works.
642          * I've had problems doing this in the past.  -TYT
643          */
644         if (size_fifo(up) == 64)
645                 up->port.type = PORT_16654;
646         else
647                 up->port.type = PORT_16650V2;
648 }
649
650 /*
651  * We detected a chip without a FIFO.  Only two fall into
652  * this category - the original 8250 and the 16450.  The
653  * 16450 has a scratch register (accessible with LCR=0)
654  */
655 static void autoconfig_8250(struct uart_8250_port *up)
656 {
657         unsigned char scratch, status1, status2;
658
659         up->port.type = PORT_8250;
660
661         scratch = serial_in(up, UART_SCR);
662         serial_outp(up, UART_SCR, 0xa5);
663         status1 = serial_in(up, UART_SCR);
664         serial_outp(up, UART_SCR, 0x5a);
665         status2 = serial_in(up, UART_SCR);
666         serial_outp(up, UART_SCR, scratch);
667
668         if (status1 == 0xa5 && status2 == 0x5a)
669                 up->port.type = PORT_16450;
670 }
671
672 static int broken_efr(struct uart_8250_port *up)
673 {
674         /*
675          * Exar ST16C2550 "A2" devices incorrectly detect as
676          * having an EFR, and report an ID of 0x0201.  See
677          * http://www.exar.com/info.php?pdf=dan180_oct2004.pdf
678          */
679         if (autoconfig_read_divisor_id(up) == 0x0201 && size_fifo(up) == 16)
680                 return 1;
681
682         return 0;
683 }
684
685 /*
686  * We know that the chip has FIFOs.  Does it have an EFR?  The
687  * EFR is located in the same register position as the IIR and
688  * we know the top two bits of the IIR are currently set.  The
689  * EFR should contain zero.  Try to read the EFR.
690  */
691 static void autoconfig_16550a(struct uart_8250_port *up)
692 {
693         unsigned char status1, status2;
694         unsigned int iersave;
695
696         up->port.type = PORT_16550A;
697         up->capabilities |= UART_CAP_FIFO;
698
699         /*
700          * Check for presence of the EFR when DLAB is set.
701          * Only ST16C650V1 UARTs pass this test.
702          */
703         serial_outp(up, UART_LCR, UART_LCR_DLAB);
704         if (serial_in(up, UART_EFR) == 0) {
705                 serial_outp(up, UART_EFR, 0xA8);
706                 if (serial_in(up, UART_EFR) != 0) {
707                         DEBUG_AUTOCONF("EFRv1 ");
708                         up->port.type = PORT_16650;
709                         up->capabilities |= UART_CAP_EFR | UART_CAP_SLEEP;
710                 } else {
711                         DEBUG_AUTOCONF("Motorola 8xxx DUART ");
712                 }
713                 serial_outp(up, UART_EFR, 0);
714                 return;
715         }
716
717         /*
718          * Maybe it requires 0xbf to be written to the LCR.
719          * (other ST16C650V2 UARTs, TI16C752A, etc)
720          */
721         serial_outp(up, UART_LCR, 0xBF);
722         if (serial_in(up, UART_EFR) == 0 && !broken_efr(up)) {
723                 DEBUG_AUTOCONF("EFRv2 ");
724                 autoconfig_has_efr(up);
725                 return;
726         }
727
728         /*
729          * Check for a National Semiconductor SuperIO chip.
730          * Attempt to switch to bank 2, read the value of the LOOP bit
731          * from EXCR1. Switch back to bank 0, change it in MCR. Then
732          * switch back to bank 2, read it from EXCR1 again and check
733          * it's changed. If so, set baud_base in EXCR2 to 921600. -- dwmw2
734          */
735         serial_outp(up, UART_LCR, 0);
736         status1 = serial_in(up, UART_MCR);
737         serial_outp(up, UART_LCR, 0xE0);
738         status2 = serial_in(up, 0x02); /* EXCR1 */
739
740         if (!((status2 ^ status1) & UART_MCR_LOOP)) {
741                 serial_outp(up, UART_LCR, 0);
742                 serial_outp(up, UART_MCR, status1 ^ UART_MCR_LOOP);
743                 serial_outp(up, UART_LCR, 0xE0);
744                 status2 = serial_in(up, 0x02); /* EXCR1 */
745                 serial_outp(up, UART_LCR, 0);
746                 serial_outp(up, UART_MCR, status1);
747
748                 if ((status2 ^ status1) & UART_MCR_LOOP) {
749                         unsigned short quot;
750
751                         serial_outp(up, UART_LCR, 0xE0);
752
753                         quot = serial_inp(up, UART_DLM) << 8;
754                         quot += serial_inp(up, UART_DLL);
755                         quot <<= 3;
756
757                         status1 = serial_in(up, 0x04); /* EXCR1 */
758                         status1 &= ~0xB0; /* Disable LOCK, mask out PRESL[01] */
759                         status1 |= 0x10;  /* 1.625 divisor for baud_base --> 921600 */
760                         serial_outp(up, 0x04, status1);
761                         
762                         serial_outp(up, UART_DLL, quot & 0xff);
763                         serial_outp(up, UART_DLM, quot >> 8);
764
765                         serial_outp(up, UART_LCR, 0);
766
767                         up->port.uartclk = 921600*16;
768                         up->port.type = PORT_NS16550A;
769                         up->capabilities |= UART_NATSEMI;
770                         return;
771                 }
772         }
773
774         /*
775          * No EFR.  Try to detect a TI16750, which only sets bit 5 of
776          * the IIR when 64 byte FIFO mode is enabled when DLAB is set.
777          * Try setting it with and without DLAB set.  Cheap clones
778          * set bit 5 without DLAB set.
779          */
780         serial_outp(up, UART_LCR, 0);
781         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
782         status1 = serial_in(up, UART_IIR) >> 5;
783         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
784         serial_outp(up, UART_LCR, UART_LCR_DLAB);
785         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO | UART_FCR7_64BYTE);
786         status2 = serial_in(up, UART_IIR) >> 5;
787         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
788         serial_outp(up, UART_LCR, 0);
789
790         DEBUG_AUTOCONF("iir1=%d iir2=%d ", status1, status2);
791
792         if (status1 == 6 && status2 == 7) {
793                 up->port.type = PORT_16750;
794                 up->capabilities |= UART_CAP_AFE | UART_CAP_SLEEP;
795                 return;
796         }
797
798         /*
799          * Try writing and reading the UART_IER_UUE bit (b6).
800          * If it works, this is probably one of the Xscale platform's
801          * internal UARTs.
802          * We're going to explicitly set the UUE bit to 0 before
803          * trying to write and read a 1 just to make sure it's not
804          * already a 1 and maybe locked there before we even start start.
805          */
806         iersave = serial_in(up, UART_IER);
807         serial_outp(up, UART_IER, iersave & ~UART_IER_UUE);
808         if (!(serial_in(up, UART_IER) & UART_IER_UUE)) {
809                 /*
810                  * OK it's in a known zero state, try writing and reading
811                  * without disturbing the current state of the other bits.
812                  */
813                 serial_outp(up, UART_IER, iersave | UART_IER_UUE);
814                 if (serial_in(up, UART_IER) & UART_IER_UUE) {
815                         /*
816                          * It's an Xscale.
817                          * We'll leave the UART_IER_UUE bit set to 1 (enabled).
818                          */
819                         DEBUG_AUTOCONF("Xscale ");
820                         up->port.type = PORT_XSCALE;
821                         up->capabilities |= UART_CAP_UUE;
822                         return;
823                 }
824         } else {
825                 /*
826                  * If we got here we couldn't force the IER_UUE bit to 0.
827                  * Log it and continue.
828                  */
829                 DEBUG_AUTOCONF("Couldn't force IER_UUE to 0 ");
830         }
831         serial_outp(up, UART_IER, iersave);
832 }
833
834 /*
835  * This routine is called by rs_init() to initialize a specific serial
836  * port.  It determines what type of UART chip this serial port is
837  * using: 8250, 16450, 16550, 16550A.  The important question is
838  * whether or not this UART is a 16550A or not, since this will
839  * determine whether or not we can use its FIFO features or not.
840  */
841 static void autoconfig(struct uart_8250_port *up, unsigned int probeflags)
842 {
843         unsigned char status1, scratch, scratch2, scratch3;
844         unsigned char save_lcr, save_mcr;
845         unsigned long flags;
846
847         if (!up->port.iobase && !up->port.mapbase && !up->port.membase)
848                 return;
849
850         DEBUG_AUTOCONF("ttyS%d: autoconf (0x%04x, 0x%p): ",
851                         up->port.line, up->port.iobase, up->port.membase);
852
853         /*
854          * We really do need global IRQs disabled here - we're going to
855          * be frobbing the chips IRQ enable register to see if it exists.
856          */
857         spin_lock_irqsave(&up->port.lock, flags);
858 //      save_flags(flags); cli();
859
860         up->capabilities = 0;
861         up->bugs = 0;
862
863         if (!(up->port.flags & UPF_BUGGY_UART)) {
864                 /*
865                  * Do a simple existence test first; if we fail this,
866                  * there's no point trying anything else.
867                  * 
868                  * 0x80 is used as a nonsense port to prevent against
869                  * false positives due to ISA bus float.  The
870                  * assumption is that 0x80 is a non-existent port;
871                  * which should be safe since include/asm/io.h also
872                  * makes this assumption.
873                  *
874                  * Note: this is safe as long as MCR bit 4 is clear
875                  * and the device is in "PC" mode.
876                  */
877                 scratch = serial_inp(up, UART_IER);
878                 serial_outp(up, UART_IER, 0);
879 #ifdef __i386__
880                 outb(0xff, 0x080);
881 #endif
882                 scratch2 = serial_inp(up, UART_IER);
883                 serial_outp(up, UART_IER, 0x0F);
884 #ifdef __i386__
885                 outb(0, 0x080);
886 #endif
887                 scratch3 = serial_inp(up, UART_IER);
888                 serial_outp(up, UART_IER, scratch);
889                 if (scratch2 != 0 || scratch3 != 0x0F) {
890                         /*
891                          * We failed; there's nothing here
892                          */
893                         DEBUG_AUTOCONF("IER test failed (%02x, %02x) ",
894                                        scratch2, scratch3);
895                         goto out;
896                 }
897         }
898
899         save_mcr = serial_in(up, UART_MCR);
900         save_lcr = serial_in(up, UART_LCR);
901
902         /* 
903          * Check to see if a UART is really there.  Certain broken
904          * internal modems based on the Rockwell chipset fail this
905          * test, because they apparently don't implement the loopback
906          * test mode.  So this test is skipped on the COM 1 through
907          * COM 4 ports.  This *should* be safe, since no board
908          * manufacturer would be stupid enough to design a board
909          * that conflicts with COM 1-4 --- we hope!
910          */
911         if (!(up->port.flags & UPF_SKIP_TEST)) {
912                 serial_outp(up, UART_MCR, UART_MCR_LOOP | 0x0A);
913                 status1 = serial_inp(up, UART_MSR) & 0xF0;
914                 serial_outp(up, UART_MCR, save_mcr);
915                 if (status1 != 0x90) {
916                         DEBUG_AUTOCONF("LOOP test failed (%02x) ",
917                                        status1);
918                         goto out;
919                 }
920         }
921
922         /*
923          * We're pretty sure there's a port here.  Lets find out what
924          * type of port it is.  The IIR top two bits allows us to find
925          * out if it's 8250 or 16450, 16550, 16550A or later.  This
926          * determines what we test for next.
927          *
928          * We also initialise the EFR (if any) to zero for later.  The
929          * EFR occupies the same register location as the FCR and IIR.
930          */
931         serial_outp(up, UART_LCR, 0xBF);
932         serial_outp(up, UART_EFR, 0);
933         serial_outp(up, UART_LCR, 0);
934
935         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
936         scratch = serial_in(up, UART_IIR) >> 6;
937
938         DEBUG_AUTOCONF("iir=%d ", scratch);
939
940         switch (scratch) {
941         case 0:
942                 autoconfig_8250(up);
943                 break;
944         case 1:
945                 up->port.type = PORT_UNKNOWN;
946                 break;
947         case 2:
948                 up->port.type = PORT_16550;
949                 break;
950         case 3:
951                 autoconfig_16550a(up);
952                 break;
953         }
954
955 #ifdef CONFIG_SERIAL_8250_RSA
956         /*
957          * Only probe for RSA ports if we got the region.
958          */
959         if (up->port.type == PORT_16550A && probeflags & PROBE_RSA) {
960                 int i;
961
962                 for (i = 0 ; i < probe_rsa_count; ++i) {
963                         if (probe_rsa[i] == up->port.iobase &&
964                             __enable_rsa(up)) {
965                                 up->port.type = PORT_RSA;
966                                 break;
967                         }
968                 }
969         }
970 #endif
971
972 #ifdef CONFIG_SERIAL_8250_AU1X00
973         /* if access method is AU, it is a 16550 with a quirk */
974         if (up->port.type == PORT_16550A && up->port.iotype == UPIO_AU)
975                 up->bugs |= UART_BUG_NOMSR;
976 #endif
977
978         serial_outp(up, UART_LCR, save_lcr);
979
980         if (up->capabilities != uart_config[up->port.type].flags) {
981                 printk(KERN_WARNING
982                        "ttyS%d: detected caps %08x should be %08x\n",
983                         up->port.line, up->capabilities,
984                         uart_config[up->port.type].flags);
985         }
986
987         up->port.fifosize = uart_config[up->port.type].fifo_size;
988         up->capabilities = uart_config[up->port.type].flags;
989         up->tx_loadsz = uart_config[up->port.type].tx_loadsz;
990
991         if (up->port.type == PORT_UNKNOWN)
992                 goto out;
993
994         /*
995          * Reset the UART.
996          */
997 #ifdef CONFIG_SERIAL_8250_RSA
998         if (up->port.type == PORT_RSA)
999                 serial_outp(up, UART_RSA_FRR, 0);
1000 #endif
1001         serial_outp(up, UART_MCR, save_mcr);
1002         serial8250_clear_fifos(up);
1003         (void)serial_in(up, UART_RX);
1004         if (up->capabilities & UART_CAP_UUE)
1005                 serial_outp(up, UART_IER, UART_IER_UUE);
1006         else
1007                 serial_outp(up, UART_IER, 0);
1008
1009  out:   
1010         spin_unlock_irqrestore(&up->port.lock, flags);
1011 //      restore_flags(flags);
1012         DEBUG_AUTOCONF("type=%s\n", uart_config[up->port.type].name);
1013 }
1014
1015 static void autoconfig_irq(struct uart_8250_port *up)
1016 {
1017         unsigned char save_mcr, save_ier;
1018         unsigned char save_ICP = 0;
1019         unsigned int ICP = 0;
1020         unsigned long irqs;
1021         int irq;
1022
1023         if (up->port.flags & UPF_FOURPORT) {
1024                 ICP = (up->port.iobase & 0xfe0) | 0x1f;
1025                 save_ICP = inb_p(ICP);
1026                 outb_p(0x80, ICP);
1027                 (void) inb_p(ICP);
1028         }
1029
1030         /* forget possible initially masked and pending IRQ */
1031         probe_irq_off(probe_irq_on());
1032         save_mcr = serial_inp(up, UART_MCR);
1033         save_ier = serial_inp(up, UART_IER);
1034         serial_outp(up, UART_MCR, UART_MCR_OUT1 | UART_MCR_OUT2);
1035         
1036         irqs = probe_irq_on();
1037         serial_outp(up, UART_MCR, 0);
1038         udelay (10);
1039         if (up->port.flags & UPF_FOURPORT)  {
1040                 serial_outp(up, UART_MCR,
1041                             UART_MCR_DTR | UART_MCR_RTS);
1042         } else {
1043                 serial_outp(up, UART_MCR,
1044                             UART_MCR_DTR | UART_MCR_RTS | UART_MCR_OUT2);
1045         }
1046         serial_outp(up, UART_IER, 0x0f);        /* enable all intrs */
1047         (void)serial_inp(up, UART_LSR);
1048         (void)serial_inp(up, UART_RX);
1049         (void)serial_inp(up, UART_IIR);
1050         (void)serial_inp(up, UART_MSR);
1051         serial_outp(up, UART_TX, 0xFF);
1052         udelay (20);
1053         irq = probe_irq_off(irqs);
1054
1055         serial_outp(up, UART_MCR, save_mcr);
1056         serial_outp(up, UART_IER, save_ier);
1057
1058         if (up->port.flags & UPF_FOURPORT)
1059                 outb_p(save_ICP, ICP);
1060
1061         up->port.irq = (irq > 0) ? irq : 0;
1062 }
1063
1064 static inline void __stop_tx(struct uart_8250_port *p)
1065 {
1066         if (p->ier & UART_IER_THRI) {
1067                 p->ier &= ~UART_IER_THRI;
1068                 serial_out(p, UART_IER, p->ier);
1069         }
1070 }
1071
1072 static void serial8250_stop_tx(struct uart_port *port)
1073 {
1074         struct uart_8250_port *up = (struct uart_8250_port *)port;
1075
1076         __stop_tx(up);
1077
1078         /*
1079          * We really want to stop the transmitter from sending.
1080          */
1081         if (up->port.type == PORT_16C950) {
1082                 up->acr |= UART_ACR_TXDIS;
1083                 serial_icr_write(up, UART_ACR, up->acr);
1084         }
1085 }
1086
1087 static void transmit_chars(struct uart_8250_port *up);
1088
1089 static void serial8250_start_tx(struct uart_port *port)
1090 {
1091         struct uart_8250_port *up = (struct uart_8250_port *)port;
1092
1093         if (!(up->ier & UART_IER_THRI)) {
1094                 up->ier |= UART_IER_THRI;
1095                 serial_out(up, UART_IER, up->ier);
1096
1097                 if (up->bugs & UART_BUG_TXEN) {
1098                         unsigned char lsr, iir;
1099                         lsr = serial_in(up, UART_LSR);
1100                         iir = serial_in(up, UART_IIR);
1101                         if (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT)
1102                                 transmit_chars(up);
1103                 }
1104         }
1105
1106         /*
1107          * Re-enable the transmitter if we disabled it.
1108          */
1109         if (up->port.type == PORT_16C950 && up->acr & UART_ACR_TXDIS) {
1110                 up->acr &= ~UART_ACR_TXDIS;
1111                 serial_icr_write(up, UART_ACR, up->acr);
1112         }
1113 }
1114
1115 static void serial8250_stop_rx(struct uart_port *port)
1116 {
1117         struct uart_8250_port *up = (struct uart_8250_port *)port;
1118
1119         up->ier &= ~UART_IER_RLSI;
1120         up->port.read_status_mask &= ~UART_LSR_DR;
1121         serial_out(up, UART_IER, up->ier);
1122 }
1123
1124 static void serial8250_enable_ms(struct uart_port *port)
1125 {
1126         struct uart_8250_port *up = (struct uart_8250_port *)port;
1127
1128         /* no MSR capabilities */
1129         if (up->bugs & UART_BUG_NOMSR)
1130                 return;
1131
1132         up->ier |= UART_IER_MSI;
1133         serial_out(up, UART_IER, up->ier);
1134 }
1135
1136 static void
1137 receive_chars(struct uart_8250_port *up, int *status, struct pt_regs *regs)
1138 {
1139         struct tty_struct *tty = up->port.info->tty;
1140         unsigned char ch, lsr = *status;
1141         int max_count = 256;
1142         char flag;
1143
1144         do {
1145                 /* The following is not allowed by the tty layer and
1146                    unsafe. It should be fixed ASAP */
1147                 if (unlikely(tty->flip.count >= TTY_FLIPBUF_SIZE)) {
1148                         if (tty->low_latency) {
1149                                 spin_unlock(&up->port.lock);
1150                                 tty_flip_buffer_push(tty);
1151                                 spin_lock(&up->port.lock);
1152                         }
1153                         /*
1154                          * If this failed then we will throw away the
1155                          * bytes but must do so to clear interrupts
1156                          */
1157                 }
1158                 ch = serial_inp(up, UART_RX);
1159                 flag = TTY_NORMAL;
1160                 up->port.icount.rx++;
1161
1162 #ifdef CONFIG_SERIAL_8250_CONSOLE
1163                 /*
1164                  * Recover the break flag from console xmit
1165                  */
1166                 if (up->port.line == up->port.cons->index) {
1167                         lsr |= up->lsr_break_flag;
1168                         up->lsr_break_flag = 0;
1169                 }
1170 #endif
1171
1172                 if (unlikely(lsr & (UART_LSR_BI | UART_LSR_PE |
1173                                     UART_LSR_FE | UART_LSR_OE))) {
1174                         /*
1175                          * For statistics only
1176                          */
1177                         if (lsr & UART_LSR_BI) {
1178                                 lsr &= ~(UART_LSR_FE | UART_LSR_PE);
1179                                 up->port.icount.brk++;
1180                                 /*
1181                                  * We do the SysRQ and SAK checking
1182                                  * here because otherwise the break
1183                                  * may get masked by ignore_status_mask
1184                                  * or read_status_mask.
1185                                  */
1186                                 if (uart_handle_break(&up->port))
1187                                         goto ignore_char;
1188                         } else if (lsr & UART_LSR_PE)
1189                                 up->port.icount.parity++;
1190                         else if (lsr & UART_LSR_FE)
1191                                 up->port.icount.frame++;
1192                         if (lsr & UART_LSR_OE)
1193                                 up->port.icount.overrun++;
1194
1195                         /*
1196                          * Mask off conditions which should be ignored.
1197                          */
1198                         lsr &= up->port.read_status_mask;
1199
1200                         if (lsr & UART_LSR_BI) {
1201                                 DEBUG_INTR("handling break....");
1202                                 flag = TTY_BREAK;
1203                         } else if (lsr & UART_LSR_PE)
1204                                 flag = TTY_PARITY;
1205                         else if (lsr & UART_LSR_FE)
1206                                 flag = TTY_FRAME;
1207                 }
1208                 if (uart_handle_sysrq_char(&up->port, ch, regs))
1209                         goto ignore_char;
1210
1211                 uart_insert_char(&up->port, lsr, UART_LSR_OE, ch, flag);
1212
1213         ignore_char:
1214                 lsr = serial_inp(up, UART_LSR);
1215         } while ((lsr & UART_LSR_DR) && (max_count-- > 0));
1216         spin_unlock(&up->port.lock);
1217         tty_flip_buffer_push(tty);
1218         spin_lock(&up->port.lock);
1219         *status = lsr;
1220 }
1221
1222 static void transmit_chars(struct uart_8250_port *up)
1223 {
1224         struct circ_buf *xmit = &up->port.info->xmit;
1225         int count;
1226
1227         if (up->port.x_char) {
1228                 serial_outp(up, UART_TX, up->port.x_char);
1229                 up->port.icount.tx++;
1230                 up->port.x_char = 0;
1231                 return;
1232         }
1233         if (uart_tx_stopped(&up->port)) {
1234                 serial8250_stop_tx(&up->port);
1235                 return;
1236         }
1237         if (uart_circ_empty(xmit)) {
1238                 __stop_tx(up);
1239                 return;
1240         }
1241
1242         count = up->tx_loadsz;
1243         do {
1244                 serial_out(up, UART_TX, xmit->buf[xmit->tail]);
1245                 xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
1246                 up->port.icount.tx++;
1247                 if (uart_circ_empty(xmit))
1248                         break;
1249         } while (--count > 0);
1250
1251         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1252                 uart_write_wakeup(&up->port);
1253
1254         DEBUG_INTR("THRE...");
1255
1256         if (uart_circ_empty(xmit))
1257                 __stop_tx(up);
1258 }
1259
1260 static unsigned int check_modem_status(struct uart_8250_port *up)
1261 {
1262         unsigned int status = serial_in(up, UART_MSR);
1263
1264         if (status & UART_MSR_ANY_DELTA && up->ier & UART_IER_MSI) {
1265                 if (status & UART_MSR_TERI)
1266                         up->port.icount.rng++;
1267                 if (status & UART_MSR_DDSR)
1268                         up->port.icount.dsr++;
1269                 if (status & UART_MSR_DDCD)
1270                         uart_handle_dcd_change(&up->port, status & UART_MSR_DCD);
1271                 if (status & UART_MSR_DCTS)
1272                         uart_handle_cts_change(&up->port, status & UART_MSR_CTS);
1273
1274                 wake_up_interruptible(&up->port.info->delta_msr_wait);
1275         }
1276
1277         return status;
1278 }
1279
1280 /*
1281  * This handles the interrupt from one port.
1282  */
1283 static inline void
1284 serial8250_handle_port(struct uart_8250_port *up, struct pt_regs *regs)
1285 {
1286         unsigned int status;
1287
1288         spin_lock(&up->port.lock);
1289
1290         status = serial_inp(up, UART_LSR);
1291
1292         DEBUG_INTR("status = %x...", status);
1293
1294         if (status & UART_LSR_DR)
1295                 receive_chars(up, &status, regs);
1296         check_modem_status(up);
1297         if (status & UART_LSR_THRE)
1298                 transmit_chars(up);
1299
1300         spin_unlock(&up->port.lock);
1301 }
1302
1303 /*
1304  * This is the serial driver's interrupt routine.
1305  *
1306  * Arjan thinks the old way was overly complex, so it got simplified.
1307  * Alan disagrees, saying that need the complexity to handle the weird
1308  * nature of ISA shared interrupts.  (This is a special exception.)
1309  *
1310  * In order to handle ISA shared interrupts properly, we need to check
1311  * that all ports have been serviced, and therefore the ISA interrupt
1312  * line has been de-asserted.
1313  *
1314  * This means we need to loop through all ports. checking that they
1315  * don't have an interrupt pending.
1316  */
1317 static irqreturn_t serial8250_interrupt(int irq, void *dev_id, struct pt_regs *regs)
1318 {
1319         struct irq_info *i = dev_id;
1320         struct list_head *l, *end = NULL;
1321         int pass_counter = 0, handled = 0;
1322
1323         DEBUG_INTR("serial8250_interrupt(%d)...", irq);
1324
1325         spin_lock(&i->lock);
1326
1327         l = i->head;
1328         do {
1329                 struct uart_8250_port *up;
1330                 unsigned int iir;
1331
1332                 up = list_entry(l, struct uart_8250_port, list);
1333
1334                 iir = serial_in(up, UART_IIR);
1335                 if (!(iir & UART_IIR_NO_INT)) {
1336                         serial8250_handle_port(up, regs);
1337
1338                         handled = 1;
1339
1340                         end = NULL;
1341                 } else if (end == NULL)
1342                         end = l;
1343
1344                 l = l->next;
1345
1346                 if (l == i->head && pass_counter++ > PASS_LIMIT) {
1347                         /* If we hit this, we're dead. */
1348                         printk(KERN_ERR "serial8250: too much work for "
1349                                 "irq%d\n", irq);
1350                         break;
1351                 }
1352         } while (l != end);
1353
1354         spin_unlock(&i->lock);
1355
1356         DEBUG_INTR("end.\n");
1357
1358         return IRQ_RETVAL(handled);
1359 }
1360
1361 /*
1362  * To support ISA shared interrupts, we need to have one interrupt
1363  * handler that ensures that the IRQ line has been deasserted
1364  * before returning.  Failing to do this will result in the IRQ
1365  * line being stuck active, and, since ISA irqs are edge triggered,
1366  * no more IRQs will be seen.
1367  */
1368 static void serial_do_unlink(struct irq_info *i, struct uart_8250_port *up)
1369 {
1370         spin_lock_irq(&i->lock);
1371
1372         if (!list_empty(i->head)) {
1373                 if (i->head == &up->list)
1374                         i->head = i->head->next;
1375                 list_del(&up->list);
1376         } else {
1377                 BUG_ON(i->head != &up->list);
1378                 i->head = NULL;
1379         }
1380
1381         spin_unlock_irq(&i->lock);
1382 }
1383
1384 static int serial_link_irq_chain(struct uart_8250_port *up)
1385 {
1386         struct irq_info *i = irq_lists + up->port.irq;
1387         int ret, irq_flags = up->port.flags & UPF_SHARE_IRQ ? SA_SHIRQ : 0;
1388
1389         spin_lock_irq(&i->lock);
1390
1391         if (i->head) {
1392                 list_add(&up->list, i->head);
1393                 spin_unlock_irq(&i->lock);
1394
1395                 ret = 0;
1396         } else {
1397                 INIT_LIST_HEAD(&up->list);
1398                 i->head = &up->list;
1399                 spin_unlock_irq(&i->lock);
1400
1401                 ret = request_irq(up->port.irq, serial8250_interrupt,
1402                                   irq_flags, "serial", i);
1403                 if (ret < 0)
1404                         serial_do_unlink(i, up);
1405         }
1406
1407         return ret;
1408 }
1409
1410 static void serial_unlink_irq_chain(struct uart_8250_port *up)
1411 {
1412         struct irq_info *i = irq_lists + up->port.irq;
1413
1414         BUG_ON(i->head == NULL);
1415
1416         if (list_empty(i->head))
1417                 free_irq(up->port.irq, i);
1418
1419         serial_do_unlink(i, up);
1420 }
1421
1422 /*
1423  * This function is used to handle ports that do not have an
1424  * interrupt.  This doesn't work very well for 16450's, but gives
1425  * barely passable results for a 16550A.  (Although at the expense
1426  * of much CPU overhead).
1427  */
1428 static void serial8250_timeout(unsigned long data)
1429 {
1430         struct uart_8250_port *up = (struct uart_8250_port *)data;
1431         unsigned int timeout;
1432         unsigned int iir;
1433
1434         iir = serial_in(up, UART_IIR);
1435         if (!(iir & UART_IIR_NO_INT))
1436                 serial8250_handle_port(up, NULL);
1437
1438         timeout = up->port.timeout;
1439         timeout = timeout > 6 ? (timeout / 2 - 2) : 1;
1440         mod_timer(&up->timer, jiffies + timeout);
1441 }
1442
1443 static unsigned int serial8250_tx_empty(struct uart_port *port)
1444 {
1445         struct uart_8250_port *up = (struct uart_8250_port *)port;
1446         unsigned long flags;
1447         unsigned int ret;
1448
1449         spin_lock_irqsave(&up->port.lock, flags);
1450         ret = serial_in(up, UART_LSR) & UART_LSR_TEMT ? TIOCSER_TEMT : 0;
1451         spin_unlock_irqrestore(&up->port.lock, flags);
1452
1453         return ret;
1454 }
1455
1456 static unsigned int serial8250_get_mctrl(struct uart_port *port)
1457 {
1458         struct uart_8250_port *up = (struct uart_8250_port *)port;
1459         unsigned int status;
1460         unsigned int ret;
1461
1462         status = check_modem_status(up);
1463
1464         ret = 0;
1465         if (status & UART_MSR_DCD)
1466                 ret |= TIOCM_CAR;
1467         if (status & UART_MSR_RI)
1468                 ret |= TIOCM_RNG;
1469         if (status & UART_MSR_DSR)
1470                 ret |= TIOCM_DSR;
1471         if (status & UART_MSR_CTS)
1472                 ret |= TIOCM_CTS;
1473         return ret;
1474 }
1475
1476 static void serial8250_set_mctrl(struct uart_port *port, unsigned int mctrl)
1477 {
1478         struct uart_8250_port *up = (struct uart_8250_port *)port;
1479         unsigned char mcr = 0;
1480
1481         if (mctrl & TIOCM_RTS)
1482                 mcr |= UART_MCR_RTS;
1483         if (mctrl & TIOCM_DTR)
1484                 mcr |= UART_MCR_DTR;
1485         if (mctrl & TIOCM_OUT1)
1486                 mcr |= UART_MCR_OUT1;
1487         if (mctrl & TIOCM_OUT2)
1488                 mcr |= UART_MCR_OUT2;
1489         if (mctrl & TIOCM_LOOP)
1490                 mcr |= UART_MCR_LOOP;
1491
1492         mcr = (mcr & up->mcr_mask) | up->mcr_force | up->mcr;
1493
1494         serial_out(up, UART_MCR, mcr);
1495 }
1496
1497 static void serial8250_break_ctl(struct uart_port *port, int break_state)
1498 {
1499         struct uart_8250_port *up = (struct uart_8250_port *)port;
1500         unsigned long flags;
1501
1502         spin_lock_irqsave(&up->port.lock, flags);
1503         if (break_state == -1)
1504                 up->lcr |= UART_LCR_SBC;
1505         else
1506                 up->lcr &= ~UART_LCR_SBC;
1507         serial_out(up, UART_LCR, up->lcr);
1508         spin_unlock_irqrestore(&up->port.lock, flags);
1509 }
1510
1511 static int serial8250_startup(struct uart_port *port)
1512 {
1513         struct uart_8250_port *up = (struct uart_8250_port *)port;
1514         unsigned long flags;
1515         unsigned char lsr, iir;
1516         int retval;
1517
1518         up->capabilities = uart_config[up->port.type].flags;
1519         up->mcr = 0;
1520
1521         if (up->port.type == PORT_16C950) {
1522                 /* Wake up and initialize UART */
1523                 up->acr = 0;
1524                 serial_outp(up, UART_LCR, 0xBF);
1525                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1526                 serial_outp(up, UART_IER, 0);
1527                 serial_outp(up, UART_LCR, 0);
1528                 serial_icr_write(up, UART_CSR, 0); /* Reset the UART */
1529                 serial_outp(up, UART_LCR, 0xBF);
1530                 serial_outp(up, UART_EFR, UART_EFR_ECB);
1531                 serial_outp(up, UART_LCR, 0);
1532         }
1533
1534 #ifdef CONFIG_SERIAL_8250_RSA
1535         /*
1536          * If this is an RSA port, see if we can kick it up to the
1537          * higher speed clock.
1538          */
1539         enable_rsa(up);
1540 #endif
1541
1542         /*
1543          * Clear the FIFO buffers and disable them.
1544          * (they will be reeanbled in set_termios())
1545          */
1546         serial8250_clear_fifos(up);
1547
1548         /*
1549          * Clear the interrupt registers.
1550          */
1551         (void) serial_inp(up, UART_LSR);
1552         (void) serial_inp(up, UART_RX);
1553         (void) serial_inp(up, UART_IIR);
1554         (void) serial_inp(up, UART_MSR);
1555
1556         /*
1557          * At this point, there's no way the LSR could still be 0xff;
1558          * if it is, then bail out, because there's likely no UART
1559          * here.
1560          */
1561         if (!(up->port.flags & UPF_BUGGY_UART) &&
1562             (serial_inp(up, UART_LSR) == 0xff)) {
1563                 printk("ttyS%d: LSR safety check engaged!\n", up->port.line);
1564                 return -ENODEV;
1565         }
1566
1567         /*
1568          * For a XR16C850, we need to set the trigger levels
1569          */
1570         if (up->port.type == PORT_16850) {
1571                 unsigned char fctr;
1572
1573                 serial_outp(up, UART_LCR, 0xbf);
1574
1575                 fctr = serial_inp(up, UART_FCTR) & ~(UART_FCTR_RX|UART_FCTR_TX);
1576                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_RX);
1577                 serial_outp(up, UART_TRG, UART_TRG_96);
1578                 serial_outp(up, UART_FCTR, fctr | UART_FCTR_TRGD | UART_FCTR_TX);
1579                 serial_outp(up, UART_TRG, UART_TRG_96);
1580
1581                 serial_outp(up, UART_LCR, 0);
1582         }
1583
1584         /*
1585          * If the "interrupt" for this port doesn't correspond with any
1586          * hardware interrupt, we use a timer-based system.  The original
1587          * driver used to do this with IRQ0.
1588          */
1589         if (!is_real_interrupt(up->port.irq)) {
1590                 unsigned int timeout = up->port.timeout;
1591
1592                 timeout = timeout > 6 ? (timeout / 2 - 2) : 1;
1593
1594                 up->timer.data = (unsigned long)up;
1595                 mod_timer(&up->timer, jiffies + timeout);
1596         } else {
1597                 retval = serial_link_irq_chain(up);
1598                 if (retval)
1599                         return retval;
1600         }
1601
1602         /*
1603          * Now, initialize the UART
1604          */
1605         serial_outp(up, UART_LCR, UART_LCR_WLEN8);
1606
1607         spin_lock_irqsave(&up->port.lock, flags);
1608         if (up->port.flags & UPF_FOURPORT) {
1609                 if (!is_real_interrupt(up->port.irq))
1610                         up->port.mctrl |= TIOCM_OUT1;
1611         } else
1612                 /*
1613                  * Most PC uarts need OUT2 raised to enable interrupts.
1614                  */
1615                 if (is_real_interrupt(up->port.irq))
1616                         up->port.mctrl |= TIOCM_OUT2;
1617
1618         serial8250_set_mctrl(&up->port, up->port.mctrl);
1619
1620         /*
1621          * Do a quick test to see if we receive an
1622          * interrupt when we enable the TX irq.
1623          */
1624         serial_outp(up, UART_IER, UART_IER_THRI);
1625         lsr = serial_in(up, UART_LSR);
1626         iir = serial_in(up, UART_IIR);
1627         serial_outp(up, UART_IER, 0);
1628
1629         if (lsr & UART_LSR_TEMT && iir & UART_IIR_NO_INT) {
1630                 if (!(up->bugs & UART_BUG_TXEN)) {
1631                         up->bugs |= UART_BUG_TXEN;
1632                         pr_debug("ttyS%d - enabling bad tx status workarounds\n",
1633                                  port->line);
1634                 }
1635         } else {
1636                 up->bugs &= ~UART_BUG_TXEN;
1637         }
1638
1639         spin_unlock_irqrestore(&up->port.lock, flags);
1640
1641         /*
1642          * Finally, enable interrupts.  Note: Modem status interrupts
1643          * are set via set_termios(), which will be occurring imminently
1644          * anyway, so we don't enable them here.
1645          */
1646         up->ier = UART_IER_RLSI | UART_IER_RDI;
1647         serial_outp(up, UART_IER, up->ier);
1648
1649         if (up->port.flags & UPF_FOURPORT) {
1650                 unsigned int icp;
1651                 /*
1652                  * Enable interrupts on the AST Fourport board
1653                  */
1654                 icp = (up->port.iobase & 0xfe0) | 0x01f;
1655                 outb_p(0x80, icp);
1656                 (void) inb_p(icp);
1657         }
1658
1659         /*
1660          * And clear the interrupt registers again for luck.
1661          */
1662         (void) serial_inp(up, UART_LSR);
1663         (void) serial_inp(up, UART_RX);
1664         (void) serial_inp(up, UART_IIR);
1665         (void) serial_inp(up, UART_MSR);
1666
1667         return 0;
1668 }
1669
1670 static void serial8250_shutdown(struct uart_port *port)
1671 {
1672         struct uart_8250_port *up = (struct uart_8250_port *)port;
1673         unsigned long flags;
1674
1675         /*
1676          * Disable interrupts from this port
1677          */
1678         up->ier = 0;
1679         serial_outp(up, UART_IER, 0);
1680
1681         spin_lock_irqsave(&up->port.lock, flags);
1682         if (up->port.flags & UPF_FOURPORT) {
1683                 /* reset interrupts on the AST Fourport board */
1684                 inb((up->port.iobase & 0xfe0) | 0x1f);
1685                 up->port.mctrl |= TIOCM_OUT1;
1686         } else
1687                 up->port.mctrl &= ~TIOCM_OUT2;
1688
1689         serial8250_set_mctrl(&up->port, up->port.mctrl);
1690         spin_unlock_irqrestore(&up->port.lock, flags);
1691
1692         /*
1693          * Disable break condition and FIFOs
1694          */
1695         serial_out(up, UART_LCR, serial_inp(up, UART_LCR) & ~UART_LCR_SBC);
1696         serial8250_clear_fifos(up);
1697
1698 #ifdef CONFIG_SERIAL_8250_RSA
1699         /*
1700          * Reset the RSA board back to 115kbps compat mode.
1701          */
1702         disable_rsa(up);
1703 #endif
1704
1705         /*
1706          * Read data port to reset things, and then unlink from
1707          * the IRQ chain.
1708          */
1709         (void) serial_in(up, UART_RX);
1710
1711         if (!is_real_interrupt(up->port.irq))
1712                 del_timer_sync(&up->timer);
1713         else
1714                 serial_unlink_irq_chain(up);
1715 }
1716
1717 static unsigned int serial8250_get_divisor(struct uart_port *port, unsigned int baud)
1718 {
1719         unsigned int quot;
1720
1721         /*
1722          * Handle magic divisors for baud rates above baud_base on
1723          * SMSC SuperIO chips.
1724          */
1725         if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
1726             baud == (port->uartclk/4))
1727                 quot = 0x8001;
1728         else if ((port->flags & UPF_MAGIC_MULTIPLIER) &&
1729                  baud == (port->uartclk/8))
1730                 quot = 0x8002;
1731         else
1732                 quot = uart_get_divisor(port, baud);
1733
1734         return quot;
1735 }
1736
1737 static void
1738 serial8250_set_termios(struct uart_port *port, struct termios *termios,
1739                        struct termios *old)
1740 {
1741         struct uart_8250_port *up = (struct uart_8250_port *)port;
1742         unsigned char cval, fcr = 0;
1743         unsigned long flags;
1744         unsigned int baud, quot;
1745
1746         switch (termios->c_cflag & CSIZE) {
1747         case CS5:
1748                 cval = UART_LCR_WLEN5;
1749                 break;
1750         case CS6:
1751                 cval = UART_LCR_WLEN6;
1752                 break;
1753         case CS7:
1754                 cval = UART_LCR_WLEN7;
1755                 break;
1756         default:
1757         case CS8:
1758                 cval = UART_LCR_WLEN8;
1759                 break;
1760         }
1761
1762         if (termios->c_cflag & CSTOPB)
1763                 cval |= UART_LCR_STOP;
1764         if (termios->c_cflag & PARENB)
1765                 cval |= UART_LCR_PARITY;
1766         if (!(termios->c_cflag & PARODD))
1767                 cval |= UART_LCR_EPAR;
1768 #ifdef CMSPAR
1769         if (termios->c_cflag & CMSPAR)
1770                 cval |= UART_LCR_SPAR;
1771 #endif
1772
1773         /*
1774          * Ask the core to calculate the divisor for us.
1775          */
1776         baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk/16); 
1777         quot = serial8250_get_divisor(port, baud);
1778
1779         /*
1780          * Oxford Semi 952 rev B workaround
1781          */
1782         if (up->bugs & UART_BUG_QUOT && (quot & 0xff) == 0)
1783                 quot ++;
1784
1785         if (up->capabilities & UART_CAP_FIFO && up->port.fifosize > 1) {
1786                 if (baud < 2400)
1787                         fcr = UART_FCR_ENABLE_FIFO | UART_FCR_TRIGGER_1;
1788                 else
1789                         fcr = uart_config[up->port.type].fcr;
1790         }
1791
1792         /*
1793          * MCR-based auto flow control.  When AFE is enabled, RTS will be
1794          * deasserted when the receive FIFO contains more characters than
1795          * the trigger, or the MCR RTS bit is cleared.  In the case where
1796          * the remote UART is not using CTS auto flow control, we must
1797          * have sufficient FIFO entries for the latency of the remote
1798          * UART to respond.  IOW, at least 32 bytes of FIFO.
1799          */
1800         if (up->capabilities & UART_CAP_AFE && up->port.fifosize >= 32) {
1801                 up->mcr &= ~UART_MCR_AFE;
1802                 if (termios->c_cflag & CRTSCTS)
1803                         up->mcr |= UART_MCR_AFE;
1804         }
1805
1806         /*
1807          * Ok, we're now changing the port state.  Do it with
1808          * interrupts disabled.
1809          */
1810         spin_lock_irqsave(&up->port.lock, flags);
1811
1812         /*
1813          * Update the per-port timeout.
1814          */
1815         uart_update_timeout(port, termios->c_cflag, baud);
1816
1817         up->port.read_status_mask = UART_LSR_OE | UART_LSR_THRE | UART_LSR_DR;
1818         if (termios->c_iflag & INPCK)
1819                 up->port.read_status_mask |= UART_LSR_FE | UART_LSR_PE;
1820         if (termios->c_iflag & (BRKINT | PARMRK))
1821                 up->port.read_status_mask |= UART_LSR_BI;
1822
1823         /*
1824          * Characteres to ignore
1825          */
1826         up->port.ignore_status_mask = 0;
1827         if (termios->c_iflag & IGNPAR)
1828                 up->port.ignore_status_mask |= UART_LSR_PE | UART_LSR_FE;
1829         if (termios->c_iflag & IGNBRK) {
1830                 up->port.ignore_status_mask |= UART_LSR_BI;
1831                 /*
1832                  * If we're ignoring parity and break indicators,
1833                  * ignore overruns too (for real raw support).
1834                  */
1835                 if (termios->c_iflag & IGNPAR)
1836                         up->port.ignore_status_mask |= UART_LSR_OE;
1837         }
1838
1839         /*
1840          * ignore all characters if CREAD is not set
1841          */
1842         if ((termios->c_cflag & CREAD) == 0)
1843                 up->port.ignore_status_mask |= UART_LSR_DR;
1844
1845         /*
1846          * CTS flow control flag and modem status interrupts
1847          */
1848         up->ier &= ~UART_IER_MSI;
1849         if (!(up->bugs & UART_BUG_NOMSR) &&
1850                         UART_ENABLE_MS(&up->port, termios->c_cflag))
1851                 up->ier |= UART_IER_MSI;
1852         if (up->capabilities & UART_CAP_UUE)
1853                 up->ier |= UART_IER_UUE | UART_IER_RTOIE;
1854
1855         serial_out(up, UART_IER, up->ier);
1856
1857         if (up->capabilities & UART_CAP_EFR) {
1858                 unsigned char efr = 0;
1859                 /*
1860                  * TI16C752/Startech hardware flow control.  FIXME:
1861                  * - TI16C752 requires control thresholds to be set.
1862                  * - UART_MCR_RTS is ineffective if auto-RTS mode is enabled.
1863                  */
1864                 if (termios->c_cflag & CRTSCTS)
1865                         efr |= UART_EFR_CTS;
1866
1867                 serial_outp(up, UART_LCR, 0xBF);
1868                 serial_outp(up, UART_EFR, efr);
1869         }
1870
1871         if (up->capabilities & UART_NATSEMI) {
1872                 /* Switch to bank 2 not bank 1, to avoid resetting EXCR2 */
1873                 serial_outp(up, UART_LCR, 0xe0);
1874         } else {
1875                 serial_outp(up, UART_LCR, cval | UART_LCR_DLAB);/* set DLAB */
1876         }
1877
1878         serial_outp(up, UART_DLL, quot & 0xff);         /* LS of divisor */
1879         serial_outp(up, UART_DLM, quot >> 8);           /* MS of divisor */
1880
1881         /*
1882          * LCR DLAB must be set to enable 64-byte FIFO mode. If the FCR
1883          * is written without DLAB set, this mode will be disabled.
1884          */
1885         if (up->port.type == PORT_16750)
1886                 serial_outp(up, UART_FCR, fcr);
1887
1888         serial_outp(up, UART_LCR, cval);                /* reset DLAB */
1889         up->lcr = cval;                                 /* Save LCR */
1890         if (up->port.type != PORT_16750) {
1891                 if (fcr & UART_FCR_ENABLE_FIFO) {
1892                         /* emulated UARTs (Lucent Venus 167x) need two steps */
1893                         serial_outp(up, UART_FCR, UART_FCR_ENABLE_FIFO);
1894                 }
1895                 serial_outp(up, UART_FCR, fcr);         /* set fcr */
1896         }
1897         serial8250_set_mctrl(&up->port, up->port.mctrl);
1898         spin_unlock_irqrestore(&up->port.lock, flags);
1899 }
1900
1901 static void
1902 serial8250_pm(struct uart_port *port, unsigned int state,
1903               unsigned int oldstate)
1904 {
1905         struct uart_8250_port *p = (struct uart_8250_port *)port;
1906
1907         serial8250_set_sleep(p, state != 0);
1908
1909         if (p->pm)
1910                 p->pm(port, state, oldstate);
1911 }
1912
1913 /*
1914  * Resource handling.
1915  */
1916 static int serial8250_request_std_resource(struct uart_8250_port *up)
1917 {
1918         unsigned int size = 8 << up->port.regshift;
1919         int ret = 0;
1920
1921         switch (up->port.iotype) {
1922         case UPIO_MEM:
1923                 if (!up->port.mapbase)
1924                         break;
1925
1926                 if (!request_mem_region(up->port.mapbase, size, "serial")) {
1927                         ret = -EBUSY;
1928                         break;
1929                 }
1930
1931                 if (up->port.flags & UPF_IOREMAP) {
1932                         up->port.membase = ioremap(up->port.mapbase, size);
1933                         if (!up->port.membase) {
1934                                 release_mem_region(up->port.mapbase, size);
1935                                 ret = -ENOMEM;
1936                         }
1937                 }
1938                 break;
1939
1940         case UPIO_HUB6:
1941         case UPIO_PORT:
1942                 if (!request_region(up->port.iobase, size, "serial"))
1943                         ret = -EBUSY;
1944                 break;
1945         }
1946         return ret;
1947 }
1948
1949 static void serial8250_release_std_resource(struct uart_8250_port *up)
1950 {
1951         unsigned int size = 8 << up->port.regshift;
1952
1953         switch (up->port.iotype) {
1954         case UPIO_MEM:
1955                 if (!up->port.mapbase)
1956                         break;
1957
1958                 if (up->port.flags & UPF_IOREMAP) {
1959                         iounmap(up->port.membase);
1960                         up->port.membase = NULL;
1961                 }
1962
1963                 release_mem_region(up->port.mapbase, size);
1964                 break;
1965
1966         case UPIO_HUB6:
1967         case UPIO_PORT:
1968                 release_region(up->port.iobase, size);
1969                 break;
1970         }
1971 }
1972
1973 static int serial8250_request_rsa_resource(struct uart_8250_port *up)
1974 {
1975         unsigned long start = UART_RSA_BASE << up->port.regshift;
1976         unsigned int size = 8 << up->port.regshift;
1977         int ret = 0;
1978
1979         switch (up->port.iotype) {
1980         case UPIO_MEM:
1981                 ret = -EINVAL;
1982                 break;
1983
1984         case UPIO_HUB6:
1985         case UPIO_PORT:
1986                 start += up->port.iobase;
1987                 if (!request_region(start, size, "serial-rsa"))
1988                         ret = -EBUSY;
1989                 break;
1990         }
1991
1992         return ret;
1993 }
1994
1995 static void serial8250_release_rsa_resource(struct uart_8250_port *up)
1996 {
1997         unsigned long offset = UART_RSA_BASE << up->port.regshift;
1998         unsigned int size = 8 << up->port.regshift;
1999
2000         switch (up->port.iotype) {
2001         case UPIO_MEM:
2002                 break;
2003
2004         case UPIO_HUB6:
2005         case UPIO_PORT:
2006                 release_region(up->port.iobase + offset, size);
2007                 break;
2008         }
2009 }
2010
2011 static void serial8250_release_port(struct uart_port *port)
2012 {
2013         struct uart_8250_port *up = (struct uart_8250_port *)port;
2014
2015         serial8250_release_std_resource(up);
2016         if (up->port.type == PORT_RSA)
2017                 serial8250_release_rsa_resource(up);
2018 }
2019
2020 static int serial8250_request_port(struct uart_port *port)
2021 {
2022         struct uart_8250_port *up = (struct uart_8250_port *)port;
2023         int ret = 0;
2024
2025         ret = serial8250_request_std_resource(up);
2026         if (ret == 0 && up->port.type == PORT_RSA) {
2027                 ret = serial8250_request_rsa_resource(up);
2028                 if (ret < 0)
2029                         serial8250_release_std_resource(up);
2030         }
2031
2032         return ret;
2033 }
2034
2035 static void serial8250_config_port(struct uart_port *port, int flags)
2036 {
2037         struct uart_8250_port *up = (struct uart_8250_port *)port;
2038         int probeflags = PROBE_ANY;
2039         int ret;
2040
2041         /*
2042          * Don't probe for MCA ports on non-MCA machines.
2043          */
2044         if (up->port.flags & UPF_BOOT_ONLYMCA && !MCA_bus)
2045                 return;
2046
2047         /*
2048          * Find the region that we can probe for.  This in turn
2049          * tells us whether we can probe for the type of port.
2050          */
2051         ret = serial8250_request_std_resource(up);
2052         if (ret < 0)
2053                 return;
2054
2055         ret = serial8250_request_rsa_resource(up);
2056         if (ret < 0)
2057                 probeflags &= ~PROBE_RSA;
2058
2059         if (flags & UART_CONFIG_TYPE)
2060                 autoconfig(up, probeflags);
2061         if (up->port.type != PORT_UNKNOWN && flags & UART_CONFIG_IRQ)
2062                 autoconfig_irq(up);
2063
2064         if (up->port.type != PORT_RSA && probeflags & PROBE_RSA)
2065                 serial8250_release_rsa_resource(up);
2066         if (up->port.type == PORT_UNKNOWN)
2067                 serial8250_release_std_resource(up);
2068 }
2069
2070 static int
2071 serial8250_verify_port(struct uart_port *port, struct serial_struct *ser)
2072 {
2073         if (ser->irq >= NR_IRQS || ser->irq < 0 ||
2074             ser->baud_base < 9600 || ser->type < PORT_UNKNOWN ||
2075             ser->type >= ARRAY_SIZE(uart_config) || ser->type == PORT_CIRRUS ||
2076             ser->type == PORT_STARTECH)
2077                 return -EINVAL;
2078         return 0;
2079 }
2080
2081 static const char *
2082 serial8250_type(struct uart_port *port)
2083 {
2084         int type = port->type;
2085
2086         if (type >= ARRAY_SIZE(uart_config))
2087                 type = 0;
2088         return uart_config[type].name;
2089 }
2090
2091 static struct uart_ops serial8250_pops = {
2092         .tx_empty       = serial8250_tx_empty,
2093         .set_mctrl      = serial8250_set_mctrl,
2094         .get_mctrl      = serial8250_get_mctrl,
2095         .stop_tx        = serial8250_stop_tx,
2096         .start_tx       = serial8250_start_tx,
2097         .stop_rx        = serial8250_stop_rx,
2098         .enable_ms      = serial8250_enable_ms,
2099         .break_ctl      = serial8250_break_ctl,
2100         .startup        = serial8250_startup,
2101         .shutdown       = serial8250_shutdown,
2102         .set_termios    = serial8250_set_termios,
2103         .pm             = serial8250_pm,
2104         .type           = serial8250_type,
2105         .release_port   = serial8250_release_port,
2106         .request_port   = serial8250_request_port,
2107         .config_port    = serial8250_config_port,
2108         .verify_port    = serial8250_verify_port,
2109 };
2110
2111 static struct uart_8250_port serial8250_ports[UART_NR];
2112
2113 static void __init serial8250_isa_init_ports(void)
2114 {
2115         struct uart_8250_port *up;
2116         static int first = 1;
2117         int i;
2118
2119         if (!first)
2120                 return;
2121         first = 0;
2122
2123         for (i = 0; i < nr_uarts; i++) {
2124                 struct uart_8250_port *up = &serial8250_ports[i];
2125
2126                 up->port.line = i;
2127                 spin_lock_init(&up->port.lock);
2128
2129                 init_timer(&up->timer);
2130                 up->timer.function = serial8250_timeout;
2131
2132                 /*
2133                  * ALPHA_KLUDGE_MCR needs to be killed.
2134                  */
2135                 up->mcr_mask = ~ALPHA_KLUDGE_MCR;
2136                 up->mcr_force = ALPHA_KLUDGE_MCR;
2137
2138                 up->port.ops = &serial8250_pops;
2139         }
2140
2141         for (i = 0, up = serial8250_ports;
2142              i < ARRAY_SIZE(old_serial_port) && i < nr_uarts;
2143              i++, up++) {
2144                 up->port.iobase   = old_serial_port[i].port;
2145                 up->port.irq      = irq_canonicalize(old_serial_port[i].irq);
2146                 up->port.uartclk  = old_serial_port[i].baud_base * 16;
2147                 up->port.flags    = old_serial_port[i].flags;
2148                 up->port.hub6     = old_serial_port[i].hub6;
2149                 up->port.membase  = old_serial_port[i].iomem_base;
2150                 up->port.iotype   = old_serial_port[i].io_type;
2151                 up->port.regshift = old_serial_port[i].iomem_reg_shift;
2152                 if (share_irqs)
2153                         up->port.flags |= UPF_SHARE_IRQ;
2154         }
2155 }
2156
2157 static void __init
2158 serial8250_register_ports(struct uart_driver *drv, struct device *dev)
2159 {
2160         int i;
2161
2162         serial8250_isa_init_ports();
2163
2164         for (i = 0; i < nr_uarts; i++) {
2165                 struct uart_8250_port *up = &serial8250_ports[i];
2166
2167                 up->port.dev = dev;
2168                 uart_add_one_port(drv, &up->port);
2169         }
2170 }
2171
2172 #ifdef CONFIG_SERIAL_8250_CONSOLE
2173
2174 #define BOTH_EMPTY (UART_LSR_TEMT | UART_LSR_THRE)
2175
2176 /*
2177  *      Wait for transmitter & holding register to empty
2178  */
2179 static inline void wait_for_xmitr(struct uart_8250_port *up)
2180 {
2181         unsigned int status, tmout = 10000;
2182
2183         /* Wait up to 10ms for the character(s) to be sent. */
2184         do {
2185                 status = serial_in(up, UART_LSR);
2186
2187                 if (status & UART_LSR_BI)
2188                         up->lsr_break_flag = UART_LSR_BI;
2189
2190                 if (--tmout == 0)
2191                         break;
2192                 udelay(1);
2193         } while ((status & BOTH_EMPTY) != BOTH_EMPTY);
2194
2195         /* Wait up to 1s for flow control if necessary */
2196         if (up->port.flags & UPF_CONS_FLOW) {
2197                 tmout = 1000000;
2198                 while (--tmout &&
2199                        ((serial_in(up, UART_MSR) & UART_MSR_CTS) == 0))
2200                         udelay(1);
2201         }
2202 }
2203
2204 /*
2205  *      Print a string to the serial port trying not to disturb
2206  *      any possible real use of the port...
2207  *
2208  *      The console_lock must be held when we get here.
2209  */
2210 static void
2211 serial8250_console_write(struct console *co, const char *s, unsigned int count)
2212 {
2213         struct uart_8250_port *up = &serial8250_ports[co->index];
2214         unsigned int ier;
2215         int i;
2216
2217         touch_nmi_watchdog();
2218
2219         /*
2220          *      First save the UER then disable the interrupts
2221          */
2222         ier = serial_in(up, UART_IER);
2223
2224         if (up->capabilities & UART_CAP_UUE)
2225                 serial_out(up, UART_IER, UART_IER_UUE);
2226         else
2227                 serial_out(up, UART_IER, 0);
2228
2229         /*
2230          *      Now, do each character
2231          */
2232         for (i = 0; i < count; i++, s++) {
2233                 wait_for_xmitr(up);
2234
2235                 /*
2236                  *      Send the character out.
2237                  *      If a LF, also do CR...
2238                  */
2239                 serial_out(up, UART_TX, *s);
2240                 if (*s == 10) {
2241                         wait_for_xmitr(up);
2242                         serial_out(up, UART_TX, 13);
2243                 }
2244         }
2245
2246         /*
2247          *      Finally, wait for transmitter to become empty
2248          *      and restore the IER
2249          */
2250         wait_for_xmitr(up);
2251         serial_out(up, UART_IER, ier);
2252 }
2253
2254 static int serial8250_console_setup(struct console *co, char *options)
2255 {
2256         struct uart_port *port;
2257         int baud = 9600;
2258         int bits = 8;
2259         int parity = 'n';
2260         int flow = 'n';
2261
2262         /*
2263          * Check whether an invalid uart number has been specified, and
2264          * if so, search for the first available port that does have
2265          * console support.
2266          */
2267         if (co->index >= nr_uarts)
2268                 co->index = 0;
2269         port = &serial8250_ports[co->index].port;
2270         if (!port->iobase && !port->membase)
2271                 return -ENODEV;
2272
2273         if (options)
2274                 uart_parse_options(options, &baud, &parity, &bits, &flow);
2275
2276         return uart_set_options(port, co, baud, parity, bits, flow);
2277 }
2278
2279 static struct uart_driver serial8250_reg;
2280 static struct console serial8250_console = {
2281         .name           = "ttyS",
2282         .write          = serial8250_console_write,
2283         .device         = uart_console_device,
2284         .setup          = serial8250_console_setup,
2285         .flags          = CON_PRINTBUFFER,
2286         .index          = -1,
2287         .data           = &serial8250_reg,
2288 };
2289
2290 static int __init serial8250_console_init(void)
2291 {
2292         serial8250_isa_init_ports();
2293         register_console(&serial8250_console);
2294         return 0;
2295 }
2296 console_initcall(serial8250_console_init);
2297
2298 static int __init find_port(struct uart_port *p)
2299 {
2300         int line;
2301         struct uart_port *port;
2302
2303         for (line = 0; line < nr_uarts; line++) {
2304                 port = &serial8250_ports[line].port;
2305                 if (uart_match_port(p, port))
2306                         return line;
2307         }
2308         return -ENODEV;
2309 }
2310
2311 int __init serial8250_start_console(struct uart_port *port, char *options)
2312 {
2313         int line;
2314
2315         line = find_port(port);
2316         if (line < 0)
2317                 return -ENODEV;
2318
2319         add_preferred_console("ttyS", line, options);
2320         printk("Adding console on ttyS%d at %s 0x%lx (options '%s')\n",
2321                 line, port->iotype == UPIO_MEM ? "MMIO" : "I/O port",
2322                 port->iotype == UPIO_MEM ? (unsigned long) port->mapbase :
2323                     (unsigned long) port->iobase, options);
2324         if (!(serial8250_console.flags & CON_ENABLED)) {
2325                 serial8250_console.flags &= ~CON_PRINTBUFFER;
2326                 register_console(&serial8250_console);
2327         }
2328         return line;
2329 }
2330
2331 #define SERIAL8250_CONSOLE      &serial8250_console
2332 #else
2333 #define SERIAL8250_CONSOLE      NULL
2334 #endif
2335
2336 static struct uart_driver serial8250_reg = {
2337         .owner                  = THIS_MODULE,
2338         .driver_name            = "serial",
2339         .devfs_name             = "tts/",
2340         .dev_name               = "ttyS",
2341         .major                  = TTY_MAJOR,
2342         .minor                  = 64,
2343         .nr                     = UART_NR,
2344         .cons                   = SERIAL8250_CONSOLE,
2345 };
2346
2347 int __init early_serial_setup(struct uart_port *port)
2348 {
2349         if (port->line >= ARRAY_SIZE(serial8250_ports))
2350                 return -ENODEV;
2351
2352         serial8250_isa_init_ports();
2353         serial8250_ports[port->line].port       = *port;
2354         serial8250_ports[port->line].port.ops   = &serial8250_pops;
2355         return 0;
2356 }
2357
2358 /**
2359  *      serial8250_suspend_port - suspend one serial port
2360  *      @line:  serial line number
2361  *      @level: the level of port suspension, as per uart_suspend_port
2362  *
2363  *      Suspend one serial port.
2364  */
2365 void serial8250_suspend_port(int line)
2366 {
2367         uart_suspend_port(&serial8250_reg, &serial8250_ports[line].port);
2368 }
2369
2370 /**
2371  *      serial8250_resume_port - resume one serial port
2372  *      @line:  serial line number
2373  *      @level: the level of port resumption, as per uart_resume_port
2374  *
2375  *      Resume one serial port.
2376  */
2377 void serial8250_resume_port(int line)
2378 {
2379         uart_resume_port(&serial8250_reg, &serial8250_ports[line].port);
2380 }
2381
2382 /*
2383  * Register a set of serial devices attached to a platform device.  The
2384  * list is terminated with a zero flags entry, which means we expect
2385  * all entries to have at least UPF_BOOT_AUTOCONF set.
2386  */
2387 static int __devinit serial8250_probe(struct platform_device *dev)
2388 {
2389         struct plat_serial8250_port *p = dev->dev.platform_data;
2390         struct uart_port port;
2391         int ret, i;
2392
2393         memset(&port, 0, sizeof(struct uart_port));
2394
2395         for (i = 0; p && p->flags != 0; p++, i++) {
2396                 port.iobase     = p->iobase;
2397                 port.membase    = p->membase;
2398                 port.irq        = p->irq;
2399                 port.uartclk    = p->uartclk;
2400                 port.regshift   = p->regshift;
2401                 port.iotype     = p->iotype;
2402                 port.flags      = p->flags;
2403                 port.mapbase    = p->mapbase;
2404                 port.hub6       = p->hub6;
2405                 port.dev        = &dev->dev;
2406                 if (share_irqs)
2407                         port.flags |= UPF_SHARE_IRQ;
2408                 ret = serial8250_register_port(&port);
2409                 if (ret < 0) {
2410                         dev_err(&dev->dev, "unable to register port at index %d "
2411                                 "(IO%lx MEM%lx IRQ%d): %d\n", i,
2412                                 p->iobase, p->mapbase, p->irq, ret);
2413                 }
2414         }
2415         return 0;
2416 }
2417
2418 /*
2419  * Remove serial ports registered against a platform device.
2420  */
2421 static int __devexit serial8250_remove(struct platform_device *dev)
2422 {
2423         int i;
2424
2425         for (i = 0; i < nr_uarts; i++) {
2426                 struct uart_8250_port *up = &serial8250_ports[i];
2427
2428                 if (up->port.dev == &dev->dev)
2429                         serial8250_unregister_port(i);
2430         }
2431         return 0;
2432 }
2433
2434 static int serial8250_suspend(struct platform_device *dev, pm_message_t state)
2435 {
2436         int i;
2437
2438         for (i = 0; i < UART_NR; i++) {
2439                 struct uart_8250_port *up = &serial8250_ports[i];
2440
2441                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2442                         uart_suspend_port(&serial8250_reg, &up->port);
2443         }
2444
2445         return 0;
2446 }
2447
2448 static int serial8250_resume(struct platform_device *dev)
2449 {
2450         int i;
2451
2452         for (i = 0; i < UART_NR; i++) {
2453                 struct uart_8250_port *up = &serial8250_ports[i];
2454
2455                 if (up->port.type != PORT_UNKNOWN && up->port.dev == &dev->dev)
2456                         uart_resume_port(&serial8250_reg, &up->port);
2457         }
2458
2459         return 0;
2460 }
2461
2462 static struct platform_driver serial8250_isa_driver = {
2463         .probe          = serial8250_probe,
2464         .remove         = __devexit_p(serial8250_remove),
2465         .suspend        = serial8250_suspend,
2466         .resume         = serial8250_resume,
2467         .driver         = {
2468                 .name   = "serial8250",
2469         },
2470 };
2471
2472 /*
2473  * This "device" covers _all_ ISA 8250-compatible serial devices listed
2474  * in the table in include/asm/serial.h
2475  */
2476 static struct platform_device *serial8250_isa_devs;
2477
2478 /*
2479  * serial8250_register_port and serial8250_unregister_port allows for
2480  * 16x50 serial ports to be configured at run-time, to support PCMCIA
2481  * modems and PCI multiport cards.
2482  */
2483 static DECLARE_MUTEX(serial_sem);
2484
2485 static struct uart_8250_port *serial8250_find_match_or_unused(struct uart_port *port)
2486 {
2487         int i;
2488
2489         /*
2490          * First, find a port entry which matches.
2491          */
2492         for (i = 0; i < nr_uarts; i++)
2493                 if (uart_match_port(&serial8250_ports[i].port, port))
2494                         return &serial8250_ports[i];
2495
2496         /*
2497          * We didn't find a matching entry, so look for the first
2498          * free entry.  We look for one which hasn't been previously
2499          * used (indicated by zero iobase).
2500          */
2501         for (i = 0; i < nr_uarts; i++)
2502                 if (serial8250_ports[i].port.type == PORT_UNKNOWN &&
2503                     serial8250_ports[i].port.iobase == 0)
2504                         return &serial8250_ports[i];
2505
2506         /*
2507          * That also failed.  Last resort is to find any entry which
2508          * doesn't have a real port associated with it.
2509          */
2510         for (i = 0; i < nr_uarts; i++)
2511                 if (serial8250_ports[i].port.type == PORT_UNKNOWN)
2512                         return &serial8250_ports[i];
2513
2514         return NULL;
2515 }
2516
2517 /**
2518  *      serial8250_register_port - register a serial port
2519  *      @port: serial port template
2520  *
2521  *      Configure the serial port specified by the request. If the
2522  *      port exists and is in use, it is hung up and unregistered
2523  *      first.
2524  *
2525  *      The port is then probed and if necessary the IRQ is autodetected
2526  *      If this fails an error is returned.
2527  *
2528  *      On success the port is ready to use and the line number is returned.
2529  */
2530 int serial8250_register_port(struct uart_port *port)
2531 {
2532         struct uart_8250_port *uart;
2533         int ret = -ENOSPC;
2534
2535         if (port->uartclk == 0)
2536                 return -EINVAL;
2537
2538         down(&serial_sem);
2539
2540         uart = serial8250_find_match_or_unused(port);
2541         if (uart) {
2542                 uart_remove_one_port(&serial8250_reg, &uart->port);
2543
2544                 uart->port.iobase   = port->iobase;
2545                 uart->port.membase  = port->membase;
2546                 uart->port.irq      = port->irq;
2547                 uart->port.uartclk  = port->uartclk;
2548                 uart->port.fifosize = port->fifosize;
2549                 uart->port.regshift = port->regshift;
2550                 uart->port.iotype   = port->iotype;
2551                 uart->port.flags    = port->flags | UPF_BOOT_AUTOCONF;
2552                 uart->port.mapbase  = port->mapbase;
2553                 if (port->dev)
2554                         uart->port.dev = port->dev;
2555
2556                 ret = uart_add_one_port(&serial8250_reg, &uart->port);
2557                 if (ret == 0)
2558                         ret = uart->port.line;
2559         }
2560         up(&serial_sem);
2561
2562         return ret;
2563 }
2564 EXPORT_SYMBOL(serial8250_register_port);
2565
2566 /**
2567  *      serial8250_unregister_port - remove a 16x50 serial port at runtime
2568  *      @line: serial line number
2569  *
2570  *      Remove one serial port.  This may not be called from interrupt
2571  *      context.  We hand the port back to the our control.
2572  */
2573 void serial8250_unregister_port(int line)
2574 {
2575         struct uart_8250_port *uart = &serial8250_ports[line];
2576
2577         down(&serial_sem);
2578         uart_remove_one_port(&serial8250_reg, &uart->port);
2579         if (serial8250_isa_devs) {
2580                 uart->port.flags &= ~UPF_BOOT_AUTOCONF;
2581                 uart->port.type = PORT_UNKNOWN;
2582                 uart->port.dev = &serial8250_isa_devs->dev;
2583                 uart_add_one_port(&serial8250_reg, &uart->port);
2584         } else {
2585                 uart->port.dev = NULL;
2586         }
2587         up(&serial_sem);
2588 }
2589 EXPORT_SYMBOL(serial8250_unregister_port);
2590
2591 static int __init serial8250_init(void)
2592 {
2593         int ret, i;
2594
2595         if (nr_uarts > UART_NR)
2596                 nr_uarts = UART_NR;
2597
2598         printk(KERN_INFO "Serial: 8250/16550 driver $Revision: 1.90 $ "
2599                 "%d ports, IRQ sharing %sabled\n", nr_uarts,
2600                 share_irqs ? "en" : "dis");
2601
2602         for (i = 0; i < NR_IRQS; i++)
2603                 spin_lock_init(&irq_lists[i].lock);
2604
2605         ret = uart_register_driver(&serial8250_reg);
2606         if (ret)
2607                 goto out;
2608
2609         serial8250_isa_devs = platform_device_register_simple("serial8250",
2610                                          PLAT8250_DEV_LEGACY, NULL, 0);
2611         if (IS_ERR(serial8250_isa_devs)) {
2612                 ret = PTR_ERR(serial8250_isa_devs);
2613                 goto unreg;
2614         }
2615
2616         serial8250_register_ports(&serial8250_reg, &serial8250_isa_devs->dev);
2617
2618         ret = platform_driver_register(&serial8250_isa_driver);
2619         if (ret == 0)
2620                 goto out;
2621
2622         platform_device_unregister(serial8250_isa_devs);
2623  unreg:
2624         uart_unregister_driver(&serial8250_reg);
2625  out:
2626         return ret;
2627 }
2628
2629 static void __exit serial8250_exit(void)
2630 {
2631         struct platform_device *isa_dev = serial8250_isa_devs;
2632
2633         /*
2634          * This tells serial8250_unregister_port() not to re-register
2635          * the ports (thereby making serial8250_isa_driver permanently
2636          * in use.)
2637          */
2638         serial8250_isa_devs = NULL;
2639
2640         platform_driver_unregister(&serial8250_isa_driver);
2641         platform_device_unregister(isa_dev);
2642
2643         uart_unregister_driver(&serial8250_reg);
2644 }
2645
2646 module_init(serial8250_init);
2647 module_exit(serial8250_exit);
2648
2649 EXPORT_SYMBOL(serial8250_suspend_port);
2650 EXPORT_SYMBOL(serial8250_resume_port);
2651
2652 MODULE_LICENSE("GPL");
2653 MODULE_DESCRIPTION("Generic 8250/16x50 serial driver $Revision: 1.90 $");
2654
2655 module_param(share_irqs, uint, 0644);
2656 MODULE_PARM_DESC(share_irqs, "Share IRQs with other non-8250/16x50 devices"
2657         " (unsafe)");
2658
2659 module_param(nr_uarts, uint, 0644);
2660 MODULE_PARM_DESC(nr_uarts, "Maximum number of UARTs supported. (1-" __MODULE_STRING(CONFIG_SERIAL_8250_NR_UARTS) ")");
2661
2662 #ifdef CONFIG_SERIAL_8250_RSA
2663 module_param_array(probe_rsa, ulong, &probe_rsa_count, 0444);
2664 MODULE_PARM_DESC(probe_rsa, "Probe I/O ports for RSA");
2665 #endif
2666 MODULE_ALIAS_CHARDEV_MAJOR(TTY_MAJOR);