Merge branch 'master' of master.kernel.org:/pub/scm/linux/kernel/git/davem/net-3.6
[pandora-kernel.git] / drivers / net / wireless / iwlwifi / iwl-agn-tx.c
1 /******************************************************************************
2  *
3  * GPL LICENSE SUMMARY
4  *
5  * Copyright(c) 2008 - 2011 Intel Corporation. All rights reserved.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of version 2 of the GNU General Public License as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful, but
12  * WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110,
19  * USA
20  *
21  * The full GNU General Public License is included in this distribution
22  * in the file called LICENSE.GPL.
23  *
24  * Contact Information:
25  *  Intel Linux Wireless <ilw@linux.intel.com>
26  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
27  *
28  *****************************************************************************/
29
30 #include <linux/kernel.h>
31 #include <linux/module.h>
32 #include <linux/init.h>
33 #include <linux/sched.h>
34
35 #include "iwl-dev.h"
36 #include "iwl-core.h"
37 #include "iwl-sta.h"
38 #include "iwl-io.h"
39 #include "iwl-helpers.h"
40 #include "iwl-agn-hw.h"
41 #include "iwl-agn.h"
42
43 /*
44  * mac80211 queues, ACs, hardware queues, FIFOs.
45  *
46  * Cf. http://wireless.kernel.org/en/developers/Documentation/mac80211/queues
47  *
48  * Mac80211 uses the following numbers, which we get as from it
49  * by way of skb_get_queue_mapping(skb):
50  *
51  *      VO      0
52  *      VI      1
53  *      BE      2
54  *      BK      3
55  *
56  *
57  * Regular (not A-MPDU) frames are put into hardware queues corresponding
58  * to the FIFOs, see comments in iwl-prph.h. Aggregated frames get their
59  * own queue per aggregation session (RA/TID combination), such queues are
60  * set up to map into FIFOs too, for which we need an AC->FIFO mapping. In
61  * order to map frames to the right queue, we also need an AC->hw queue
62  * mapping. This is implemented here.
63  *
64  * Due to the way hw queues are set up (by the hw specific modules like
65  * iwl-4965.c, iwl-5000.c etc.), the AC->hw queue mapping is the identity
66  * mapping.
67  */
68
69 static const u8 tid_to_ac[] = {
70         IEEE80211_AC_BE,
71         IEEE80211_AC_BK,
72         IEEE80211_AC_BK,
73         IEEE80211_AC_BE,
74         IEEE80211_AC_VI,
75         IEEE80211_AC_VI,
76         IEEE80211_AC_VO,
77         IEEE80211_AC_VO
78 };
79
80 static inline int get_ac_from_tid(u16 tid)
81 {
82         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
83                 return tid_to_ac[tid];
84
85         /* no support for TIDs 8-15 yet */
86         return -EINVAL;
87 }
88
89 static inline int get_fifo_from_tid(struct iwl_rxon_context *ctx, u16 tid)
90 {
91         if (likely(tid < ARRAY_SIZE(tid_to_ac)))
92                 return ctx->ac_to_fifo[tid_to_ac[tid]];
93
94         /* no support for TIDs 8-15 yet */
95         return -EINVAL;
96 }
97
98 /**
99  * iwlagn_txq_update_byte_cnt_tbl - Set up entry in Tx byte-count array
100  */
101 void iwlagn_txq_update_byte_cnt_tbl(struct iwl_priv *priv,
102                                             struct iwl_tx_queue *txq,
103                                             u16 byte_cnt)
104 {
105         struct iwlagn_scd_bc_tbl *scd_bc_tbl = priv->scd_bc_tbls.addr;
106         int write_ptr = txq->q.write_ptr;
107         int txq_id = txq->q.id;
108         u8 sec_ctl = 0;
109         u8 sta_id = 0;
110         u16 len = byte_cnt + IWL_TX_CRC_SIZE + IWL_TX_DELIMITER_SIZE;
111         __le16 bc_ent;
112
113         WARN_ON(len > 0xFFF || write_ptr >= TFD_QUEUE_SIZE_MAX);
114
115         if (txq_id != priv->cmd_queue) {
116                 sta_id = txq->cmd[txq->q.write_ptr]->cmd.tx.sta_id;
117                 sec_ctl = txq->cmd[txq->q.write_ptr]->cmd.tx.sec_ctl;
118
119                 switch (sec_ctl & TX_CMD_SEC_MSK) {
120                 case TX_CMD_SEC_CCM:
121                         len += CCMP_MIC_LEN;
122                         break;
123                 case TX_CMD_SEC_TKIP:
124                         len += TKIP_ICV_LEN;
125                         break;
126                 case TX_CMD_SEC_WEP:
127                         len += WEP_IV_LEN + WEP_ICV_LEN;
128                         break;
129                 }
130         }
131
132         bc_ent = cpu_to_le16((len & 0xFFF) | (sta_id << 12));
133
134         scd_bc_tbl[txq_id].tfd_offset[write_ptr] = bc_ent;
135
136         if (write_ptr < TFD_QUEUE_SIZE_BC_DUP)
137                 scd_bc_tbl[txq_id].
138                         tfd_offset[TFD_QUEUE_SIZE_MAX + write_ptr] = bc_ent;
139 }
140
141 void iwlagn_txq_inval_byte_cnt_tbl(struct iwl_priv *priv,
142                                            struct iwl_tx_queue *txq)
143 {
144         struct iwlagn_scd_bc_tbl *scd_bc_tbl = priv->scd_bc_tbls.addr;
145         int txq_id = txq->q.id;
146         int read_ptr = txq->q.read_ptr;
147         u8 sta_id = 0;
148         __le16 bc_ent;
149
150         WARN_ON(read_ptr >= TFD_QUEUE_SIZE_MAX);
151
152         if (txq_id != priv->cmd_queue)
153                 sta_id = txq->cmd[read_ptr]->cmd.tx.sta_id;
154
155         bc_ent = cpu_to_le16(1 | (sta_id << 12));
156         scd_bc_tbl[txq_id].tfd_offset[read_ptr] = bc_ent;
157
158         if (read_ptr < TFD_QUEUE_SIZE_BC_DUP)
159                 scd_bc_tbl[txq_id].
160                         tfd_offset[TFD_QUEUE_SIZE_MAX + read_ptr] = bc_ent;
161 }
162
163 static int iwlagn_tx_queue_set_q2ratid(struct iwl_priv *priv, u16 ra_tid,
164                                         u16 txq_id)
165 {
166         u32 tbl_dw_addr;
167         u32 tbl_dw;
168         u16 scd_q2ratid;
169
170         scd_q2ratid = ra_tid & IWL_SCD_QUEUE_RA_TID_MAP_RATID_MSK;
171
172         tbl_dw_addr = priv->scd_base_addr +
173                         IWLAGN_SCD_TRANSLATE_TBL_OFFSET_QUEUE(txq_id);
174
175         tbl_dw = iwl_read_targ_mem(priv, tbl_dw_addr);
176
177         if (txq_id & 0x1)
178                 tbl_dw = (scd_q2ratid << 16) | (tbl_dw & 0x0000FFFF);
179         else
180                 tbl_dw = scd_q2ratid | (tbl_dw & 0xFFFF0000);
181
182         iwl_write_targ_mem(priv, tbl_dw_addr, tbl_dw);
183
184         return 0;
185 }
186
187 static void iwlagn_tx_queue_stop_scheduler(struct iwl_priv *priv, u16 txq_id)
188 {
189         /* Simply stop the queue, but don't change any configuration;
190          * the SCD_ACT_EN bit is the write-enable mask for the ACTIVE bit. */
191         iwl_write_prph(priv,
192                 IWLAGN_SCD_QUEUE_STATUS_BITS(txq_id),
193                 (0 << IWLAGN_SCD_QUEUE_STTS_REG_POS_ACTIVE)|
194                 (1 << IWLAGN_SCD_QUEUE_STTS_REG_POS_SCD_ACT_EN));
195 }
196
197 void iwlagn_set_wr_ptrs(struct iwl_priv *priv,
198                                 int txq_id, u32 index)
199 {
200         iwl_write_direct32(priv, HBUS_TARG_WRPTR,
201                         (index & 0xff) | (txq_id << 8));
202         iwl_write_prph(priv, IWLAGN_SCD_QUEUE_RDPTR(txq_id), index);
203 }
204
205 void iwlagn_tx_queue_set_status(struct iwl_priv *priv,
206                                         struct iwl_tx_queue *txq,
207                                         int tx_fifo_id, int scd_retry)
208 {
209         int txq_id = txq->q.id;
210         int active = test_bit(txq_id, &priv->txq_ctx_active_msk) ? 1 : 0;
211
212         iwl_write_prph(priv, IWLAGN_SCD_QUEUE_STATUS_BITS(txq_id),
213                         (active << IWLAGN_SCD_QUEUE_STTS_REG_POS_ACTIVE) |
214                         (tx_fifo_id << IWLAGN_SCD_QUEUE_STTS_REG_POS_TXF) |
215                         (1 << IWLAGN_SCD_QUEUE_STTS_REG_POS_WSL) |
216                         IWLAGN_SCD_QUEUE_STTS_REG_MSK);
217
218         txq->sched_retry = scd_retry;
219
220         IWL_DEBUG_INFO(priv, "%s %s Queue %d on FIFO %d\n",
221                        active ? "Activate" : "Deactivate",
222                        scd_retry ? "BA" : "AC/CMD", txq_id, tx_fifo_id);
223 }
224
225 static int iwlagn_txq_agg_enable(struct iwl_priv *priv, int txq_id, int sta_id, int tid)
226 {
227         if ((IWLAGN_FIRST_AMPDU_QUEUE > txq_id) ||
228             (IWLAGN_FIRST_AMPDU_QUEUE +
229                 priv->cfg->base_params->num_of_ampdu_queues <= txq_id)) {
230                 IWL_WARN(priv,
231                         "queue number out of range: %d, must be %d to %d\n",
232                         txq_id, IWLAGN_FIRST_AMPDU_QUEUE,
233                         IWLAGN_FIRST_AMPDU_QUEUE +
234                         priv->cfg->base_params->num_of_ampdu_queues - 1);
235                 return -EINVAL;
236         }
237
238         /* Modify device's station table to Tx this TID */
239         return iwl_sta_tx_modify_enable_tid(priv, sta_id, tid);
240 }
241
242 void iwlagn_txq_agg_queue_setup(struct iwl_priv *priv,
243                                 struct ieee80211_sta *sta,
244                                 int tid, int frame_limit)
245 {
246         int sta_id, tx_fifo, txq_id, ssn_idx;
247         u16 ra_tid;
248         unsigned long flags;
249         struct iwl_tid_data *tid_data;
250
251         sta_id = iwl_sta_id(sta);
252         if (WARN_ON(sta_id == IWL_INVALID_STATION))
253                 return;
254         if (WARN_ON(tid >= MAX_TID_COUNT))
255                 return;
256
257         spin_lock_irqsave(&priv->sta_lock, flags);
258         tid_data = &priv->stations[sta_id].tid[tid];
259         ssn_idx = SEQ_TO_SN(tid_data->seq_number);
260         txq_id = tid_data->agg.txq_id;
261         tx_fifo = tid_data->agg.tx_fifo;
262         spin_unlock_irqrestore(&priv->sta_lock, flags);
263
264         ra_tid = BUILD_RAxTID(sta_id, tid);
265
266         spin_lock_irqsave(&priv->lock, flags);
267
268         /* Stop this Tx queue before configuring it */
269         iwlagn_tx_queue_stop_scheduler(priv, txq_id);
270
271         /* Map receiver-address / traffic-ID to this queue */
272         iwlagn_tx_queue_set_q2ratid(priv, ra_tid, txq_id);
273
274         /* Set this queue as a chain-building queue */
275         iwl_set_bits_prph(priv, IWLAGN_SCD_QUEUECHAIN_SEL, (1<<txq_id));
276
277         /* enable aggregations for the queue */
278         iwl_set_bits_prph(priv, IWLAGN_SCD_AGGR_SEL, (1<<txq_id));
279
280         /* Place first TFD at index corresponding to start sequence number.
281          * Assumes that ssn_idx is valid (!= 0xFFF) */
282         priv->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
283         priv->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
284         iwlagn_set_wr_ptrs(priv, txq_id, ssn_idx);
285
286         /* Set up Tx window size and frame limit for this queue */
287         iwl_write_targ_mem(priv, priv->scd_base_addr +
288                         IWLAGN_SCD_CONTEXT_QUEUE_OFFSET(txq_id) +
289                         sizeof(u32),
290                         ((frame_limit <<
291                         IWLAGN_SCD_QUEUE_CTX_REG2_WIN_SIZE_POS) &
292                         IWLAGN_SCD_QUEUE_CTX_REG2_WIN_SIZE_MSK) |
293                         ((frame_limit <<
294                         IWLAGN_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_POS) &
295                         IWLAGN_SCD_QUEUE_CTX_REG2_FRAME_LIMIT_MSK));
296
297         iwl_set_bits_prph(priv, IWLAGN_SCD_INTERRUPT_MASK, (1 << txq_id));
298
299         /* Set up Status area in SRAM, map to Tx DMA/FIFO, activate the queue */
300         iwlagn_tx_queue_set_status(priv, &priv->txq[txq_id], tx_fifo, 1);
301
302         spin_unlock_irqrestore(&priv->lock, flags);
303 }
304
305 static int iwlagn_txq_agg_disable(struct iwl_priv *priv, u16 txq_id,
306                                   u16 ssn_idx, u8 tx_fifo)
307 {
308         if ((IWLAGN_FIRST_AMPDU_QUEUE > txq_id) ||
309             (IWLAGN_FIRST_AMPDU_QUEUE +
310                 priv->cfg->base_params->num_of_ampdu_queues <= txq_id)) {
311                 IWL_ERR(priv,
312                         "queue number out of range: %d, must be %d to %d\n",
313                         txq_id, IWLAGN_FIRST_AMPDU_QUEUE,
314                         IWLAGN_FIRST_AMPDU_QUEUE +
315                         priv->cfg->base_params->num_of_ampdu_queues - 1);
316                 return -EINVAL;
317         }
318
319         iwlagn_tx_queue_stop_scheduler(priv, txq_id);
320
321         iwl_clear_bits_prph(priv, IWLAGN_SCD_AGGR_SEL, (1 << txq_id));
322
323         priv->txq[txq_id].q.read_ptr = (ssn_idx & 0xff);
324         priv->txq[txq_id].q.write_ptr = (ssn_idx & 0xff);
325         /* supposes that ssn_idx is valid (!= 0xFFF) */
326         iwlagn_set_wr_ptrs(priv, txq_id, ssn_idx);
327
328         iwl_clear_bits_prph(priv, IWLAGN_SCD_INTERRUPT_MASK, (1 << txq_id));
329         iwl_txq_ctx_deactivate(priv, txq_id);
330         iwlagn_tx_queue_set_status(priv, &priv->txq[txq_id], tx_fifo, 0);
331
332         return 0;
333 }
334
335 /*
336  * Activate/Deactivate Tx DMA/FIFO channels according tx fifos mask
337  * must be called under priv->lock and mac access
338  */
339 void iwlagn_txq_set_sched(struct iwl_priv *priv, u32 mask)
340 {
341         iwl_write_prph(priv, IWLAGN_SCD_TXFACT, mask);
342 }
343
344 /*
345  * handle build REPLY_TX command notification.
346  */
347 static void iwlagn_tx_cmd_build_basic(struct iwl_priv *priv,
348                                         struct sk_buff *skb,
349                                         struct iwl_tx_cmd *tx_cmd,
350                                         struct ieee80211_tx_info *info,
351                                         struct ieee80211_hdr *hdr,
352                                         u8 std_id)
353 {
354         __le16 fc = hdr->frame_control;
355         __le32 tx_flags = tx_cmd->tx_flags;
356
357         tx_cmd->stop_time.life_time = TX_CMD_LIFE_TIME_INFINITE;
358         if (!(info->flags & IEEE80211_TX_CTL_NO_ACK)) {
359                 tx_flags |= TX_CMD_FLG_ACK_MSK;
360                 if (ieee80211_is_mgmt(fc))
361                         tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
362                 if (ieee80211_is_probe_resp(fc) &&
363                     !(le16_to_cpu(hdr->seq_ctrl) & 0xf))
364                         tx_flags |= TX_CMD_FLG_TSF_MSK;
365         } else {
366                 tx_flags &= (~TX_CMD_FLG_ACK_MSK);
367                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
368         }
369
370         if (ieee80211_is_back_req(fc))
371                 tx_flags |= TX_CMD_FLG_ACK_MSK | TX_CMD_FLG_IMM_BA_RSP_MASK;
372         else if (info->band == IEEE80211_BAND_2GHZ &&
373                  priv->cfg->bt_params &&
374                  priv->cfg->bt_params->advanced_bt_coexist &&
375                  (ieee80211_is_auth(fc) || ieee80211_is_assoc_req(fc) ||
376                  ieee80211_is_reassoc_req(fc) ||
377                  skb->protocol == cpu_to_be16(ETH_P_PAE)))
378                 tx_flags |= TX_CMD_FLG_IGNORE_BT;
379
380
381         tx_cmd->sta_id = std_id;
382         if (ieee80211_has_morefrags(fc))
383                 tx_flags |= TX_CMD_FLG_MORE_FRAG_MSK;
384
385         if (ieee80211_is_data_qos(fc)) {
386                 u8 *qc = ieee80211_get_qos_ctl(hdr);
387                 tx_cmd->tid_tspec = qc[0] & 0xf;
388                 tx_flags &= ~TX_CMD_FLG_SEQ_CTL_MSK;
389         } else {
390                 tx_flags |= TX_CMD_FLG_SEQ_CTL_MSK;
391         }
392
393         priv->cfg->ops->utils->tx_cmd_protection(priv, info, fc, &tx_flags);
394
395         tx_flags &= ~(TX_CMD_FLG_ANT_SEL_MSK);
396         if (ieee80211_is_mgmt(fc)) {
397                 if (ieee80211_is_assoc_req(fc) || ieee80211_is_reassoc_req(fc))
398                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(3);
399                 else
400                         tx_cmd->timeout.pm_frame_timeout = cpu_to_le16(2);
401         } else {
402                 tx_cmd->timeout.pm_frame_timeout = 0;
403         }
404
405         tx_cmd->driver_txop = 0;
406         tx_cmd->tx_flags = tx_flags;
407         tx_cmd->next_frame_len = 0;
408 }
409
410 #define RTS_DFAULT_RETRY_LIMIT          60
411
412 static void iwlagn_tx_cmd_build_rate(struct iwl_priv *priv,
413                               struct iwl_tx_cmd *tx_cmd,
414                               struct ieee80211_tx_info *info,
415                               __le16 fc)
416 {
417         u32 rate_flags;
418         int rate_idx;
419         u8 rts_retry_limit;
420         u8 data_retry_limit;
421         u8 rate_plcp;
422
423         /* Set retry limit on DATA packets and Probe Responses*/
424         if (ieee80211_is_probe_resp(fc))
425                 data_retry_limit = 3;
426         else
427                 data_retry_limit = IWLAGN_DEFAULT_TX_RETRY;
428         tx_cmd->data_retry_limit = data_retry_limit;
429
430         /* Set retry limit on RTS packets */
431         rts_retry_limit = RTS_DFAULT_RETRY_LIMIT;
432         if (data_retry_limit < rts_retry_limit)
433                 rts_retry_limit = data_retry_limit;
434         tx_cmd->rts_retry_limit = rts_retry_limit;
435
436         /* DATA packets will use the uCode station table for rate/antenna
437          * selection */
438         if (ieee80211_is_data(fc)) {
439                 tx_cmd->initial_rate_index = 0;
440                 tx_cmd->tx_flags |= TX_CMD_FLG_STA_RATE_MSK;
441                 return;
442         }
443
444         /**
445          * If the current TX rate stored in mac80211 has the MCS bit set, it's
446          * not really a TX rate.  Thus, we use the lowest supported rate for
447          * this band.  Also use the lowest supported rate if the stored rate
448          * index is invalid.
449          */
450         rate_idx = info->control.rates[0].idx;
451         if (info->control.rates[0].flags & IEEE80211_TX_RC_MCS ||
452                         (rate_idx < 0) || (rate_idx > IWL_RATE_COUNT_LEGACY))
453                 rate_idx = rate_lowest_index(&priv->bands[info->band],
454                                 info->control.sta);
455         /* For 5 GHZ band, remap mac80211 rate indices into driver indices */
456         if (info->band == IEEE80211_BAND_5GHZ)
457                 rate_idx += IWL_FIRST_OFDM_RATE;
458         /* Get PLCP rate for tx_cmd->rate_n_flags */
459         rate_plcp = iwl_rates[rate_idx].plcp;
460         /* Zero out flags for this packet */
461         rate_flags = 0;
462
463         /* Set CCK flag as needed */
464         if ((rate_idx >= IWL_FIRST_CCK_RATE) && (rate_idx <= IWL_LAST_CCK_RATE))
465                 rate_flags |= RATE_MCS_CCK_MSK;
466
467         /* Set up antennas */
468          if (priv->cfg->bt_params &&
469              priv->cfg->bt_params->advanced_bt_coexist &&
470              priv->bt_full_concurrent) {
471                 /* operated as 1x1 in full concurrency mode */
472                 priv->mgmt_tx_ant = iwl_toggle_tx_ant(priv, priv->mgmt_tx_ant,
473                                 first_antenna(priv->hw_params.valid_tx_ant));
474         } else
475                 priv->mgmt_tx_ant = iwl_toggle_tx_ant(priv, priv->mgmt_tx_ant,
476                                               priv->hw_params.valid_tx_ant);
477         rate_flags |= iwl_ant_idx_to_flags(priv->mgmt_tx_ant);
478
479         /* Set the rate in the TX cmd */
480         tx_cmd->rate_n_flags = iwl_hw_set_rate_n_flags(rate_plcp, rate_flags);
481 }
482
483 static void iwlagn_tx_cmd_build_hwcrypto(struct iwl_priv *priv,
484                                       struct ieee80211_tx_info *info,
485                                       struct iwl_tx_cmd *tx_cmd,
486                                       struct sk_buff *skb_frag,
487                                       int sta_id)
488 {
489         struct ieee80211_key_conf *keyconf = info->control.hw_key;
490
491         switch (keyconf->cipher) {
492         case WLAN_CIPHER_SUITE_CCMP:
493                 tx_cmd->sec_ctl = TX_CMD_SEC_CCM;
494                 memcpy(tx_cmd->key, keyconf->key, keyconf->keylen);
495                 if (info->flags & IEEE80211_TX_CTL_AMPDU)
496                         tx_cmd->tx_flags |= TX_CMD_FLG_AGG_CCMP_MSK;
497                 IWL_DEBUG_TX(priv, "tx_cmd with AES hwcrypto\n");
498                 break;
499
500         case WLAN_CIPHER_SUITE_TKIP:
501                 tx_cmd->sec_ctl = TX_CMD_SEC_TKIP;
502                 ieee80211_get_tkip_key(keyconf, skb_frag,
503                         IEEE80211_TKIP_P2_KEY, tx_cmd->key);
504                 IWL_DEBUG_TX(priv, "tx_cmd with tkip hwcrypto\n");
505                 break;
506
507         case WLAN_CIPHER_SUITE_WEP104:
508                 tx_cmd->sec_ctl |= TX_CMD_SEC_KEY128;
509                 /* fall through */
510         case WLAN_CIPHER_SUITE_WEP40:
511                 tx_cmd->sec_ctl |= (TX_CMD_SEC_WEP |
512                         (keyconf->keyidx & TX_CMD_SEC_MSK) << TX_CMD_SEC_SHIFT);
513
514                 memcpy(&tx_cmd->key[3], keyconf->key, keyconf->keylen);
515
516                 IWL_DEBUG_TX(priv, "Configuring packet for WEP encryption "
517                              "with key %d\n", keyconf->keyidx);
518                 break;
519
520         default:
521                 IWL_ERR(priv, "Unknown encode cipher %x\n", keyconf->cipher);
522                 break;
523         }
524 }
525
526 /*
527  * start REPLY_TX command process
528  */
529 int iwlagn_tx_skb(struct iwl_priv *priv, struct sk_buff *skb)
530 {
531         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *)skb->data;
532         struct ieee80211_tx_info *info = IEEE80211_SKB_CB(skb);
533         struct ieee80211_sta *sta = info->control.sta;
534         struct iwl_station_priv *sta_priv = NULL;
535         struct iwl_tx_queue *txq;
536         struct iwl_queue *q;
537         struct iwl_device_cmd *out_cmd;
538         struct iwl_cmd_meta *out_meta;
539         struct iwl_tx_cmd *tx_cmd;
540         struct iwl_rxon_context *ctx = &priv->contexts[IWL_RXON_CTX_BSS];
541         int txq_id;
542         dma_addr_t phys_addr;
543         dma_addr_t txcmd_phys;
544         dma_addr_t scratch_phys;
545         u16 len, firstlen, secondlen;
546         u16 seq_number = 0;
547         __le16 fc;
548         u8 hdr_len;
549         u8 sta_id;
550         u8 wait_write_ptr = 0;
551         u8 tid = 0;
552         u8 *qc = NULL;
553         unsigned long flags;
554         bool is_agg = false;
555
556         /*
557          * If the frame needs to go out off-channel, then
558          * we'll have put the PAN context to that channel,
559          * so make the frame go out there.
560          */
561         if (info->flags & IEEE80211_TX_CTL_TX_OFFCHAN)
562                 ctx = &priv->contexts[IWL_RXON_CTX_PAN];
563         else if (info->control.vif)
564                 ctx = iwl_rxon_ctx_from_vif(info->control.vif);
565
566         spin_lock_irqsave(&priv->lock, flags);
567         if (iwl_is_rfkill(priv)) {
568                 IWL_DEBUG_DROP(priv, "Dropping - RF KILL\n");
569                 goto drop_unlock;
570         }
571
572         fc = hdr->frame_control;
573
574 #ifdef CONFIG_IWLWIFI_DEBUG
575         if (ieee80211_is_auth(fc))
576                 IWL_DEBUG_TX(priv, "Sending AUTH frame\n");
577         else if (ieee80211_is_assoc_req(fc))
578                 IWL_DEBUG_TX(priv, "Sending ASSOC frame\n");
579         else if (ieee80211_is_reassoc_req(fc))
580                 IWL_DEBUG_TX(priv, "Sending REASSOC frame\n");
581 #endif
582
583         hdr_len = ieee80211_hdrlen(fc);
584
585         /* For management frames use broadcast id to do not break aggregation */
586         if (!ieee80211_is_data(fc))
587                 sta_id = ctx->bcast_sta_id;
588         else {
589                 /* Find index into station table for destination station */
590                 sta_id = iwl_sta_id_or_broadcast(priv, ctx, info->control.sta);
591                 if (sta_id == IWL_INVALID_STATION) {
592                         IWL_DEBUG_DROP(priv, "Dropping - INVALID STATION: %pM\n",
593                                        hdr->addr1);
594                         goto drop_unlock;
595                 }
596         }
597
598         IWL_DEBUG_TX(priv, "station Id %d\n", sta_id);
599
600         if (sta)
601                 sta_priv = (void *)sta->drv_priv;
602
603         if (sta_priv && sta_priv->asleep &&
604             (info->flags & IEEE80211_TX_CTL_PSPOLL_RESPONSE)) {
605                 /*
606                  * This sends an asynchronous command to the device,
607                  * but we can rely on it being processed before the
608                  * next frame is processed -- and the next frame to
609                  * this station is the one that will consume this
610                  * counter.
611                  * For now set the counter to just 1 since we do not
612                  * support uAPSD yet.
613                  */
614                 iwl_sta_modify_sleep_tx_count(priv, sta_id, 1);
615         }
616
617         /*
618          * Send this frame after DTIM -- there's a special queue
619          * reserved for this for contexts that support AP mode.
620          */
621         if (info->flags & IEEE80211_TX_CTL_SEND_AFTER_DTIM) {
622                 txq_id = ctx->mcast_queue;
623                 /*
624                  * The microcode will clear the more data
625                  * bit in the last frame it transmits.
626                  */
627                 hdr->frame_control |=
628                         cpu_to_le16(IEEE80211_FCTL_MOREDATA);
629         } else
630                 txq_id = ctx->ac_to_queue[skb_get_queue_mapping(skb)];
631
632         /* irqs already disabled/saved above when locking priv->lock */
633         spin_lock(&priv->sta_lock);
634
635         if (ieee80211_is_data_qos(fc)) {
636                 qc = ieee80211_get_qos_ctl(hdr);
637                 tid = qc[0] & IEEE80211_QOS_CTL_TID_MASK;
638                 if (WARN_ON_ONCE(tid >= MAX_TID_COUNT)) {
639                         spin_unlock(&priv->sta_lock);
640                         goto drop_unlock;
641                 }
642                 seq_number = priv->stations[sta_id].tid[tid].seq_number;
643                 seq_number &= IEEE80211_SCTL_SEQ;
644                 hdr->seq_ctrl = hdr->seq_ctrl &
645                                 cpu_to_le16(IEEE80211_SCTL_FRAG);
646                 hdr->seq_ctrl |= cpu_to_le16(seq_number);
647                 seq_number += 0x10;
648                 /* aggregation is on for this <sta,tid> */
649                 if (info->flags & IEEE80211_TX_CTL_AMPDU &&
650                     priv->stations[sta_id].tid[tid].agg.state == IWL_AGG_ON) {
651                         txq_id = priv->stations[sta_id].tid[tid].agg.txq_id;
652                         is_agg = true;
653                 }
654         }
655
656         txq = &priv->txq[txq_id];
657         q = &txq->q;
658
659         if (unlikely(iwl_queue_space(q) < q->high_mark)) {
660                 spin_unlock(&priv->sta_lock);
661                 goto drop_unlock;
662         }
663
664         if (ieee80211_is_data_qos(fc)) {
665                 priv->stations[sta_id].tid[tid].tfds_in_queue++;
666                 if (!ieee80211_has_morefrags(fc))
667                         priv->stations[sta_id].tid[tid].seq_number = seq_number;
668         }
669
670         spin_unlock(&priv->sta_lock);
671
672         /* Set up driver data for this TFD */
673         memset(&(txq->txb[q->write_ptr]), 0, sizeof(struct iwl_tx_info));
674         txq->txb[q->write_ptr].skb = skb;
675         txq->txb[q->write_ptr].ctx = ctx;
676
677         /* Set up first empty entry in queue's array of Tx/cmd buffers */
678         out_cmd = txq->cmd[q->write_ptr];
679         out_meta = &txq->meta[q->write_ptr];
680         tx_cmd = &out_cmd->cmd.tx;
681         memset(&out_cmd->hdr, 0, sizeof(out_cmd->hdr));
682         memset(tx_cmd, 0, sizeof(struct iwl_tx_cmd));
683
684         /*
685          * Set up the Tx-command (not MAC!) header.
686          * Store the chosen Tx queue and TFD index within the sequence field;
687          * after Tx, uCode's Tx response will return this value so driver can
688          * locate the frame within the tx queue and do post-tx processing.
689          */
690         out_cmd->hdr.cmd = REPLY_TX;
691         out_cmd->hdr.sequence = cpu_to_le16((u16)(QUEUE_TO_SEQ(txq_id) |
692                                 INDEX_TO_SEQ(q->write_ptr)));
693
694         /* Copy MAC header from skb into command buffer */
695         memcpy(tx_cmd->hdr, hdr, hdr_len);
696
697
698         /* Total # bytes to be transmitted */
699         len = (u16)skb->len;
700         tx_cmd->len = cpu_to_le16(len);
701
702         if (info->control.hw_key)
703                 iwlagn_tx_cmd_build_hwcrypto(priv, info, tx_cmd, skb, sta_id);
704
705         /* TODO need this for burst mode later on */
706         iwlagn_tx_cmd_build_basic(priv, skb, tx_cmd, info, hdr, sta_id);
707         iwl_dbg_log_tx_data_frame(priv, len, hdr);
708
709         iwlagn_tx_cmd_build_rate(priv, tx_cmd, info, fc);
710
711         iwl_update_stats(priv, true, fc, len);
712         /*
713          * Use the first empty entry in this queue's command buffer array
714          * to contain the Tx command and MAC header concatenated together
715          * (payload data will be in another buffer).
716          * Size of this varies, due to varying MAC header length.
717          * If end is not dword aligned, we'll have 2 extra bytes at the end
718          * of the MAC header (device reads on dword boundaries).
719          * We'll tell device about this padding later.
720          */
721         len = sizeof(struct iwl_tx_cmd) +
722                 sizeof(struct iwl_cmd_header) + hdr_len;
723         firstlen = (len + 3) & ~3;
724
725         /* Tell NIC about any 2-byte padding after MAC header */
726         if (firstlen != len)
727                 tx_cmd->tx_flags |= TX_CMD_FLG_MH_PAD_MSK;
728
729         /* Physical address of this Tx command's header (not MAC header!),
730          * within command buffer array. */
731         txcmd_phys = pci_map_single(priv->pci_dev,
732                                     &out_cmd->hdr, firstlen,
733                                     PCI_DMA_BIDIRECTIONAL);
734         dma_unmap_addr_set(out_meta, mapping, txcmd_phys);
735         dma_unmap_len_set(out_meta, len, firstlen);
736         /* Add buffer containing Tx command and MAC(!) header to TFD's
737          * first entry */
738         priv->cfg->ops->lib->txq_attach_buf_to_tfd(priv, txq,
739                                                    txcmd_phys, firstlen, 1, 0);
740
741         if (!ieee80211_has_morefrags(hdr->frame_control)) {
742                 txq->need_update = 1;
743         } else {
744                 wait_write_ptr = 1;
745                 txq->need_update = 0;
746         }
747
748         /* Set up TFD's 2nd entry to point directly to remainder of skb,
749          * if any (802.11 null frames have no payload). */
750         secondlen = skb->len - hdr_len;
751         if (secondlen > 0) {
752                 phys_addr = pci_map_single(priv->pci_dev, skb->data + hdr_len,
753                                            secondlen, PCI_DMA_TODEVICE);
754                 priv->cfg->ops->lib->txq_attach_buf_to_tfd(priv, txq,
755                                                            phys_addr, secondlen,
756                                                            0, 0);
757         }
758
759         scratch_phys = txcmd_phys + sizeof(struct iwl_cmd_header) +
760                                 offsetof(struct iwl_tx_cmd, scratch);
761
762         /* take back ownership of DMA buffer to enable update */
763         pci_dma_sync_single_for_cpu(priv->pci_dev, txcmd_phys,
764                                     firstlen, PCI_DMA_BIDIRECTIONAL);
765         tx_cmd->dram_lsb_ptr = cpu_to_le32(scratch_phys);
766         tx_cmd->dram_msb_ptr = iwl_get_dma_hi_addr(scratch_phys);
767
768         IWL_DEBUG_TX(priv, "sequence nr = 0X%x\n",
769                      le16_to_cpu(out_cmd->hdr.sequence));
770         IWL_DEBUG_TX(priv, "tx_flags = 0X%x\n", le32_to_cpu(tx_cmd->tx_flags));
771         iwl_print_hex_dump(priv, IWL_DL_TX, (u8 *)tx_cmd, sizeof(*tx_cmd));
772         iwl_print_hex_dump(priv, IWL_DL_TX, (u8 *)tx_cmd->hdr, hdr_len);
773
774         /* Set up entry for this TFD in Tx byte-count array */
775         if (info->flags & IEEE80211_TX_CTL_AMPDU)
776                 priv->cfg->ops->lib->txq_update_byte_cnt_tbl(priv, txq,
777                                                      le16_to_cpu(tx_cmd->len));
778
779         pci_dma_sync_single_for_device(priv->pci_dev, txcmd_phys,
780                                        firstlen, PCI_DMA_BIDIRECTIONAL);
781
782         trace_iwlwifi_dev_tx(priv,
783                              &((struct iwl_tfd *)txq->tfds)[txq->q.write_ptr],
784                              sizeof(struct iwl_tfd),
785                              &out_cmd->hdr, firstlen,
786                              skb->data + hdr_len, secondlen);
787
788         /* Tell device the write index *just past* this latest filled TFD */
789         q->write_ptr = iwl_queue_inc_wrap(q->write_ptr, q->n_bd);
790         iwl_txq_update_write_ptr(priv, txq);
791         spin_unlock_irqrestore(&priv->lock, flags);
792
793         /*
794          * At this point the frame is "transmitted" successfully
795          * and we will get a TX status notification eventually,
796          * regardless of the value of ret. "ret" only indicates
797          * whether or not we should update the write pointer.
798          */
799
800         /*
801          * Avoid atomic ops if it isn't an associated client.
802          * Also, if this is a packet for aggregation, don't
803          * increase the counter because the ucode will stop
804          * aggregation queues when their respective station
805          * goes to sleep.
806          */
807         if (sta_priv && sta_priv->client && !is_agg)
808                 atomic_inc(&sta_priv->pending_frames);
809
810         if ((iwl_queue_space(q) < q->high_mark) && priv->mac80211_registered) {
811                 if (wait_write_ptr) {
812                         spin_lock_irqsave(&priv->lock, flags);
813                         txq->need_update = 1;
814                         iwl_txq_update_write_ptr(priv, txq);
815                         spin_unlock_irqrestore(&priv->lock, flags);
816                 } else {
817                         iwl_stop_queue(priv, txq);
818                 }
819         }
820
821         return 0;
822
823 drop_unlock:
824         spin_unlock_irqrestore(&priv->lock, flags);
825         return -1;
826 }
827
828 static inline int iwlagn_alloc_dma_ptr(struct iwl_priv *priv,
829                                     struct iwl_dma_ptr *ptr, size_t size)
830 {
831         ptr->addr = dma_alloc_coherent(&priv->pci_dev->dev, size, &ptr->dma,
832                                        GFP_KERNEL);
833         if (!ptr->addr)
834                 return -ENOMEM;
835         ptr->size = size;
836         return 0;
837 }
838
839 static inline void iwlagn_free_dma_ptr(struct iwl_priv *priv,
840                                     struct iwl_dma_ptr *ptr)
841 {
842         if (unlikely(!ptr->addr))
843                 return;
844
845         dma_free_coherent(&priv->pci_dev->dev, ptr->size, ptr->addr, ptr->dma);
846         memset(ptr, 0, sizeof(*ptr));
847 }
848
849 /**
850  * iwlagn_hw_txq_ctx_free - Free TXQ Context
851  *
852  * Destroy all TX DMA queues and structures
853  */
854 void iwlagn_hw_txq_ctx_free(struct iwl_priv *priv)
855 {
856         int txq_id;
857
858         /* Tx queues */
859         if (priv->txq) {
860                 for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++)
861                         if (txq_id == priv->cmd_queue)
862                                 iwl_cmd_queue_free(priv);
863                         else
864                                 iwl_tx_queue_free(priv, txq_id);
865         }
866         iwlagn_free_dma_ptr(priv, &priv->kw);
867
868         iwlagn_free_dma_ptr(priv, &priv->scd_bc_tbls);
869
870         /* free tx queue structure */
871         iwl_free_txq_mem(priv);
872 }
873
874 /**
875  * iwlagn_txq_ctx_alloc - allocate TX queue context
876  * Allocate all Tx DMA structures and initialize them
877  *
878  * @param priv
879  * @return error code
880  */
881 int iwlagn_txq_ctx_alloc(struct iwl_priv *priv)
882 {
883         int ret;
884         int txq_id, slots_num;
885         unsigned long flags;
886
887         /* Free all tx/cmd queues and keep-warm buffer */
888         iwlagn_hw_txq_ctx_free(priv);
889
890         ret = iwlagn_alloc_dma_ptr(priv, &priv->scd_bc_tbls,
891                                 priv->hw_params.scd_bc_tbls_size);
892         if (ret) {
893                 IWL_ERR(priv, "Scheduler BC Table allocation failed\n");
894                 goto error_bc_tbls;
895         }
896         /* Alloc keep-warm buffer */
897         ret = iwlagn_alloc_dma_ptr(priv, &priv->kw, IWL_KW_SIZE);
898         if (ret) {
899                 IWL_ERR(priv, "Keep Warm allocation failed\n");
900                 goto error_kw;
901         }
902
903         /* allocate tx queue structure */
904         ret = iwl_alloc_txq_mem(priv);
905         if (ret)
906                 goto error;
907
908         spin_lock_irqsave(&priv->lock, flags);
909
910         /* Turn off all Tx DMA fifos */
911         priv->cfg->ops->lib->txq_set_sched(priv, 0);
912
913         /* Tell NIC where to find the "keep warm" buffer */
914         iwl_write_direct32(priv, FH_KW_MEM_ADDR_REG, priv->kw.dma >> 4);
915
916         spin_unlock_irqrestore(&priv->lock, flags);
917
918         /* Alloc and init all Tx queues, including the command queue (#4/#9) */
919         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++) {
920                 slots_num = (txq_id == priv->cmd_queue) ?
921                                         TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
922                 ret = iwl_tx_queue_init(priv, &priv->txq[txq_id], slots_num,
923                                        txq_id);
924                 if (ret) {
925                         IWL_ERR(priv, "Tx %d queue init failed\n", txq_id);
926                         goto error;
927                 }
928         }
929
930         return ret;
931
932  error:
933         iwlagn_hw_txq_ctx_free(priv);
934         iwlagn_free_dma_ptr(priv, &priv->kw);
935  error_kw:
936         iwlagn_free_dma_ptr(priv, &priv->scd_bc_tbls);
937  error_bc_tbls:
938         return ret;
939 }
940
941 void iwlagn_txq_ctx_reset(struct iwl_priv *priv)
942 {
943         int txq_id, slots_num;
944         unsigned long flags;
945
946         spin_lock_irqsave(&priv->lock, flags);
947
948         /* Turn off all Tx DMA fifos */
949         priv->cfg->ops->lib->txq_set_sched(priv, 0);
950
951         /* Tell NIC where to find the "keep warm" buffer */
952         iwl_write_direct32(priv, FH_KW_MEM_ADDR_REG, priv->kw.dma >> 4);
953
954         spin_unlock_irqrestore(&priv->lock, flags);
955
956         /* Alloc and init all Tx queues, including the command queue (#4) */
957         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++) {
958                 slots_num = txq_id == priv->cmd_queue ?
959                             TFD_CMD_SLOTS : TFD_TX_CMD_SLOTS;
960                 iwl_tx_queue_reset(priv, &priv->txq[txq_id], slots_num, txq_id);
961         }
962 }
963
964 /**
965  * iwlagn_txq_ctx_stop - Stop all Tx DMA channels
966  */
967 void iwlagn_txq_ctx_stop(struct iwl_priv *priv)
968 {
969         int ch, txq_id;
970         unsigned long flags;
971
972         /* Turn off all Tx DMA fifos */
973         spin_lock_irqsave(&priv->lock, flags);
974
975         priv->cfg->ops->lib->txq_set_sched(priv, 0);
976
977         /* Stop each Tx DMA channel, and wait for it to be idle */
978         for (ch = 0; ch < priv->hw_params.dma_chnl_num; ch++) {
979                 iwl_write_direct32(priv, FH_TCSR_CHNL_TX_CONFIG_REG(ch), 0x0);
980                 if (iwl_poll_direct_bit(priv, FH_TSSR_TX_STATUS_REG,
981                                     FH_TSSR_TX_STATUS_REG_MSK_CHNL_IDLE(ch),
982                                     1000))
983                         IWL_ERR(priv, "Failing on timeout while stopping"
984                             " DMA channel %d [0x%08x]", ch,
985                             iwl_read_direct32(priv, FH_TSSR_TX_STATUS_REG));
986         }
987         spin_unlock_irqrestore(&priv->lock, flags);
988
989         if (!priv->txq)
990                 return;
991
992         /* Unmap DMA from host system and free skb's */
993         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++)
994                 if (txq_id == priv->cmd_queue)
995                         iwl_cmd_queue_unmap(priv);
996                 else
997                         iwl_tx_queue_unmap(priv, txq_id);
998 }
999
1000 /*
1001  * Find first available (lowest unused) Tx Queue, mark it "active".
1002  * Called only when finding queue for aggregation.
1003  * Should never return anything < 7, because they should already
1004  * be in use as EDCA AC (0-3), Command (4), reserved (5, 6)
1005  */
1006 static int iwlagn_txq_ctx_activate_free(struct iwl_priv *priv)
1007 {
1008         int txq_id;
1009
1010         for (txq_id = 0; txq_id < priv->hw_params.max_txq_num; txq_id++)
1011                 if (!test_and_set_bit(txq_id, &priv->txq_ctx_active_msk))
1012                         return txq_id;
1013         return -1;
1014 }
1015
1016 int iwlagn_tx_agg_start(struct iwl_priv *priv, struct ieee80211_vif *vif,
1017                         struct ieee80211_sta *sta, u16 tid, u16 *ssn)
1018 {
1019         int sta_id;
1020         int tx_fifo;
1021         int txq_id;
1022         int ret;
1023         unsigned long flags;
1024         struct iwl_tid_data *tid_data;
1025
1026         tx_fifo = get_fifo_from_tid(iwl_rxon_ctx_from_vif(vif), tid);
1027         if (unlikely(tx_fifo < 0))
1028                 return tx_fifo;
1029
1030         IWL_WARN(priv, "%s on ra = %pM tid = %d\n",
1031                         __func__, sta->addr, tid);
1032
1033         sta_id = iwl_sta_id(sta);
1034         if (sta_id == IWL_INVALID_STATION) {
1035                 IWL_ERR(priv, "Start AGG on invalid station\n");
1036                 return -ENXIO;
1037         }
1038         if (unlikely(tid >= MAX_TID_COUNT))
1039                 return -EINVAL;
1040
1041         if (priv->stations[sta_id].tid[tid].agg.state != IWL_AGG_OFF) {
1042                 IWL_ERR(priv, "Start AGG when state is not IWL_AGG_OFF !\n");
1043                 return -ENXIO;
1044         }
1045
1046         txq_id = iwlagn_txq_ctx_activate_free(priv);
1047         if (txq_id == -1) {
1048                 IWL_ERR(priv, "No free aggregation queue available\n");
1049                 return -ENXIO;
1050         }
1051
1052         spin_lock_irqsave(&priv->sta_lock, flags);
1053         tid_data = &priv->stations[sta_id].tid[tid];
1054         *ssn = SEQ_TO_SN(tid_data->seq_number);
1055         tid_data->agg.txq_id = txq_id;
1056         tid_data->agg.tx_fifo = tx_fifo;
1057         iwl_set_swq_id(&priv->txq[txq_id], get_ac_from_tid(tid), txq_id);
1058         spin_unlock_irqrestore(&priv->sta_lock, flags);
1059
1060         ret = iwlagn_txq_agg_enable(priv, txq_id, sta_id, tid);
1061         if (ret)
1062                 return ret;
1063
1064         spin_lock_irqsave(&priv->sta_lock, flags);
1065         tid_data = &priv->stations[sta_id].tid[tid];
1066         if (tid_data->tfds_in_queue == 0) {
1067                 IWL_DEBUG_HT(priv, "HW queue is empty\n");
1068                 tid_data->agg.state = IWL_AGG_ON;
1069                 ieee80211_start_tx_ba_cb_irqsafe(vif, sta->addr, tid);
1070         } else {
1071                 IWL_DEBUG_HT(priv, "HW queue is NOT empty: %d packets in HW queue\n",
1072                              tid_data->tfds_in_queue);
1073                 tid_data->agg.state = IWL_EMPTYING_HW_QUEUE_ADDBA;
1074         }
1075         spin_unlock_irqrestore(&priv->sta_lock, flags);
1076         return ret;
1077 }
1078
1079 int iwlagn_tx_agg_stop(struct iwl_priv *priv, struct ieee80211_vif *vif,
1080                        struct ieee80211_sta *sta, u16 tid)
1081 {
1082         int tx_fifo_id, txq_id, sta_id, ssn;
1083         struct iwl_tid_data *tid_data;
1084         int write_ptr, read_ptr;
1085         unsigned long flags;
1086
1087         tx_fifo_id = get_fifo_from_tid(iwl_rxon_ctx_from_vif(vif), tid);
1088         if (unlikely(tx_fifo_id < 0))
1089                 return tx_fifo_id;
1090
1091         sta_id = iwl_sta_id(sta);
1092
1093         if (sta_id == IWL_INVALID_STATION) {
1094                 IWL_ERR(priv, "Invalid station for AGG tid %d\n", tid);
1095                 return -ENXIO;
1096         }
1097
1098         spin_lock_irqsave(&priv->sta_lock, flags);
1099
1100         tid_data = &priv->stations[sta_id].tid[tid];
1101         ssn = (tid_data->seq_number & IEEE80211_SCTL_SEQ) >> 4;
1102         txq_id = tid_data->agg.txq_id;
1103
1104         switch (priv->stations[sta_id].tid[tid].agg.state) {
1105         case IWL_EMPTYING_HW_QUEUE_ADDBA:
1106                 /*
1107                  * This can happen if the peer stops aggregation
1108                  * again before we've had a chance to drain the
1109                  * queue we selected previously, i.e. before the
1110                  * session was really started completely.
1111                  */
1112                 IWL_DEBUG_HT(priv, "AGG stop before setup done\n");
1113                 goto turn_off;
1114         case IWL_AGG_ON:
1115                 break;
1116         default:
1117                 IWL_WARN(priv, "Stopping AGG while state not ON or starting\n");
1118         }
1119
1120         write_ptr = priv->txq[txq_id].q.write_ptr;
1121         read_ptr = priv->txq[txq_id].q.read_ptr;
1122
1123         /* The queue is not empty */
1124         if (write_ptr != read_ptr) {
1125                 IWL_DEBUG_HT(priv, "Stopping a non empty AGG HW QUEUE\n");
1126                 priv->stations[sta_id].tid[tid].agg.state =
1127                                 IWL_EMPTYING_HW_QUEUE_DELBA;
1128                 spin_unlock_irqrestore(&priv->sta_lock, flags);
1129                 return 0;
1130         }
1131
1132         IWL_DEBUG_HT(priv, "HW queue is empty\n");
1133  turn_off:
1134         priv->stations[sta_id].tid[tid].agg.state = IWL_AGG_OFF;
1135
1136         /* do not restore/save irqs */
1137         spin_unlock(&priv->sta_lock);
1138         spin_lock(&priv->lock);
1139
1140         /*
1141          * the only reason this call can fail is queue number out of range,
1142          * which can happen if uCode is reloaded and all the station
1143          * information are lost. if it is outside the range, there is no need
1144          * to deactivate the uCode queue, just return "success" to allow
1145          *  mac80211 to clean up it own data.
1146          */
1147         iwlagn_txq_agg_disable(priv, txq_id, ssn, tx_fifo_id);
1148         spin_unlock_irqrestore(&priv->lock, flags);
1149
1150         ieee80211_stop_tx_ba_cb_irqsafe(vif, sta->addr, tid);
1151
1152         return 0;
1153 }
1154
1155 int iwlagn_txq_check_empty(struct iwl_priv *priv,
1156                            int sta_id, u8 tid, int txq_id)
1157 {
1158         struct iwl_queue *q = &priv->txq[txq_id].q;
1159         u8 *addr = priv->stations[sta_id].sta.sta.addr;
1160         struct iwl_tid_data *tid_data = &priv->stations[sta_id].tid[tid];
1161         struct iwl_rxon_context *ctx;
1162
1163         ctx = &priv->contexts[priv->stations[sta_id].ctxid];
1164
1165         lockdep_assert_held(&priv->sta_lock);
1166
1167         switch (priv->stations[sta_id].tid[tid].agg.state) {
1168         case IWL_EMPTYING_HW_QUEUE_DELBA:
1169                 /* We are reclaiming the last packet of the */
1170                 /* aggregated HW queue */
1171                 if ((txq_id  == tid_data->agg.txq_id) &&
1172                     (q->read_ptr == q->write_ptr)) {
1173                         u16 ssn = SEQ_TO_SN(tid_data->seq_number);
1174                         int tx_fifo = get_fifo_from_tid(ctx, tid);
1175                         IWL_DEBUG_HT(priv, "HW queue empty: continue DELBA flow\n");
1176                         iwlagn_txq_agg_disable(priv, txq_id, ssn, tx_fifo);
1177                         tid_data->agg.state = IWL_AGG_OFF;
1178                         ieee80211_stop_tx_ba_cb_irqsafe(ctx->vif, addr, tid);
1179                 }
1180                 break;
1181         case IWL_EMPTYING_HW_QUEUE_ADDBA:
1182                 /* We are reclaiming the last packet of the queue */
1183                 if (tid_data->tfds_in_queue == 0) {
1184                         IWL_DEBUG_HT(priv, "HW queue empty: continue ADDBA flow\n");
1185                         tid_data->agg.state = IWL_AGG_ON;
1186                         ieee80211_start_tx_ba_cb_irqsafe(ctx->vif, addr, tid);
1187                 }
1188                 break;
1189         }
1190
1191         return 0;
1192 }
1193
1194 static void iwlagn_non_agg_tx_status(struct iwl_priv *priv,
1195                                      struct iwl_rxon_context *ctx,
1196                                      const u8 *addr1)
1197 {
1198         struct ieee80211_sta *sta;
1199         struct iwl_station_priv *sta_priv;
1200
1201         rcu_read_lock();
1202         sta = ieee80211_find_sta(ctx->vif, addr1);
1203         if (sta) {
1204                 sta_priv = (void *)sta->drv_priv;
1205                 /* avoid atomic ops if this isn't a client */
1206                 if (sta_priv->client &&
1207                     atomic_dec_return(&sta_priv->pending_frames) == 0)
1208                         ieee80211_sta_block_awake(priv->hw, sta, false);
1209         }
1210         rcu_read_unlock();
1211 }
1212
1213 static void iwlagn_tx_status(struct iwl_priv *priv, struct iwl_tx_info *tx_info,
1214                              bool is_agg)
1215 {
1216         struct ieee80211_hdr *hdr = (struct ieee80211_hdr *) tx_info->skb->data;
1217
1218         if (!is_agg)
1219                 iwlagn_non_agg_tx_status(priv, tx_info->ctx, hdr->addr1);
1220
1221         ieee80211_tx_status_irqsafe(priv->hw, tx_info->skb);
1222 }
1223
1224 int iwlagn_tx_queue_reclaim(struct iwl_priv *priv, int txq_id, int index)
1225 {
1226         struct iwl_tx_queue *txq = &priv->txq[txq_id];
1227         struct iwl_queue *q = &txq->q;
1228         struct iwl_tx_info *tx_info;
1229         int nfreed = 0;
1230         struct ieee80211_hdr *hdr;
1231
1232         if ((index >= q->n_bd) || (iwl_queue_used(q, index) == 0)) {
1233                 IWL_ERR(priv, "Read index for DMA queue txq id (%d), index %d, "
1234                           "is out of range [0-%d] %d %d.\n", txq_id,
1235                           index, q->n_bd, q->write_ptr, q->read_ptr);
1236                 return 0;
1237         }
1238
1239         for (index = iwl_queue_inc_wrap(index, q->n_bd);
1240              q->read_ptr != index;
1241              q->read_ptr = iwl_queue_inc_wrap(q->read_ptr, q->n_bd)) {
1242
1243                 tx_info = &txq->txb[txq->q.read_ptr];
1244
1245                 if (WARN_ON_ONCE(tx_info->skb == NULL))
1246                         continue;
1247
1248                 hdr = (struct ieee80211_hdr *)tx_info->skb->data;
1249                 if (ieee80211_is_data_qos(hdr->frame_control))
1250                         nfreed++;
1251
1252                 iwlagn_tx_status(priv, tx_info,
1253                                  txq_id >= IWLAGN_FIRST_AMPDU_QUEUE);
1254                 tx_info->skb = NULL;
1255
1256                 if (priv->cfg->ops->lib->txq_inval_byte_cnt_tbl)
1257                         priv->cfg->ops->lib->txq_inval_byte_cnt_tbl(priv, txq);
1258
1259                 priv->cfg->ops->lib->txq_free_tfd(priv, txq);
1260         }
1261         return nfreed;
1262 }
1263
1264 /**
1265  * iwlagn_tx_status_reply_compressed_ba - Update tx status from block-ack
1266  *
1267  * Go through block-ack's bitmap of ACK'd frames, update driver's record of
1268  * ACK vs. not.  This gets sent to mac80211, then to rate scaling algo.
1269  */
1270 static int iwlagn_tx_status_reply_compressed_ba(struct iwl_priv *priv,
1271                                  struct iwl_ht_agg *agg,
1272                                  struct iwl_compressed_ba_resp *ba_resp)
1273
1274 {
1275         int sh;
1276         u16 seq_ctl = le16_to_cpu(ba_resp->seq_ctl);
1277         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
1278         struct ieee80211_tx_info *info;
1279         u64 bitmap, sent_bitmap;
1280
1281         if (unlikely(!agg->wait_for_ba))  {
1282                 if (unlikely(ba_resp->bitmap))
1283                         IWL_ERR(priv, "Received BA when not expected\n");
1284                 return -EINVAL;
1285         }
1286
1287         /* Mark that the expected block-ack response arrived */
1288         agg->wait_for_ba = 0;
1289         IWL_DEBUG_TX_REPLY(priv, "BA %d %d\n", agg->start_idx, ba_resp->seq_ctl);
1290
1291         /* Calculate shift to align block-ack bits with our Tx window bits */
1292         sh = agg->start_idx - SEQ_TO_INDEX(seq_ctl >> 4);
1293         if (sh < 0)
1294                 sh += 0x100;
1295
1296         /*
1297          * Check for success or failure according to the
1298          * transmitted bitmap and block-ack bitmap
1299          */
1300         bitmap = le64_to_cpu(ba_resp->bitmap) >> sh;
1301         sent_bitmap = bitmap & agg->bitmap;
1302
1303         /* Sanity check values reported by uCode */
1304         if (ba_resp->txed_2_done > ba_resp->txed) {
1305                 IWL_DEBUG_TX_REPLY(priv,
1306                         "bogus sent(%d) and ack(%d) count\n",
1307                         ba_resp->txed, ba_resp->txed_2_done);
1308                 /*
1309                  * set txed_2_done = txed,
1310                  * so it won't impact rate scale
1311                  */
1312                 ba_resp->txed = ba_resp->txed_2_done;
1313         }
1314         IWL_DEBUG_HT(priv, "agg frames sent:%d, acked:%d\n",
1315                         ba_resp->txed, ba_resp->txed_2_done);
1316
1317         /* Find the first ACKed frame to store the TX status */
1318         while (sent_bitmap && !(sent_bitmap & 1)) {
1319                 agg->start_idx = (agg->start_idx + 1) & 0xff;
1320                 sent_bitmap >>= 1;
1321         }
1322
1323         info = IEEE80211_SKB_CB(priv->txq[scd_flow].txb[agg->start_idx].skb);
1324         memset(&info->status, 0, sizeof(info->status));
1325         info->flags |= IEEE80211_TX_STAT_ACK;
1326         info->flags |= IEEE80211_TX_STAT_AMPDU;
1327         info->status.ampdu_ack_len = ba_resp->txed_2_done;
1328         info->status.ampdu_len = ba_resp->txed;
1329         iwlagn_hwrate_to_tx_control(priv, agg->rate_n_flags, info);
1330
1331         return 0;
1332 }
1333
1334 /**
1335  * translate ucode response to mac80211 tx status control values
1336  */
1337 void iwlagn_hwrate_to_tx_control(struct iwl_priv *priv, u32 rate_n_flags,
1338                                   struct ieee80211_tx_info *info)
1339 {
1340         struct ieee80211_tx_rate *r = &info->control.rates[0];
1341
1342         info->antenna_sel_tx =
1343                 ((rate_n_flags & RATE_MCS_ANT_ABC_MSK) >> RATE_MCS_ANT_POS);
1344         if (rate_n_flags & RATE_MCS_HT_MSK)
1345                 r->flags |= IEEE80211_TX_RC_MCS;
1346         if (rate_n_flags & RATE_MCS_GF_MSK)
1347                 r->flags |= IEEE80211_TX_RC_GREEN_FIELD;
1348         if (rate_n_flags & RATE_MCS_HT40_MSK)
1349                 r->flags |= IEEE80211_TX_RC_40_MHZ_WIDTH;
1350         if (rate_n_flags & RATE_MCS_DUP_MSK)
1351                 r->flags |= IEEE80211_TX_RC_DUP_DATA;
1352         if (rate_n_flags & RATE_MCS_SGI_MSK)
1353                 r->flags |= IEEE80211_TX_RC_SHORT_GI;
1354         r->idx = iwlagn_hwrate_to_mac80211_idx(rate_n_flags, info->band);
1355 }
1356
1357 /**
1358  * iwlagn_rx_reply_compressed_ba - Handler for REPLY_COMPRESSED_BA
1359  *
1360  * Handles block-acknowledge notification from device, which reports success
1361  * of frames sent via aggregation.
1362  */
1363 void iwlagn_rx_reply_compressed_ba(struct iwl_priv *priv,
1364                                            struct iwl_rx_mem_buffer *rxb)
1365 {
1366         struct iwl_rx_packet *pkt = rxb_addr(rxb);
1367         struct iwl_compressed_ba_resp *ba_resp = &pkt->u.compressed_ba;
1368         struct iwl_tx_queue *txq = NULL;
1369         struct iwl_ht_agg *agg;
1370         int index;
1371         int sta_id;
1372         int tid;
1373         unsigned long flags;
1374
1375         /* "flow" corresponds to Tx queue */
1376         u16 scd_flow = le16_to_cpu(ba_resp->scd_flow);
1377
1378         /* "ssn" is start of block-ack Tx window, corresponds to index
1379          * (in Tx queue's circular buffer) of first TFD/frame in window */
1380         u16 ba_resp_scd_ssn = le16_to_cpu(ba_resp->scd_ssn);
1381
1382         if (scd_flow >= priv->hw_params.max_txq_num) {
1383                 IWL_ERR(priv,
1384                         "BUG_ON scd_flow is bigger than number of queues\n");
1385                 return;
1386         }
1387
1388         txq = &priv->txq[scd_flow];
1389         sta_id = ba_resp->sta_id;
1390         tid = ba_resp->tid;
1391         agg = &priv->stations[sta_id].tid[tid].agg;
1392         if (unlikely(agg->txq_id != scd_flow)) {
1393                 /*
1394                  * FIXME: this is a uCode bug which need to be addressed,
1395                  * log the information and return for now!
1396                  * since it is possible happen very often and in order
1397                  * not to fill the syslog, don't enable the logging by default
1398                  */
1399                 IWL_DEBUG_TX_REPLY(priv,
1400                         "BA scd_flow %d does not match txq_id %d\n",
1401                         scd_flow, agg->txq_id);
1402                 return;
1403         }
1404
1405         /* Find index just before block-ack window */
1406         index = iwl_queue_dec_wrap(ba_resp_scd_ssn & 0xff, txq->q.n_bd);
1407
1408         spin_lock_irqsave(&priv->sta_lock, flags);
1409
1410         IWL_DEBUG_TX_REPLY(priv, "REPLY_COMPRESSED_BA [%d] Received from %pM, "
1411                            "sta_id = %d\n",
1412                            agg->wait_for_ba,
1413                            (u8 *) &ba_resp->sta_addr_lo32,
1414                            ba_resp->sta_id);
1415         IWL_DEBUG_TX_REPLY(priv, "TID = %d, SeqCtl = %d, bitmap = 0x%llx, scd_flow = "
1416                            "%d, scd_ssn = %d\n",
1417                            ba_resp->tid,
1418                            ba_resp->seq_ctl,
1419                            (unsigned long long)le64_to_cpu(ba_resp->bitmap),
1420                            ba_resp->scd_flow,
1421                            ba_resp->scd_ssn);
1422         IWL_DEBUG_TX_REPLY(priv, "DAT start_idx = %d, bitmap = 0x%llx\n",
1423                            agg->start_idx,
1424                            (unsigned long long)agg->bitmap);
1425
1426         /* Update driver's record of ACK vs. not for each frame in window */
1427         iwlagn_tx_status_reply_compressed_ba(priv, agg, ba_resp);
1428
1429         /* Release all TFDs before the SSN, i.e. all TFDs in front of
1430          * block-ack window (we assume that they've been successfully
1431          * transmitted ... if not, it's too late anyway). */
1432         if (txq->q.read_ptr != (ba_resp_scd_ssn & 0xff)) {
1433                 /* calculate mac80211 ampdu sw queue to wake */
1434                 int freed = iwlagn_tx_queue_reclaim(priv, scd_flow, index);
1435                 iwl_free_tfds_in_queue(priv, sta_id, tid, freed);
1436
1437                 if ((iwl_queue_space(&txq->q) > txq->q.low_mark) &&
1438                     priv->mac80211_registered &&
1439                     (agg->state != IWL_EMPTYING_HW_QUEUE_DELBA))
1440                         iwl_wake_queue(priv, txq);
1441
1442                 iwlagn_txq_check_empty(priv, sta_id, tid, scd_flow);
1443         }
1444
1445         spin_unlock_irqrestore(&priv->sta_lock, flags);
1446 }
1447
1448 #ifdef CONFIG_IWLWIFI_DEBUG
1449 const char *iwl_get_tx_fail_reason(u32 status)
1450 {
1451 #define TX_STATUS_FAIL(x) case TX_STATUS_FAIL_ ## x: return #x
1452 #define TX_STATUS_POSTPONE(x) case TX_STATUS_POSTPONE_ ## x: return #x
1453
1454         switch (status & TX_STATUS_MSK) {
1455         case TX_STATUS_SUCCESS:
1456                 return "SUCCESS";
1457         TX_STATUS_POSTPONE(DELAY);
1458         TX_STATUS_POSTPONE(FEW_BYTES);
1459         TX_STATUS_POSTPONE(BT_PRIO);
1460         TX_STATUS_POSTPONE(QUIET_PERIOD);
1461         TX_STATUS_POSTPONE(CALC_TTAK);
1462         TX_STATUS_FAIL(INTERNAL_CROSSED_RETRY);
1463         TX_STATUS_FAIL(SHORT_LIMIT);
1464         TX_STATUS_FAIL(LONG_LIMIT);
1465         TX_STATUS_FAIL(FIFO_UNDERRUN);
1466         TX_STATUS_FAIL(DRAIN_FLOW);
1467         TX_STATUS_FAIL(RFKILL_FLUSH);
1468         TX_STATUS_FAIL(LIFE_EXPIRE);
1469         TX_STATUS_FAIL(DEST_PS);
1470         TX_STATUS_FAIL(HOST_ABORTED);
1471         TX_STATUS_FAIL(BT_RETRY);
1472         TX_STATUS_FAIL(STA_INVALID);
1473         TX_STATUS_FAIL(FRAG_DROPPED);
1474         TX_STATUS_FAIL(TID_DISABLE);
1475         TX_STATUS_FAIL(FIFO_FLUSHED);
1476         TX_STATUS_FAIL(INSUFFICIENT_CF_POLL);
1477         TX_STATUS_FAIL(PASSIVE_NO_RX);
1478         TX_STATUS_FAIL(NO_BEACON_ON_RADAR);
1479         }
1480
1481         return "UNKNOWN";
1482
1483 #undef TX_STATUS_FAIL
1484 #undef TX_STATUS_POSTPONE
1485 }
1486 #endif /* CONFIG_IWLWIFI_DEBUG */