bnx2x: congestion management re-organization
[pandora-kernel.git] / drivers / net / ethernet / broadcom / bnx2x / bnx2x.h
1 /* bnx2x.h: Broadcom Everest network driver.
2  *
3  * Copyright (c) 2007-2012 Broadcom Corporation
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License as published by
7  * the Free Software Foundation.
8  *
9  * Maintained by: Eilon Greenstein <eilong@broadcom.com>
10  * Written by: Eliezer Tamir
11  * Based on code from Michael Chan's bnx2 driver
12  */
13
14 #ifndef BNX2X_H
15 #define BNX2X_H
16 #include <linux/netdevice.h>
17 #include <linux/dma-mapping.h>
18 #include <linux/types.h>
19
20 /* compilation time flags */
21
22 /* define this to make the driver freeze on error to allow getting debug info
23  * (you will need to reboot afterwards) */
24 /* #define BNX2X_STOP_ON_ERROR */
25
26 #define DRV_MODULE_VERSION      "1.72.10-0"
27 #define DRV_MODULE_RELDATE      "2012/02/20"
28 #define BNX2X_BC_VER            0x040200
29
30 #if defined(CONFIG_DCB)
31 #define BCM_DCBNL
32 #endif
33
34
35 #include "bnx2x_hsi.h"
36
37 #if defined(CONFIG_CNIC) || defined(CONFIG_CNIC_MODULE)
38 #define BCM_CNIC 1
39 #include "../cnic_if.h"
40 #endif
41
42 #ifdef BCM_CNIC
43 #define BNX2X_MIN_MSIX_VEC_CNT 3
44 #define BNX2X_MSIX_VEC_FP_START 2
45 #else
46 #define BNX2X_MIN_MSIX_VEC_CNT 2
47 #define BNX2X_MSIX_VEC_FP_START 1
48 #endif
49
50 #include <linux/mdio.h>
51
52 #include "bnx2x_reg.h"
53 #include "bnx2x_fw_defs.h"
54 #include "bnx2x_hsi.h"
55 #include "bnx2x_link.h"
56 #include "bnx2x_sp.h"
57 #include "bnx2x_dcb.h"
58 #include "bnx2x_stats.h"
59
60 /* error/debug prints */
61
62 #define DRV_MODULE_NAME         "bnx2x"
63
64 /* for messages that are currently off */
65 #define BNX2X_MSG_OFF                   0x0
66 #define BNX2X_MSG_MCP                   0x0010000 /* was: NETIF_MSG_HW */
67 #define BNX2X_MSG_STATS                 0x0020000 /* was: NETIF_MSG_TIMER */
68 #define BNX2X_MSG_NVM                   0x0040000 /* was: NETIF_MSG_HW */
69 #define BNX2X_MSG_DMAE                  0x0080000 /* was: NETIF_MSG_HW */
70 #define BNX2X_MSG_SP                    0x0100000 /* was: NETIF_MSG_INTR */
71 #define BNX2X_MSG_FP                    0x0200000 /* was: NETIF_MSG_INTR */
72 #define BNX2X_MSG_IOV                   0x0800000
73 #define BNX2X_MSG_IDLE                  0x2000000 /* used for idle check*/
74 #define BNX2X_MSG_ETHTOOL               0x4000000
75 #define BNX2X_MSG_DCB                   0x8000000
76
77 /* regular debug print */
78 #define DP(__mask, fmt, ...)                                    \
79 do {                                                            \
80         if (unlikely(bp->msg_enable & (__mask)))                \
81                 pr_notice("[%s:%d(%s)]" fmt,                    \
82                           __func__, __LINE__,                   \
83                           bp->dev ? (bp->dev->name) : "?",      \
84                           ##__VA_ARGS__);                       \
85 } while (0)
86
87 #define DP_CONT(__mask, fmt, ...)                               \
88 do {                                                            \
89         if (unlikely(bp->msg_enable & (__mask)))                \
90                 pr_cont(fmt, ##__VA_ARGS__);                    \
91 } while (0)
92
93 /* errors debug print */
94 #define BNX2X_DBG_ERR(fmt, ...)                                 \
95 do {                                                            \
96         if (unlikely(netif_msg_probe(bp)))                      \
97                 pr_err("[%s:%d(%s)]" fmt,                       \
98                        __func__, __LINE__,                      \
99                        bp->dev ? (bp->dev->name) : "?",         \
100                        ##__VA_ARGS__);                          \
101 } while (0)
102
103 /* for errors (never masked) */
104 #define BNX2X_ERR(fmt, ...)                                     \
105 do {                                                            \
106         pr_err("[%s:%d(%s)]" fmt,                               \
107                __func__, __LINE__,                              \
108                bp->dev ? (bp->dev->name) : "?",                 \
109                ##__VA_ARGS__);                                  \
110 } while (0)
111
112 #define BNX2X_ERROR(fmt, ...)                                   \
113         pr_err("[%s:%d]" fmt, __func__, __LINE__, ##__VA_ARGS__)
114
115
116 /* before we have a dev->name use dev_info() */
117 #define BNX2X_DEV_INFO(fmt, ...)                                 \
118 do {                                                             \
119         if (unlikely(netif_msg_probe(bp)))                       \
120                 dev_info(&bp->pdev->dev, fmt, ##__VA_ARGS__);    \
121 } while (0)
122
123 #ifdef BNX2X_STOP_ON_ERROR
124 void bnx2x_int_disable(struct bnx2x *bp);
125 #define bnx2x_panic()                           \
126 do {                                            \
127         bp->panic = 1;                          \
128         BNX2X_ERR("driver assert\n");           \
129         bnx2x_int_disable(bp);                  \
130         bnx2x_panic_dump(bp);                   \
131 } while (0)
132 #else
133 #define bnx2x_panic()                           \
134 do {                                            \
135         bp->panic = 1;                          \
136         BNX2X_ERR("driver assert\n");           \
137         bnx2x_panic_dump(bp);                   \
138 } while (0)
139 #endif
140
141 #define bnx2x_mc_addr(ha)      ((ha)->addr)
142 #define bnx2x_uc_addr(ha)      ((ha)->addr)
143
144 #define U64_LO(x)                       (u32)(((u64)(x)) & 0xffffffff)
145 #define U64_HI(x)                       (u32)(((u64)(x)) >> 32)
146 #define HILO_U64(hi, lo)                ((((u64)(hi)) << 32) + (lo))
147
148
149 #define REG_ADDR(bp, offset)            ((bp->regview) + (offset))
150
151 #define REG_RD(bp, offset)              readl(REG_ADDR(bp, offset))
152 #define REG_RD8(bp, offset)             readb(REG_ADDR(bp, offset))
153 #define REG_RD16(bp, offset)            readw(REG_ADDR(bp, offset))
154
155 #define REG_WR(bp, offset, val)         writel((u32)val, REG_ADDR(bp, offset))
156 #define REG_WR8(bp, offset, val)        writeb((u8)val, REG_ADDR(bp, offset))
157 #define REG_WR16(bp, offset, val)       writew((u16)val, REG_ADDR(bp, offset))
158
159 #define REG_RD_IND(bp, offset)          bnx2x_reg_rd_ind(bp, offset)
160 #define REG_WR_IND(bp, offset, val)     bnx2x_reg_wr_ind(bp, offset, val)
161
162 #define REG_RD_DMAE(bp, offset, valp, len32) \
163         do { \
164                 bnx2x_read_dmae(bp, offset, len32);\
165                 memcpy(valp, bnx2x_sp(bp, wb_data[0]), (len32) * 4); \
166         } while (0)
167
168 #define REG_WR_DMAE(bp, offset, valp, len32) \
169         do { \
170                 memcpy(bnx2x_sp(bp, wb_data[0]), valp, (len32) * 4); \
171                 bnx2x_write_dmae(bp, bnx2x_sp_mapping(bp, wb_data), \
172                                  offset, len32); \
173         } while (0)
174
175 #define REG_WR_DMAE_LEN(bp, offset, valp, len32) \
176         REG_WR_DMAE(bp, offset, valp, len32)
177
178 #define VIRT_WR_DMAE_LEN(bp, data, addr, len32, le32_swap) \
179         do { \
180                 memcpy(GUNZIP_BUF(bp), data, (len32) * 4); \
181                 bnx2x_write_big_buf_wb(bp, addr, len32); \
182         } while (0)
183
184 #define SHMEM_ADDR(bp, field)           (bp->common.shmem_base + \
185                                          offsetof(struct shmem_region, field))
186 #define SHMEM_RD(bp, field)             REG_RD(bp, SHMEM_ADDR(bp, field))
187 #define SHMEM_WR(bp, field, val)        REG_WR(bp, SHMEM_ADDR(bp, field), val)
188
189 #define SHMEM2_ADDR(bp, field)          (bp->common.shmem2_base + \
190                                          offsetof(struct shmem2_region, field))
191 #define SHMEM2_RD(bp, field)            REG_RD(bp, SHMEM2_ADDR(bp, field))
192 #define SHMEM2_WR(bp, field, val)       REG_WR(bp, SHMEM2_ADDR(bp, field), val)
193 #define MF_CFG_ADDR(bp, field)          (bp->common.mf_cfg_base + \
194                                          offsetof(struct mf_cfg, field))
195 #define MF2_CFG_ADDR(bp, field)         (bp->common.mf2_cfg_base + \
196                                          offsetof(struct mf2_cfg, field))
197
198 #define MF_CFG_RD(bp, field)            REG_RD(bp, MF_CFG_ADDR(bp, field))
199 #define MF_CFG_WR(bp, field, val)       REG_WR(bp,\
200                                                MF_CFG_ADDR(bp, field), (val))
201 #define MF2_CFG_RD(bp, field)           REG_RD(bp, MF2_CFG_ADDR(bp, field))
202
203 #define SHMEM2_HAS(bp, field)           ((bp)->common.shmem2_base &&    \
204                                          (SHMEM2_RD((bp), size) >       \
205                                          offsetof(struct shmem2_region, field)))
206
207 #define EMAC_RD(bp, reg)                REG_RD(bp, emac_base + reg)
208 #define EMAC_WR(bp, reg, val)           REG_WR(bp, emac_base + reg, val)
209
210 /* SP SB indices */
211
212 /* General SP events - stats query, cfc delete, etc  */
213 #define HC_SP_INDEX_ETH_DEF_CONS                3
214
215 /* EQ completions */
216 #define HC_SP_INDEX_EQ_CONS                     7
217
218 /* FCoE L2 connection completions */
219 #define HC_SP_INDEX_ETH_FCOE_TX_CQ_CONS         6
220 #define HC_SP_INDEX_ETH_FCOE_RX_CQ_CONS         4
221 /* iSCSI L2 */
222 #define HC_SP_INDEX_ETH_ISCSI_CQ_CONS           5
223 #define HC_SP_INDEX_ETH_ISCSI_RX_CQ_CONS        1
224
225 /* Special clients parameters */
226
227 /* SB indices */
228 /* FCoE L2 */
229 #define BNX2X_FCOE_L2_RX_INDEX \
230         (&bp->def_status_blk->sp_sb.\
231         index_values[HC_SP_INDEX_ETH_FCOE_RX_CQ_CONS])
232
233 #define BNX2X_FCOE_L2_TX_INDEX \
234         (&bp->def_status_blk->sp_sb.\
235         index_values[HC_SP_INDEX_ETH_FCOE_TX_CQ_CONS])
236
237 /**
238  *  CIDs and CLIDs:
239  *  CLIDs below is a CLID for func 0, then the CLID for other
240  *  functions will be calculated by the formula:
241  *
242  *  FUNC_N_CLID_X = N * NUM_SPECIAL_CLIENTS + FUNC_0_CLID_X
243  *
244  */
245 enum {
246         BNX2X_ISCSI_ETH_CL_ID_IDX,
247         BNX2X_FCOE_ETH_CL_ID_IDX,
248         BNX2X_MAX_CNIC_ETH_CL_ID_IDX,
249 };
250
251 #define BNX2X_CNIC_START_ETH_CID        48
252 enum {
253         /* iSCSI L2 */
254         BNX2X_ISCSI_ETH_CID = BNX2X_CNIC_START_ETH_CID,
255         /* FCoE L2 */
256         BNX2X_FCOE_ETH_CID,
257 };
258
259 /** Additional rings budgeting */
260 #ifdef BCM_CNIC
261 #define CNIC_PRESENT                    1
262 #define FCOE_PRESENT                    1
263 #else
264 #define CNIC_PRESENT                    0
265 #define FCOE_PRESENT                    0
266 #endif /* BCM_CNIC */
267 #define NON_ETH_CONTEXT_USE     (FCOE_PRESENT)
268
269 #define AEU_IN_ATTN_BITS_PXPPCICLOCKCLIENT_PARITY_ERROR \
270         AEU_INPUTS_ATTN_BITS_PXPPCICLOCKCLIENT_PARITY_ERROR
271
272 #define SM_RX_ID                        0
273 #define SM_TX_ID                        1
274
275 /* defines for multiple tx priority indices */
276 #define FIRST_TX_ONLY_COS_INDEX         1
277 #define FIRST_TX_COS_INDEX              0
278
279 /* defines for decodeing the fastpath index and the cos index out of the
280  * transmission queue index
281  */
282 #define MAX_TXQS_PER_COS        FP_SB_MAX_E1x
283
284 #define TXQ_TO_FP(txq_index)    ((txq_index) % MAX_TXQS_PER_COS)
285 #define TXQ_TO_COS(txq_index)   ((txq_index) / MAX_TXQS_PER_COS)
286
287 /* rules for calculating the cids of tx-only connections */
288 #define CID_TO_FP(cid)          ((cid) % MAX_TXQS_PER_COS)
289 #define CID_COS_TO_TX_ONLY_CID(cid, cos)        (cid + cos * MAX_TXQS_PER_COS)
290
291 /* fp index inside class of service range */
292 #define FP_COS_TO_TXQ(fp, cos)    ((fp)->index + cos * MAX_TXQS_PER_COS)
293
294 /*
295  * 0..15 eth cos0
296  * 16..31 eth cos1 if applicable
297  * 32..47 eth cos2 If applicable
298  * fcoe queue follows eth queues (16, 32, 48 depending on cos)
299  */
300 #define MAX_ETH_TXQ_IDX(bp)     (MAX_TXQS_PER_COS * (bp)->max_cos)
301 #define FCOE_TXQ_IDX(bp)        (MAX_ETH_TXQ_IDX(bp))
302
303 /* fast path */
304 /*
305  * This driver uses new build_skb() API :
306  * RX ring buffer contains pointer to kmalloc() data only,
307  * skb are built only after Hardware filled the frame.
308  */
309 struct sw_rx_bd {
310         u8              *data;
311         DEFINE_DMA_UNMAP_ADDR(mapping);
312 };
313
314 struct sw_tx_bd {
315         struct sk_buff  *skb;
316         u16             first_bd;
317         u8              flags;
318 /* Set on the first BD descriptor when there is a split BD */
319 #define BNX2X_TSO_SPLIT_BD              (1<<0)
320 };
321
322 struct sw_rx_page {
323         struct page     *page;
324         DEFINE_DMA_UNMAP_ADDR(mapping);
325 };
326
327 union db_prod {
328         struct doorbell_set_prod data;
329         u32             raw;
330 };
331
332 /* dropless fc FW/HW related params */
333 #define BRB_SIZE(bp)            (CHIP_IS_E3(bp) ? 1024 : 512)
334 #define MAX_AGG_QS(bp)          (CHIP_IS_E1(bp) ? \
335                                         ETH_MAX_AGGREGATION_QUEUES_E1 :\
336                                         ETH_MAX_AGGREGATION_QUEUES_E1H_E2)
337 #define FW_DROP_LEVEL(bp)       (3 + MAX_SPQ_PENDING + MAX_AGG_QS(bp))
338 #define FW_PREFETCH_CNT         16
339 #define DROPLESS_FC_HEADROOM    100
340
341 /* MC hsi */
342 #define BCM_PAGE_SHIFT          12
343 #define BCM_PAGE_SIZE           (1 << BCM_PAGE_SHIFT)
344 #define BCM_PAGE_MASK           (~(BCM_PAGE_SIZE - 1))
345 #define BCM_PAGE_ALIGN(addr)    (((addr) + BCM_PAGE_SIZE - 1) & BCM_PAGE_MASK)
346
347 #define PAGES_PER_SGE_SHIFT     0
348 #define PAGES_PER_SGE           (1 << PAGES_PER_SGE_SHIFT)
349 #define SGE_PAGE_SIZE           PAGE_SIZE
350 #define SGE_PAGE_SHIFT          PAGE_SHIFT
351 #define SGE_PAGE_ALIGN(addr)    PAGE_ALIGN((typeof(PAGE_SIZE))(addr))
352 #define SGE_PAGES               (SGE_PAGE_SIZE * PAGES_PER_SGE)
353
354 /* SGE ring related macros */
355 #define NUM_RX_SGE_PAGES        2
356 #define RX_SGE_CNT              (BCM_PAGE_SIZE / sizeof(struct eth_rx_sge))
357 #define NEXT_PAGE_SGE_DESC_CNT  2
358 #define MAX_RX_SGE_CNT          (RX_SGE_CNT - NEXT_PAGE_SGE_DESC_CNT)
359 /* RX_SGE_CNT is promised to be a power of 2 */
360 #define RX_SGE_MASK             (RX_SGE_CNT - 1)
361 #define NUM_RX_SGE              (RX_SGE_CNT * NUM_RX_SGE_PAGES)
362 #define MAX_RX_SGE              (NUM_RX_SGE - 1)
363 #define NEXT_SGE_IDX(x)         ((((x) & RX_SGE_MASK) == \
364                                   (MAX_RX_SGE_CNT - 1)) ? \
365                                         (x) + 1 + NEXT_PAGE_SGE_DESC_CNT : \
366                                         (x) + 1)
367 #define RX_SGE(x)               ((x) & MAX_RX_SGE)
368
369 /*
370  * Number of required  SGEs is the sum of two:
371  * 1. Number of possible opened aggregations (next packet for
372  *    these aggregations will probably consume SGE immidiatelly)
373  * 2. Rest of BRB blocks divided by 2 (block will consume new SGE only
374  *    after placement on BD for new TPA aggregation)
375  *
376  * Takes into account NEXT_PAGE_SGE_DESC_CNT "next" elements on each page
377  */
378 #define NUM_SGE_REQ             (MAX_AGG_QS(bp) + \
379                                         (BRB_SIZE(bp) - MAX_AGG_QS(bp)) / 2)
380 #define NUM_SGE_PG_REQ          ((NUM_SGE_REQ + MAX_RX_SGE_CNT - 1) / \
381                                                 MAX_RX_SGE_CNT)
382 #define SGE_TH_LO(bp)           (NUM_SGE_REQ + \
383                                  NUM_SGE_PG_REQ * NEXT_PAGE_SGE_DESC_CNT)
384 #define SGE_TH_HI(bp)           (SGE_TH_LO(bp) + DROPLESS_FC_HEADROOM)
385
386 /* Manipulate a bit vector defined as an array of u64 */
387
388 /* Number of bits in one sge_mask array element */
389 #define BIT_VEC64_ELEM_SZ               64
390 #define BIT_VEC64_ELEM_SHIFT            6
391 #define BIT_VEC64_ELEM_MASK             ((u64)BIT_VEC64_ELEM_SZ - 1)
392
393
394 #define __BIT_VEC64_SET_BIT(el, bit) \
395         do { \
396                 el = ((el) | ((u64)0x1 << (bit))); \
397         } while (0)
398
399 #define __BIT_VEC64_CLEAR_BIT(el, bit) \
400         do { \
401                 el = ((el) & (~((u64)0x1 << (bit)))); \
402         } while (0)
403
404
405 #define BIT_VEC64_SET_BIT(vec64, idx) \
406         __BIT_VEC64_SET_BIT((vec64)[(idx) >> BIT_VEC64_ELEM_SHIFT], \
407                            (idx) & BIT_VEC64_ELEM_MASK)
408
409 #define BIT_VEC64_CLEAR_BIT(vec64, idx) \
410         __BIT_VEC64_CLEAR_BIT((vec64)[(idx) >> BIT_VEC64_ELEM_SHIFT], \
411                              (idx) & BIT_VEC64_ELEM_MASK)
412
413 #define BIT_VEC64_TEST_BIT(vec64, idx) \
414         (((vec64)[(idx) >> BIT_VEC64_ELEM_SHIFT] >> \
415         ((idx) & BIT_VEC64_ELEM_MASK)) & 0x1)
416
417 /* Creates a bitmask of all ones in less significant bits.
418    idx - index of the most significant bit in the created mask */
419 #define BIT_VEC64_ONES_MASK(idx) \
420                 (((u64)0x1 << (((idx) & BIT_VEC64_ELEM_MASK) + 1)) - 1)
421 #define BIT_VEC64_ELEM_ONE_MASK ((u64)(~0))
422
423 /*******************************************************/
424
425
426
427 /* Number of u64 elements in SGE mask array */
428 #define RX_SGE_MASK_LEN                 (NUM_RX_SGE / BIT_VEC64_ELEM_SZ)
429 #define RX_SGE_MASK_LEN_MASK            (RX_SGE_MASK_LEN - 1)
430 #define NEXT_SGE_MASK_ELEM(el)          (((el) + 1) & RX_SGE_MASK_LEN_MASK)
431
432 union host_hc_status_block {
433         /* pointer to fp status block e1x */
434         struct host_hc_status_block_e1x *e1x_sb;
435         /* pointer to fp status block e2 */
436         struct host_hc_status_block_e2  *e2_sb;
437 };
438
439 struct bnx2x_agg_info {
440         /*
441          * First aggregation buffer is a data buffer, the following - are pages.
442          * We will preallocate the data buffer for each aggregation when
443          * we open the interface and will replace the BD at the consumer
444          * with this one when we receive the TPA_START CQE in order to
445          * keep the Rx BD ring consistent.
446          */
447         struct sw_rx_bd         first_buf;
448         u8                      tpa_state;
449 #define BNX2X_TPA_START                 1
450 #define BNX2X_TPA_STOP                  2
451 #define BNX2X_TPA_ERROR                 3
452         u8                      placement_offset;
453         u16                     parsing_flags;
454         u16                     vlan_tag;
455         u16                     len_on_bd;
456         u32                     rxhash;
457         u16                     gro_size;
458         u16                     full_page;
459 };
460
461 #define Q_STATS_OFFSET32(stat_name) \
462                         (offsetof(struct bnx2x_eth_q_stats, stat_name) / 4)
463
464 struct bnx2x_fp_txdata {
465
466         struct sw_tx_bd         *tx_buf_ring;
467
468         union eth_tx_bd_types   *tx_desc_ring;
469         dma_addr_t              tx_desc_mapping;
470
471         u32                     cid;
472
473         union db_prod           tx_db;
474
475         u16                     tx_pkt_prod;
476         u16                     tx_pkt_cons;
477         u16                     tx_bd_prod;
478         u16                     tx_bd_cons;
479
480         unsigned long           tx_pkt;
481
482         __le16                  *tx_cons_sb;
483
484         int                     txq_index;
485 };
486
487 enum bnx2x_tpa_mode_t {
488         TPA_MODE_LRO,
489         TPA_MODE_GRO
490 };
491
492 struct bnx2x_fastpath {
493         struct bnx2x            *bp; /* parent */
494
495 #define BNX2X_NAPI_WEIGHT       128
496         struct napi_struct      napi;
497         union host_hc_status_block      status_blk;
498         /* chip independed shortcuts into sb structure */
499         __le16                  *sb_index_values;
500         __le16                  *sb_running_index;
501         /* chip independed shortcut into rx_prods_offset memory */
502         u32                     ustorm_rx_prods_offset;
503
504         u32                     rx_buf_size;
505
506         dma_addr_t              status_blk_mapping;
507
508         enum bnx2x_tpa_mode_t   mode;
509
510         u8                      max_cos; /* actual number of active tx coses */
511         struct bnx2x_fp_txdata  txdata[BNX2X_MULTI_TX_COS];
512
513         struct sw_rx_bd         *rx_buf_ring;   /* BDs mappings ring */
514         struct sw_rx_page       *rx_page_ring;  /* SGE pages mappings ring */
515
516         struct eth_rx_bd        *rx_desc_ring;
517         dma_addr_t              rx_desc_mapping;
518
519         union eth_rx_cqe        *rx_comp_ring;
520         dma_addr_t              rx_comp_mapping;
521
522         /* SGE ring */
523         struct eth_rx_sge       *rx_sge_ring;
524         dma_addr_t              rx_sge_mapping;
525
526         u64                     sge_mask[RX_SGE_MASK_LEN];
527
528         u32                     cid;
529
530         __le16                  fp_hc_idx;
531
532         u8                      index;          /* number in fp array */
533         u8                      rx_queue;       /* index for skb_record */
534         u8                      cl_id;          /* eth client id */
535         u8                      cl_qzone_id;
536         u8                      fw_sb_id;       /* status block number in FW */
537         u8                      igu_sb_id;      /* status block number in HW */
538
539         u16                     rx_bd_prod;
540         u16                     rx_bd_cons;
541         u16                     rx_comp_prod;
542         u16                     rx_comp_cons;
543         u16                     rx_sge_prod;
544         /* The last maximal completed SGE */
545         u16                     last_max_sge;
546         __le16                  *rx_cons_sb;
547         unsigned long           rx_pkt,
548                                 rx_calls;
549
550         /* TPA related */
551         struct bnx2x_agg_info   tpa_info[ETH_MAX_AGGREGATION_QUEUES_E1H_E2];
552         u8                      disable_tpa;
553 #ifdef BNX2X_STOP_ON_ERROR
554         u64                     tpa_queue_used;
555 #endif
556
557         struct tstorm_per_queue_stats old_tclient;
558         struct ustorm_per_queue_stats old_uclient;
559         struct xstorm_per_queue_stats old_xclient;
560         struct bnx2x_eth_q_stats eth_q_stats;
561         struct bnx2x_eth_q_stats_old eth_q_stats_old;
562
563         /* The size is calculated using the following:
564              sizeof name field from netdev structure +
565              4 ('-Xx-' string) +
566              4 (for the digits and to make it DWORD aligned) */
567 #define FP_NAME_SIZE            (sizeof(((struct net_device *)0)->name) + 8)
568         char                    name[FP_NAME_SIZE];
569
570         /* MACs object */
571         struct bnx2x_vlan_mac_obj mac_obj;
572
573         /* Queue State object */
574         struct bnx2x_queue_sp_obj q_obj;
575
576 };
577
578 #define bnx2x_fp(bp, nr, var)           (bp->fp[nr].var)
579
580 /* Use 2500 as a mini-jumbo MTU for FCoE */
581 #define BNX2X_FCOE_MINI_JUMBO_MTU       2500
582
583 /* FCoE L2 `fastpath' entry is right after the eth entries */
584 #define FCOE_IDX                        BNX2X_NUM_ETH_QUEUES(bp)
585 #define bnx2x_fcoe_fp(bp)               (&bp->fp[FCOE_IDX])
586 #define bnx2x_fcoe(bp, var)             (bnx2x_fcoe_fp(bp)->var)
587 #define bnx2x_fcoe_tx(bp, var)          (bnx2x_fcoe_fp(bp)-> \
588                                                 txdata[FIRST_TX_COS_INDEX].var)
589
590
591 #define IS_ETH_FP(fp)                   (fp->index < \
592                                          BNX2X_NUM_ETH_QUEUES(fp->bp))
593 #ifdef BCM_CNIC
594 #define IS_FCOE_FP(fp)                  (fp->index == FCOE_IDX)
595 #define IS_FCOE_IDX(idx)                ((idx) == FCOE_IDX)
596 #else
597 #define IS_FCOE_FP(fp)          false
598 #define IS_FCOE_IDX(idx)        false
599 #endif
600
601
602 /* MC hsi */
603 #define MAX_FETCH_BD            13      /* HW max BDs per packet */
604 #define RX_COPY_THRESH          92
605
606 #define NUM_TX_RINGS            16
607 #define TX_DESC_CNT             (BCM_PAGE_SIZE / sizeof(union eth_tx_bd_types))
608 #define NEXT_PAGE_TX_DESC_CNT   1
609 #define MAX_TX_DESC_CNT         (TX_DESC_CNT - NEXT_PAGE_TX_DESC_CNT)
610 #define NUM_TX_BD               (TX_DESC_CNT * NUM_TX_RINGS)
611 #define MAX_TX_BD               (NUM_TX_BD - 1)
612 #define MAX_TX_AVAIL            (MAX_TX_DESC_CNT * NUM_TX_RINGS - 2)
613 #define NEXT_TX_IDX(x)          ((((x) & MAX_TX_DESC_CNT) == \
614                                   (MAX_TX_DESC_CNT - 1)) ? \
615                                         (x) + 1 + NEXT_PAGE_TX_DESC_CNT : \
616                                         (x) + 1)
617 #define TX_BD(x)                ((x) & MAX_TX_BD)
618 #define TX_BD_POFF(x)           ((x) & MAX_TX_DESC_CNT)
619
620 /* The RX BD ring is special, each bd is 8 bytes but the last one is 16 */
621 #define NUM_RX_RINGS            8
622 #define RX_DESC_CNT             (BCM_PAGE_SIZE / sizeof(struct eth_rx_bd))
623 #define NEXT_PAGE_RX_DESC_CNT   2
624 #define MAX_RX_DESC_CNT         (RX_DESC_CNT - NEXT_PAGE_RX_DESC_CNT)
625 #define RX_DESC_MASK            (RX_DESC_CNT - 1)
626 #define NUM_RX_BD               (RX_DESC_CNT * NUM_RX_RINGS)
627 #define MAX_RX_BD               (NUM_RX_BD - 1)
628 #define MAX_RX_AVAIL            (MAX_RX_DESC_CNT * NUM_RX_RINGS - 2)
629
630 /* dropless fc calculations for BDs
631  *
632  * Number of BDs should as number of buffers in BRB:
633  * Low threshold takes into account NEXT_PAGE_RX_DESC_CNT
634  * "next" elements on each page
635  */
636 #define NUM_BD_REQ              BRB_SIZE(bp)
637 #define NUM_BD_PG_REQ           ((NUM_BD_REQ + MAX_RX_DESC_CNT - 1) / \
638                                               MAX_RX_DESC_CNT)
639 #define BD_TH_LO(bp)            (NUM_BD_REQ + \
640                                  NUM_BD_PG_REQ * NEXT_PAGE_RX_DESC_CNT + \
641                                  FW_DROP_LEVEL(bp))
642 #define BD_TH_HI(bp)            (BD_TH_LO(bp) + DROPLESS_FC_HEADROOM)
643
644 #define MIN_RX_AVAIL            ((bp)->dropless_fc ? BD_TH_HI(bp) + 128 : 128)
645
646 #define MIN_RX_SIZE_TPA_HW      (CHIP_IS_E1(bp) ? \
647                                         ETH_MIN_RX_CQES_WITH_TPA_E1 : \
648                                         ETH_MIN_RX_CQES_WITH_TPA_E1H_E2)
649 #define MIN_RX_SIZE_NONTPA_HW   ETH_MIN_RX_CQES_WITHOUT_TPA
650 #define MIN_RX_SIZE_TPA         (max_t(u32, MIN_RX_SIZE_TPA_HW, MIN_RX_AVAIL))
651 #define MIN_RX_SIZE_NONTPA      (max_t(u32, MIN_RX_SIZE_NONTPA_HW,\
652                                                                 MIN_RX_AVAIL))
653
654 #define NEXT_RX_IDX(x)          ((((x) & RX_DESC_MASK) == \
655                                   (MAX_RX_DESC_CNT - 1)) ? \
656                                         (x) + 1 + NEXT_PAGE_RX_DESC_CNT : \
657                                         (x) + 1)
658 #define RX_BD(x)                ((x) & MAX_RX_BD)
659
660 /*
661  * As long as CQE is X times bigger than BD entry we have to allocate X times
662  * more pages for CQ ring in order to keep it balanced with BD ring
663  */
664 #define CQE_BD_REL      (sizeof(union eth_rx_cqe) / sizeof(struct eth_rx_bd))
665 #define NUM_RCQ_RINGS           (NUM_RX_RINGS * CQE_BD_REL)
666 #define RCQ_DESC_CNT            (BCM_PAGE_SIZE / sizeof(union eth_rx_cqe))
667 #define NEXT_PAGE_RCQ_DESC_CNT  1
668 #define MAX_RCQ_DESC_CNT        (RCQ_DESC_CNT - NEXT_PAGE_RCQ_DESC_CNT)
669 #define NUM_RCQ_BD              (RCQ_DESC_CNT * NUM_RCQ_RINGS)
670 #define MAX_RCQ_BD              (NUM_RCQ_BD - 1)
671 #define MAX_RCQ_AVAIL           (MAX_RCQ_DESC_CNT * NUM_RCQ_RINGS - 2)
672 #define NEXT_RCQ_IDX(x)         ((((x) & MAX_RCQ_DESC_CNT) == \
673                                   (MAX_RCQ_DESC_CNT - 1)) ? \
674                                         (x) + 1 + NEXT_PAGE_RCQ_DESC_CNT : \
675                                         (x) + 1)
676 #define RCQ_BD(x)               ((x) & MAX_RCQ_BD)
677
678 /* dropless fc calculations for RCQs
679  *
680  * Number of RCQs should be as number of buffers in BRB:
681  * Low threshold takes into account NEXT_PAGE_RCQ_DESC_CNT
682  * "next" elements on each page
683  */
684 #define NUM_RCQ_REQ             BRB_SIZE(bp)
685 #define NUM_RCQ_PG_REQ          ((NUM_BD_REQ + MAX_RCQ_DESC_CNT - 1) / \
686                                               MAX_RCQ_DESC_CNT)
687 #define RCQ_TH_LO(bp)           (NUM_RCQ_REQ + \
688                                  NUM_RCQ_PG_REQ * NEXT_PAGE_RCQ_DESC_CNT + \
689                                  FW_DROP_LEVEL(bp))
690 #define RCQ_TH_HI(bp)           (RCQ_TH_LO(bp) + DROPLESS_FC_HEADROOM)
691
692
693 /* This is needed for determining of last_max */
694 #define SUB_S16(a, b)           (s16)((s16)(a) - (s16)(b))
695 #define SUB_S32(a, b)           (s32)((s32)(a) - (s32)(b))
696
697
698 #define BNX2X_SWCID_SHIFT       17
699 #define BNX2X_SWCID_MASK        ((0x1 << BNX2X_SWCID_SHIFT) - 1)
700
701 /* used on a CID received from the HW */
702 #define SW_CID(x)                       (le32_to_cpu(x) & BNX2X_SWCID_MASK)
703 #define CQE_CMD(x)                      (le32_to_cpu(x) >> \
704                                         COMMON_RAMROD_ETH_RX_CQE_CMD_ID_SHIFT)
705
706 #define BD_UNMAP_ADDR(bd)               HILO_U64(le32_to_cpu((bd)->addr_hi), \
707                                                  le32_to_cpu((bd)->addr_lo))
708 #define BD_UNMAP_LEN(bd)                (le16_to_cpu((bd)->nbytes))
709
710 #define BNX2X_DB_MIN_SHIFT              3       /* 8 bytes */
711 #define BNX2X_DB_SHIFT                  7       /* 128 bytes*/
712 #if (BNX2X_DB_SHIFT < BNX2X_DB_MIN_SHIFT)
713 #error "Min DB doorbell stride is 8"
714 #endif
715 #define DPM_TRIGER_TYPE                 0x40
716 #define DOORBELL(bp, cid, val) \
717         do { \
718                 writel((u32)(val), bp->doorbells + (bp->db_size * (cid)) + \
719                        DPM_TRIGER_TYPE); \
720         } while (0)
721
722
723 /* TX CSUM helpers */
724 #define SKB_CS_OFF(skb)         (offsetof(struct tcphdr, check) - \
725                                  skb->csum_offset)
726 #define SKB_CS(skb)             (*(u16 *)(skb_transport_header(skb) + \
727                                           skb->csum_offset))
728
729 #define pbd_tcp_flags(skb)      (ntohl(tcp_flag_word(tcp_hdr(skb)))>>16 & 0xff)
730
731 #define XMIT_PLAIN                      0
732 #define XMIT_CSUM_V4                    0x1
733 #define XMIT_CSUM_V6                    0x2
734 #define XMIT_CSUM_TCP                   0x4
735 #define XMIT_GSO_V4                     0x8
736 #define XMIT_GSO_V6                     0x10
737
738 #define XMIT_CSUM                       (XMIT_CSUM_V4 | XMIT_CSUM_V6)
739 #define XMIT_GSO                        (XMIT_GSO_V4 | XMIT_GSO_V6)
740
741
742 /* stuff added to make the code fit 80Col */
743 #define CQE_TYPE(cqe_fp_flags)   ((cqe_fp_flags) & ETH_FAST_PATH_RX_CQE_TYPE)
744 #define CQE_TYPE_START(cqe_type) ((cqe_type) == RX_ETH_CQE_TYPE_ETH_START_AGG)
745 #define CQE_TYPE_STOP(cqe_type)  ((cqe_type) == RX_ETH_CQE_TYPE_ETH_STOP_AGG)
746 #define CQE_TYPE_SLOW(cqe_type)  ((cqe_type) == RX_ETH_CQE_TYPE_ETH_RAMROD)
747 #define CQE_TYPE_FAST(cqe_type)  ((cqe_type) == RX_ETH_CQE_TYPE_ETH_FASTPATH)
748
749 #define ETH_RX_ERROR_FALGS              ETH_FAST_PATH_RX_CQE_PHY_DECODE_ERR_FLG
750
751 #define BNX2X_IP_CSUM_ERR(cqe) \
752                         (!((cqe)->fast_path_cqe.status_flags & \
753                            ETH_FAST_PATH_RX_CQE_IP_XSUM_NO_VALIDATION_FLG) && \
754                          ((cqe)->fast_path_cqe.type_error_flags & \
755                           ETH_FAST_PATH_RX_CQE_IP_BAD_XSUM_FLG))
756
757 #define BNX2X_L4_CSUM_ERR(cqe) \
758                         (!((cqe)->fast_path_cqe.status_flags & \
759                            ETH_FAST_PATH_RX_CQE_L4_XSUM_NO_VALIDATION_FLG) && \
760                          ((cqe)->fast_path_cqe.type_error_flags & \
761                           ETH_FAST_PATH_RX_CQE_L4_BAD_XSUM_FLG))
762
763 #define BNX2X_RX_CSUM_OK(cqe) \
764                         (!(BNX2X_L4_CSUM_ERR(cqe) || BNX2X_IP_CSUM_ERR(cqe)))
765
766 #define BNX2X_PRS_FLAG_OVERETH_IPV4(flags) \
767                                 (((le16_to_cpu(flags) & \
768                                    PARSING_FLAGS_OVER_ETHERNET_PROTOCOL) >> \
769                                   PARSING_FLAGS_OVER_ETHERNET_PROTOCOL_SHIFT) \
770                                  == PRS_FLAG_OVERETH_IPV4)
771 #define BNX2X_RX_SUM_FIX(cqe) \
772         BNX2X_PRS_FLAG_OVERETH_IPV4(cqe->fast_path_cqe.pars_flags.flags)
773
774
775 #define FP_USB_FUNC_OFF \
776                         offsetof(struct cstorm_status_block_u, func)
777 #define FP_CSB_FUNC_OFF \
778                         offsetof(struct cstorm_status_block_c, func)
779
780 #define HC_INDEX_ETH_RX_CQ_CONS         1
781
782 #define HC_INDEX_OOO_TX_CQ_CONS         4
783
784 #define HC_INDEX_ETH_TX_CQ_CONS_COS0    5
785
786 #define HC_INDEX_ETH_TX_CQ_CONS_COS1    6
787
788 #define HC_INDEX_ETH_TX_CQ_CONS_COS2    7
789
790 #define HC_INDEX_ETH_FIRST_TX_CQ_CONS   HC_INDEX_ETH_TX_CQ_CONS_COS0
791
792 #define BNX2X_RX_SB_INDEX \
793         (&fp->sb_index_values[HC_INDEX_ETH_RX_CQ_CONS])
794
795 #define BNX2X_TX_SB_INDEX_BASE BNX2X_TX_SB_INDEX_COS0
796
797 #define BNX2X_TX_SB_INDEX_COS0 \
798         (&fp->sb_index_values[HC_INDEX_ETH_TX_CQ_CONS_COS0])
799
800 /* end of fast path */
801
802 /* common */
803
804 struct bnx2x_common {
805
806         u32                     chip_id;
807 /* chip num:16-31, rev:12-15, metal:4-11, bond_id:0-3 */
808 #define CHIP_ID(bp)                     (bp->common.chip_id & 0xfffffff0)
809
810 #define CHIP_NUM(bp)                    (bp->common.chip_id >> 16)
811 #define CHIP_NUM_57710                  0x164e
812 #define CHIP_NUM_57711                  0x164f
813 #define CHIP_NUM_57711E                 0x1650
814 #define CHIP_NUM_57712                  0x1662
815 #define CHIP_NUM_57712_MF               0x1663
816 #define CHIP_NUM_57713                  0x1651
817 #define CHIP_NUM_57713E                 0x1652
818 #define CHIP_NUM_57800                  0x168a
819 #define CHIP_NUM_57800_MF               0x16a5
820 #define CHIP_NUM_57810                  0x168e
821 #define CHIP_NUM_57810_MF               0x16ae
822 #define CHIP_NUM_57811                  0x163d
823 #define CHIP_NUM_57811_MF               0x163e
824 #define CHIP_NUM_57840                  0x168d
825 #define CHIP_NUM_57840_MF               0x16ab
826 #define CHIP_IS_E1(bp)                  (CHIP_NUM(bp) == CHIP_NUM_57710)
827 #define CHIP_IS_57711(bp)               (CHIP_NUM(bp) == CHIP_NUM_57711)
828 #define CHIP_IS_57711E(bp)              (CHIP_NUM(bp) == CHIP_NUM_57711E)
829 #define CHIP_IS_57712(bp)               (CHIP_NUM(bp) == CHIP_NUM_57712)
830 #define CHIP_IS_57712_MF(bp)            (CHIP_NUM(bp) == CHIP_NUM_57712_MF)
831 #define CHIP_IS_57800(bp)               (CHIP_NUM(bp) == CHIP_NUM_57800)
832 #define CHIP_IS_57800_MF(bp)            (CHIP_NUM(bp) == CHIP_NUM_57800_MF)
833 #define CHIP_IS_57810(bp)               (CHIP_NUM(bp) == CHIP_NUM_57810)
834 #define CHIP_IS_57810_MF(bp)            (CHIP_NUM(bp) == CHIP_NUM_57810_MF)
835 #define CHIP_IS_57811(bp)               (CHIP_NUM(bp) == CHIP_NUM_57811)
836 #define CHIP_IS_57811_MF(bp)            (CHIP_NUM(bp) == CHIP_NUM_57811_MF)
837 #define CHIP_IS_57840(bp)               (CHIP_NUM(bp) == CHIP_NUM_57840)
838 #define CHIP_IS_57840_MF(bp)            (CHIP_NUM(bp) == CHIP_NUM_57840_MF)
839 #define CHIP_IS_E1H(bp)                 (CHIP_IS_57711(bp) || \
840                                          CHIP_IS_57711E(bp))
841 #define CHIP_IS_E2(bp)                  (CHIP_IS_57712(bp) || \
842                                          CHIP_IS_57712_MF(bp))
843 #define CHIP_IS_E3(bp)                  (CHIP_IS_57800(bp) || \
844                                          CHIP_IS_57800_MF(bp) || \
845                                          CHIP_IS_57810(bp) || \
846                                          CHIP_IS_57810_MF(bp) || \
847                                          CHIP_IS_57811(bp) || \
848                                          CHIP_IS_57811_MF(bp) || \
849                                          CHIP_IS_57840(bp) || \
850                                          CHIP_IS_57840_MF(bp))
851 #define CHIP_IS_E1x(bp)                 (CHIP_IS_E1((bp)) || CHIP_IS_E1H((bp)))
852 #define USES_WARPCORE(bp)               (CHIP_IS_E3(bp))
853 #define IS_E1H_OFFSET                   (!CHIP_IS_E1(bp))
854
855 #define CHIP_REV_SHIFT                  12
856 #define CHIP_REV_MASK                   (0xF << CHIP_REV_SHIFT)
857 #define CHIP_REV_VAL(bp)                (bp->common.chip_id & CHIP_REV_MASK)
858 #define CHIP_REV_Ax                     (0x0 << CHIP_REV_SHIFT)
859 #define CHIP_REV_Bx                     (0x1 << CHIP_REV_SHIFT)
860 /* assume maximum 5 revisions */
861 #define CHIP_REV_IS_SLOW(bp)            (CHIP_REV_VAL(bp) > 0x00005000)
862 /* Emul versions are A=>0xe, B=>0xc, C=>0xa, D=>8, E=>6 */
863 #define CHIP_REV_IS_EMUL(bp)            ((CHIP_REV_IS_SLOW(bp)) && \
864                                          !(CHIP_REV_VAL(bp) & 0x00001000))
865 /* FPGA versions are A=>0xf, B=>0xd, C=>0xb, D=>9, E=>7 */
866 #define CHIP_REV_IS_FPGA(bp)            ((CHIP_REV_IS_SLOW(bp)) && \
867                                          (CHIP_REV_VAL(bp) & 0x00001000))
868
869 #define CHIP_TIME(bp)                   ((CHIP_REV_IS_EMUL(bp)) ? 2000 : \
870                                         ((CHIP_REV_IS_FPGA(bp)) ? 200 : 1))
871
872 #define CHIP_METAL(bp)                  (bp->common.chip_id & 0x00000ff0)
873 #define CHIP_BOND_ID(bp)                (bp->common.chip_id & 0x0000000f)
874 #define CHIP_REV_SIM(bp)                (((CHIP_REV_MASK - CHIP_REV_VAL(bp)) >>\
875                                            (CHIP_REV_SHIFT + 1)) \
876                                                 << CHIP_REV_SHIFT)
877 #define CHIP_REV(bp)                    (CHIP_REV_IS_SLOW(bp) ? \
878                                                 CHIP_REV_SIM(bp) :\
879                                                 CHIP_REV_VAL(bp))
880 #define CHIP_IS_E3B0(bp)                (CHIP_IS_E3(bp) && \
881                                          (CHIP_REV(bp) == CHIP_REV_Bx))
882 #define CHIP_IS_E3A0(bp)                (CHIP_IS_E3(bp) && \
883                                          (CHIP_REV(bp) == CHIP_REV_Ax))
884
885         int                     flash_size;
886 #define BNX2X_NVRAM_1MB_SIZE                    0x20000 /* 1M bit in bytes */
887 #define BNX2X_NVRAM_TIMEOUT_COUNT               30000
888 #define BNX2X_NVRAM_PAGE_SIZE                   256
889
890         u32                     shmem_base;
891         u32                     shmem2_base;
892         u32                     mf_cfg_base;
893         u32                     mf2_cfg_base;
894
895         u32                     hw_config;
896
897         u32                     bc_ver;
898
899         u8                      int_block;
900 #define INT_BLOCK_HC                    0
901 #define INT_BLOCK_IGU                   1
902 #define INT_BLOCK_MODE_NORMAL           0
903 #define INT_BLOCK_MODE_BW_COMP          2
904 #define CHIP_INT_MODE_IS_NBC(bp)                \
905                         (!CHIP_IS_E1x(bp) &&    \
906                         !((bp)->common.int_block & INT_BLOCK_MODE_BW_COMP))
907 #define CHIP_INT_MODE_IS_BC(bp) (!CHIP_INT_MODE_IS_NBC(bp))
908
909         u8                      chip_port_mode;
910 #define CHIP_4_PORT_MODE                        0x0
911 #define CHIP_2_PORT_MODE                        0x1
912 #define CHIP_PORT_MODE_NONE                     0x2
913 #define CHIP_MODE(bp)                   (bp->common.chip_port_mode)
914 #define CHIP_MODE_IS_4_PORT(bp) (CHIP_MODE(bp) == CHIP_4_PORT_MODE)
915
916         u32                     boot_mode;
917 };
918
919 /* IGU MSIX STATISTICS on 57712: 64 for VFs; 4 for PFs; 4 for Attentions */
920 #define BNX2X_IGU_STAS_MSG_VF_CNT 64
921 #define BNX2X_IGU_STAS_MSG_PF_CNT 4
922
923 /* end of common */
924
925 /* port */
926
927 struct bnx2x_port {
928         u32                     pmf;
929
930         u32                     link_config[LINK_CONFIG_SIZE];
931
932         u32                     supported[LINK_CONFIG_SIZE];
933 /* link settings - missing defines */
934 #define SUPPORTED_2500baseX_Full        (1 << 15)
935
936         u32                     advertising[LINK_CONFIG_SIZE];
937 /* link settings - missing defines */
938 #define ADVERTISED_2500baseX_Full       (1 << 15)
939
940         u32                     phy_addr;
941
942         /* used to synchronize phy accesses */
943         struct mutex            phy_mutex;
944         int                     need_hw_lock;
945
946         u32                     port_stx;
947
948         struct nig_stats        old_nig_stats;
949 };
950
951 /* end of port */
952
953 #define STATS_OFFSET32(stat_name) \
954                         (offsetof(struct bnx2x_eth_stats, stat_name) / 4)
955
956 /* slow path */
957
958 /* slow path work-queue */
959 extern struct workqueue_struct *bnx2x_wq;
960
961 #define BNX2X_MAX_NUM_OF_VFS    64
962 #define BNX2X_VF_ID_INVALID     0xFF
963
964 /*
965  * The total number of L2 queues, MSIX vectors and HW contexts (CIDs) is
966  * control by the number of fast-path status blocks supported by the
967  * device (HW/FW). Each fast-path status block (FP-SB) aka non-default
968  * status block represents an independent interrupts context that can
969  * serve a regular L2 networking queue. However special L2 queues such
970  * as the FCoE queue do not require a FP-SB and other components like
971  * the CNIC may consume FP-SB reducing the number of possible L2 queues
972  *
973  * If the maximum number of FP-SB available is X then:
974  * a. If CNIC is supported it consumes 1 FP-SB thus the max number of
975  *    regular L2 queues is Y=X-1
976  * b. in MF mode the actual number of L2 queues is Y= (X-1/MF_factor)
977  * c. If the FCoE L2 queue is supported the actual number of L2 queues
978  *    is Y+1
979  * d. The number of irqs (MSIX vectors) is either Y+1 (one extra for
980  *    slow-path interrupts) or Y+2 if CNIC is supported (one additional
981  *    FP interrupt context for the CNIC).
982  * e. The number of HW context (CID count) is always X or X+1 if FCoE
983  *    L2 queue is supported. the cid for the FCoE L2 queue is always X.
984  */
985
986 /* fast-path interrupt contexts E1x */
987 #define FP_SB_MAX_E1x           16
988 /* fast-path interrupt contexts E2 */
989 #define FP_SB_MAX_E2            HC_SB_MAX_SB_E2
990
991 union cdu_context {
992         struct eth_context eth;
993         char pad[1024];
994 };
995
996 /* CDU host DB constants */
997 #define CDU_ILT_PAGE_SZ_HW      3
998 #define CDU_ILT_PAGE_SZ         (8192 << CDU_ILT_PAGE_SZ_HW) /* 64K */
999 #define ILT_PAGE_CIDS           (CDU_ILT_PAGE_SZ / sizeof(union cdu_context))
1000
1001 #ifdef BCM_CNIC
1002 #define CNIC_ISCSI_CID_MAX      256
1003 #define CNIC_FCOE_CID_MAX       2048
1004 #define CNIC_CID_MAX            (CNIC_ISCSI_CID_MAX + CNIC_FCOE_CID_MAX)
1005 #define CNIC_ILT_LINES          DIV_ROUND_UP(CNIC_CID_MAX, ILT_PAGE_CIDS)
1006 #endif
1007
1008 #define QM_ILT_PAGE_SZ_HW       0
1009 #define QM_ILT_PAGE_SZ          (4096 << QM_ILT_PAGE_SZ_HW) /* 4K */
1010 #define QM_CID_ROUND            1024
1011
1012 #ifdef BCM_CNIC
1013 /* TM (timers) host DB constants */
1014 #define TM_ILT_PAGE_SZ_HW       0
1015 #define TM_ILT_PAGE_SZ          (4096 << TM_ILT_PAGE_SZ_HW) /* 4K */
1016 /* #define TM_CONN_NUM          (CNIC_STARTING_CID+CNIC_ISCSI_CXT_MAX) */
1017 #define TM_CONN_NUM             1024
1018 #define TM_ILT_SZ               (8 * TM_CONN_NUM)
1019 #define TM_ILT_LINES            DIV_ROUND_UP(TM_ILT_SZ, TM_ILT_PAGE_SZ)
1020
1021 /* SRC (Searcher) host DB constants */
1022 #define SRC_ILT_PAGE_SZ_HW      0
1023 #define SRC_ILT_PAGE_SZ         (4096 << SRC_ILT_PAGE_SZ_HW) /* 4K */
1024 #define SRC_HASH_BITS           10
1025 #define SRC_CONN_NUM            (1 << SRC_HASH_BITS) /* 1024 */
1026 #define SRC_ILT_SZ              (sizeof(struct src_ent) * SRC_CONN_NUM)
1027 #define SRC_T2_SZ               SRC_ILT_SZ
1028 #define SRC_ILT_LINES           DIV_ROUND_UP(SRC_ILT_SZ, SRC_ILT_PAGE_SZ)
1029
1030 #endif
1031
1032 #define MAX_DMAE_C              8
1033
1034 /* DMA memory not used in fastpath */
1035 struct bnx2x_slowpath {
1036         union {
1037                 struct mac_configuration_cmd            e1x;
1038                 struct eth_classify_rules_ramrod_data   e2;
1039         } mac_rdata;
1040
1041
1042         union {
1043                 struct tstorm_eth_mac_filter_config     e1x;
1044                 struct eth_filter_rules_ramrod_data     e2;
1045         } rx_mode_rdata;
1046
1047         union {
1048                 struct mac_configuration_cmd            e1;
1049                 struct eth_multicast_rules_ramrod_data  e2;
1050         } mcast_rdata;
1051
1052         struct eth_rss_update_ramrod_data       rss_rdata;
1053
1054         /* Queue State related ramrods are always sent under rtnl_lock */
1055         union {
1056                 struct client_init_ramrod_data  init_data;
1057                 struct client_update_ramrod_data update_data;
1058         } q_rdata;
1059
1060         union {
1061                 struct function_start_data      func_start;
1062                 /* pfc configuration for DCBX ramrod */
1063                 struct flow_control_configuration pfc_config;
1064         } func_rdata;
1065
1066         /* used by dmae command executer */
1067         struct dmae_command             dmae[MAX_DMAE_C];
1068
1069         u32                             stats_comp;
1070         union mac_stats                 mac_stats;
1071         struct nig_stats                nig_stats;
1072         struct host_port_stats          port_stats;
1073         struct host_func_stats          func_stats;
1074
1075         u32                             wb_comp;
1076         u32                             wb_data[4];
1077
1078         union drv_info_to_mcp           drv_info_to_mcp;
1079 };
1080
1081 #define bnx2x_sp(bp, var)               (&bp->slowpath->var)
1082 #define bnx2x_sp_mapping(bp, var) \
1083                 (bp->slowpath_mapping + offsetof(struct bnx2x_slowpath, var))
1084
1085
1086 /* attn group wiring */
1087 #define MAX_DYNAMIC_ATTN_GRPS           8
1088
1089 struct attn_route {
1090         u32 sig[5];
1091 };
1092
1093 struct iro {
1094         u32 base;
1095         u16 m1;
1096         u16 m2;
1097         u16 m3;
1098         u16 size;
1099 };
1100
1101 struct hw_context {
1102         union cdu_context *vcxt;
1103         dma_addr_t cxt_mapping;
1104         size_t size;
1105 };
1106
1107 /* forward */
1108 struct bnx2x_ilt;
1109
1110
1111 enum bnx2x_recovery_state {
1112         BNX2X_RECOVERY_DONE,
1113         BNX2X_RECOVERY_INIT,
1114         BNX2X_RECOVERY_WAIT,
1115         BNX2X_RECOVERY_FAILED,
1116         BNX2X_RECOVERY_NIC_LOADING
1117 };
1118
1119 /*
1120  * Event queue (EQ or event ring) MC hsi
1121  * NUM_EQ_PAGES and EQ_DESC_CNT_PAGE must be power of 2
1122  */
1123 #define NUM_EQ_PAGES            1
1124 #define EQ_DESC_CNT_PAGE        (BCM_PAGE_SIZE / sizeof(union event_ring_elem))
1125 #define EQ_DESC_MAX_PAGE        (EQ_DESC_CNT_PAGE - 1)
1126 #define NUM_EQ_DESC             (EQ_DESC_CNT_PAGE * NUM_EQ_PAGES)
1127 #define EQ_DESC_MASK            (NUM_EQ_DESC - 1)
1128 #define MAX_EQ_AVAIL            (EQ_DESC_MAX_PAGE * NUM_EQ_PAGES - 2)
1129
1130 /* depends on EQ_DESC_CNT_PAGE being a power of 2 */
1131 #define NEXT_EQ_IDX(x)          ((((x) & EQ_DESC_MAX_PAGE) == \
1132                                   (EQ_DESC_MAX_PAGE - 1)) ? (x) + 2 : (x) + 1)
1133
1134 /* depends on the above and on NUM_EQ_PAGES being a power of 2 */
1135 #define EQ_DESC(x)              ((x) & EQ_DESC_MASK)
1136
1137 #define BNX2X_EQ_INDEX \
1138         (&bp->def_status_blk->sp_sb.\
1139         index_values[HC_SP_INDEX_EQ_CONS])
1140
1141 /* This is a data that will be used to create a link report message.
1142  * We will keep the data used for the last link report in order
1143  * to prevent reporting the same link parameters twice.
1144  */
1145 struct bnx2x_link_report_data {
1146         u16 line_speed;                 /* Effective line speed */
1147         unsigned long link_report_flags;/* BNX2X_LINK_REPORT_XXX flags */
1148 };
1149
1150 enum {
1151         BNX2X_LINK_REPORT_FD,           /* Full DUPLEX */
1152         BNX2X_LINK_REPORT_LINK_DOWN,
1153         BNX2X_LINK_REPORT_RX_FC_ON,
1154         BNX2X_LINK_REPORT_TX_FC_ON,
1155 };
1156
1157 enum {
1158         BNX2X_PORT_QUERY_IDX,
1159         BNX2X_PF_QUERY_IDX,
1160         BNX2X_FCOE_QUERY_IDX,
1161         BNX2X_FIRST_QUEUE_QUERY_IDX,
1162 };
1163
1164 struct bnx2x_fw_stats_req {
1165         struct stats_query_header hdr;
1166         struct stats_query_entry query[FP_SB_MAX_E1x+
1167                 BNX2X_FIRST_QUEUE_QUERY_IDX];
1168 };
1169
1170 struct bnx2x_fw_stats_data {
1171         struct stats_counter    storm_counters;
1172         struct per_port_stats   port;
1173         struct per_pf_stats     pf;
1174         struct fcoe_statistics_params   fcoe;
1175         struct per_queue_stats  queue_stats[1];
1176 };
1177
1178 /* Public slow path states */
1179 enum {
1180         BNX2X_SP_RTNL_SETUP_TC,
1181         BNX2X_SP_RTNL_TX_TIMEOUT,
1182         BNX2X_SP_RTNL_FAN_FAILURE,
1183 };
1184
1185
1186 struct bnx2x_prev_path_list {
1187         u8 bus;
1188         u8 slot;
1189         u8 path;
1190         struct list_head list;
1191 };
1192
1193 struct bnx2x {
1194         /* Fields used in the tx and intr/napi performance paths
1195          * are grouped together in the beginning of the structure
1196          */
1197         struct bnx2x_fastpath   *fp;
1198         void __iomem            *regview;
1199         void __iomem            *doorbells;
1200         u16                     db_size;
1201
1202         u8                      pf_num; /* absolute PF number */
1203         u8                      pfid;   /* per-path PF number */
1204         int                     base_fw_ndsb; /**/
1205 #define BP_PATH(bp)                     (CHIP_IS_E1x(bp) ? 0 : (bp->pf_num & 1))
1206 #define BP_PORT(bp)                     (bp->pfid & 1)
1207 #define BP_FUNC(bp)                     (bp->pfid)
1208 #define BP_ABS_FUNC(bp)                 (bp->pf_num)
1209 #define BP_VN(bp)                       ((bp)->pfid >> 1)
1210 #define BP_MAX_VN_NUM(bp)               (CHIP_MODE_IS_4_PORT(bp) ? 2 : 4)
1211 #define BP_L_ID(bp)                     (BP_VN(bp) << 2)
1212 #define BP_FW_MB_IDX_VN(bp, vn)         (BP_PORT(bp) +\
1213           (vn) * ((CHIP_IS_E1x(bp) || (CHIP_MODE_IS_4_PORT(bp))) ? 2  : 1))
1214 #define BP_FW_MB_IDX(bp)                BP_FW_MB_IDX_VN(bp, BP_VN(bp))
1215
1216         struct net_device       *dev;
1217         struct pci_dev          *pdev;
1218
1219         const struct iro        *iro_arr;
1220 #define IRO (bp->iro_arr)
1221
1222         enum bnx2x_recovery_state recovery_state;
1223         int                     is_leader;
1224         struct msix_entry       *msix_table;
1225
1226         int                     tx_ring_size;
1227
1228 /* L2 header size + 2*VLANs (8 bytes) + LLC SNAP (8 bytes) */
1229 #define ETH_OVREHEAD            (ETH_HLEN + 8 + 8)
1230 #define ETH_MIN_PACKET_SIZE             60
1231 #define ETH_MAX_PACKET_SIZE             1500
1232 #define ETH_MAX_JUMBO_PACKET_SIZE       9600
1233 /* TCP with Timestamp Option (32) + IPv6 (40) */
1234 #define ETH_MAX_TPA_HEADER_SIZE         72
1235 #define ETH_MIN_TPA_HEADER_SIZE         40
1236
1237         /* Max supported alignment is 256 (8 shift) */
1238 #define BNX2X_RX_ALIGN_SHIFT            min(8, L1_CACHE_SHIFT)
1239
1240         /* FW uses 2 Cache lines Alignment for start packet and size
1241          *
1242          * We assume skb_build() uses sizeof(struct skb_shared_info) bytes
1243          * at the end of skb->data, to avoid wasting a full cache line.
1244          * This reduces memory use (skb->truesize).
1245          */
1246 #define BNX2X_FW_RX_ALIGN_START (1UL << BNX2X_RX_ALIGN_SHIFT)
1247
1248 #define BNX2X_FW_RX_ALIGN_END                                   \
1249         max(1UL << BNX2X_RX_ALIGN_SHIFT,                        \
1250             SKB_DATA_ALIGN(sizeof(struct skb_shared_info)))
1251
1252 #define BNX2X_PXP_DRAM_ALIGN            (BNX2X_RX_ALIGN_SHIFT - 5)
1253
1254         struct host_sp_status_block *def_status_blk;
1255 #define DEF_SB_IGU_ID                   16
1256 #define DEF_SB_ID                       HC_SP_SB_ID
1257         __le16                  def_idx;
1258         __le16                  def_att_idx;
1259         u32                     attn_state;
1260         struct attn_route       attn_group[MAX_DYNAMIC_ATTN_GRPS];
1261
1262         /* slow path ring */
1263         struct eth_spe          *spq;
1264         dma_addr_t              spq_mapping;
1265         u16                     spq_prod_idx;
1266         struct eth_spe          *spq_prod_bd;
1267         struct eth_spe          *spq_last_bd;
1268         __le16                  *dsb_sp_prod;
1269         atomic_t                cq_spq_left; /* ETH_XXX ramrods credit */
1270         /* used to synchronize spq accesses */
1271         spinlock_t              spq_lock;
1272
1273         /* event queue */
1274         union event_ring_elem   *eq_ring;
1275         dma_addr_t              eq_mapping;
1276         u16                     eq_prod;
1277         u16                     eq_cons;
1278         __le16                  *eq_cons_sb;
1279         atomic_t                eq_spq_left; /* COMMON_XXX ramrods credit */
1280
1281
1282
1283         /* Counter for marking that there is a STAT_QUERY ramrod pending */
1284         u16                     stats_pending;
1285         /*  Counter for completed statistics ramrods */
1286         u16                     stats_comp;
1287
1288         /* End of fields used in the performance code paths */
1289
1290         int                     panic;
1291         int                     msg_enable;
1292
1293         u32                     flags;
1294 #define PCIX_FLAG                       (1 << 0)
1295 #define PCI_32BIT_FLAG                  (1 << 1)
1296 #define ONE_PORT_FLAG                   (1 << 2)
1297 #define NO_WOL_FLAG                     (1 << 3)
1298 #define USING_DAC_FLAG                  (1 << 4)
1299 #define USING_MSIX_FLAG                 (1 << 5)
1300 #define USING_MSI_FLAG                  (1 << 6)
1301 #define DISABLE_MSI_FLAG                (1 << 7)
1302 #define TPA_ENABLE_FLAG                 (1 << 8)
1303 #define NO_MCP_FLAG                     (1 << 9)
1304
1305 #define BP_NOMCP(bp)                    (bp->flags & NO_MCP_FLAG)
1306 #define GRO_ENABLE_FLAG                 (1 << 10)
1307 #define MF_FUNC_DIS                     (1 << 11)
1308 #define OWN_CNIC_IRQ                    (1 << 12)
1309 #define NO_ISCSI_OOO_FLAG               (1 << 13)
1310 #define NO_ISCSI_FLAG                   (1 << 14)
1311 #define NO_FCOE_FLAG                    (1 << 15)
1312 #define BC_SUPPORTS_PFC_STATS           (1 << 17)
1313 #define USING_SINGLE_MSIX_FLAG          (1 << 20)
1314
1315 #define NO_ISCSI(bp)            ((bp)->flags & NO_ISCSI_FLAG)
1316 #define NO_ISCSI_OOO(bp)        ((bp)->flags & NO_ISCSI_OOO_FLAG)
1317 #define NO_FCOE(bp)             ((bp)->flags & NO_FCOE_FLAG)
1318
1319         int                     pm_cap;
1320         int                     mrrs;
1321
1322         struct delayed_work     sp_task;
1323         struct delayed_work     sp_rtnl_task;
1324
1325         struct delayed_work     period_task;
1326         struct timer_list       timer;
1327         int                     current_interval;
1328
1329         u16                     fw_seq;
1330         u16                     fw_drv_pulse_wr_seq;
1331         u32                     func_stx;
1332
1333         struct link_params      link_params;
1334         struct link_vars        link_vars;
1335         u32                     link_cnt;
1336         struct bnx2x_link_report_data last_reported_link;
1337
1338         struct mdio_if_info     mdio;
1339
1340         struct bnx2x_common     common;
1341         struct bnx2x_port       port;
1342
1343         struct cmng_init        cmng;
1344
1345         u32                     mf_config[E1HVN_MAX];
1346         u32                     mf2_config[E2_FUNC_MAX];
1347         u32                     path_has_ovlan; /* E3 */
1348         u16                     mf_ov;
1349         u8                      mf_mode;
1350 #define IS_MF(bp)               (bp->mf_mode != 0)
1351 #define IS_MF_SI(bp)            (bp->mf_mode == MULTI_FUNCTION_SI)
1352 #define IS_MF_SD(bp)            (bp->mf_mode == MULTI_FUNCTION_SD)
1353
1354         u8                      wol;
1355
1356         bool                    gro_check;
1357
1358         int                     rx_ring_size;
1359
1360         u16                     tx_quick_cons_trip_int;
1361         u16                     tx_quick_cons_trip;
1362         u16                     tx_ticks_int;
1363         u16                     tx_ticks;
1364
1365         u16                     rx_quick_cons_trip_int;
1366         u16                     rx_quick_cons_trip;
1367         u16                     rx_ticks_int;
1368         u16                     rx_ticks;
1369 /* Maximal coalescing timeout in us */
1370 #define BNX2X_MAX_COALESCE_TOUT         (0xf0*12)
1371
1372         u32                     lin_cnt;
1373
1374         u16                     state;
1375 #define BNX2X_STATE_CLOSED              0
1376 #define BNX2X_STATE_OPENING_WAIT4_LOAD  0x1000
1377 #define BNX2X_STATE_OPENING_WAIT4_PORT  0x2000
1378 #define BNX2X_STATE_OPEN                0x3000
1379 #define BNX2X_STATE_CLOSING_WAIT4_HALT  0x4000
1380 #define BNX2X_STATE_CLOSING_WAIT4_DELETE 0x5000
1381
1382 #define BNX2X_STATE_DIAG                0xe000
1383 #define BNX2X_STATE_ERROR               0xf000
1384
1385         int                     multi_mode;
1386 #define BNX2X_MAX_PRIORITY              8
1387 #define BNX2X_MAX_ENTRIES_PER_PRI       16
1388 #define BNX2X_MAX_COS                   3
1389 #define BNX2X_MAX_TX_COS                2
1390         int                     num_queues;
1391         int                     disable_tpa;
1392
1393         u32                     rx_mode;
1394 #define BNX2X_RX_MODE_NONE              0
1395 #define BNX2X_RX_MODE_NORMAL            1
1396 #define BNX2X_RX_MODE_ALLMULTI          2
1397 #define BNX2X_RX_MODE_PROMISC           3
1398 #define BNX2X_MAX_MULTICAST             64
1399
1400         u8                      igu_dsb_id;
1401         u8                      igu_base_sb;
1402         u8                      igu_sb_cnt;
1403         dma_addr_t              def_status_blk_mapping;
1404
1405         struct bnx2x_slowpath   *slowpath;
1406         dma_addr_t              slowpath_mapping;
1407
1408         /* Total number of FW statistics requests */
1409         u8                      fw_stats_num;
1410
1411         /*
1412          * This is a memory buffer that will contain both statistics
1413          * ramrod request and data.
1414          */
1415         void                    *fw_stats;
1416         dma_addr_t              fw_stats_mapping;
1417
1418         /*
1419          * FW statistics request shortcut (points at the
1420          * beginning of fw_stats buffer).
1421          */
1422         struct bnx2x_fw_stats_req       *fw_stats_req;
1423         dma_addr_t                      fw_stats_req_mapping;
1424         int                             fw_stats_req_sz;
1425
1426         /*
1427          * FW statistics data shortcut (points at the begining of
1428          * fw_stats buffer + fw_stats_req_sz).
1429          */
1430         struct bnx2x_fw_stats_data      *fw_stats_data;
1431         dma_addr_t                      fw_stats_data_mapping;
1432         int                             fw_stats_data_sz;
1433
1434         struct hw_context       context;
1435
1436         struct bnx2x_ilt        *ilt;
1437 #define BP_ILT(bp)              ((bp)->ilt)
1438 #define ILT_MAX_LINES           256
1439 /*
1440  * Maximum supported number of RSS queues: number of IGU SBs minus one that goes
1441  * to CNIC.
1442  */
1443 #define BNX2X_MAX_RSS_COUNT(bp) ((bp)->igu_sb_cnt - CNIC_PRESENT)
1444
1445 /*
1446  * Maximum CID count that might be required by the bnx2x:
1447  * Max Tss * Max_Tx_Multi_Cos + CNIC L2 Clients (FCoE and iSCSI related)
1448  */
1449 #define BNX2X_L2_CID_COUNT(bp)  (MAX_TXQS_PER_COS * BNX2X_MULTI_TX_COS +\
1450                                         NON_ETH_CONTEXT_USE + CNIC_PRESENT)
1451 #define L2_ILT_LINES(bp)        (DIV_ROUND_UP(BNX2X_L2_CID_COUNT(bp),\
1452                                         ILT_PAGE_CIDS))
1453 #define BNX2X_DB_SIZE(bp)       (BNX2X_L2_CID_COUNT(bp) * (1 << BNX2X_DB_SHIFT))
1454
1455         int                     qm_cid_count;
1456
1457         int                     dropless_fc;
1458
1459 #ifdef BCM_CNIC
1460         u32                     cnic_flags;
1461 #define BNX2X_CNIC_FLAG_MAC_SET         1
1462         void                    *t2;
1463         dma_addr_t              t2_mapping;
1464         struct cnic_ops __rcu   *cnic_ops;
1465         void                    *cnic_data;
1466         u32                     cnic_tag;
1467         struct cnic_eth_dev     cnic_eth_dev;
1468         union host_hc_status_block cnic_sb;
1469         dma_addr_t              cnic_sb_mapping;
1470         struct eth_spe          *cnic_kwq;
1471         struct eth_spe          *cnic_kwq_prod;
1472         struct eth_spe          *cnic_kwq_cons;
1473         struct eth_spe          *cnic_kwq_last;
1474         u16                     cnic_kwq_pending;
1475         u16                     cnic_spq_pending;
1476         u8                      fip_mac[ETH_ALEN];
1477         struct mutex            cnic_mutex;
1478         struct bnx2x_vlan_mac_obj iscsi_l2_mac_obj;
1479
1480         /* Start index of the "special" (CNIC related) L2 cleints */
1481         u8                              cnic_base_cl_id;
1482 #endif
1483
1484         int                     dmae_ready;
1485         /* used to synchronize dmae accesses */
1486         spinlock_t              dmae_lock;
1487
1488         /* used to protect the FW mail box */
1489         struct mutex            fw_mb_mutex;
1490
1491         /* used to synchronize stats collecting */
1492         int                     stats_state;
1493
1494         /* used for synchronization of concurrent threads statistics handling */
1495         spinlock_t              stats_lock;
1496
1497         /* used by dmae command loader */
1498         struct dmae_command     stats_dmae;
1499         int                     executer_idx;
1500
1501         u16                     stats_counter;
1502         struct bnx2x_eth_stats  eth_stats;
1503         struct host_func_stats          func_stats;
1504         struct bnx2x_eth_stats_old      eth_stats_old;
1505         struct bnx2x_net_stats_old      net_stats_old;
1506         struct bnx2x_fw_port_stats_old  fw_stats_old;
1507         bool                    stats_init;
1508
1509         struct z_stream_s       *strm;
1510         void                    *gunzip_buf;
1511         dma_addr_t              gunzip_mapping;
1512         int                     gunzip_outlen;
1513 #define FW_BUF_SIZE                     0x8000
1514 #define GUNZIP_BUF(bp)                  (bp->gunzip_buf)
1515 #define GUNZIP_PHYS(bp)                 (bp->gunzip_mapping)
1516 #define GUNZIP_OUTLEN(bp)               (bp->gunzip_outlen)
1517
1518         struct raw_op           *init_ops;
1519         /* Init blocks offsets inside init_ops */
1520         u16                     *init_ops_offsets;
1521         /* Data blob - has 32 bit granularity */
1522         u32                     *init_data;
1523         u32                     init_mode_flags;
1524 #define INIT_MODE_FLAGS(bp)     (bp->init_mode_flags)
1525         /* Zipped PRAM blobs - raw data */
1526         const u8                *tsem_int_table_data;
1527         const u8                *tsem_pram_data;
1528         const u8                *usem_int_table_data;
1529         const u8                *usem_pram_data;
1530         const u8                *xsem_int_table_data;
1531         const u8                *xsem_pram_data;
1532         const u8                *csem_int_table_data;
1533         const u8                *csem_pram_data;
1534 #define INIT_OPS(bp)                    (bp->init_ops)
1535 #define INIT_OPS_OFFSETS(bp)            (bp->init_ops_offsets)
1536 #define INIT_DATA(bp)                   (bp->init_data)
1537 #define INIT_TSEM_INT_TABLE_DATA(bp)    (bp->tsem_int_table_data)
1538 #define INIT_TSEM_PRAM_DATA(bp)         (bp->tsem_pram_data)
1539 #define INIT_USEM_INT_TABLE_DATA(bp)    (bp->usem_int_table_data)
1540 #define INIT_USEM_PRAM_DATA(bp)         (bp->usem_pram_data)
1541 #define INIT_XSEM_INT_TABLE_DATA(bp)    (bp->xsem_int_table_data)
1542 #define INIT_XSEM_PRAM_DATA(bp)         (bp->xsem_pram_data)
1543 #define INIT_CSEM_INT_TABLE_DATA(bp)    (bp->csem_int_table_data)
1544 #define INIT_CSEM_PRAM_DATA(bp)         (bp->csem_pram_data)
1545
1546 #define PHY_FW_VER_LEN                  20
1547         char                    fw_ver[32];
1548         const struct firmware   *firmware;
1549
1550         /* DCB support on/off */
1551         u16 dcb_state;
1552 #define BNX2X_DCB_STATE_OFF                     0
1553 #define BNX2X_DCB_STATE_ON                      1
1554
1555         /* DCBX engine mode */
1556         int dcbx_enabled;
1557 #define BNX2X_DCBX_ENABLED_OFF                  0
1558 #define BNX2X_DCBX_ENABLED_ON_NEG_OFF           1
1559 #define BNX2X_DCBX_ENABLED_ON_NEG_ON            2
1560 #define BNX2X_DCBX_ENABLED_INVALID              (-1)
1561
1562         bool dcbx_mode_uset;
1563
1564         struct bnx2x_config_dcbx_params         dcbx_config_params;
1565         struct bnx2x_dcbx_port_params           dcbx_port_params;
1566         int                                     dcb_version;
1567
1568         /* CAM credit pools */
1569         struct bnx2x_credit_pool_obj            macs_pool;
1570
1571         /* RX_MODE object */
1572         struct bnx2x_rx_mode_obj                rx_mode_obj;
1573
1574         /* MCAST object */
1575         struct bnx2x_mcast_obj                  mcast_obj;
1576
1577         /* RSS configuration object */
1578         struct bnx2x_rss_config_obj             rss_conf_obj;
1579
1580         /* Function State controlling object */
1581         struct bnx2x_func_sp_obj                func_obj;
1582
1583         unsigned long                           sp_state;
1584
1585         /* operation indication for the sp_rtnl task */
1586         unsigned long                           sp_rtnl_state;
1587
1588         /* DCBX Negotation results */
1589         struct dcbx_features                    dcbx_local_feat;
1590         u32                                     dcbx_error;
1591
1592 #ifdef BCM_DCBNL
1593         struct dcbx_features                    dcbx_remote_feat;
1594         u32                                     dcbx_remote_flags;
1595 #endif
1596         u32                                     pending_max;
1597
1598         /* multiple tx classes of service */
1599         u8                                      max_cos;
1600
1601         /* priority to cos mapping */
1602         u8                                      prio_to_cos[8];
1603 };
1604
1605 /* Tx queues may be less or equal to Rx queues */
1606 extern int num_queues;
1607 #define BNX2X_NUM_QUEUES(bp)    (bp->num_queues)
1608 #define BNX2X_NUM_ETH_QUEUES(bp) (BNX2X_NUM_QUEUES(bp) - NON_ETH_CONTEXT_USE)
1609 #define BNX2X_NUM_RX_QUEUES(bp) BNX2X_NUM_QUEUES(bp)
1610
1611 #define is_multi(bp)            (BNX2X_NUM_QUEUES(bp) > 1)
1612
1613 #define BNX2X_MAX_QUEUES(bp)    BNX2X_MAX_RSS_COUNT(bp)
1614 /* #define is_eth_multi(bp)     (BNX2X_NUM_ETH_QUEUES(bp) > 1) */
1615
1616 #define RSS_IPV4_CAP_MASK                                               \
1617         TSTORM_ETH_FUNCTION_COMMON_CONFIG_RSS_IPV4_CAPABILITY
1618
1619 #define RSS_IPV4_TCP_CAP_MASK                                           \
1620         TSTORM_ETH_FUNCTION_COMMON_CONFIG_RSS_IPV4_TCP_CAPABILITY
1621
1622 #define RSS_IPV6_CAP_MASK                                               \
1623         TSTORM_ETH_FUNCTION_COMMON_CONFIG_RSS_IPV6_CAPABILITY
1624
1625 #define RSS_IPV6_TCP_CAP_MASK                                           \
1626         TSTORM_ETH_FUNCTION_COMMON_CONFIG_RSS_IPV6_TCP_CAPABILITY
1627
1628 /* func init flags */
1629 #define FUNC_FLG_RSS            0x0001
1630 #define FUNC_FLG_STATS          0x0002
1631 /* removed  FUNC_FLG_UNMATCHED  0x0004 */
1632 #define FUNC_FLG_TPA            0x0008
1633 #define FUNC_FLG_SPQ            0x0010
1634 #define FUNC_FLG_LEADING        0x0020  /* PF only */
1635
1636
1637 struct bnx2x_func_init_params {
1638         /* dma */
1639         dma_addr_t      fw_stat_map;    /* valid iff FUNC_FLG_STATS */
1640         dma_addr_t      spq_map;        /* valid iff FUNC_FLG_SPQ */
1641
1642         u16             func_flgs;
1643         u16             func_id;        /* abs fid */
1644         u16             pf_id;
1645         u16             spq_prod;       /* valid iff FUNC_FLG_SPQ */
1646 };
1647
1648 #define for_each_eth_queue(bp, var) \
1649         for ((var) = 0; (var) < BNX2X_NUM_ETH_QUEUES(bp); (var)++)
1650
1651 #define for_each_nondefault_eth_queue(bp, var) \
1652         for ((var) = 1; (var) < BNX2X_NUM_ETH_QUEUES(bp); (var)++)
1653
1654 #define for_each_queue(bp, var) \
1655         for ((var) = 0; (var) < BNX2X_NUM_QUEUES(bp); (var)++) \
1656                 if (skip_queue(bp, var))        \
1657                         continue;               \
1658                 else
1659
1660 /* Skip forwarding FP */
1661 #define for_each_rx_queue(bp, var) \
1662         for ((var) = 0; (var) < BNX2X_NUM_QUEUES(bp); (var)++) \
1663                 if (skip_rx_queue(bp, var))     \
1664                         continue;               \
1665                 else
1666
1667 /* Skip OOO FP */
1668 #define for_each_tx_queue(bp, var) \
1669         for ((var) = 0; (var) < BNX2X_NUM_QUEUES(bp); (var)++) \
1670                 if (skip_tx_queue(bp, var))     \
1671                         continue;               \
1672                 else
1673
1674 #define for_each_nondefault_queue(bp, var) \
1675         for ((var) = 1; (var) < BNX2X_NUM_QUEUES(bp); (var)++) \
1676                 if (skip_queue(bp, var))        \
1677                         continue;               \
1678                 else
1679
1680 #define for_each_cos_in_tx_queue(fp, var) \
1681         for ((var) = 0; (var) < (fp)->max_cos; (var)++)
1682
1683 /* skip rx queue
1684  * if FCOE l2 support is disabled and this is the fcoe L2 queue
1685  */
1686 #define skip_rx_queue(bp, idx)  (NO_FCOE(bp) && IS_FCOE_IDX(idx))
1687
1688 /* skip tx queue
1689  * if FCOE l2 support is disabled and this is the fcoe L2 queue
1690  */
1691 #define skip_tx_queue(bp, idx)  (NO_FCOE(bp) && IS_FCOE_IDX(idx))
1692
1693 #define skip_queue(bp, idx)     (NO_FCOE(bp) && IS_FCOE_IDX(idx))
1694
1695
1696
1697
1698 /**
1699  * bnx2x_set_mac_one - configure a single MAC address
1700  *
1701  * @bp:                 driver handle
1702  * @mac:                MAC to configure
1703  * @obj:                MAC object handle
1704  * @set:                if 'true' add a new MAC, otherwise - delete
1705  * @mac_type:           the type of the MAC to configure (e.g. ETH, UC list)
1706  * @ramrod_flags:       RAMROD_XXX flags (e.g. RAMROD_CONT, RAMROD_COMP_WAIT)
1707  *
1708  * Configures one MAC according to provided parameters or continues the
1709  * execution of previously scheduled commands if RAMROD_CONT is set in
1710  * ramrod_flags.
1711  *
1712  * Returns zero if operation has successfully completed, a positive value if the
1713  * operation has been successfully scheduled and a negative - if a requested
1714  * operations has failed.
1715  */
1716 int bnx2x_set_mac_one(struct bnx2x *bp, u8 *mac,
1717                       struct bnx2x_vlan_mac_obj *obj, bool set,
1718                       int mac_type, unsigned long *ramrod_flags);
1719 /**
1720  * Deletes all MACs configured for the specific MAC object.
1721  *
1722  * @param bp Function driver instance
1723  * @param mac_obj MAC object to cleanup
1724  *
1725  * @return zero if all MACs were cleaned
1726  */
1727
1728 /**
1729  * bnx2x_del_all_macs - delete all MACs configured for the specific MAC object
1730  *
1731  * @bp:                 driver handle
1732  * @mac_obj:            MAC object handle
1733  * @mac_type:           type of the MACs to clear (BNX2X_XXX_MAC)
1734  * @wait_for_comp:      if 'true' block until completion
1735  *
1736  * Deletes all MACs of the specific type (e.g. ETH, UC list).
1737  *
1738  * Returns zero if operation has successfully completed, a positive value if the
1739  * operation has been successfully scheduled and a negative - if a requested
1740  * operations has failed.
1741  */
1742 int bnx2x_del_all_macs(struct bnx2x *bp,
1743                        struct bnx2x_vlan_mac_obj *mac_obj,
1744                        int mac_type, bool wait_for_comp);
1745
1746 /* Init Function API  */
1747 void bnx2x_func_init(struct bnx2x *bp, struct bnx2x_func_init_params *p);
1748 int bnx2x_get_gpio(struct bnx2x *bp, int gpio_num, u8 port);
1749 int bnx2x_set_gpio(struct bnx2x *bp, int gpio_num, u32 mode, u8 port);
1750 int bnx2x_set_mult_gpio(struct bnx2x *bp, u8 pins, u32 mode);
1751 int bnx2x_set_gpio_int(struct bnx2x *bp, int gpio_num, u32 mode, u8 port);
1752 void bnx2x_read_mf_cfg(struct bnx2x *bp);
1753
1754
1755 /* dmae */
1756 void bnx2x_read_dmae(struct bnx2x *bp, u32 src_addr, u32 len32);
1757 void bnx2x_write_dmae(struct bnx2x *bp, dma_addr_t dma_addr, u32 dst_addr,
1758                       u32 len32);
1759 void bnx2x_post_dmae(struct bnx2x *bp, struct dmae_command *dmae, int idx);
1760 u32 bnx2x_dmae_opcode_add_comp(u32 opcode, u8 comp_type);
1761 u32 bnx2x_dmae_opcode_clr_src_reset(u32 opcode);
1762 u32 bnx2x_dmae_opcode(struct bnx2x *bp, u8 src_type, u8 dst_type,
1763                       bool with_comp, u8 comp_type);
1764
1765
1766 void bnx2x_calc_fc_adv(struct bnx2x *bp);
1767 int bnx2x_sp_post(struct bnx2x *bp, int command, int cid,
1768                   u32 data_hi, u32 data_lo, int cmd_type);
1769 void bnx2x_update_coalesce(struct bnx2x *bp);
1770 int bnx2x_get_cur_phy_idx(struct bnx2x *bp);
1771
1772 static inline u32 reg_poll(struct bnx2x *bp, u32 reg, u32 expected, int ms,
1773                            int wait)
1774 {
1775         u32 val;
1776
1777         do {
1778                 val = REG_RD(bp, reg);
1779                 if (val == expected)
1780                         break;
1781                 ms -= wait;
1782                 msleep(wait);
1783
1784         } while (ms > 0);
1785
1786         return val;
1787 }
1788
1789 #define BNX2X_ILT_ZALLOC(x, y, size) \
1790         do { \
1791                 x = dma_alloc_coherent(&bp->pdev->dev, size, y, GFP_KERNEL); \
1792                 if (x) \
1793                         memset(x, 0, size); \
1794         } while (0)
1795
1796 #define BNX2X_ILT_FREE(x, y, size) \
1797         do { \
1798                 if (x) { \
1799                         dma_free_coherent(&bp->pdev->dev, size, x, y); \
1800                         x = NULL; \
1801                         y = 0; \
1802                 } \
1803         } while (0)
1804
1805 #define ILOG2(x)        (ilog2((x)))
1806
1807 #define ILT_NUM_PAGE_ENTRIES    (3072)
1808 /* In 57710/11 we use whole table since we have 8 func
1809  * In 57712 we have only 4 func, but use same size per func, then only half of
1810  * the table in use
1811  */
1812 #define ILT_PER_FUNC            (ILT_NUM_PAGE_ENTRIES/8)
1813
1814 #define FUNC_ILT_BASE(func)     (func * ILT_PER_FUNC)
1815 /*
1816  * the phys address is shifted right 12 bits and has an added
1817  * 1=valid bit added to the 53rd bit
1818  * then since this is a wide register(TM)
1819  * we split it into two 32 bit writes
1820  */
1821 #define ONCHIP_ADDR1(x)         ((u32)(((u64)x >> 12) & 0xFFFFFFFF))
1822 #define ONCHIP_ADDR2(x)         ((u32)((1 << 20) | ((u64)x >> 44)))
1823
1824 /* load/unload mode */
1825 #define LOAD_NORMAL                     0
1826 #define LOAD_OPEN                       1
1827 #define LOAD_DIAG                       2
1828 #define UNLOAD_NORMAL                   0
1829 #define UNLOAD_CLOSE                    1
1830 #define UNLOAD_RECOVERY                 2
1831
1832
1833 /* DMAE command defines */
1834 #define DMAE_TIMEOUT                    -1
1835 #define DMAE_PCI_ERROR                  -2      /* E2 and onward */
1836 #define DMAE_NOT_RDY                    -3
1837 #define DMAE_PCI_ERR_FLAG               0x80000000
1838
1839 #define DMAE_SRC_PCI                    0
1840 #define DMAE_SRC_GRC                    1
1841
1842 #define DMAE_DST_NONE                   0
1843 #define DMAE_DST_PCI                    1
1844 #define DMAE_DST_GRC                    2
1845
1846 #define DMAE_COMP_PCI                   0
1847 #define DMAE_COMP_GRC                   1
1848
1849 /* E2 and onward - PCI error handling in the completion */
1850
1851 #define DMAE_COMP_REGULAR               0
1852 #define DMAE_COM_SET_ERR                1
1853
1854 #define DMAE_CMD_SRC_PCI                (DMAE_SRC_PCI << \
1855                                                 DMAE_COMMAND_SRC_SHIFT)
1856 #define DMAE_CMD_SRC_GRC                (DMAE_SRC_GRC << \
1857                                                 DMAE_COMMAND_SRC_SHIFT)
1858
1859 #define DMAE_CMD_DST_PCI                (DMAE_DST_PCI << \
1860                                                 DMAE_COMMAND_DST_SHIFT)
1861 #define DMAE_CMD_DST_GRC                (DMAE_DST_GRC << \
1862                                                 DMAE_COMMAND_DST_SHIFT)
1863
1864 #define DMAE_CMD_C_DST_PCI              (DMAE_COMP_PCI << \
1865                                                 DMAE_COMMAND_C_DST_SHIFT)
1866 #define DMAE_CMD_C_DST_GRC              (DMAE_COMP_GRC << \
1867                                                 DMAE_COMMAND_C_DST_SHIFT)
1868
1869 #define DMAE_CMD_C_ENABLE               DMAE_COMMAND_C_TYPE_ENABLE
1870
1871 #define DMAE_CMD_ENDIANITY_NO_SWAP      (0 << DMAE_COMMAND_ENDIANITY_SHIFT)
1872 #define DMAE_CMD_ENDIANITY_B_SWAP       (1 << DMAE_COMMAND_ENDIANITY_SHIFT)
1873 #define DMAE_CMD_ENDIANITY_DW_SWAP      (2 << DMAE_COMMAND_ENDIANITY_SHIFT)
1874 #define DMAE_CMD_ENDIANITY_B_DW_SWAP    (3 << DMAE_COMMAND_ENDIANITY_SHIFT)
1875
1876 #define DMAE_CMD_PORT_0                 0
1877 #define DMAE_CMD_PORT_1                 DMAE_COMMAND_PORT
1878
1879 #define DMAE_CMD_SRC_RESET              DMAE_COMMAND_SRC_RESET
1880 #define DMAE_CMD_DST_RESET              DMAE_COMMAND_DST_RESET
1881 #define DMAE_CMD_E1HVN_SHIFT            DMAE_COMMAND_E1HVN_SHIFT
1882
1883 #define DMAE_SRC_PF                     0
1884 #define DMAE_SRC_VF                     1
1885
1886 #define DMAE_DST_PF                     0
1887 #define DMAE_DST_VF                     1
1888
1889 #define DMAE_C_SRC                      0
1890 #define DMAE_C_DST                      1
1891
1892 #define DMAE_LEN32_RD_MAX               0x80
1893 #define DMAE_LEN32_WR_MAX(bp)           (CHIP_IS_E1(bp) ? 0x400 : 0x2000)
1894
1895 #define DMAE_COMP_VAL                   0x60d0d0ae /* E2 and on - upper bit
1896                                                         indicates eror */
1897
1898 #define MAX_DMAE_C_PER_PORT             8
1899 #define INIT_DMAE_C(bp)                 (BP_PORT(bp) * MAX_DMAE_C_PER_PORT + \
1900                                          BP_VN(bp))
1901 #define PMF_DMAE_C(bp)                  (BP_PORT(bp) * MAX_DMAE_C_PER_PORT + \
1902                                          E1HVN_MAX)
1903
1904 /* PCIE link and speed */
1905 #define PCICFG_LINK_WIDTH               0x1f00000
1906 #define PCICFG_LINK_WIDTH_SHIFT         20
1907 #define PCICFG_LINK_SPEED               0xf0000
1908 #define PCICFG_LINK_SPEED_SHIFT         16
1909
1910
1911 #define BNX2X_NUM_TESTS                 7
1912
1913 #define BNX2X_PHY_LOOPBACK              0
1914 #define BNX2X_MAC_LOOPBACK              1
1915 #define BNX2X_PHY_LOOPBACK_FAILED       1
1916 #define BNX2X_MAC_LOOPBACK_FAILED       2
1917 #define BNX2X_LOOPBACK_FAILED           (BNX2X_MAC_LOOPBACK_FAILED | \
1918                                          BNX2X_PHY_LOOPBACK_FAILED)
1919
1920
1921 #define STROM_ASSERT_ARRAY_SIZE         50
1922
1923
1924 /* must be used on a CID before placing it on a HW ring */
1925 #define HW_CID(bp, x)                   ((BP_PORT(bp) << 23) | \
1926                                          (BP_VN(bp) << BNX2X_SWCID_SHIFT) | \
1927                                          (x))
1928
1929 #define SP_DESC_CNT             (BCM_PAGE_SIZE / sizeof(struct eth_spe))
1930 #define MAX_SP_DESC_CNT                 (SP_DESC_CNT - 1)
1931
1932
1933 #define BNX2X_BTR                       4
1934 #define MAX_SPQ_PENDING                 8
1935
1936 /* CMNG constants, as derived from system spec calculations */
1937 /* default MIN rate in case VNIC min rate is configured to zero - 100Mbps */
1938 #define DEF_MIN_RATE                                    100
1939 /* resolution of the rate shaping timer - 400 usec */
1940 #define RS_PERIODIC_TIMEOUT_USEC                        400
1941 /* number of bytes in single QM arbitration cycle -
1942  * coefficient for calculating the fairness timer */
1943 #define QM_ARB_BYTES                                    160000
1944 /* resolution of Min algorithm 1:100 */
1945 #define MIN_RES                                         100
1946 /* how many bytes above threshold for the minimal credit of Min algorithm*/
1947 #define MIN_ABOVE_THRESH                                32768
1948 /* Fairness algorithm integration time coefficient -
1949  * for calculating the actual Tfair */
1950 #define T_FAIR_COEF     ((MIN_ABOVE_THRESH +  QM_ARB_BYTES) * 8 * MIN_RES)
1951 /* Memory of fairness algorithm . 2 cycles */
1952 #define FAIR_MEM                                        2
1953
1954
1955 #define ATTN_NIG_FOR_FUNC               (1L << 8)
1956 #define ATTN_SW_TIMER_4_FUNC            (1L << 9)
1957 #define GPIO_2_FUNC                     (1L << 10)
1958 #define GPIO_3_FUNC                     (1L << 11)
1959 #define GPIO_4_FUNC                     (1L << 12)
1960 #define ATTN_GENERAL_ATTN_1             (1L << 13)
1961 #define ATTN_GENERAL_ATTN_2             (1L << 14)
1962 #define ATTN_GENERAL_ATTN_3             (1L << 15)
1963 #define ATTN_GENERAL_ATTN_4             (1L << 13)
1964 #define ATTN_GENERAL_ATTN_5             (1L << 14)
1965 #define ATTN_GENERAL_ATTN_6             (1L << 15)
1966
1967 #define ATTN_HARD_WIRED_MASK            0xff00
1968 #define ATTENTION_ID                    4
1969
1970
1971 /* stuff added to make the code fit 80Col */
1972
1973 #define BNX2X_PMF_LINK_ASSERT \
1974         GENERAL_ATTEN_OFFSET(LINK_SYNC_ATTENTION_BIT_FUNC_0 + BP_FUNC(bp))
1975
1976 #define BNX2X_MC_ASSERT_BITS \
1977         (GENERAL_ATTEN_OFFSET(TSTORM_FATAL_ASSERT_ATTENTION_BIT) | \
1978          GENERAL_ATTEN_OFFSET(USTORM_FATAL_ASSERT_ATTENTION_BIT) | \
1979          GENERAL_ATTEN_OFFSET(CSTORM_FATAL_ASSERT_ATTENTION_BIT) | \
1980          GENERAL_ATTEN_OFFSET(XSTORM_FATAL_ASSERT_ATTENTION_BIT))
1981
1982 #define BNX2X_MCP_ASSERT \
1983         GENERAL_ATTEN_OFFSET(MCP_FATAL_ASSERT_ATTENTION_BIT)
1984
1985 #define BNX2X_GRC_TIMEOUT       GENERAL_ATTEN_OFFSET(LATCHED_ATTN_TIMEOUT_GRC)
1986 #define BNX2X_GRC_RSV           (GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RBCR) | \
1987                                  GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RBCT) | \
1988                                  GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RBCN) | \
1989                                  GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RBCU) | \
1990                                  GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RBCP) | \
1991                                  GENERAL_ATTEN_OFFSET(LATCHED_ATTN_RSVD_GRC))
1992
1993 #define HW_INTERRUT_ASSERT_SET_0 \
1994                                 (AEU_INPUTS_ATTN_BITS_TSDM_HW_INTERRUPT | \
1995                                  AEU_INPUTS_ATTN_BITS_TCM_HW_INTERRUPT | \
1996                                  AEU_INPUTS_ATTN_BITS_TSEMI_HW_INTERRUPT | \
1997                                  AEU_INPUTS_ATTN_BITS_PBCLIENT_HW_INTERRUPT)
1998 #define HW_PRTY_ASSERT_SET_0    (AEU_INPUTS_ATTN_BITS_BRB_PARITY_ERROR | \
1999                                  AEU_INPUTS_ATTN_BITS_PARSER_PARITY_ERROR | \
2000                                  AEU_INPUTS_ATTN_BITS_TSDM_PARITY_ERROR | \
2001                                  AEU_INPUTS_ATTN_BITS_SEARCHER_PARITY_ERROR |\
2002                                  AEU_INPUTS_ATTN_BITS_TSEMI_PARITY_ERROR |\
2003                                  AEU_INPUTS_ATTN_BITS_TCM_PARITY_ERROR |\
2004                                  AEU_INPUTS_ATTN_BITS_PBCLIENT_PARITY_ERROR)
2005 #define HW_INTERRUT_ASSERT_SET_1 \
2006                                 (AEU_INPUTS_ATTN_BITS_QM_HW_INTERRUPT | \
2007                                  AEU_INPUTS_ATTN_BITS_TIMERS_HW_INTERRUPT | \
2008                                  AEU_INPUTS_ATTN_BITS_XSDM_HW_INTERRUPT | \
2009                                  AEU_INPUTS_ATTN_BITS_XCM_HW_INTERRUPT | \
2010                                  AEU_INPUTS_ATTN_BITS_XSEMI_HW_INTERRUPT | \
2011                                  AEU_INPUTS_ATTN_BITS_USDM_HW_INTERRUPT | \
2012                                  AEU_INPUTS_ATTN_BITS_UCM_HW_INTERRUPT | \
2013                                  AEU_INPUTS_ATTN_BITS_USEMI_HW_INTERRUPT | \
2014                                  AEU_INPUTS_ATTN_BITS_UPB_HW_INTERRUPT | \
2015                                  AEU_INPUTS_ATTN_BITS_CSDM_HW_INTERRUPT | \
2016                                  AEU_INPUTS_ATTN_BITS_CCM_HW_INTERRUPT)
2017 #define HW_PRTY_ASSERT_SET_1    (AEU_INPUTS_ATTN_BITS_PBF_PARITY_ERROR |\
2018                                  AEU_INPUTS_ATTN_BITS_QM_PARITY_ERROR | \
2019                                  AEU_INPUTS_ATTN_BITS_TIMERS_PARITY_ERROR |\
2020                                  AEU_INPUTS_ATTN_BITS_XSDM_PARITY_ERROR | \
2021                                  AEU_INPUTS_ATTN_BITS_XCM_PARITY_ERROR |\
2022                                  AEU_INPUTS_ATTN_BITS_XSEMI_PARITY_ERROR | \
2023                                  AEU_INPUTS_ATTN_BITS_DOORBELLQ_PARITY_ERROR |\
2024                                  AEU_INPUTS_ATTN_BITS_NIG_PARITY_ERROR |\
2025                              AEU_INPUTS_ATTN_BITS_VAUX_PCI_CORE_PARITY_ERROR |\
2026                                  AEU_INPUTS_ATTN_BITS_DEBUG_PARITY_ERROR | \
2027                                  AEU_INPUTS_ATTN_BITS_USDM_PARITY_ERROR | \
2028                                  AEU_INPUTS_ATTN_BITS_UCM_PARITY_ERROR |\
2029                                  AEU_INPUTS_ATTN_BITS_USEMI_PARITY_ERROR | \
2030                                  AEU_INPUTS_ATTN_BITS_UPB_PARITY_ERROR | \
2031                                  AEU_INPUTS_ATTN_BITS_CSDM_PARITY_ERROR |\
2032                                  AEU_INPUTS_ATTN_BITS_CCM_PARITY_ERROR)
2033 #define HW_INTERRUT_ASSERT_SET_2 \
2034                                 (AEU_INPUTS_ATTN_BITS_CSEMI_HW_INTERRUPT | \
2035                                  AEU_INPUTS_ATTN_BITS_CDU_HW_INTERRUPT | \
2036                                  AEU_INPUTS_ATTN_BITS_DMAE_HW_INTERRUPT | \
2037                         AEU_INPUTS_ATTN_BITS_PXPPCICLOCKCLIENT_HW_INTERRUPT |\
2038                                  AEU_INPUTS_ATTN_BITS_MISC_HW_INTERRUPT)
2039 #define HW_PRTY_ASSERT_SET_2    (AEU_INPUTS_ATTN_BITS_CSEMI_PARITY_ERROR | \
2040                                  AEU_INPUTS_ATTN_BITS_PXP_PARITY_ERROR | \
2041                         AEU_INPUTS_ATTN_BITS_PXPPCICLOCKCLIENT_PARITY_ERROR |\
2042                                  AEU_INPUTS_ATTN_BITS_CFC_PARITY_ERROR | \
2043                                  AEU_INPUTS_ATTN_BITS_CDU_PARITY_ERROR | \
2044                                  AEU_INPUTS_ATTN_BITS_DMAE_PARITY_ERROR |\
2045                                  AEU_INPUTS_ATTN_BITS_IGU_PARITY_ERROR | \
2046                                  AEU_INPUTS_ATTN_BITS_MISC_PARITY_ERROR)
2047
2048 #define HW_PRTY_ASSERT_SET_3 (AEU_INPUTS_ATTN_BITS_MCP_LATCHED_ROM_PARITY | \
2049                 AEU_INPUTS_ATTN_BITS_MCP_LATCHED_UMP_RX_PARITY | \
2050                 AEU_INPUTS_ATTN_BITS_MCP_LATCHED_UMP_TX_PARITY | \
2051                 AEU_INPUTS_ATTN_BITS_MCP_LATCHED_SCPAD_PARITY)
2052
2053 #define HW_PRTY_ASSERT_SET_4 (AEU_INPUTS_ATTN_BITS_PGLUE_PARITY_ERROR | \
2054                               AEU_INPUTS_ATTN_BITS_ATC_PARITY_ERROR)
2055
2056 #define MULTI_MASK                      0x7f
2057
2058
2059 #define DEF_USB_FUNC_OFF        offsetof(struct cstorm_def_status_block_u, func)
2060 #define DEF_CSB_FUNC_OFF        offsetof(struct cstorm_def_status_block_c, func)
2061 #define DEF_XSB_FUNC_OFF        offsetof(struct xstorm_def_status_block, func)
2062 #define DEF_TSB_FUNC_OFF        offsetof(struct tstorm_def_status_block, func)
2063
2064 #define DEF_USB_IGU_INDEX_OFF \
2065                         offsetof(struct cstorm_def_status_block_u, igu_index)
2066 #define DEF_CSB_IGU_INDEX_OFF \
2067                         offsetof(struct cstorm_def_status_block_c, igu_index)
2068 #define DEF_XSB_IGU_INDEX_OFF \
2069                         offsetof(struct xstorm_def_status_block, igu_index)
2070 #define DEF_TSB_IGU_INDEX_OFF \
2071                         offsetof(struct tstorm_def_status_block, igu_index)
2072
2073 #define DEF_USB_SEGMENT_OFF \
2074                         offsetof(struct cstorm_def_status_block_u, segment)
2075 #define DEF_CSB_SEGMENT_OFF \
2076                         offsetof(struct cstorm_def_status_block_c, segment)
2077 #define DEF_XSB_SEGMENT_OFF \
2078                         offsetof(struct xstorm_def_status_block, segment)
2079 #define DEF_TSB_SEGMENT_OFF \
2080                         offsetof(struct tstorm_def_status_block, segment)
2081
2082 #define BNX2X_SP_DSB_INDEX \
2083                 (&bp->def_status_blk->sp_sb.\
2084                                         index_values[HC_SP_INDEX_ETH_DEF_CONS])
2085
2086 #define SET_FLAG(value, mask, flag) \
2087         do {\
2088                 (value) &= ~(mask);\
2089                 (value) |= ((flag) << (mask##_SHIFT));\
2090         } while (0)
2091
2092 #define GET_FLAG(value, mask) \
2093         (((value) & (mask)) >> (mask##_SHIFT))
2094
2095 #define GET_FIELD(value, fname) \
2096         (((value) & (fname##_MASK)) >> (fname##_SHIFT))
2097
2098 #define CAM_IS_INVALID(x) \
2099         (GET_FLAG(x.flags, \
2100         MAC_CONFIGURATION_ENTRY_ACTION_TYPE) == \
2101         (T_ETH_MAC_COMMAND_INVALIDATE))
2102
2103 /* Number of u32 elements in MC hash array */
2104 #define MC_HASH_SIZE                    8
2105 #define MC_HASH_OFFSET(bp, i)           (BAR_TSTRORM_INTMEM + \
2106         TSTORM_APPROXIMATE_MATCH_MULTICAST_FILTERING_OFFSET(BP_FUNC(bp)) + i*4)
2107
2108
2109 #ifndef PXP2_REG_PXP2_INT_STS
2110 #define PXP2_REG_PXP2_INT_STS           PXP2_REG_PXP2_INT_STS_0
2111 #endif
2112
2113 #ifndef ETH_MAX_RX_CLIENTS_E2
2114 #define ETH_MAX_RX_CLIENTS_E2           ETH_MAX_RX_CLIENTS_E1H
2115 #endif
2116
2117 #define BNX2X_VPD_LEN                   128
2118 #define VENDOR_ID_LEN                   4
2119
2120 /* Congestion management fairness mode */
2121 #define CMNG_FNS_NONE           0
2122 #define CMNG_FNS_MINMAX         1
2123
2124 #define HC_SEG_ACCESS_DEF               0   /*Driver decision 0-3*/
2125 #define HC_SEG_ACCESS_ATTN              4
2126 #define HC_SEG_ACCESS_NORM              0   /*Driver decision 0-1*/
2127
2128 static const u32 dmae_reg_go_c[] = {
2129         DMAE_REG_GO_C0, DMAE_REG_GO_C1, DMAE_REG_GO_C2, DMAE_REG_GO_C3,
2130         DMAE_REG_GO_C4, DMAE_REG_GO_C5, DMAE_REG_GO_C6, DMAE_REG_GO_C7,
2131         DMAE_REG_GO_C8, DMAE_REG_GO_C9, DMAE_REG_GO_C10, DMAE_REG_GO_C11,
2132         DMAE_REG_GO_C12, DMAE_REG_GO_C13, DMAE_REG_GO_C14, DMAE_REG_GO_C15
2133 };
2134
2135 void bnx2x_set_ethtool_ops(struct net_device *netdev);
2136 void bnx2x_notify_link_changed(struct bnx2x *bp);
2137
2138
2139 #define BNX2X_MF_SD_PROTOCOL(bp) \
2140         ((bp)->mf_config[BP_VN(bp)] & FUNC_MF_CFG_PROTOCOL_MASK)
2141
2142 #ifdef BCM_CNIC
2143 #define BNX2X_IS_MF_SD_PROTOCOL_ISCSI(bp) \
2144         (BNX2X_MF_SD_PROTOCOL(bp) == FUNC_MF_CFG_PROTOCOL_ISCSI)
2145
2146 #define BNX2X_IS_MF_SD_PROTOCOL_FCOE(bp) \
2147         (BNX2X_MF_SD_PROTOCOL(bp) == FUNC_MF_CFG_PROTOCOL_FCOE)
2148
2149 #define IS_MF_ISCSI_SD(bp) (IS_MF_SD(bp) && BNX2X_IS_MF_SD_PROTOCOL_ISCSI(bp))
2150 #define IS_MF_FCOE_SD(bp) (IS_MF_SD(bp) && BNX2X_IS_MF_SD_PROTOCOL_FCOE(bp))
2151
2152 #define IS_MF_STORAGE_SD(bp) (IS_MF_SD(bp) && \
2153                                 (BNX2X_IS_MF_SD_PROTOCOL_ISCSI(bp) || \
2154                                  BNX2X_IS_MF_SD_PROTOCOL_FCOE(bp)))
2155 #endif
2156
2157 #endif /* bnx2x.h */