[PATCH] KVM: MMU: Use the guest pdptrs instead of mapping cr3 in pae mode
[pandora-kernel.git] / drivers / kvm / paging_tmpl.h
1 /*
2  * Kernel-based Virtual Machine driver for Linux
3  *
4  * This module enables machines with Intel VT-x extensions to run virtual
5  * machines without emulation or binary translation.
6  *
7  * MMU support
8  *
9  * Copyright (C) 2006 Qumranet, Inc.
10  *
11  * Authors:
12  *   Yaniv Kamay  <yaniv@qumranet.com>
13  *   Avi Kivity   <avi@qumranet.com>
14  *
15  * This work is licensed under the terms of the GNU GPL, version 2.  See
16  * the COPYING file in the top-level directory.
17  *
18  */
19
20 /*
21  * We need the mmu code to access both 32-bit and 64-bit guest ptes,
22  * so the code in this file is compiled twice, once per pte size.
23  */
24
25 #if PTTYPE == 64
26         #define pt_element_t u64
27         #define guest_walker guest_walker64
28         #define FNAME(name) paging##64_##name
29         #define PT_BASE_ADDR_MASK PT64_BASE_ADDR_MASK
30         #define PT_DIR_BASE_ADDR_MASK PT64_DIR_BASE_ADDR_MASK
31         #define PT_INDEX(addr, level) PT64_INDEX(addr, level)
32         #define SHADOW_PT_INDEX(addr, level) PT64_INDEX(addr, level)
33         #define PT_LEVEL_MASK(level) PT64_LEVEL_MASK(level)
34         #define PT_PTE_COPY_MASK PT64_PTE_COPY_MASK
35 #elif PTTYPE == 32
36         #define pt_element_t u32
37         #define guest_walker guest_walker32
38         #define FNAME(name) paging##32_##name
39         #define PT_BASE_ADDR_MASK PT32_BASE_ADDR_MASK
40         #define PT_DIR_BASE_ADDR_MASK PT32_DIR_BASE_ADDR_MASK
41         #define PT_INDEX(addr, level) PT32_INDEX(addr, level)
42         #define SHADOW_PT_INDEX(addr, level) PT64_INDEX(addr, level)
43         #define PT_LEVEL_MASK(level) PT32_LEVEL_MASK(level)
44         #define PT_PTE_COPY_MASK PT32_PTE_COPY_MASK
45 #else
46         #error Invalid PTTYPE value
47 #endif
48
49 /*
50  * The guest_walker structure emulates the behavior of the hardware page
51  * table walker.
52  */
53 struct guest_walker {
54         int level;
55         gfn_t table_gfn;
56         pt_element_t *table;
57         pt_element_t *ptep;
58         pt_element_t inherited_ar;
59 };
60
61 /*
62  * Fetch a guest pte for a guest virtual address
63  */
64 static void FNAME(walk_addr)(struct guest_walker *walker,
65                              struct kvm_vcpu *vcpu, gva_t addr)
66 {
67         hpa_t hpa;
68         struct kvm_memory_slot *slot;
69         pt_element_t *ptep;
70         pt_element_t root;
71
72         walker->level = vcpu->mmu.root_level;
73         walker->table = NULL;
74         root = vcpu->cr3;
75 #if PTTYPE == 64
76         if (!is_long_mode(vcpu)) {
77                 walker->ptep = &vcpu->pdptrs[(addr >> 30) & 3];
78                 root = *walker->ptep;
79                 if (!(root & PT_PRESENT_MASK))
80                         return;
81                 --walker->level;
82         }
83 #endif
84         walker->table_gfn = (root & PT64_BASE_ADDR_MASK) >> PAGE_SHIFT;
85         slot = gfn_to_memslot(vcpu->kvm, walker->table_gfn);
86         hpa = safe_gpa_to_hpa(vcpu, root & PT64_BASE_ADDR_MASK);
87         walker->table = kmap_atomic(pfn_to_page(hpa >> PAGE_SHIFT), KM_USER0);
88
89         ASSERT((!is_long_mode(vcpu) && is_pae(vcpu)) ||
90                (vcpu->cr3 & ~(PAGE_MASK | CR3_FLAGS_MASK)) == 0);
91
92         walker->inherited_ar = PT_USER_MASK | PT_WRITABLE_MASK;
93
94         for (;;) {
95                 int index = PT_INDEX(addr, walker->level);
96                 hpa_t paddr;
97
98                 ptep = &walker->table[index];
99                 ASSERT(((unsigned long)walker->table & PAGE_MASK) ==
100                        ((unsigned long)ptep & PAGE_MASK));
101
102                 if (is_present_pte(*ptep) && !(*ptep &  PT_ACCESSED_MASK))
103                         *ptep |= PT_ACCESSED_MASK;
104
105                 if (!is_present_pte(*ptep) ||
106                     walker->level == PT_PAGE_TABLE_LEVEL ||
107                     (walker->level == PT_DIRECTORY_LEVEL &&
108                      (*ptep & PT_PAGE_SIZE_MASK) &&
109                      (PTTYPE == 64 || is_pse(vcpu))))
110                         break;
111
112                 if (walker->level != 3 || is_long_mode(vcpu))
113                         walker->inherited_ar &= walker->table[index];
114                 walker->table_gfn = (*ptep & PT_BASE_ADDR_MASK) >> PAGE_SHIFT;
115                 paddr = safe_gpa_to_hpa(vcpu, *ptep & PT_BASE_ADDR_MASK);
116                 kunmap_atomic(walker->table, KM_USER0);
117                 walker->table = kmap_atomic(pfn_to_page(paddr >> PAGE_SHIFT),
118                                             KM_USER0);
119                 --walker->level;
120         }
121         walker->ptep = ptep;
122 }
123
124 static void FNAME(release_walker)(struct guest_walker *walker)
125 {
126         if (walker->table)
127                 kunmap_atomic(walker->table, KM_USER0);
128 }
129
130 static void FNAME(set_pte)(struct kvm_vcpu *vcpu, u64 guest_pte,
131                            u64 *shadow_pte, u64 access_bits)
132 {
133         ASSERT(*shadow_pte == 0);
134         access_bits &= guest_pte;
135         *shadow_pte = (guest_pte & PT_PTE_COPY_MASK);
136         set_pte_common(vcpu, shadow_pte, guest_pte & PT_BASE_ADDR_MASK,
137                        guest_pte & PT_DIRTY_MASK, access_bits);
138 }
139
140 static void FNAME(set_pde)(struct kvm_vcpu *vcpu, u64 guest_pde,
141                            u64 *shadow_pte, u64 access_bits,
142                            int index)
143 {
144         gpa_t gaddr;
145
146         ASSERT(*shadow_pte == 0);
147         access_bits &= guest_pde;
148         gaddr = (guest_pde & PT_DIR_BASE_ADDR_MASK) + PAGE_SIZE * index;
149         if (PTTYPE == 32 && is_cpuid_PSE36())
150                 gaddr |= (guest_pde & PT32_DIR_PSE36_MASK) <<
151                         (32 - PT32_DIR_PSE36_SHIFT);
152         *shadow_pte = guest_pde & PT_PTE_COPY_MASK;
153         set_pte_common(vcpu, shadow_pte, gaddr,
154                        guest_pde & PT_DIRTY_MASK, access_bits);
155 }
156
157 /*
158  * Fetch a shadow pte for a specific level in the paging hierarchy.
159  */
160 static u64 *FNAME(fetch)(struct kvm_vcpu *vcpu, gva_t addr,
161                               struct guest_walker *walker)
162 {
163         hpa_t shadow_addr;
164         int level;
165         u64 *prev_shadow_ent = NULL;
166         pt_element_t *guest_ent = walker->ptep;
167
168         if (!is_present_pte(*guest_ent))
169                 return NULL;
170
171         shadow_addr = vcpu->mmu.root_hpa;
172         level = vcpu->mmu.shadow_root_level;
173
174         for (; ; level--) {
175                 u32 index = SHADOW_PT_INDEX(addr, level);
176                 u64 *shadow_ent = ((u64 *)__va(shadow_addr)) + index;
177                 u64 shadow_pte;
178
179                 if (is_present_pte(*shadow_ent) || is_io_pte(*shadow_ent)) {
180                         if (level == PT_PAGE_TABLE_LEVEL)
181                                 return shadow_ent;
182                         shadow_addr = *shadow_ent & PT64_BASE_ADDR_MASK;
183                         prev_shadow_ent = shadow_ent;
184                         continue;
185                 }
186
187                 if (level == PT_PAGE_TABLE_LEVEL) {
188
189                         if (walker->level == PT_DIRECTORY_LEVEL) {
190                                 if (prev_shadow_ent)
191                                         *prev_shadow_ent |= PT_SHADOW_PS_MARK;
192                                 FNAME(set_pde)(vcpu, *guest_ent, shadow_ent,
193                                                walker->inherited_ar,
194                                           PT_INDEX(addr, PT_PAGE_TABLE_LEVEL));
195                         } else {
196                                 ASSERT(walker->level == PT_PAGE_TABLE_LEVEL);
197                                 FNAME(set_pte)(vcpu, *guest_ent, shadow_ent, walker->inherited_ar);
198                         }
199                         return shadow_ent;
200                 }
201
202                 shadow_addr = kvm_mmu_alloc_page(vcpu, shadow_ent);
203                 if (!VALID_PAGE(shadow_addr))
204                         return ERR_PTR(-ENOMEM);
205                 shadow_pte = shadow_addr | PT_PRESENT_MASK;
206                 if (vcpu->mmu.root_level > 3 || level != 3)
207                         shadow_pte |= PT_ACCESSED_MASK
208                                 | PT_WRITABLE_MASK | PT_USER_MASK;
209                 *shadow_ent = shadow_pte;
210                 prev_shadow_ent = shadow_ent;
211         }
212 }
213
214 /*
215  * The guest faulted for write.  We need to
216  *
217  * - check write permissions
218  * - update the guest pte dirty bit
219  * - update our own dirty page tracking structures
220  */
221 static int FNAME(fix_write_pf)(struct kvm_vcpu *vcpu,
222                                u64 *shadow_ent,
223                                struct guest_walker *walker,
224                                gva_t addr,
225                                int user)
226 {
227         pt_element_t *guest_ent;
228         int writable_shadow;
229         gfn_t gfn;
230
231         if (is_writeble_pte(*shadow_ent))
232                 return 0;
233
234         writable_shadow = *shadow_ent & PT_SHADOW_WRITABLE_MASK;
235         if (user) {
236                 /*
237                  * User mode access.  Fail if it's a kernel page or a read-only
238                  * page.
239                  */
240                 if (!(*shadow_ent & PT_SHADOW_USER_MASK) || !writable_shadow)
241                         return 0;
242                 ASSERT(*shadow_ent & PT_USER_MASK);
243         } else
244                 /*
245                  * Kernel mode access.  Fail if it's a read-only page and
246                  * supervisor write protection is enabled.
247                  */
248                 if (!writable_shadow) {
249                         if (is_write_protection(vcpu))
250                                 return 0;
251                         *shadow_ent &= ~PT_USER_MASK;
252                 }
253
254         guest_ent = walker->ptep;
255
256         if (!is_present_pte(*guest_ent)) {
257                 *shadow_ent = 0;
258                 return 0;
259         }
260
261         gfn = (*guest_ent & PT64_BASE_ADDR_MASK) >> PAGE_SHIFT;
262         mark_page_dirty(vcpu->kvm, gfn);
263         *shadow_ent |= PT_WRITABLE_MASK;
264         *guest_ent |= PT_DIRTY_MASK;
265         rmap_add(vcpu->kvm, shadow_ent);
266
267         return 1;
268 }
269
270 /*
271  * Page fault handler.  There are several causes for a page fault:
272  *   - there is no shadow pte for the guest pte
273  *   - write access through a shadow pte marked read only so that we can set
274  *     the dirty bit
275  *   - write access to a shadow pte marked read only so we can update the page
276  *     dirty bitmap, when userspace requests it
277  *   - mmio access; in this case we will never install a present shadow pte
278  *   - normal guest page fault due to the guest pte marked not present, not
279  *     writable, or not executable
280  *
281  *  Returns: 1 if we need to emulate the instruction, 0 otherwise
282  */
283 static int FNAME(page_fault)(struct kvm_vcpu *vcpu, gva_t addr,
284                                u32 error_code)
285 {
286         int write_fault = error_code & PFERR_WRITE_MASK;
287         int pte_present = error_code & PFERR_PRESENT_MASK;
288         int user_fault = error_code & PFERR_USER_MASK;
289         struct guest_walker walker;
290         u64 *shadow_pte;
291         int fixed;
292
293         /*
294          * Look up the shadow pte for the faulting address.
295          */
296         for (;;) {
297                 FNAME(walk_addr)(&walker, vcpu, addr);
298                 shadow_pte = FNAME(fetch)(vcpu, addr, &walker);
299                 if (IS_ERR(shadow_pte)) {  /* must be -ENOMEM */
300                         nonpaging_flush(vcpu);
301                         FNAME(release_walker)(&walker);
302                         continue;
303                 }
304                 break;
305         }
306
307         /*
308          * The page is not mapped by the guest.  Let the guest handle it.
309          */
310         if (!shadow_pte) {
311                 inject_page_fault(vcpu, addr, error_code);
312                 FNAME(release_walker)(&walker);
313                 return 0;
314         }
315
316         /*
317          * Update the shadow pte.
318          */
319         if (write_fault)
320                 fixed = FNAME(fix_write_pf)(vcpu, shadow_pte, &walker, addr,
321                                             user_fault);
322         else
323                 fixed = fix_read_pf(shadow_pte);
324
325         FNAME(release_walker)(&walker);
326
327         /*
328          * mmio: emulate if accessible, otherwise its a guest fault.
329          */
330         if (is_io_pte(*shadow_pte)) {
331                 if (may_access(*shadow_pte, write_fault, user_fault))
332                         return 1;
333                 pgprintk("%s: io work, no access\n", __FUNCTION__);
334                 inject_page_fault(vcpu, addr,
335                                   error_code | PFERR_PRESENT_MASK);
336                 return 0;
337         }
338
339         /*
340          * pte not present, guest page fault.
341          */
342         if (pte_present && !fixed) {
343                 inject_page_fault(vcpu, addr, error_code);
344                 return 0;
345         }
346
347         ++kvm_stat.pf_fixed;
348
349         return 0;
350 }
351
352 static gpa_t FNAME(gva_to_gpa)(struct kvm_vcpu *vcpu, gva_t vaddr)
353 {
354         struct guest_walker walker;
355         pt_element_t guest_pte;
356         gpa_t gpa;
357
358         FNAME(walk_addr)(&walker, vcpu, vaddr);
359         guest_pte = *walker.ptep;
360         FNAME(release_walker)(&walker);
361
362         if (!is_present_pte(guest_pte))
363                 return UNMAPPED_GVA;
364
365         if (walker.level == PT_DIRECTORY_LEVEL) {
366                 ASSERT((guest_pte & PT_PAGE_SIZE_MASK));
367                 ASSERT(PTTYPE == 64 || is_pse(vcpu));
368
369                 gpa = (guest_pte & PT_DIR_BASE_ADDR_MASK) | (vaddr &
370                         (PT_LEVEL_MASK(PT_PAGE_TABLE_LEVEL) | ~PAGE_MASK));
371
372                 if (PTTYPE == 32 && is_cpuid_PSE36())
373                         gpa |= (guest_pte & PT32_DIR_PSE36_MASK) <<
374                                         (32 - PT32_DIR_PSE36_SHIFT);
375         } else {
376                 gpa = (guest_pte & PT_BASE_ADDR_MASK);
377                 gpa |= (vaddr & ~PAGE_MASK);
378         }
379
380         return gpa;
381 }
382
383 #undef pt_element_t
384 #undef guest_walker
385 #undef FNAME
386 #undef PT_BASE_ADDR_MASK
387 #undef PT_INDEX
388 #undef SHADOW_PT_INDEX
389 #undef PT_LEVEL_MASK
390 #undef PT_PTE_COPY_MASK
391 #undef PT_NON_PTE_COPY_MASK
392 #undef PT_DIR_BASE_ADDR_MASK