Merge branch 'core/topology' of git://git.kernel.org/pub/scm/linux/kernel/git/tip...
[pandora-kernel.git] / drivers / infiniband / hw / mthca / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005, 2006 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  *
8  * This software is available to you under a choice of one of two
9  * licenses.  You may choose to be licensed under the terms of the GNU
10  * General Public License (GPL) Version 2, available from the file
11  * COPYING in the main directory of this source tree, or the
12  * OpenIB.org BSD license below:
13  *
14  *     Redistribution and use in source and binary forms, with or
15  *     without modification, are permitted provided that the following
16  *     conditions are met:
17  *
18  *      - Redistributions of source code must retain the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer.
21  *
22  *      - Redistributions in binary form must reproduce the above
23  *        copyright notice, this list of conditions and the following
24  *        disclaimer in the documentation and/or other materials
25  *        provided with the distribution.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
28  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
29  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
30  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
31  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
32  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
33  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
34  * SOFTWARE.
35  */
36
37 #ifndef MTHCA_DEV_H
38 #define MTHCA_DEV_H
39
40 #include <linux/spinlock.h>
41 #include <linux/kernel.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/timer.h>
45 #include <linux/mutex.h>
46 #include <linux/list.h>
47 #include <linux/semaphore.h>
48
49 #include "mthca_provider.h"
50 #include "mthca_doorbell.h"
51
52 #define DRV_NAME        "ib_mthca"
53 #define PFX             DRV_NAME ": "
54 #define DRV_VERSION     "1.0"
55 #define DRV_RELDATE     "April 4, 2008"
56
57 enum {
58         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
59         MTHCA_FLAG_SRQ        = 1 << 2,
60         MTHCA_FLAG_MSI_X      = 1 << 3,
61         MTHCA_FLAG_NO_LAM     = 1 << 4,
62         MTHCA_FLAG_FMR        = 1 << 5,
63         MTHCA_FLAG_MEMFREE    = 1 << 6,
64         MTHCA_FLAG_PCIE       = 1 << 7,
65         MTHCA_FLAG_SINAI_OPT  = 1 << 8
66 };
67
68 enum {
69         MTHCA_MAX_PORTS = 2
70 };
71
72 enum {
73         MTHCA_BOARD_ID_LEN = 64
74 };
75
76 enum {
77         MTHCA_EQ_CONTEXT_SIZE =  0x40,
78         MTHCA_CQ_CONTEXT_SIZE =  0x40,
79         MTHCA_QP_CONTEXT_SIZE = 0x200,
80         MTHCA_RDB_ENTRY_SIZE  =  0x20,
81         MTHCA_AV_SIZE         =  0x20,
82         MTHCA_MGM_ENTRY_SIZE  = 0x100,
83
84         /* Arbel FW gives us these, but we need them for Tavor */
85         MTHCA_MPT_ENTRY_SIZE  =  0x40,
86         MTHCA_MTT_SEG_SIZE    =  0x40,
87
88         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
89 };
90
91 enum {
92         MTHCA_EQ_CMD,
93         MTHCA_EQ_ASYNC,
94         MTHCA_EQ_COMP,
95         MTHCA_NUM_EQ
96 };
97
98 enum {
99         MTHCA_OPCODE_NOP            = 0x00,
100         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
101         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
102         MTHCA_OPCODE_SEND           = 0x0a,
103         MTHCA_OPCODE_SEND_IMM       = 0x0b,
104         MTHCA_OPCODE_RDMA_READ      = 0x10,
105         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
106         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
107         MTHCA_OPCODE_BIND_MW        = 0x18,
108         MTHCA_OPCODE_INVALID        = 0xff
109 };
110
111 enum {
112         MTHCA_CMD_USE_EVENTS         = 1 << 0,
113         MTHCA_CMD_POST_DOORBELLS     = 1 << 1
114 };
115
116 enum {
117         MTHCA_CMD_NUM_DBELL_DWORDS = 8
118 };
119
120 struct mthca_cmd {
121         struct pci_pool          *pool;
122         struct mutex              hcr_mutex;
123         struct semaphore          poll_sem;
124         struct semaphore          event_sem;
125         int                       max_cmds;
126         spinlock_t                context_lock;
127         int                       free_head;
128         struct mthca_cmd_context *context;
129         u16                       token_mask;
130         u32                       flags;
131         void __iomem             *dbell_map;
132         u16                       dbell_offsets[MTHCA_CMD_NUM_DBELL_DWORDS];
133 };
134
135 struct mthca_limits {
136         int      num_ports;
137         int      vl_cap;
138         int      mtu_cap;
139         int      gid_table_len;
140         int      pkey_table_len;
141         int      local_ca_ack_delay;
142         int      num_uars;
143         int      max_sg;
144         int      num_qps;
145         int      max_wqes;
146         int      max_desc_sz;
147         int      max_qp_init_rdma;
148         int      reserved_qps;
149         int      num_srqs;
150         int      max_srq_wqes;
151         int      max_srq_sge;
152         int      reserved_srqs;
153         int      num_eecs;
154         int      reserved_eecs;
155         int      num_cqs;
156         int      max_cqes;
157         int      reserved_cqs;
158         int      num_eqs;
159         int      reserved_eqs;
160         int      num_mpts;
161         int      num_mtt_segs;
162         int      fmr_reserved_mtts;
163         int      reserved_mtts;
164         int      reserved_mrws;
165         int      reserved_uars;
166         int      num_mgms;
167         int      num_amgms;
168         int      reserved_mcgs;
169         int      num_pds;
170         int      reserved_pds;
171         u32      page_size_cap;
172         u32      flags;
173         u16      stat_rate_support;
174         u8       port_width_cap;
175 };
176
177 struct mthca_alloc {
178         u32            last;
179         u32            top;
180         u32            max;
181         u32            mask;
182         spinlock_t     lock;
183         unsigned long *table;
184 };
185
186 struct mthca_array {
187         struct {
188                 void    **page;
189                 int       used;
190         } *page_list;
191 };
192
193 struct mthca_uar_table {
194         struct mthca_alloc alloc;
195         u64                uarc_base;
196         int                uarc_size;
197 };
198
199 struct mthca_pd_table {
200         struct mthca_alloc alloc;
201 };
202
203 struct mthca_buddy {
204         unsigned long **bits;
205         int             max_order;
206         spinlock_t      lock;
207 };
208
209 struct mthca_mr_table {
210         struct mthca_alloc      mpt_alloc;
211         struct mthca_buddy      mtt_buddy;
212         struct mthca_buddy     *fmr_mtt_buddy;
213         u64                     mtt_base;
214         u64                     mpt_base;
215         struct mthca_icm_table *mtt_table;
216         struct mthca_icm_table *mpt_table;
217         struct {
218                 void __iomem   *mpt_base;
219                 void __iomem   *mtt_base;
220                 struct mthca_buddy mtt_buddy;
221         } tavor_fmr;
222 };
223
224 struct mthca_eq_table {
225         struct mthca_alloc alloc;
226         void __iomem      *clr_int;
227         u32                clr_mask;
228         u32                arm_mask;
229         struct mthca_eq    eq[MTHCA_NUM_EQ];
230         u64                icm_virt;
231         struct page       *icm_page;
232         dma_addr_t         icm_dma;
233         int                have_irq;
234         u8                 inta_pin;
235 };
236
237 struct mthca_cq_table {
238         struct mthca_alloc      alloc;
239         spinlock_t              lock;
240         struct mthca_array      cq;
241         struct mthca_icm_table *table;
242 };
243
244 struct mthca_srq_table {
245         struct mthca_alloc      alloc;
246         spinlock_t              lock;
247         struct mthca_array      srq;
248         struct mthca_icm_table *table;
249 };
250
251 struct mthca_qp_table {
252         struct mthca_alloc      alloc;
253         u32                     rdb_base;
254         int                     rdb_shift;
255         int                     sqp_start;
256         spinlock_t              lock;
257         struct mthca_array      qp;
258         struct mthca_icm_table *qp_table;
259         struct mthca_icm_table *eqp_table;
260         struct mthca_icm_table *rdb_table;
261 };
262
263 struct mthca_av_table {
264         struct pci_pool   *pool;
265         int                num_ddr_avs;
266         u64                ddr_av_base;
267         void __iomem      *av_map;
268         struct mthca_alloc alloc;
269 };
270
271 struct mthca_mcg_table {
272         struct mutex            mutex;
273         struct mthca_alloc      alloc;
274         struct mthca_icm_table *table;
275 };
276
277 struct mthca_catas_err {
278         u64                     addr;
279         u32 __iomem            *map;
280         u32                     size;
281         struct timer_list       timer;
282         struct list_head        list;
283 };
284
285 extern struct mutex mthca_device_mutex;
286
287 struct mthca_dev {
288         struct ib_device  ib_dev;
289         struct pci_dev   *pdev;
290
291         int              hca_type;
292         unsigned long    mthca_flags;
293         unsigned long    device_cap_flags;
294
295         u32              rev_id;
296         char             board_id[MTHCA_BOARD_ID_LEN];
297
298         /* firmware info */
299         u64              fw_ver;
300         union {
301                 struct {
302                         u64 fw_start;
303                         u64 fw_end;
304                 }        tavor;
305                 struct {
306                         u64 clr_int_base;
307                         u64 eq_arm_base;
308                         u64 eq_set_ci_base;
309                         struct mthca_icm *fw_icm;
310                         struct mthca_icm *aux_icm;
311                         u16 fw_pages;
312                 }        arbel;
313         }                fw;
314
315         u64              ddr_start;
316         u64              ddr_end;
317
318         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
319         struct mutex cap_mask_mutex;
320
321         void __iomem    *hcr;
322         void __iomem    *kar;
323         void __iomem    *clr_base;
324         union {
325                 struct {
326                         void __iomem *ecr_base;
327                 } tavor;
328                 struct {
329                         void __iomem *eq_arm;
330                         void __iomem *eq_set_ci_base;
331                 } arbel;
332         } eq_regs;
333
334         struct mthca_cmd    cmd;
335         struct mthca_limits limits;
336
337         struct mthca_uar_table uar_table;
338         struct mthca_pd_table  pd_table;
339         struct mthca_mr_table  mr_table;
340         struct mthca_eq_table  eq_table;
341         struct mthca_cq_table  cq_table;
342         struct mthca_srq_table srq_table;
343         struct mthca_qp_table  qp_table;
344         struct mthca_av_table  av_table;
345         struct mthca_mcg_table mcg_table;
346
347         struct mthca_catas_err catas_err;
348
349         struct mthca_uar       driver_uar;
350         struct mthca_db_table *db_tab;
351         struct mthca_pd        driver_pd;
352         struct mthca_mr        driver_mr;
353
354         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
355         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
356         spinlock_t            sm_lock;
357         u8                    rate[MTHCA_MAX_PORTS];
358 };
359
360 #ifdef CONFIG_INFINIBAND_MTHCA_DEBUG
361 extern int mthca_debug_level;
362
363 #define mthca_dbg(mdev, format, arg...)                                 \
364         do {                                                            \
365                 if (mthca_debug_level)                                  \
366                         dev_printk(KERN_DEBUG, &mdev->pdev->dev, format, ## arg); \
367         } while (0)
368
369 #else /* CONFIG_INFINIBAND_MTHCA_DEBUG */
370
371 #define mthca_dbg(mdev, format, arg...) do { (void) mdev; } while (0)
372
373 #endif /* CONFIG_INFINIBAND_MTHCA_DEBUG */
374
375 #define mthca_err(mdev, format, arg...) \
376         dev_err(&mdev->pdev->dev, format, ## arg)
377 #define mthca_info(mdev, format, arg...) \
378         dev_info(&mdev->pdev->dev, format, ## arg)
379 #define mthca_warn(mdev, format, arg...) \
380         dev_warn(&mdev->pdev->dev, format, ## arg)
381
382 extern void __buggy_use_of_MTHCA_GET(void);
383 extern void __buggy_use_of_MTHCA_PUT(void);
384
385 #define MTHCA_GET(dest, source, offset)                               \
386         do {                                                          \
387                 void *__p = (char *) (source) + (offset);             \
388                 switch (sizeof (dest)) {                              \
389                 case 1: (dest) = *(u8 *) __p;       break;            \
390                 case 2: (dest) = be16_to_cpup(__p); break;            \
391                 case 4: (dest) = be32_to_cpup(__p); break;            \
392                 case 8: (dest) = be64_to_cpup(__p); break;            \
393                 default: __buggy_use_of_MTHCA_GET();                  \
394                 }                                                     \
395         } while (0)
396
397 #define MTHCA_PUT(dest, source, offset)                               \
398         do {                                                          \
399                 void *__d = ((char *) (dest) + (offset));             \
400                 switch (sizeof(source)) {                             \
401                 case 1: *(u8 *) __d = (source);                break; \
402                 case 2: *(__be16 *) __d = cpu_to_be16(source); break; \
403                 case 4: *(__be32 *) __d = cpu_to_be32(source); break; \
404                 case 8: *(__be64 *) __d = cpu_to_be64(source); break; \
405                 default: __buggy_use_of_MTHCA_PUT();                  \
406                 }                                                     \
407         } while (0)
408
409 int mthca_reset(struct mthca_dev *mdev);
410
411 u32 mthca_alloc(struct mthca_alloc *alloc);
412 void mthca_free(struct mthca_alloc *alloc, u32 obj);
413 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
414                      u32 reserved);
415 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
416 void *mthca_array_get(struct mthca_array *array, int index);
417 int mthca_array_set(struct mthca_array *array, int index, void *value);
418 void mthca_array_clear(struct mthca_array *array, int index);
419 int mthca_array_init(struct mthca_array *array, int nent);
420 void mthca_array_cleanup(struct mthca_array *array, int nent);
421 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
422                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
423                     int hca_write, struct mthca_mr *mr);
424 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
425                     int is_direct, struct mthca_mr *mr);
426
427 int mthca_init_uar_table(struct mthca_dev *dev);
428 int mthca_init_pd_table(struct mthca_dev *dev);
429 int mthca_init_mr_table(struct mthca_dev *dev);
430 int mthca_init_eq_table(struct mthca_dev *dev);
431 int mthca_init_cq_table(struct mthca_dev *dev);
432 int mthca_init_srq_table(struct mthca_dev *dev);
433 int mthca_init_qp_table(struct mthca_dev *dev);
434 int mthca_init_av_table(struct mthca_dev *dev);
435 int mthca_init_mcg_table(struct mthca_dev *dev);
436
437 void mthca_cleanup_uar_table(struct mthca_dev *dev);
438 void mthca_cleanup_pd_table(struct mthca_dev *dev);
439 void mthca_cleanup_mr_table(struct mthca_dev *dev);
440 void mthca_cleanup_eq_table(struct mthca_dev *dev);
441 void mthca_cleanup_cq_table(struct mthca_dev *dev);
442 void mthca_cleanup_srq_table(struct mthca_dev *dev);
443 void mthca_cleanup_qp_table(struct mthca_dev *dev);
444 void mthca_cleanup_av_table(struct mthca_dev *dev);
445 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
446
447 int mthca_register_device(struct mthca_dev *dev);
448 void mthca_unregister_device(struct mthca_dev *dev);
449
450 void mthca_start_catas_poll(struct mthca_dev *dev);
451 void mthca_stop_catas_poll(struct mthca_dev *dev);
452 int __mthca_restart_one(struct pci_dev *pdev);
453 int mthca_catas_init(void);
454 void mthca_catas_cleanup(void);
455
456 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
457 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
458
459 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
460 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
461
462 int mthca_write_mtt_size(struct mthca_dev *dev);
463
464 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
465 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
466 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
467                     int start_index, u64 *buffer_list, int list_len);
468 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
469                    u64 iova, u64 total_size, u32 access, struct mthca_mr *mr);
470 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
471                            u32 access, struct mthca_mr *mr);
472 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
473                         u64 *buffer_list, int buffer_size_shift,
474                         int list_len, u64 iova, u64 total_size,
475                         u32 access, struct mthca_mr *mr);
476 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
477
478 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
479                     u32 access, struct mthca_fmr *fmr);
480 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
481                              int list_len, u64 iova);
482 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
483 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
484                              int list_len, u64 iova);
485 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
486 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
487
488 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
489 void mthca_unmap_eq_icm(struct mthca_dev *dev);
490
491 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
492                   struct ib_wc *entry);
493 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify_flags flags);
494 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify_flags flags);
495 int mthca_init_cq(struct mthca_dev *dev, int nent,
496                   struct mthca_ucontext *ctx, u32 pdn,
497                   struct mthca_cq *cq);
498 void mthca_free_cq(struct mthca_dev *dev,
499                    struct mthca_cq *cq);
500 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
501 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
502                     enum ib_event_type event_type);
503 void mthca_cq_clean(struct mthca_dev *dev, struct mthca_cq *cq, u32 qpn,
504                     struct mthca_srq *srq);
505 void mthca_cq_resize_copy_cqes(struct mthca_cq *cq);
506 int mthca_alloc_cq_buf(struct mthca_dev *dev, struct mthca_cq_buf *buf, int nent);
507 void mthca_free_cq_buf(struct mthca_dev *dev, struct mthca_cq_buf *buf, int cqe);
508
509 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
510                     struct ib_srq_attr *attr, struct mthca_srq *srq);
511 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
512 int mthca_modify_srq(struct ib_srq *ibsrq, struct ib_srq_attr *attr,
513                      enum ib_srq_attr_mask attr_mask, struct ib_udata *udata);
514 int mthca_query_srq(struct ib_srq *srq, struct ib_srq_attr *srq_attr);
515 int mthca_max_srq_sge(struct mthca_dev *dev);
516 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
517                      enum ib_event_type event_type);
518 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
519 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct ib_recv_wr *wr,
520                               struct ib_recv_wr **bad_wr);
521 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct ib_recv_wr *wr,
522                               struct ib_recv_wr **bad_wr);
523
524 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
525                     enum ib_event_type event_type);
526 int mthca_query_qp(struct ib_qp *ibqp, struct ib_qp_attr *qp_attr, int qp_attr_mask,
527                    struct ib_qp_init_attr *qp_init_attr);
528 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask,
529                     struct ib_udata *udata);
530 int mthca_tavor_post_send(struct ib_qp *ibqp, struct ib_send_wr *wr,
531                           struct ib_send_wr **bad_wr);
532 int mthca_tavor_post_receive(struct ib_qp *ibqp, struct ib_recv_wr *wr,
533                              struct ib_recv_wr **bad_wr);
534 int mthca_arbel_post_send(struct ib_qp *ibqp, struct ib_send_wr *wr,
535                           struct ib_send_wr **bad_wr);
536 int mthca_arbel_post_receive(struct ib_qp *ibqp, struct ib_recv_wr *wr,
537                              struct ib_recv_wr **bad_wr);
538 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
539                         int index, int *dbd, __be32 *new_wqe);
540 int mthca_alloc_qp(struct mthca_dev *dev,
541                    struct mthca_pd *pd,
542                    struct mthca_cq *send_cq,
543                    struct mthca_cq *recv_cq,
544                    enum ib_qp_type type,
545                    enum ib_sig_type send_policy,
546                    struct ib_qp_cap *cap,
547                    struct mthca_qp *qp);
548 int mthca_alloc_sqp(struct mthca_dev *dev,
549                     struct mthca_pd *pd,
550                     struct mthca_cq *send_cq,
551                     struct mthca_cq *recv_cq,
552                     enum ib_sig_type send_policy,
553                     struct ib_qp_cap *cap,
554                     int qpn,
555                     int port,
556                     struct mthca_sqp *sqp);
557 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
558 int mthca_create_ah(struct mthca_dev *dev,
559                     struct mthca_pd *pd,
560                     struct ib_ah_attr *ah_attr,
561                     struct mthca_ah *ah);
562 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
563 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
564                   struct ib_ud_header *header);
565 int mthca_ah_query(struct ib_ah *ibah, struct ib_ah_attr *attr);
566 int mthca_ah_grh_present(struct mthca_ah *ah);
567 u8 mthca_get_rate(struct mthca_dev *dev, int static_rate, u8 port);
568 enum ib_rate mthca_rate_to_ib(struct mthca_dev *dev, u8 mthca_rate, u8 port);
569
570 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
571 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
572
573 int mthca_process_mad(struct ib_device *ibdev,
574                       int mad_flags,
575                       u8 port_num,
576                       struct ib_wc *in_wc,
577                       struct ib_grh *in_grh,
578                       struct ib_mad *in_mad,
579                       struct ib_mad *out_mad);
580 int mthca_create_agents(struct mthca_dev *dev);
581 void mthca_free_agents(struct mthca_dev *dev);
582
583 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
584 {
585         return container_of(ibdev, struct mthca_dev, ib_dev);
586 }
587
588 static inline int mthca_is_memfree(struct mthca_dev *dev)
589 {
590         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
591 }
592
593 #endif /* MTHCA_DEV_H */