IB/ipath: Remove unused MDIO interface code
[pandora-kernel.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/mutex.h>
45 #include <asm/io.h>
46 #include <rdma/ib_verbs.h>
47
48 #include "ipath_common.h"
49 #include "ipath_debug.h"
50 #include "ipath_registers.h"
51
52 /* only s/w major version of InfiniPath we can handle */
53 #define IPATH_CHIP_VERS_MAJ 2U
54
55 /* don't care about this except printing */
56 #define IPATH_CHIP_VERS_MIN 0U
57
58 /* temporary, maybe always */
59 extern struct infinipath_stats ipath_stats;
60
61 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
62 /*
63  * First-cut critierion for "device is active" is
64  * two thousand dwords combined Tx, Rx traffic per
65  * 5-second interval. SMA packets are 64 dwords,
66  * and occur "a few per second", presumably each way.
67  */
68 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
69 /*
70  * Struct used to indicate which errors are logged in each of the
71  * error-counters that are logged to EEPROM. A counter is incremented
72  * _once_ (saturating at 255) for each event with any bits set in
73  * the error or hwerror register masks below.
74  */
75 #define IPATH_EEP_LOG_CNT (4)
76 struct ipath_eep_log_mask {
77         u64 errs_to_log;
78         u64 hwerrs_to_log;
79 };
80
81 struct ipath_portdata {
82         void **port_rcvegrbuf;
83         dma_addr_t *port_rcvegrbuf_phys;
84         /* rcvhdrq base, needs mmap before useful */
85         void *port_rcvhdrq;
86         /* kernel virtual address where hdrqtail is updated */
87         void *port_rcvhdrtail_kvaddr;
88         /*
89          * temp buffer for expected send setup, allocated at open, instead
90          * of each setup call
91          */
92         void *port_tid_pg_list;
93         /* when waiting for rcv or pioavail */
94         wait_queue_head_t port_wait;
95         /*
96          * rcvegr bufs base, physical, must fit
97          * in 44 bits so 32 bit programs mmap64 44 bit works)
98          */
99         dma_addr_t port_rcvegr_phys;
100         /* mmap of hdrq, must fit in 44 bits */
101         dma_addr_t port_rcvhdrq_phys;
102         dma_addr_t port_rcvhdrqtailaddr_phys;
103         /*
104          * number of opens (including slave subports) on this instance
105          * (ignoring forks, dup, etc. for now)
106          */
107         int port_cnt;
108         /*
109          * how much space to leave at start of eager TID entries for
110          * protocol use, on each TID
111          */
112         /* instead of calculating it */
113         unsigned port_port;
114         /* non-zero if port is being shared. */
115         u16 port_subport_cnt;
116         /* non-zero if port is being shared. */
117         u16 port_subport_id;
118         /* chip offset of PIO buffers for this port */
119         u32 port_piobufs;
120         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
121         u32 port_rcvegrbuf_chunks;
122         /* how many egrbufs per chunk */
123         u32 port_rcvegrbufs_perchunk;
124         /* order for port_rcvegrbuf_pages */
125         size_t port_rcvegrbuf_size;
126         /* rcvhdrq size (for freeing) */
127         size_t port_rcvhdrq_size;
128         /* next expected TID to check when looking for free */
129         u32 port_tidcursor;
130         /* next expected TID to check */
131         unsigned long port_flag;
132         /* what happened */
133         unsigned long int_flag;
134         /* WAIT_RCV that timed out, no interrupt */
135         u32 port_rcvwait_to;
136         /* WAIT_PIO that timed out, no interrupt */
137         u32 port_piowait_to;
138         /* WAIT_RCV already happened, no wait */
139         u32 port_rcvnowait;
140         /* WAIT_PIO already happened, no wait */
141         u32 port_pionowait;
142         /* total number of rcvhdrqfull errors */
143         u32 port_hdrqfull;
144         /*
145          * Used to suppress multiple instances of same
146          * port staying stuck at same point.
147          */
148         u32 port_lastrcvhdrqtail;
149         /* saved total number of rcvhdrqfull errors for poll edge trigger */
150         u32 port_hdrqfull_poll;
151         /* total number of polled urgent packets */
152         u32 port_urgent;
153         /* saved total number of polled urgent packets for poll edge trigger */
154         u32 port_urgent_poll;
155         /* pid of process using this port */
156         pid_t port_pid;
157         pid_t port_subpid[INFINIPATH_MAX_SUBPORT];
158         /* same size as task_struct .comm[] */
159         char port_comm[16];
160         /* pkeys set by this use of this port */
161         u16 port_pkeys[4];
162         /* so file ops can get at unit */
163         struct ipath_devdata *port_dd;
164         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
165         void *subport_uregbase;
166         /* An array of pages for the eager receive buffers * N */
167         void *subport_rcvegrbuf;
168         /* An array of pages for the eager header queue entries * N */
169         void *subport_rcvhdr_base;
170         /* The version of the library which opened this port */
171         u32 userversion;
172         /* Bitmask of active slaves */
173         u32 active_slaves;
174         /* Type of packets or conditions we want to poll for */
175         u16 poll_type;
176         /* port rcvhdrq head offset */
177         u32 port_head;
178 };
179
180 struct sk_buff;
181
182 /*
183  * control information for layered drivers
184  */
185 struct _ipath_layer {
186         void *l_arg;
187 };
188
189 struct ipath_skbinfo {
190         struct sk_buff *skb;
191         dma_addr_t phys;
192 };
193
194 struct ipath_devdata {
195         struct list_head ipath_list;
196
197         struct ipath_kregs const *ipath_kregs;
198         struct ipath_cregs const *ipath_cregs;
199
200         /* mem-mapped pointer to base of chip regs */
201         u64 __iomem *ipath_kregbase;
202         /* end of mem-mapped chip space; range checking */
203         u64 __iomem *ipath_kregend;
204         /* physical address of chip for io_remap, etc. */
205         unsigned long ipath_physaddr;
206         /* base of memory alloced for ipath_kregbase, for free */
207         u64 *ipath_kregalloc;
208         /*
209          * virtual address where port0 rcvhdrqtail updated for this unit.
210          * only written to by the chip, not the driver.
211          */
212         volatile __le64 *ipath_hdrqtailptr;
213         /* ipath_cfgports pointers */
214         struct ipath_portdata **ipath_pd;
215         /* sk_buffs used by port 0 eager receive queue */
216         struct ipath_skbinfo *ipath_port0_skbinfo;
217         /* kvirt address of 1st 2k pio buffer */
218         void __iomem *ipath_pio2kbase;
219         /* kvirt address of 1st 4k pio buffer */
220         void __iomem *ipath_pio4kbase;
221         /*
222          * points to area where PIOavail registers will be DMA'ed.
223          * Has to be on a page of it's own, because the page will be
224          * mapped into user program space.  This copy is *ONLY* ever
225          * written by DMA, not by the driver!  Need a copy per device
226          * when we get to multiple devices
227          */
228         volatile __le64 *ipath_pioavailregs_dma;
229         /* physical address where updates occur */
230         dma_addr_t ipath_pioavailregs_phys;
231         struct _ipath_layer ipath_layer;
232         /* setup intr */
233         int (*ipath_f_intrsetup)(struct ipath_devdata *);
234         /* setup on-chip bus config */
235         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
236         /* hard reset chip */
237         int (*ipath_f_reset)(struct ipath_devdata *);
238         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
239                                      size_t);
240         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
241         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
242                                         size_t);
243         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
244         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
245         int (*ipath_f_early_init)(struct ipath_devdata *);
246         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
247         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
248                                 u32, unsigned long);
249         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
250         void (*ipath_f_cleanup)(struct ipath_devdata *);
251         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
252         /* fill out chip-specific fields */
253         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
254         /* free irq */
255         void (*ipath_f_free_irq)(struct ipath_devdata *);
256         void (*ipath_f_config_ports)(struct ipath_devdata *, ushort);
257         void (*ipath_f_read_counters)(struct ipath_devdata *,
258                                       struct infinipath_counters *);
259         struct ipath_ibdev *verbs_dev;
260         struct timer_list verbs_timer;
261         /* total dwords sent (summed from counter) */
262         u64 ipath_sword;
263         /* total dwords rcvd (summed from counter) */
264         u64 ipath_rword;
265         /* total packets sent (summed from counter) */
266         u64 ipath_spkts;
267         /* total packets rcvd (summed from counter) */
268         u64 ipath_rpkts;
269         /* ipath_statusp initially points to this. */
270         u64 _ipath_status;
271         /* GUID for this interface, in network order */
272         __be64 ipath_guid;
273         /*
274          * aggregrate of error bits reported since last cleared, for
275          * limiting of error reporting
276          */
277         ipath_err_t ipath_lasterror;
278         /*
279          * aggregrate of error bits reported since last cleared, for
280          * limiting of hwerror reporting
281          */
282         ipath_err_t ipath_lasthwerror;
283         /* errors masked because they occur too fast */
284         ipath_err_t ipath_maskederrs;
285         /* time in jiffies at which to re-enable maskederrs */
286         unsigned long ipath_unmasktime;
287         /* count of egrfull errors, combined for all ports */
288         u64 ipath_last_tidfull;
289         /* for ipath_qcheck() */
290         u64 ipath_lastport0rcv_cnt;
291         /* template for writing TIDs  */
292         u64 ipath_tidtemplate;
293         /* value to write to free TIDs */
294         u64 ipath_tidinvalid;
295         /* IBA6120 rcv interrupt setup */
296         u64 ipath_rhdrhead_intr_off;
297
298         /* size of memory at ipath_kregbase */
299         u32 ipath_kregsize;
300         /* number of registers used for pioavail */
301         u32 ipath_pioavregs;
302         /* IPATH_POLL, etc. */
303         u32 ipath_flags;
304         /* ipath_flags driver is waiting for */
305         u32 ipath_state_wanted;
306         /* last buffer for user use, first buf for kernel use is this
307          * index. */
308         u32 ipath_lastport_piobuf;
309         /* is a stats timer active */
310         u32 ipath_stats_timer_active;
311         /* number of interrupts for this device -- saturates... */
312         u32 ipath_int_counter;
313         /* dwords sent read from counter */
314         u32 ipath_lastsword;
315         /* dwords received read from counter */
316         u32 ipath_lastrword;
317         /* sent packets read from counter */
318         u32 ipath_lastspkts;
319         /* received packets read from counter */
320         u32 ipath_lastrpkts;
321         /* pio bufs allocated per port */
322         u32 ipath_pbufsport;
323         /*
324          * number of ports configured as max; zero is set to number chip
325          * supports, less gives more pio bufs/port, etc.
326          */
327         u32 ipath_cfgports;
328         /* count of port 0 hdrqfull errors */
329         u32 ipath_p0_hdrqfull;
330         /* port 0 number of receive eager buffers */
331         u32 ipath_p0_rcvegrcnt;
332
333         /*
334          * index of last piobuffer we used.  Speeds up searching, by
335          * starting at this point.  Doesn't matter if multiple cpu's use and
336          * update, last updater is only write that matters.  Whenever it
337          * wraps, we update shadow copies.  Need a copy per device when we
338          * get to multiple devices
339          */
340         u32 ipath_lastpioindex;
341         /* max length of freezemsg */
342         u32 ipath_freezelen;
343         /*
344          * consecutive times we wanted a PIO buffer but were unable to
345          * get one
346          */
347         u32 ipath_consec_nopiobuf;
348         /*
349          * hint that we should update ipath_pioavailshadow before
350          * looking for a PIO buffer
351          */
352         u32 ipath_upd_pio_shadow;
353         /* so we can rewrite it after a chip reset */
354         u32 ipath_pcibar0;
355         /* so we can rewrite it after a chip reset */
356         u32 ipath_pcibar1;
357
358         /* interrupt number */
359         int ipath_irq;
360         /* HT/PCI Vendor ID (here for NodeInfo) */
361         u16 ipath_vendorid;
362         /* HT/PCI Device ID (here for NodeInfo) */
363         u16 ipath_deviceid;
364         /* offset in HT config space of slave/primary interface block */
365         u8 ipath_ht_slave_off;
366         /* for write combining settings */
367         unsigned long ipath_wc_cookie;
368         unsigned long ipath_wc_base;
369         unsigned long ipath_wc_len;
370         /* ref count for each pkey */
371         atomic_t ipath_pkeyrefs[4];
372         /* shadow copy of all exptids physaddr; used only by funcsim */
373         u64 *ipath_tidsimshadow;
374         /* shadow copy of struct page *'s for exp tid pages */
375         struct page **ipath_pageshadow;
376         /* shadow copy of dma handles for exp tid pages */
377         dma_addr_t *ipath_physshadow;
378         /* lock to workaround chip bug 9437 */
379         spinlock_t ipath_tid_lock;
380         spinlock_t ipath_sendctrl_lock;
381
382         /*
383          * IPATH_STATUS_*,
384          * this address is mapped readonly into user processes so they can
385          * get status cheaply, whenever they want.
386          */
387         u64 *ipath_statusp;
388         /* freeze msg if hw error put chip in freeze */
389         char *ipath_freezemsg;
390         /* pci access data structure */
391         struct pci_dev *pcidev;
392         struct cdev *user_cdev;
393         struct cdev *diag_cdev;
394         struct class_device *user_class_dev;
395         struct class_device *diag_class_dev;
396         /* timer used to prevent stats overflow, error throttling, etc. */
397         struct timer_list ipath_stats_timer;
398         void *ipath_dummy_hdrq; /* used after port close */
399         dma_addr_t ipath_dummy_hdrq_phys;
400
401         unsigned long ipath_ureg_align; /* user register alignment */
402
403         /*
404          * Shadow copies of registers; size indicates read access size.
405          * Most of them are readonly, but some are write-only register,
406          * where we manipulate the bits in the shadow copy, and then write
407          * the shadow copy to infinipath.
408          *
409          * We deliberately make most of these 32 bits, since they have
410          * restricted range.  For any that we read, we won't to generate 32
411          * bit accesses, since Opteron will generate 2 separate 32 bit HT
412          * transactions for a 64 bit read, and we want to avoid unnecessary
413          * HT transactions.
414          */
415
416         /* This is the 64 bit group */
417
418         /*
419          * shadow of pioavail, check to be sure it's large enough at
420          * init time.
421          */
422         unsigned long ipath_pioavailshadow[8];
423         /* shadow of kr_gpio_out, for rmw ops */
424         u64 ipath_gpio_out;
425         /* shadow the gpio mask register */
426         u64 ipath_gpio_mask;
427         /* shadow the gpio output enable, etc... */
428         u64 ipath_extctrl;
429         /* kr_revision shadow */
430         u64 ipath_revision;
431         /*
432          * shadow of ibcctrl, for interrupt handling of link changes,
433          * etc.
434          */
435         u64 ipath_ibcctrl;
436         /*
437          * last ibcstatus, to suppress "duplicate" status change messages,
438          * mostly from 2 to 3
439          */
440         u64 ipath_lastibcstat;
441         /* hwerrmask shadow */
442         ipath_err_t ipath_hwerrmask;
443         ipath_err_t ipath_errormask; /* errormask shadow */
444         /* interrupt config reg shadow */
445         u64 ipath_intconfig;
446         /* kr_sendpiobufbase value */
447         u64 ipath_piobufbase;
448
449         /* these are the "32 bit" regs */
450
451         /*
452          * number of GUIDs in the flash for this interface; may need some
453          * rethinking for setting on other ifaces
454          */
455         u32 ipath_nguid;
456         /*
457          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
458          * all expect bit fields to be "unsigned long"
459          */
460         /* shadow kr_rcvctrl */
461         unsigned long ipath_rcvctrl;
462         /* shadow kr_sendctrl */
463         unsigned long ipath_sendctrl;
464         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
465
466         /* value we put in kr_rcvhdrcnt */
467         u32 ipath_rcvhdrcnt;
468         /* value we put in kr_rcvhdrsize */
469         u32 ipath_rcvhdrsize;
470         /* value we put in kr_rcvhdrentsize */
471         u32 ipath_rcvhdrentsize;
472         /* offset of last entry in rcvhdrq */
473         u32 ipath_hdrqlast;
474         /* kr_portcnt value */
475         u32 ipath_portcnt;
476         /* kr_pagealign value */
477         u32 ipath_palign;
478         /* number of "2KB" PIO buffers */
479         u32 ipath_piobcnt2k;
480         /* size in bytes of "2KB" PIO buffers */
481         u32 ipath_piosize2k;
482         /* number of "4KB" PIO buffers */
483         u32 ipath_piobcnt4k;
484         /* size in bytes of "4KB" PIO buffers */
485         u32 ipath_piosize4k;
486         /* kr_rcvegrbase value */
487         u32 ipath_rcvegrbase;
488         /* kr_rcvegrcnt value */
489         u32 ipath_rcvegrcnt;
490         /* kr_rcvtidbase value */
491         u32 ipath_rcvtidbase;
492         /* kr_rcvtidcnt value */
493         u32 ipath_rcvtidcnt;
494         /* kr_sendregbase */
495         u32 ipath_sregbase;
496         /* kr_userregbase */
497         u32 ipath_uregbase;
498         /* kr_counterregbase */
499         u32 ipath_cregbase;
500         /* shadow the control register contents */
501         u32 ipath_control;
502         /* PCI revision register (HTC rev on FPGA) */
503         u32 ipath_pcirev;
504
505         /* chip address space used by 4k pio buffers */
506         u32 ipath_4kalign;
507         /* The MTU programmed for this unit */
508         u32 ipath_ibmtu;
509         /*
510          * The max size IB packet, included IB headers that we can send.
511          * Starts same as ipath_piosize, but is affected when ibmtu is
512          * changed, or by size of eager buffers
513          */
514         u32 ipath_ibmaxlen;
515         /*
516          * ibmaxlen at init time, limited by chip and by receive buffer
517          * size.  Not changed after init.
518          */
519         u32 ipath_init_ibmaxlen;
520         /* size of each rcvegrbuffer */
521         u32 ipath_rcvegrbufsize;
522         /* width (2,4,8,16,32) from HT config reg */
523         u32 ipath_htwidth;
524         /* HT speed (200,400,800,1000) from HT config */
525         u32 ipath_htspeed;
526         /*
527          * number of sequential ibcstatus change for polling active/quiet
528          * (i.e., link not coming up).
529          */
530         u32 ipath_ibpollcnt;
531         /* low and high portions of MSI capability/vector */
532         u32 ipath_msi_lo;
533         /* saved after PCIe init for restore after reset */
534         u32 ipath_msi_hi;
535         /* MSI data (vector) saved for restore */
536         u16 ipath_msi_data;
537         /* MLID programmed for this instance */
538         u16 ipath_mlid;
539         /* LID programmed for this instance */
540         u16 ipath_lid;
541         /* list of pkeys programmed; 0 if not set */
542         u16 ipath_pkeys[4];
543         /*
544          * ASCII serial number, from flash, large enough for original
545          * all digit strings, and longer QLogic serial number format
546          */
547         u8 ipath_serial[16];
548         /* human readable board version */
549         u8 ipath_boardversion[80];
550         /* chip major rev, from ipath_revision */
551         u8 ipath_majrev;
552         /* chip minor rev, from ipath_revision */
553         u8 ipath_minrev;
554         /* board rev, from ipath_revision */
555         u8 ipath_boardrev;
556
557         u8 ipath_r_portenable_shift;
558         u8 ipath_r_intravail_shift;
559         u8 ipath_r_tailupd_shift;
560         u8 ipath_r_portcfg_shift;
561
562         /* unit # of this chip, if present */
563         int ipath_unit;
564         /* saved for restore after reset */
565         u8 ipath_pci_cacheline;
566         /* LID mask control */
567         u8 ipath_lmc;
568         /* Rx Polarity inversion (compensate for ~tx on partner) */
569         u8 ipath_rx_pol_inv;
570
571         /* local link integrity counter */
572         u32 ipath_lli_counter;
573         /* local link integrity errors */
574         u32 ipath_lli_errors;
575         /*
576          * Above counts only cases where _successive_ LocalLinkIntegrity
577          * errors were seen in the receive headers of kern-packets.
578          * Below are the three (monotonically increasing) counters
579          * maintained via GPIO interrupts on iba6120-rev2.
580          */
581         u32 ipath_rxfc_unsupvl_errs;
582         u32 ipath_overrun_thresh_errs;
583         u32 ipath_lli_errs;
584
585         /* status check work */
586         struct delayed_work status_work;
587
588         /*
589          * Not all devices managed by a driver instance are the same
590          * type, so these fields must be per-device.
591          */
592         u64 ipath_i_bitsextant;
593         ipath_err_t ipath_e_bitsextant;
594         ipath_err_t ipath_hwe_bitsextant;
595
596         /*
597          * Below should be computable from number of ports,
598          * since they are never modified.
599          */
600         u32 ipath_i_rcvavail_mask;
601         u32 ipath_i_rcvurg_mask;
602
603         /*
604          * Register bits for selecting i2c direction and values, used for
605          * I2C serial flash.
606          */
607         u16 ipath_gpio_sda_num;
608         u16 ipath_gpio_scl_num;
609         u64 ipath_gpio_sda;
610         u64 ipath_gpio_scl;
611
612         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
613         spinlock_t ipath_gpio_lock;
614
615         /* used to override LED behavior */
616         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
617         u16 ipath_led_override_timeoff; /* delta to next timer event */
618         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
619         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
620         atomic_t ipath_led_override_timer_active;
621         /* Used to flash LEDs in override mode */
622         struct timer_list ipath_led_override_timer;
623
624         /* Support (including locks) for EEPROM logging of errors and time */
625         /* control access to actual counters, timer */
626         spinlock_t ipath_eep_st_lock;
627         /* control high-level access to EEPROM */
628         struct mutex ipath_eep_lock;
629         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
630         uint64_t ipath_traffic_wds;
631         /* active time is kept in seconds, but logged in hours */
632         atomic_t ipath_active_time;
633         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
634         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
635         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
636         uint16_t ipath_eep_hrs;
637         /*
638          * masks for which bits of errs, hwerrs that cause
639          * each of the counters to increment.
640          */
641         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
642 };
643
644 /* Private data for file operations */
645 struct ipath_filedata {
646         struct ipath_portdata *pd;
647         unsigned subport;
648         unsigned tidcursor;
649 };
650 extern struct list_head ipath_dev_list;
651 extern spinlock_t ipath_devs_lock;
652 extern struct ipath_devdata *ipath_lookup(int unit);
653
654 int ipath_init_chip(struct ipath_devdata *, int);
655 int ipath_enable_wc(struct ipath_devdata *dd);
656 void ipath_disable_wc(struct ipath_devdata *dd);
657 int ipath_count_units(int *npresentp, int *nupp, u32 *maxportsp);
658 void ipath_shutdown_device(struct ipath_devdata *);
659 void ipath_clear_freeze(struct ipath_devdata *);
660
661 struct file_operations;
662 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
663                     struct cdev **cdevp, struct class_device **class_devp);
664 void ipath_cdev_cleanup(struct cdev **cdevp,
665                         struct class_device **class_devp);
666
667 int ipath_diag_add(struct ipath_devdata *);
668 void ipath_diag_remove(struct ipath_devdata *);
669
670 extern wait_queue_head_t ipath_state_wait;
671
672 int ipath_user_add(struct ipath_devdata *dd);
673 void ipath_user_remove(struct ipath_devdata *dd);
674
675 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
676
677 extern int ipath_diag_inuse;
678
679 irqreturn_t ipath_intr(int irq, void *devid);
680 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
681 #if __IPATH_INFO || __IPATH_DBG
682 extern const char *ipath_ibcstatus_str[];
683 #endif
684
685 /* clean up any per-chip chip-specific stuff */
686 void ipath_chip_cleanup(struct ipath_devdata *);
687 /* clean up any chip type-specific stuff */
688 void ipath_chip_done(void);
689
690 /* check to see if we have to force ordering for write combining */
691 int ipath_unordered_wc(void);
692
693 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
694                           unsigned cnt);
695 void ipath_cancel_sends(struct ipath_devdata *, int);
696
697 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
698 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
699
700 int ipath_parse_ushort(const char *str, unsigned short *valp);
701
702 void ipath_kreceive(struct ipath_portdata *);
703 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
704 int ipath_reset_device(int);
705 void ipath_get_faststats(unsigned long);
706 int ipath_set_linkstate(struct ipath_devdata *, u8);
707 int ipath_set_mtu(struct ipath_devdata *, u16);
708 int ipath_set_lid(struct ipath_devdata *, u32, u8);
709 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
710
711 /* for use in system calls, where we want to know device type, etc. */
712 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
713 #define subport_fp(fp) \
714         ((struct ipath_filedata *)(fp)->private_data)->subport
715 #define tidcursor_fp(fp) \
716         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
717
718 /*
719  * values for ipath_flags
720  */
721 /* The chip is up and initted */
722 #define IPATH_INITTED       0x2
723                 /* set if any user code has set kr_rcvhdrsize */
724 #define IPATH_RCVHDRSZ_SET  0x4
725                 /* The chip is present and valid for accesses */
726 #define IPATH_PRESENT       0x8
727                 /* HT link0 is only 8 bits wide, ignore upper byte crc
728                  * errors, etc. */
729 #define IPATH_8BIT_IN_HT0   0x10
730                 /* HT link1 is only 8 bits wide, ignore upper byte crc
731                  * errors, etc. */
732 #define IPATH_8BIT_IN_HT1   0x20
733                 /* The link is down */
734 #define IPATH_LINKDOWN      0x40
735                 /* The link level is up (0x11) */
736 #define IPATH_LINKINIT      0x80
737                 /* The link is in the armed (0x21) state */
738 #define IPATH_LINKARMED     0x100
739                 /* The link is in the active (0x31) state */
740 #define IPATH_LINKACTIVE    0x200
741                 /* link current state is unknown */
742 #define IPATH_LINKUNK       0x400
743                 /* Write combining flush needed for PIO */
744 #define IPATH_PIO_FLUSH_WC  0x1000
745                 /* no IB cable, or no device on IB cable */
746 #define IPATH_NOCABLE       0x4000
747                 /* Supports port zero per packet receive interrupts via
748                  * GPIO */
749 #define IPATH_GPIO_INTR     0x8000
750                 /* uses the coded 4byte TID, not 8 byte */
751 #define IPATH_4BYTE_TID     0x10000
752                 /* packet/word counters are 32 bit, else those 4 counters
753                  * are 64bit */
754 #define IPATH_32BITCOUNTERS 0x20000
755                 /* can miss port0 rx interrupts */
756                 /* Interrupt register is 64 bits */
757 #define IPATH_INTREG_64     0x40000
758 #define IPATH_DISABLED      0x80000 /* administratively disabled */
759                 /* Use GPIO interrupts for new counters */
760 #define IPATH_GPIO_ERRINTRS 0x100000
761 #define IPATH_SWAP_PIOBUFS  0x200000
762
763 /* Bits in GPIO for the added interrupts */
764 #define IPATH_GPIO_PORT0_BIT 2
765 #define IPATH_GPIO_RXUVL_BIT 3
766 #define IPATH_GPIO_OVRUN_BIT 4
767 #define IPATH_GPIO_LLI_BIT 5
768 #define IPATH_GPIO_ERRINTR_MASK 0x38
769
770 /* portdata flag bit offsets */
771                 /* waiting for a packet to arrive */
772 #define IPATH_PORT_WAITING_RCV   2
773                 /* master has not finished initializing */
774 #define IPATH_PORT_MASTER_UNINIT 4
775                 /* waiting for an urgent packet to arrive */
776 #define IPATH_PORT_WAITING_URG 5
777
778 /* free up any allocated data at closes */
779 void ipath_free_data(struct ipath_portdata *dd);
780 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32 *);
781 void ipath_init_iba6120_funcs(struct ipath_devdata *);
782 void ipath_init_iba6110_funcs(struct ipath_devdata *);
783 void ipath_get_eeprom_info(struct ipath_devdata *);
784 int ipath_update_eeprom_log(struct ipath_devdata *dd);
785 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
786 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
787 void signal_ib_event(struct ipath_devdata *dd, enum ib_event_type ev);
788
789 /*
790  * Set LED override, only the two LSBs have "public" meaning, but
791  * any non-zero value substitutes them for the Link and LinkTrain
792  * LED states.
793  */
794 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
795 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
796 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
797
798 /*
799  * number of words used for protocol header if not set by ipath_userinit();
800  */
801 #define IPATH_DFLT_RCVHDRSIZE 9
802
803 int ipath_get_user_pages(unsigned long, size_t, struct page **);
804 void ipath_release_user_pages(struct page **, size_t);
805 void ipath_release_user_pages_on_close(struct page **, size_t);
806 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
807 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
808
809 /* these are used for the registers that vary with port */
810 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
811                            unsigned, u64);
812
813 /*
814  * We could have a single register get/put routine, that takes a group type,
815  * but this is somewhat clearer and cleaner.  It also gives us some error
816  * checking.  64 bit register reads should always work, but are inefficient
817  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
818  * so we use kreg32 wherever possible.  User register and counter register
819  * reads are always 32 bit reads, so only one form of those routines.
820  */
821
822 /*
823  * At the moment, none of the s-registers are writable, so no
824  * ipath_write_sreg(), and none of the c-registers are writable, so no
825  * ipath_write_creg().
826  */
827
828 /**
829  * ipath_read_ureg32 - read 32-bit virtualized per-port register
830  * @dd: device
831  * @regno: register number
832  * @port: port number
833  *
834  * Return the contents of a register that is virtualized to be per port.
835  * Returns -1 on errors (not distinguishable from valid contents at
836  * runtime; we may add a separate error variable at some point).
837  */
838 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
839                                     ipath_ureg regno, int port)
840 {
841         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
842                 return 0;
843
844         return readl(regno + (u64 __iomem *)
845                      (dd->ipath_uregbase +
846                       (char __iomem *)dd->ipath_kregbase +
847                       dd->ipath_ureg_align * port));
848 }
849
850 /**
851  * ipath_write_ureg - write 32-bit virtualized per-port register
852  * @dd: device
853  * @regno: register number
854  * @value: value
855  * @port: port
856  *
857  * Write the contents of a register that is virtualized to be per port.
858  */
859 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
860                                     ipath_ureg regno, u64 value, int port)
861 {
862         u64 __iomem *ubase = (u64 __iomem *)
863                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
864                  dd->ipath_ureg_align * port);
865         if (dd->ipath_kregbase)
866                 writeq(value, &ubase[regno]);
867 }
868
869 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
870                                     ipath_kreg regno)
871 {
872         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
873                 return -1;
874         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
875 }
876
877 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
878                                     ipath_kreg regno)
879 {
880         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
881                 return -1;
882
883         return readq(&dd->ipath_kregbase[regno]);
884 }
885
886 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
887                                     ipath_kreg regno, u64 value)
888 {
889         if (dd->ipath_kregbase)
890                 writeq(value, &dd->ipath_kregbase[regno]);
891 }
892
893 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
894                                   ipath_sreg regno)
895 {
896         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
897                 return 0;
898
899         return readq(regno + (u64 __iomem *)
900                      (dd->ipath_cregbase +
901                       (char __iomem *)dd->ipath_kregbase));
902 }
903
904 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
905                                          ipath_sreg regno)
906 {
907         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
908                 return 0;
909         return readl(regno + (u64 __iomem *)
910                      (dd->ipath_cregbase +
911                       (char __iomem *)dd->ipath_kregbase));
912 }
913
914 static inline void ipath_write_creg(const struct ipath_devdata *dd,
915                                     ipath_creg regno, u64 value)
916 {
917         if (dd->ipath_kregbase)
918                 writeq(value, regno + (u64 __iomem *)
919                        (dd->ipath_cregbase +
920                         (char __iomem *)dd->ipath_kregbase));
921 }
922
923 static inline void ipath_clear_rcvhdrtail(const struct ipath_portdata *pd)
924 {
925         *((u64 *) pd->port_rcvhdrtail_kvaddr) = 0ULL;
926 }
927
928 static inline u32 ipath_get_rcvhdrtail(const struct ipath_portdata *pd)
929 {
930         return (u32) le64_to_cpu(*((volatile __le64 *)
931                                 pd->port_rcvhdrtail_kvaddr));
932 }
933
934 static inline u64 ipath_read_ireg(const struct ipath_devdata *dd, ipath_kreg r)
935 {
936         return (dd->ipath_flags & IPATH_INTREG_64) ?
937                 ipath_read_kreg64(dd, r) : ipath_read_kreg32(dd, r);
938 }
939
940 /*
941  * sysfs interface.
942  */
943
944 struct device_driver;
945
946 extern const char ib_ipath_version[];
947
948 extern struct attribute_group *ipath_driver_attr_groups[];
949
950 int ipath_device_create_group(struct device *, struct ipath_devdata *);
951 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
952 int ipath_expose_reset(struct device *);
953
954 int ipath_init_ipathfs(void);
955 void ipath_exit_ipathfs(void);
956 int ipathfs_add_device(struct ipath_devdata *);
957 int ipathfs_remove_device(struct ipath_devdata *);
958
959 /*
960  * dma_addr wrappers - all 0's invalid for hw
961  */
962 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
963                           size_t, int);
964 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
965
966 /*
967  * Flush write combining store buffers (if present) and perform a write
968  * barrier.
969  */
970 #if defined(CONFIG_X86_64)
971 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
972 #else
973 #define ipath_flush_wc() wmb()
974 #endif
975
976 extern unsigned ipath_debug; /* debugging bit mask */
977
978 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
979
980 const char *ipath_get_unit_name(int unit);
981
982 extern struct mutex ipath_mutex;
983
984 #define IPATH_DRV_NAME          "ib_ipath"
985 #define IPATH_MAJOR             233
986 #define IPATH_USER_MINOR_BASE   0
987 #define IPATH_DIAGPKT_MINOR     127
988 #define IPATH_DIAG_MINOR_BASE   129
989 #define IPATH_NMINORS           255
990
991 #define ipath_dev_err(dd,fmt,...) \
992         do { \
993                 const struct ipath_devdata *__dd = (dd); \
994                 if (__dd->pcidev) \
995                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
996                                 ipath_get_unit_name(__dd->ipath_unit), \
997                                 ##__VA_ARGS__); \
998                 else \
999                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
1000                                ipath_get_unit_name(__dd->ipath_unit), \
1001                                ##__VA_ARGS__); \
1002         } while (0)
1003
1004 #if _IPATH_DEBUGGING
1005
1006 # define __IPATH_DBG_WHICH(which,fmt,...) \
1007         do { \
1008                 if(unlikely(ipath_debug&(which))) \
1009                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1010                                __func__,##__VA_ARGS__); \
1011         } while(0)
1012
1013 # define ipath_dbg(fmt,...) \
1014         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1015 # define ipath_cdbg(which,fmt,...) \
1016         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1017
1018 #else /* ! _IPATH_DEBUGGING */
1019
1020 # define ipath_dbg(fmt,...)
1021 # define ipath_cdbg(which,fmt,...)
1022
1023 #endif /* _IPATH_DEBUGGING */
1024
1025 /*
1026  * this is used for formatting hw error messages...
1027  */
1028 struct ipath_hwerror_msgs {
1029         u64 mask;
1030         const char *msg;
1031 };
1032
1033 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1034
1035 /* in ipath_intr.c... */
1036 void ipath_format_hwerrors(u64 hwerrs,
1037                            const struct ipath_hwerror_msgs *hwerrmsgs,
1038                            size_t nhwerrmsgs,
1039                            char *msg, size_t lmsg);
1040
1041 #endif                          /* _IPATH_KERNEL_H */