IB/ipath: Export hardware counters more consistently
[pandora-kernel.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/mutex.h>
45 #include <asm/io.h>
46 #include <rdma/ib_verbs.h>
47
48 #include "ipath_common.h"
49 #include "ipath_debug.h"
50 #include "ipath_registers.h"
51
52 /* only s/w major version of InfiniPath we can handle */
53 #define IPATH_CHIP_VERS_MAJ 2U
54
55 /* don't care about this except printing */
56 #define IPATH_CHIP_VERS_MIN 0U
57
58 /* temporary, maybe always */
59 extern struct infinipath_stats ipath_stats;
60
61 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
62 /*
63  * First-cut critierion for "device is active" is
64  * two thousand dwords combined Tx, Rx traffic per
65  * 5-second interval. SMA packets are 64 dwords,
66  * and occur "a few per second", presumably each way.
67  */
68 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
69 /*
70  * Struct used to indicate which errors are logged in each of the
71  * error-counters that are logged to EEPROM. A counter is incremented
72  * _once_ (saturating at 255) for each event with any bits set in
73  * the error or hwerror register masks below.
74  */
75 #define IPATH_EEP_LOG_CNT (4)
76 struct ipath_eep_log_mask {
77         u64 errs_to_log;
78         u64 hwerrs_to_log;
79 };
80
81 struct ipath_portdata {
82         void **port_rcvegrbuf;
83         dma_addr_t *port_rcvegrbuf_phys;
84         /* rcvhdrq base, needs mmap before useful */
85         void *port_rcvhdrq;
86         /* kernel virtual address where hdrqtail is updated */
87         void *port_rcvhdrtail_kvaddr;
88         /*
89          * temp buffer for expected send setup, allocated at open, instead
90          * of each setup call
91          */
92         void *port_tid_pg_list;
93         /* when waiting for rcv or pioavail */
94         wait_queue_head_t port_wait;
95         /*
96          * rcvegr bufs base, physical, must fit
97          * in 44 bits so 32 bit programs mmap64 44 bit works)
98          */
99         dma_addr_t port_rcvegr_phys;
100         /* mmap of hdrq, must fit in 44 bits */
101         dma_addr_t port_rcvhdrq_phys;
102         dma_addr_t port_rcvhdrqtailaddr_phys;
103         /*
104          * number of opens (including slave subports) on this instance
105          * (ignoring forks, dup, etc. for now)
106          */
107         int port_cnt;
108         /*
109          * how much space to leave at start of eager TID entries for
110          * protocol use, on each TID
111          */
112         /* instead of calculating it */
113         unsigned port_port;
114         /* non-zero if port is being shared. */
115         u16 port_subport_cnt;
116         /* non-zero if port is being shared. */
117         u16 port_subport_id;
118         /* chip offset of PIO buffers for this port */
119         u32 port_piobufs;
120         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
121         u32 port_rcvegrbuf_chunks;
122         /* how many egrbufs per chunk */
123         u32 port_rcvegrbufs_perchunk;
124         /* order for port_rcvegrbuf_pages */
125         size_t port_rcvegrbuf_size;
126         /* rcvhdrq size (for freeing) */
127         size_t port_rcvhdrq_size;
128         /* next expected TID to check when looking for free */
129         u32 port_tidcursor;
130         /* next expected TID to check */
131         unsigned long port_flag;
132         /* what happened */
133         unsigned long int_flag;
134         /* WAIT_RCV that timed out, no interrupt */
135         u32 port_rcvwait_to;
136         /* WAIT_PIO that timed out, no interrupt */
137         u32 port_piowait_to;
138         /* WAIT_RCV already happened, no wait */
139         u32 port_rcvnowait;
140         /* WAIT_PIO already happened, no wait */
141         u32 port_pionowait;
142         /* total number of rcvhdrqfull errors */
143         u32 port_hdrqfull;
144         /*
145          * Used to suppress multiple instances of same
146          * port staying stuck at same point.
147          */
148         u32 port_lastrcvhdrqtail;
149         /* saved total number of rcvhdrqfull errors for poll edge trigger */
150         u32 port_hdrqfull_poll;
151         /* total number of polled urgent packets */
152         u32 port_urgent;
153         /* saved total number of polled urgent packets for poll edge trigger */
154         u32 port_urgent_poll;
155         /* pid of process using this port */
156         pid_t port_pid;
157         pid_t port_subpid[INFINIPATH_MAX_SUBPORT];
158         /* same size as task_struct .comm[] */
159         char port_comm[16];
160         /* pkeys set by this use of this port */
161         u16 port_pkeys[4];
162         /* so file ops can get at unit */
163         struct ipath_devdata *port_dd;
164         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
165         void *subport_uregbase;
166         /* An array of pages for the eager receive buffers * N */
167         void *subport_rcvegrbuf;
168         /* An array of pages for the eager header queue entries * N */
169         void *subport_rcvhdr_base;
170         /* The version of the library which opened this port */
171         u32 userversion;
172         /* Bitmask of active slaves */
173         u32 active_slaves;
174         /* Type of packets or conditions we want to poll for */
175         u16 poll_type;
176         /* port rcvhdrq head offset */
177         u32 port_head;
178 };
179
180 struct sk_buff;
181
182 /*
183  * control information for layered drivers
184  */
185 struct _ipath_layer {
186         void *l_arg;
187 };
188
189 struct ipath_skbinfo {
190         struct sk_buff *skb;
191         dma_addr_t phys;
192 };
193
194 struct ipath_devdata {
195         struct list_head ipath_list;
196
197         struct ipath_kregs const *ipath_kregs;
198         struct ipath_cregs const *ipath_cregs;
199
200         /* mem-mapped pointer to base of chip regs */
201         u64 __iomem *ipath_kregbase;
202         /* end of mem-mapped chip space; range checking */
203         u64 __iomem *ipath_kregend;
204         /* physical address of chip for io_remap, etc. */
205         unsigned long ipath_physaddr;
206         /* base of memory alloced for ipath_kregbase, for free */
207         u64 *ipath_kregalloc;
208         /*
209          * virtual address where port0 rcvhdrqtail updated for this unit.
210          * only written to by the chip, not the driver.
211          */
212         volatile __le64 *ipath_hdrqtailptr;
213         /* ipath_cfgports pointers */
214         struct ipath_portdata **ipath_pd;
215         /* sk_buffs used by port 0 eager receive queue */
216         struct ipath_skbinfo *ipath_port0_skbinfo;
217         /* kvirt address of 1st 2k pio buffer */
218         void __iomem *ipath_pio2kbase;
219         /* kvirt address of 1st 4k pio buffer */
220         void __iomem *ipath_pio4kbase;
221         /*
222          * points to area where PIOavail registers will be DMA'ed.
223          * Has to be on a page of it's own, because the page will be
224          * mapped into user program space.  This copy is *ONLY* ever
225          * written by DMA, not by the driver!  Need a copy per device
226          * when we get to multiple devices
227          */
228         volatile __le64 *ipath_pioavailregs_dma;
229         /* physical address where updates occur */
230         dma_addr_t ipath_pioavailregs_phys;
231         struct _ipath_layer ipath_layer;
232         /* setup intr */
233         int (*ipath_f_intrsetup)(struct ipath_devdata *);
234         /* setup on-chip bus config */
235         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
236         /* hard reset chip */
237         int (*ipath_f_reset)(struct ipath_devdata *);
238         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
239                                      size_t);
240         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
241         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
242                                         size_t);
243         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
244         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
245         int (*ipath_f_early_init)(struct ipath_devdata *);
246         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
247         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
248                                 u32, unsigned long);
249         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
250         void (*ipath_f_cleanup)(struct ipath_devdata *);
251         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
252         /* fill out chip-specific fields */
253         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
254         /* free irq */
255         void (*ipath_f_free_irq)(struct ipath_devdata *);
256         void (*ipath_f_read_counters)(struct ipath_devdata *,
257                                       struct infinipath_counters *);
258         struct ipath_ibdev *verbs_dev;
259         struct timer_list verbs_timer;
260         /* total dwords sent (summed from counter) */
261         u64 ipath_sword;
262         /* total dwords rcvd (summed from counter) */
263         u64 ipath_rword;
264         /* total packets sent (summed from counter) */
265         u64 ipath_spkts;
266         /* total packets rcvd (summed from counter) */
267         u64 ipath_rpkts;
268         /* ipath_statusp initially points to this. */
269         u64 _ipath_status;
270         /* GUID for this interface, in network order */
271         __be64 ipath_guid;
272         /*
273          * aggregrate of error bits reported since last cleared, for
274          * limiting of error reporting
275          */
276         ipath_err_t ipath_lasterror;
277         /*
278          * aggregrate of error bits reported since last cleared, for
279          * limiting of hwerror reporting
280          */
281         ipath_err_t ipath_lasthwerror;
282         /* errors masked because they occur too fast */
283         ipath_err_t ipath_maskederrs;
284         /* time in jiffies at which to re-enable maskederrs */
285         unsigned long ipath_unmasktime;
286         /* count of egrfull errors, combined for all ports */
287         u64 ipath_last_tidfull;
288         /* for ipath_qcheck() */
289         u64 ipath_lastport0rcv_cnt;
290         /* template for writing TIDs  */
291         u64 ipath_tidtemplate;
292         /* value to write to free TIDs */
293         u64 ipath_tidinvalid;
294         /* IBA6120 rcv interrupt setup */
295         u64 ipath_rhdrhead_intr_off;
296
297         /* size of memory at ipath_kregbase */
298         u32 ipath_kregsize;
299         /* number of registers used for pioavail */
300         u32 ipath_pioavregs;
301         /* IPATH_POLL, etc. */
302         u32 ipath_flags;
303         /* ipath_flags driver is waiting for */
304         u32 ipath_state_wanted;
305         /* last buffer for user use, first buf for kernel use is this
306          * index. */
307         u32 ipath_lastport_piobuf;
308         /* is a stats timer active */
309         u32 ipath_stats_timer_active;
310         /* number of interrupts for this device -- saturates... */
311         u32 ipath_int_counter;
312         /* dwords sent read from counter */
313         u32 ipath_lastsword;
314         /* dwords received read from counter */
315         u32 ipath_lastrword;
316         /* sent packets read from counter */
317         u32 ipath_lastspkts;
318         /* received packets read from counter */
319         u32 ipath_lastrpkts;
320         /* pio bufs allocated per port */
321         u32 ipath_pbufsport;
322         /*
323          * number of ports configured as max; zero is set to number chip
324          * supports, less gives more pio bufs/port, etc.
325          */
326         u32 ipath_cfgports;
327         /* count of port 0 hdrqfull errors */
328         u32 ipath_p0_hdrqfull;
329
330         /*
331          * index of last piobuffer we used.  Speeds up searching, by
332          * starting at this point.  Doesn't matter if multiple cpu's use and
333          * update, last updater is only write that matters.  Whenever it
334          * wraps, we update shadow copies.  Need a copy per device when we
335          * get to multiple devices
336          */
337         u32 ipath_lastpioindex;
338         /* max length of freezemsg */
339         u32 ipath_freezelen;
340         /*
341          * consecutive times we wanted a PIO buffer but were unable to
342          * get one
343          */
344         u32 ipath_consec_nopiobuf;
345         /*
346          * hint that we should update ipath_pioavailshadow before
347          * looking for a PIO buffer
348          */
349         u32 ipath_upd_pio_shadow;
350         /* so we can rewrite it after a chip reset */
351         u32 ipath_pcibar0;
352         /* so we can rewrite it after a chip reset */
353         u32 ipath_pcibar1;
354
355         /* interrupt number */
356         int ipath_irq;
357         /* HT/PCI Vendor ID (here for NodeInfo) */
358         u16 ipath_vendorid;
359         /* HT/PCI Device ID (here for NodeInfo) */
360         u16 ipath_deviceid;
361         /* offset in HT config space of slave/primary interface block */
362         u8 ipath_ht_slave_off;
363         /* for write combining settings */
364         unsigned long ipath_wc_cookie;
365         unsigned long ipath_wc_base;
366         unsigned long ipath_wc_len;
367         /* ref count for each pkey */
368         atomic_t ipath_pkeyrefs[4];
369         /* shadow copy of all exptids physaddr; used only by funcsim */
370         u64 *ipath_tidsimshadow;
371         /* shadow copy of struct page *'s for exp tid pages */
372         struct page **ipath_pageshadow;
373         /* shadow copy of dma handles for exp tid pages */
374         dma_addr_t *ipath_physshadow;
375         /* lock to workaround chip bug 9437 */
376         spinlock_t ipath_tid_lock;
377         spinlock_t ipath_sendctrl_lock;
378
379         /*
380          * IPATH_STATUS_*,
381          * this address is mapped readonly into user processes so they can
382          * get status cheaply, whenever they want.
383          */
384         u64 *ipath_statusp;
385         /* freeze msg if hw error put chip in freeze */
386         char *ipath_freezemsg;
387         /* pci access data structure */
388         struct pci_dev *pcidev;
389         struct cdev *user_cdev;
390         struct cdev *diag_cdev;
391         struct class_device *user_class_dev;
392         struct class_device *diag_class_dev;
393         /* timer used to prevent stats overflow, error throttling, etc. */
394         struct timer_list ipath_stats_timer;
395         void *ipath_dummy_hdrq; /* used after port close */
396         dma_addr_t ipath_dummy_hdrq_phys;
397
398         /*
399          * Shadow copies of registers; size indicates read access size.
400          * Most of them are readonly, but some are write-only register,
401          * where we manipulate the bits in the shadow copy, and then write
402          * the shadow copy to infinipath.
403          *
404          * We deliberately make most of these 32 bits, since they have
405          * restricted range.  For any that we read, we won't to generate 32
406          * bit accesses, since Opteron will generate 2 separate 32 bit HT
407          * transactions for a 64 bit read, and we want to avoid unnecessary
408          * HT transactions.
409          */
410
411         /* This is the 64 bit group */
412
413         /*
414          * shadow of pioavail, check to be sure it's large enough at
415          * init time.
416          */
417         unsigned long ipath_pioavailshadow[8];
418         /* shadow of kr_gpio_out, for rmw ops */
419         u64 ipath_gpio_out;
420         /* shadow the gpio mask register */
421         u64 ipath_gpio_mask;
422         /* shadow the gpio output enable, etc... */
423         u64 ipath_extctrl;
424         /* kr_revision shadow */
425         u64 ipath_revision;
426         /*
427          * shadow of ibcctrl, for interrupt handling of link changes,
428          * etc.
429          */
430         u64 ipath_ibcctrl;
431         /*
432          * last ibcstatus, to suppress "duplicate" status change messages,
433          * mostly from 2 to 3
434          */
435         u64 ipath_lastibcstat;
436         /* hwerrmask shadow */
437         ipath_err_t ipath_hwerrmask;
438         ipath_err_t ipath_errormask; /* errormask shadow */
439         /* interrupt config reg shadow */
440         u64 ipath_intconfig;
441         /* kr_sendpiobufbase value */
442         u64 ipath_piobufbase;
443
444         /* these are the "32 bit" regs */
445
446         /*
447          * number of GUIDs in the flash for this interface; may need some
448          * rethinking for setting on other ifaces
449          */
450         u32 ipath_nguid;
451         /*
452          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
453          * all expect bit fields to be "unsigned long"
454          */
455         /* shadow kr_rcvctrl */
456         unsigned long ipath_rcvctrl;
457         /* shadow kr_sendctrl */
458         unsigned long ipath_sendctrl;
459         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
460
461         /* value we put in kr_rcvhdrcnt */
462         u32 ipath_rcvhdrcnt;
463         /* value we put in kr_rcvhdrsize */
464         u32 ipath_rcvhdrsize;
465         /* value we put in kr_rcvhdrentsize */
466         u32 ipath_rcvhdrentsize;
467         /* offset of last entry in rcvhdrq */
468         u32 ipath_hdrqlast;
469         /* kr_portcnt value */
470         u32 ipath_portcnt;
471         /* kr_pagealign value */
472         u32 ipath_palign;
473         /* number of "2KB" PIO buffers */
474         u32 ipath_piobcnt2k;
475         /* size in bytes of "2KB" PIO buffers */
476         u32 ipath_piosize2k;
477         /* number of "4KB" PIO buffers */
478         u32 ipath_piobcnt4k;
479         /* size in bytes of "4KB" PIO buffers */
480         u32 ipath_piosize4k;
481         /* kr_rcvegrbase value */
482         u32 ipath_rcvegrbase;
483         /* kr_rcvegrcnt value */
484         u32 ipath_rcvegrcnt;
485         /* kr_rcvtidbase value */
486         u32 ipath_rcvtidbase;
487         /* kr_rcvtidcnt value */
488         u32 ipath_rcvtidcnt;
489         /* kr_sendregbase */
490         u32 ipath_sregbase;
491         /* kr_userregbase */
492         u32 ipath_uregbase;
493         /* kr_counterregbase */
494         u32 ipath_cregbase;
495         /* shadow the control register contents */
496         u32 ipath_control;
497         /* PCI revision register (HTC rev on FPGA) */
498         u32 ipath_pcirev;
499
500         /* chip address space used by 4k pio buffers */
501         u32 ipath_4kalign;
502         /* The MTU programmed for this unit */
503         u32 ipath_ibmtu;
504         /*
505          * The max size IB packet, included IB headers that we can send.
506          * Starts same as ipath_piosize, but is affected when ibmtu is
507          * changed, or by size of eager buffers
508          */
509         u32 ipath_ibmaxlen;
510         /*
511          * ibmaxlen at init time, limited by chip and by receive buffer
512          * size.  Not changed after init.
513          */
514         u32 ipath_init_ibmaxlen;
515         /* size of each rcvegrbuffer */
516         u32 ipath_rcvegrbufsize;
517         /* width (2,4,8,16,32) from HT config reg */
518         u32 ipath_htwidth;
519         /* HT speed (200,400,800,1000) from HT config */
520         u32 ipath_htspeed;
521         /*
522          * number of sequential ibcstatus change for polling active/quiet
523          * (i.e., link not coming up).
524          */
525         u32 ipath_ibpollcnt;
526         /* low and high portions of MSI capability/vector */
527         u32 ipath_msi_lo;
528         /* saved after PCIe init for restore after reset */
529         u32 ipath_msi_hi;
530         /* MSI data (vector) saved for restore */
531         u16 ipath_msi_data;
532         /* MLID programmed for this instance */
533         u16 ipath_mlid;
534         /* LID programmed for this instance */
535         u16 ipath_lid;
536         /* list of pkeys programmed; 0 if not set */
537         u16 ipath_pkeys[4];
538         /*
539          * ASCII serial number, from flash, large enough for original
540          * all digit strings, and longer QLogic serial number format
541          */
542         u8 ipath_serial[16];
543         /* human readable board version */
544         u8 ipath_boardversion[80];
545         /* chip major rev, from ipath_revision */
546         u8 ipath_majrev;
547         /* chip minor rev, from ipath_revision */
548         u8 ipath_minrev;
549         /* board rev, from ipath_revision */
550         u8 ipath_boardrev;
551
552         u8 ipath_r_portenable_shift;
553         u8 ipath_r_intravail_shift;
554         u8 ipath_r_tailupd_shift;
555         u8 ipath_r_portcfg_shift;
556
557         /* unit # of this chip, if present */
558         int ipath_unit;
559         /* saved for restore after reset */
560         u8 ipath_pci_cacheline;
561         /* LID mask control */
562         u8 ipath_lmc;
563         /* Rx Polarity inversion (compensate for ~tx on partner) */
564         u8 ipath_rx_pol_inv;
565
566         /* local link integrity counter */
567         u32 ipath_lli_counter;
568         /* local link integrity errors */
569         u32 ipath_lli_errors;
570         /*
571          * Above counts only cases where _successive_ LocalLinkIntegrity
572          * errors were seen in the receive headers of kern-packets.
573          * Below are the three (monotonically increasing) counters
574          * maintained via GPIO interrupts on iba6120-rev2.
575          */
576         u32 ipath_rxfc_unsupvl_errs;
577         u32 ipath_overrun_thresh_errs;
578         u32 ipath_lli_errs;
579
580         /* status check work */
581         struct delayed_work status_work;
582
583         /*
584          * Not all devices managed by a driver instance are the same
585          * type, so these fields must be per-device.
586          */
587         u64 ipath_i_bitsextant;
588         ipath_err_t ipath_e_bitsextant;
589         ipath_err_t ipath_hwe_bitsextant;
590
591         /*
592          * Below should be computable from number of ports,
593          * since they are never modified.
594          */
595         u32 ipath_i_rcvavail_mask;
596         u32 ipath_i_rcvurg_mask;
597
598         /*
599          * Register bits for selecting i2c direction and values, used for
600          * I2C serial flash.
601          */
602         u16 ipath_gpio_sda_num;
603         u16 ipath_gpio_scl_num;
604         u64 ipath_gpio_sda;
605         u64 ipath_gpio_scl;
606
607         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
608         spinlock_t ipath_gpio_lock;
609
610         /* used to override LED behavior */
611         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
612         u16 ipath_led_override_timeoff; /* delta to next timer event */
613         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
614         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
615         atomic_t ipath_led_override_timer_active;
616         /* Used to flash LEDs in override mode */
617         struct timer_list ipath_led_override_timer;
618
619         /* Support (including locks) for EEPROM logging of errors and time */
620         /* control access to actual counters, timer */
621         spinlock_t ipath_eep_st_lock;
622         /* control high-level access to EEPROM */
623         struct mutex ipath_eep_lock;
624         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
625         uint64_t ipath_traffic_wds;
626         /* active time is kept in seconds, but logged in hours */
627         atomic_t ipath_active_time;
628         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
629         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
630         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
631         uint16_t ipath_eep_hrs;
632         /*
633          * masks for which bits of errs, hwerrs that cause
634          * each of the counters to increment.
635          */
636         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
637 };
638
639 /* Private data for file operations */
640 struct ipath_filedata {
641         struct ipath_portdata *pd;
642         unsigned subport;
643         unsigned tidcursor;
644 };
645 extern struct list_head ipath_dev_list;
646 extern spinlock_t ipath_devs_lock;
647 extern struct ipath_devdata *ipath_lookup(int unit);
648
649 int ipath_init_chip(struct ipath_devdata *, int);
650 int ipath_enable_wc(struct ipath_devdata *dd);
651 void ipath_disable_wc(struct ipath_devdata *dd);
652 int ipath_count_units(int *npresentp, int *nupp, u32 *maxportsp);
653 void ipath_shutdown_device(struct ipath_devdata *);
654 void ipath_clear_freeze(struct ipath_devdata *);
655
656 struct file_operations;
657 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
658                     struct cdev **cdevp, struct class_device **class_devp);
659 void ipath_cdev_cleanup(struct cdev **cdevp,
660                         struct class_device **class_devp);
661
662 int ipath_diag_add(struct ipath_devdata *);
663 void ipath_diag_remove(struct ipath_devdata *);
664
665 extern wait_queue_head_t ipath_state_wait;
666
667 int ipath_user_add(struct ipath_devdata *dd);
668 void ipath_user_remove(struct ipath_devdata *dd);
669
670 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
671
672 extern int ipath_diag_inuse;
673
674 irqreturn_t ipath_intr(int irq, void *devid);
675 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
676 #if __IPATH_INFO || __IPATH_DBG
677 extern const char *ipath_ibcstatus_str[];
678 #endif
679
680 /* clean up any per-chip chip-specific stuff */
681 void ipath_chip_cleanup(struct ipath_devdata *);
682 /* clean up any chip type-specific stuff */
683 void ipath_chip_done(void);
684
685 /* check to see if we have to force ordering for write combining */
686 int ipath_unordered_wc(void);
687
688 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
689                           unsigned cnt);
690 void ipath_cancel_sends(struct ipath_devdata *, int);
691
692 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
693 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
694
695 int ipath_parse_ushort(const char *str, unsigned short *valp);
696
697 void ipath_kreceive(struct ipath_portdata *);
698 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
699 int ipath_reset_device(int);
700 void ipath_get_faststats(unsigned long);
701 int ipath_set_linkstate(struct ipath_devdata *, u8);
702 int ipath_set_mtu(struct ipath_devdata *, u16);
703 int ipath_set_lid(struct ipath_devdata *, u32, u8);
704 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
705
706 /* for use in system calls, where we want to know device type, etc. */
707 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
708 #define subport_fp(fp) \
709         ((struct ipath_filedata *)(fp)->private_data)->subport
710 #define tidcursor_fp(fp) \
711         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
712
713 /*
714  * values for ipath_flags
715  */
716 /* The chip is up and initted */
717 #define IPATH_INITTED       0x2
718                 /* set if any user code has set kr_rcvhdrsize */
719 #define IPATH_RCVHDRSZ_SET  0x4
720                 /* The chip is present and valid for accesses */
721 #define IPATH_PRESENT       0x8
722                 /* HT link0 is only 8 bits wide, ignore upper byte crc
723                  * errors, etc. */
724 #define IPATH_8BIT_IN_HT0   0x10
725                 /* HT link1 is only 8 bits wide, ignore upper byte crc
726                  * errors, etc. */
727 #define IPATH_8BIT_IN_HT1   0x20
728                 /* The link is down */
729 #define IPATH_LINKDOWN      0x40
730                 /* The link level is up (0x11) */
731 #define IPATH_LINKINIT      0x80
732                 /* The link is in the armed (0x21) state */
733 #define IPATH_LINKARMED     0x100
734                 /* The link is in the active (0x31) state */
735 #define IPATH_LINKACTIVE    0x200
736                 /* link current state is unknown */
737 #define IPATH_LINKUNK       0x400
738                 /* Write combining flush needed for PIO */
739 #define IPATH_PIO_FLUSH_WC  0x1000
740                 /* no IB cable, or no device on IB cable */
741 #define IPATH_NOCABLE       0x4000
742                 /* Supports port zero per packet receive interrupts via
743                  * GPIO */
744 #define IPATH_GPIO_INTR     0x8000
745                 /* uses the coded 4byte TID, not 8 byte */
746 #define IPATH_4BYTE_TID     0x10000
747                 /* packet/word counters are 32 bit, else those 4 counters
748                  * are 64bit */
749 #define IPATH_32BITCOUNTERS 0x20000
750                 /* can miss port0 rx interrupts */
751 #define IPATH_DISABLED      0x80000 /* administratively disabled */
752                 /* Use GPIO interrupts for new counters */
753 #define IPATH_GPIO_ERRINTRS 0x100000
754
755 /* Bits in GPIO for the added interrupts */
756 #define IPATH_GPIO_PORT0_BIT 2
757 #define IPATH_GPIO_RXUVL_BIT 3
758 #define IPATH_GPIO_OVRUN_BIT 4
759 #define IPATH_GPIO_LLI_BIT 5
760 #define IPATH_GPIO_ERRINTR_MASK 0x38
761
762 /* portdata flag bit offsets */
763                 /* waiting for a packet to arrive */
764 #define IPATH_PORT_WAITING_RCV   2
765                 /* master has not finished initializing */
766 #define IPATH_PORT_MASTER_UNINIT 4
767                 /* waiting for an urgent packet to arrive */
768 #define IPATH_PORT_WAITING_URG 5
769
770 /* free up any allocated data at closes */
771 void ipath_free_data(struct ipath_portdata *dd);
772 int ipath_waitfor_mdio_cmdready(struct ipath_devdata *);
773 int ipath_waitfor_complete(struct ipath_devdata *, ipath_kreg, u64, u64 *);
774 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32 *);
775 void ipath_init_iba6120_funcs(struct ipath_devdata *);
776 void ipath_init_iba6110_funcs(struct ipath_devdata *);
777 void ipath_get_eeprom_info(struct ipath_devdata *);
778 int ipath_update_eeprom_log(struct ipath_devdata *dd);
779 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
780 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
781 void signal_ib_event(struct ipath_devdata *dd, enum ib_event_type ev);
782
783 /*
784  * Set LED override, only the two LSBs have "public" meaning, but
785  * any non-zero value substitutes them for the Link and LinkTrain
786  * LED states.
787  */
788 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
789 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
790 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
791
792 /*
793  * number of words used for protocol header if not set by ipath_userinit();
794  */
795 #define IPATH_DFLT_RCVHDRSIZE 9
796
797 #define IPATH_MDIO_CMD_WRITE   1
798 #define IPATH_MDIO_CMD_READ    2
799 #define IPATH_MDIO_CLD_DIV     25       /* to get 2.5 Mhz mdio clock */
800 #define IPATH_MDIO_CMDVALID    0x40000000       /* bit 30 */
801 #define IPATH_MDIO_DATAVALID   0x80000000       /* bit 31 */
802 #define IPATH_MDIO_CTRL_STD    0x0
803
804 static inline u64 ipath_mdio_req(int cmd, int dev, int reg, int data)
805 {
806         return (((u64) IPATH_MDIO_CLD_DIV) << 32) |
807                 (cmd << 26) |
808                 (dev << 21) |
809                 (reg << 16) |
810                 (data & 0xFFFF);
811 }
812
813                 /* signal and fifo status, in bank 31 */
814 #define IPATH_MDIO_CTRL_XGXS_REG_8  0x8
815                 /* controls loopback, redundancy */
816 #define IPATH_MDIO_CTRL_8355_REG_1  0x10
817                 /* premph, encdec, etc. */
818 #define IPATH_MDIO_CTRL_8355_REG_2  0x11
819                 /* Kchars, etc. */
820 #define IPATH_MDIO_CTRL_8355_REG_6  0x15
821 #define IPATH_MDIO_CTRL_8355_REG_9  0x18
822 #define IPATH_MDIO_CTRL_8355_REG_10 0x1D
823
824 int ipath_get_user_pages(unsigned long, size_t, struct page **);
825 void ipath_release_user_pages(struct page **, size_t);
826 void ipath_release_user_pages_on_close(struct page **, size_t);
827 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
828 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
829
830 /* these are used for the registers that vary with port */
831 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
832                            unsigned, u64);
833
834 /*
835  * We could have a single register get/put routine, that takes a group type,
836  * but this is somewhat clearer and cleaner.  It also gives us some error
837  * checking.  64 bit register reads should always work, but are inefficient
838  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
839  * so we use kreg32 wherever possible.  User register and counter register
840  * reads are always 32 bit reads, so only one form of those routines.
841  */
842
843 /*
844  * At the moment, none of the s-registers are writable, so no
845  * ipath_write_sreg(), and none of the c-registers are writable, so no
846  * ipath_write_creg().
847  */
848
849 /**
850  * ipath_read_ureg32 - read 32-bit virtualized per-port register
851  * @dd: device
852  * @regno: register number
853  * @port: port number
854  *
855  * Return the contents of a register that is virtualized to be per port.
856  * Returns -1 on errors (not distinguishable from valid contents at
857  * runtime; we may add a separate error variable at some point).
858  */
859 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
860                                     ipath_ureg regno, int port)
861 {
862         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
863                 return 0;
864
865         return readl(regno + (u64 __iomem *)
866                      (dd->ipath_uregbase +
867                       (char __iomem *)dd->ipath_kregbase +
868                       dd->ipath_palign * port));
869 }
870
871 /**
872  * ipath_write_ureg - write 32-bit virtualized per-port register
873  * @dd: device
874  * @regno: register number
875  * @value: value
876  * @port: port
877  *
878  * Write the contents of a register that is virtualized to be per port.
879  */
880 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
881                                     ipath_ureg regno, u64 value, int port)
882 {
883         u64 __iomem *ubase = (u64 __iomem *)
884                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
885                  dd->ipath_palign * port);
886         if (dd->ipath_kregbase)
887                 writeq(value, &ubase[regno]);
888 }
889
890 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
891                                     ipath_kreg regno)
892 {
893         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
894                 return -1;
895         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
896 }
897
898 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
899                                     ipath_kreg regno)
900 {
901         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
902                 return -1;
903
904         return readq(&dd->ipath_kregbase[regno]);
905 }
906
907 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
908                                     ipath_kreg regno, u64 value)
909 {
910         if (dd->ipath_kregbase)
911                 writeq(value, &dd->ipath_kregbase[regno]);
912 }
913
914 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
915                                   ipath_sreg regno)
916 {
917         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
918                 return 0;
919
920         return readq(regno + (u64 __iomem *)
921                      (dd->ipath_cregbase +
922                       (char __iomem *)dd->ipath_kregbase));
923 }
924
925 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
926                                          ipath_sreg regno)
927 {
928         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
929                 return 0;
930         return readl(regno + (u64 __iomem *)
931                      (dd->ipath_cregbase +
932                       (char __iomem *)dd->ipath_kregbase));
933 }
934
935 static inline void ipath_write_creg(const struct ipath_devdata *dd,
936                                     ipath_creg regno, u64 value)
937 {
938         if (dd->ipath_kregbase)
939                 writeq(value, regno + (u64 __iomem *)
940                        (dd->ipath_cregbase +
941                         (char __iomem *)dd->ipath_kregbase));
942 }
943
944 static inline void ipath_clear_rcvhdrtail(const struct ipath_portdata *pd)
945 {
946         *((u64 *) pd->port_rcvhdrtail_kvaddr) = 0ULL;
947 }
948
949 static inline u32 ipath_get_rcvhdrtail(const struct ipath_portdata *pd)
950 {
951         return (u32) le64_to_cpu(*((volatile __le64 *)
952                                 pd->port_rcvhdrtail_kvaddr));
953 }
954
955 /*
956  * sysfs interface.
957  */
958
959 struct device_driver;
960
961 extern const char ib_ipath_version[];
962
963 extern struct attribute_group *ipath_driver_attr_groups[];
964
965 int ipath_device_create_group(struct device *, struct ipath_devdata *);
966 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
967 int ipath_expose_reset(struct device *);
968
969 int ipath_init_ipathfs(void);
970 void ipath_exit_ipathfs(void);
971 int ipathfs_add_device(struct ipath_devdata *);
972 int ipathfs_remove_device(struct ipath_devdata *);
973
974 /*
975  * dma_addr wrappers - all 0's invalid for hw
976  */
977 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
978                           size_t, int);
979 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
980
981 /*
982  * Flush write combining store buffers (if present) and perform a write
983  * barrier.
984  */
985 #if defined(CONFIG_X86_64)
986 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
987 #else
988 #define ipath_flush_wc() wmb()
989 #endif
990
991 extern unsigned ipath_debug; /* debugging bit mask */
992
993 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
994
995 const char *ipath_get_unit_name(int unit);
996
997 extern struct mutex ipath_mutex;
998
999 #define IPATH_DRV_NAME          "ib_ipath"
1000 #define IPATH_MAJOR             233
1001 #define IPATH_USER_MINOR_BASE   0
1002 #define IPATH_DIAGPKT_MINOR     127
1003 #define IPATH_DIAG_MINOR_BASE   129
1004 #define IPATH_NMINORS           255
1005
1006 #define ipath_dev_err(dd,fmt,...) \
1007         do { \
1008                 const struct ipath_devdata *__dd = (dd); \
1009                 if (__dd->pcidev) \
1010                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
1011                                 ipath_get_unit_name(__dd->ipath_unit), \
1012                                 ##__VA_ARGS__); \
1013                 else \
1014                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
1015                                ipath_get_unit_name(__dd->ipath_unit), \
1016                                ##__VA_ARGS__); \
1017         } while (0)
1018
1019 #if _IPATH_DEBUGGING
1020
1021 # define __IPATH_DBG_WHICH(which,fmt,...) \
1022         do { \
1023                 if(unlikely(ipath_debug&(which))) \
1024                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1025                                __func__,##__VA_ARGS__); \
1026         } while(0)
1027
1028 # define ipath_dbg(fmt,...) \
1029         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1030 # define ipath_cdbg(which,fmt,...) \
1031         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1032
1033 #else /* ! _IPATH_DEBUGGING */
1034
1035 # define ipath_dbg(fmt,...)
1036 # define ipath_cdbg(which,fmt,...)
1037
1038 #endif /* _IPATH_DEBUGGING */
1039
1040 /*
1041  * this is used for formatting hw error messages...
1042  */
1043 struct ipath_hwerror_msgs {
1044         u64 mask;
1045         const char *msg;
1046 };
1047
1048 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1049
1050 /* in ipath_intr.c... */
1051 void ipath_format_hwerrors(u64 hwerrs,
1052                            const struct ipath_hwerror_msgs *hwerrmsgs,
1053                            size_t nhwerrmsgs,
1054                            char *msg, size_t lmsg);
1055
1056 #endif                          /* _IPATH_KERNEL_H */