ide: add IDE_HFLAG_CLEAR_SIMPLEX host flag
[pandora-kernel.git] / drivers / ide / pci / amd74xx.c
1 /*
2  * Version 2.25
3  *
4  * AMD 755/756/766/8111 and nVidia nForce/2/2s/3/3s/CK804/MCP04
5  * IDE driver for Linux.
6  *
7  * Copyright (c) 2000-2002 Vojtech Pavlik
8  * Copyright (c) 2007 Bartlomiej Zolnierkiewicz
9  *
10  * Based on the work of:
11  *      Andre Hedrick
12  */
13
14 /*
15  * This program is free software; you can redistribute it and/or modify it
16  * under the terms of the GNU General Public License version 2 as published by
17  * the Free Software Foundation.
18  */
19
20 #include <linux/module.h>
21 #include <linux/kernel.h>
22 #include <linux/ioport.h>
23 #include <linux/blkdev.h>
24 #include <linux/pci.h>
25 #include <linux/init.h>
26 #include <linux/ide.h>
27 #include <asm/io.h>
28
29 #include "ide-timing.h"
30
31 enum {
32         AMD_IDE_CONFIG          = 0x41,
33         AMD_CABLE_DETECT        = 0x42,
34         AMD_DRIVE_TIMING        = 0x48,
35         AMD_8BIT_TIMING         = 0x4e,
36         AMD_ADDRESS_SETUP       = 0x4c,
37         AMD_UDMA_TIMING         = 0x50,
38 };
39
40 static unsigned int amd_80w;
41 static unsigned int amd_clock;
42
43 static char *amd_dma[] = { "16", "25", "33", "44", "66", "100", "133" };
44 static unsigned char amd_cyc2udma[] = { 6, 6, 5, 4, 0, 1, 1, 2, 2, 3, 3, 3, 3, 3, 3, 7 };
45
46 static inline u8 amd_offset(struct pci_dev *dev)
47 {
48         return (dev->vendor == PCI_VENDOR_ID_NVIDIA) ? 0x10 : 0;
49 }
50
51 /*
52  * amd_set_speed() writes timing values to the chipset registers
53  */
54
55 static void amd_set_speed(struct pci_dev *dev, u8 dn, u8 udma_mask,
56                           struct ide_timing *timing)
57 {
58         u8 t = 0, offset = amd_offset(dev);
59
60         pci_read_config_byte(dev, AMD_ADDRESS_SETUP + offset, &t);
61         t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
62         pci_write_config_byte(dev, AMD_ADDRESS_SETUP + offset, t);
63
64         pci_write_config_byte(dev, AMD_8BIT_TIMING + offset + (1 - (dn >> 1)),
65                 ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
66
67         pci_write_config_byte(dev, AMD_DRIVE_TIMING + offset + (3 - dn),
68                 ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
69
70         switch (udma_mask) {
71         case ATA_UDMA2: t = timing->udma ? (0xc0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
72         case ATA_UDMA4: t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 2, 10)]) : 0x03; break;
73         case ATA_UDMA5: t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 1, 10)]) : 0x03; break;
74         case ATA_UDMA6: t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 1, 15)]) : 0x03; break;
75         default: return;
76         }
77
78         pci_write_config_byte(dev, AMD_UDMA_TIMING + offset + (3 - dn), t);
79 }
80
81 /*
82  * amd_set_drive() computes timing values and configures the chipset
83  * to a desired transfer mode.  It also can be called by upper layers.
84  */
85
86 static void amd_set_drive(ide_drive_t *drive, const u8 speed)
87 {
88         ide_hwif_t *hwif = drive->hwif;
89         ide_drive_t *peer = hwif->drives + (~drive->dn & 1);
90         struct ide_timing t, p;
91         int T, UT;
92         u8 udma_mask = hwif->ultra_mask;
93
94         T = 1000000000 / amd_clock;
95         UT = (udma_mask == ATA_UDMA2) ? T : (T / 2);
96
97         ide_timing_compute(drive, speed, &t, T, UT);
98
99         if (peer->present) {
100                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
101                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
102         }
103
104         if (speed == XFER_UDMA_5 && amd_clock <= 33333) t.udma = 1;
105         if (speed == XFER_UDMA_6 && amd_clock <= 33333) t.udma = 15;
106
107         amd_set_speed(hwif->pci_dev, drive->dn, udma_mask, &t);
108 }
109
110 /*
111  * amd_set_pio_mode() is a callback from upper layers for PIO-only tuning.
112  */
113
114 static void amd_set_pio_mode(ide_drive_t *drive, const u8 pio)
115 {
116         amd_set_drive(drive, XFER_PIO_0 + pio);
117 }
118
119 static void __devinit amd7409_cable_detect(struct pci_dev *dev,
120                                            const char *name)
121 {
122         /* no host side cable detection */
123         amd_80w = 0x03;
124 }
125
126 static void __devinit amd7411_cable_detect(struct pci_dev *dev,
127                                            const char *name)
128 {
129         int i;
130         u32 u = 0;
131         u8 t = 0, offset = amd_offset(dev);
132
133         pci_read_config_byte(dev, AMD_CABLE_DETECT + offset, &t);
134         pci_read_config_dword(dev, AMD_UDMA_TIMING + offset, &u);
135         amd_80w = ((t & 0x3) ? 1 : 0) | ((t & 0xc) ? 2 : 0);
136         for (i = 24; i >= 0; i -= 8)
137                 if (((u >> i) & 4) && !(amd_80w & (1 << (1 - (i >> 4))))) {
138                         printk(KERN_WARNING "%s: BIOS didn't set cable bits "
139                                             "correctly. Enabling workaround.\n",
140                                             name);
141                         amd_80w |= (1 << (1 - (i >> 4)));
142                 }
143 }
144
145 /*
146  * The initialization callback.  Initialize drive independent registers.
147  */
148
149 static unsigned int __devinit init_chipset_amd74xx(struct pci_dev *dev,
150                                                    const char *name)
151 {
152         u8 t = 0, offset = amd_offset(dev);
153
154 /*
155  * Check 80-wire cable presence.
156  */
157
158         if (dev->vendor == PCI_VENDOR_ID_AMD &&
159             dev->device == PCI_DEVICE_ID_AMD_COBRA_7401)
160                 ; /* no UDMA > 2 */
161         else if (dev->vendor == PCI_VENDOR_ID_AMD &&
162                  dev->device == PCI_DEVICE_ID_AMD_VIPER_7409)
163                 amd7409_cable_detect(dev, name);
164         else
165                 amd7411_cable_detect(dev, name);
166
167 /*
168  * Take care of prefetch & postwrite.
169  */
170
171         pci_read_config_byte(dev, AMD_IDE_CONFIG + offset, &t);
172         /*
173          * Check for broken FIFO support.
174          */
175         if (dev->vendor == PCI_VENDOR_ID_AMD &&
176             dev->vendor == PCI_DEVICE_ID_AMD_VIPER_7411)
177                 t &= 0x0f;
178         else
179                 t |= 0xf0;
180         pci_write_config_byte(dev, AMD_IDE_CONFIG + offset, t);
181
182 /*
183  * Determine the system bus clock.
184  */
185
186         amd_clock = system_bus_clock() * 1000;
187
188         switch (amd_clock) {
189                 case 33000: amd_clock = 33333; break;
190                 case 37000: amd_clock = 37500; break;
191                 case 41000: amd_clock = 41666; break;
192         }
193
194         if (amd_clock < 20000 || amd_clock > 50000) {
195                 printk(KERN_WARNING "%s: User given PCI clock speed impossible (%d), using 33 MHz instead.\n",
196                                     name, amd_clock);
197                 amd_clock = 33333;
198         }
199
200         return dev->irq;
201 }
202
203 static void __devinit init_hwif_amd74xx(ide_hwif_t *hwif)
204 {
205         if (hwif->irq == 0) /* 0 is bogus but will do for now */
206                 hwif->irq = pci_get_legacy_ide_irq(hwif->pci_dev, hwif->channel);
207
208         hwif->set_pio_mode = &amd_set_pio_mode;
209         hwif->set_dma_mode = &amd_set_drive;
210
211         if (!hwif->dma_base)
212                 return;
213
214         if (hwif->cbl != ATA_CBL_PATA40_SHORT) {
215                 if ((amd_80w >> hwif->channel) & 1)
216                         hwif->cbl = ATA_CBL_PATA80;
217                 else
218                         hwif->cbl = ATA_CBL_PATA40;
219         }
220 }
221
222 #define IDE_HFLAGS_AMD \
223         (IDE_HFLAG_PIO_NO_BLACKLIST | \
224          IDE_HFLAG_PIO_NO_DOWNGRADE | \
225          IDE_HFLAG_ABUSE_SET_DMA_MODE | \
226          IDE_HFLAG_POST_SET_MODE | \
227          IDE_HFLAG_IO_32BIT | \
228          IDE_HFLAG_UNMASK_IRQS | \
229          IDE_HFLAG_BOOTABLE)
230
231 #define DECLARE_AMD_DEV(name_str, swdma, udma)                          \
232         {                                                               \
233                 .name           = name_str,                             \
234                 .init_chipset   = init_chipset_amd74xx,                 \
235                 .init_hwif      = init_hwif_amd74xx,                    \
236                 .enablebits     = {{0x40,0x02,0x02}, {0x40,0x01,0x01}}, \
237                 .host_flags     = IDE_HFLAGS_AMD,                       \
238                 .pio_mask       = ATA_PIO5,                             \
239                 .swdma_mask     = swdma,                                \
240                 .mwdma_mask     = ATA_MWDMA2,                           \
241                 .udma_mask      = udma,                                 \
242         }
243
244 #define DECLARE_NV_DEV(name_str, udma)                                  \
245         {                                                               \
246                 .name           = name_str,                             \
247                 .init_chipset   = init_chipset_amd74xx,                 \
248                 .init_hwif      = init_hwif_amd74xx,                    \
249                 .enablebits     = {{0x50,0x02,0x02}, {0x50,0x01,0x01}}, \
250                 .host_flags     = IDE_HFLAGS_AMD,                       \
251                 .pio_mask       = ATA_PIO5,                             \
252                 .swdma_mask     = ATA_SWDMA2,                           \
253                 .mwdma_mask     = ATA_MWDMA2,                           \
254                 .udma_mask      = udma,                                 \
255         }
256
257 static const struct ide_port_info amd74xx_chipsets[] __devinitdata = {
258         /*  0 */ DECLARE_AMD_DEV("AMD7401",       0x00, ATA_UDMA2),
259         /*  1 */ DECLARE_AMD_DEV("AMD7409", ATA_SWDMA2, ATA_UDMA4),
260         /*  2 */ DECLARE_AMD_DEV("AMD7411", ATA_SWDMA2, ATA_UDMA5),
261         /*  3 */ DECLARE_AMD_DEV("AMD7441", ATA_SWDMA2, ATA_UDMA5),
262         /*  4 */ DECLARE_AMD_DEV("AMD8111", ATA_SWDMA2, ATA_UDMA6),
263
264         /*  5 */ DECLARE_NV_DEV("NFORCE",               ATA_UDMA5),
265         /*  6 */ DECLARE_NV_DEV("NFORCE2",              ATA_UDMA6),
266         /*  7 */ DECLARE_NV_DEV("NFORCE2-U400R",        ATA_UDMA6),
267         /*  8 */ DECLARE_NV_DEV("NFORCE2-U400R-SATA",   ATA_UDMA6),
268         /*  9 */ DECLARE_NV_DEV("NFORCE3-150",          ATA_UDMA6),
269         /* 10 */ DECLARE_NV_DEV("NFORCE3-250",          ATA_UDMA6),
270         /* 11 */ DECLARE_NV_DEV("NFORCE3-250-SATA",     ATA_UDMA6),
271         /* 12 */ DECLARE_NV_DEV("NFORCE3-250-SATA2",    ATA_UDMA6),
272         /* 13 */ DECLARE_NV_DEV("NFORCE-CK804",         ATA_UDMA6),
273         /* 14 */ DECLARE_NV_DEV("NFORCE-MCP04",         ATA_UDMA6),
274         /* 15 */ DECLARE_NV_DEV("NFORCE-MCP51",         ATA_UDMA6),
275         /* 16 */ DECLARE_NV_DEV("NFORCE-MCP55",         ATA_UDMA6),
276         /* 17 */ DECLARE_NV_DEV("NFORCE-MCP61",         ATA_UDMA6),
277         /* 18 */ DECLARE_NV_DEV("NFORCE-MCP65",         ATA_UDMA6),
278         /* 19 */ DECLARE_NV_DEV("NFORCE-MCP67",         ATA_UDMA6),
279         /* 20 */ DECLARE_NV_DEV("NFORCE-MCP73",         ATA_UDMA6),
280         /* 21 */ DECLARE_NV_DEV("NFORCE-MCP77",         ATA_UDMA6),
281
282         /* 22 */ DECLARE_AMD_DEV("AMD5536", ATA_SWDMA2, ATA_UDMA5),
283 };
284
285 static int __devinit amd74xx_probe(struct pci_dev *dev, const struct pci_device_id *id)
286 {
287         struct ide_port_info d;
288         u8 idx = id->driver_data;
289
290         d = amd74xx_chipsets[idx];
291
292         /*
293          * Check for bad SWDMA and incorrectly wired Serenade mainboards.
294          */
295         if (idx == 1) {
296                 if (dev->revision <= 7)
297                         d.swdma_mask = 0;
298                 d.host_flags |= IDE_HFLAG_CLEAR_SIMPLEX;
299         } else if (idx == 4) {
300                 if (dev->subsystem_vendor == PCI_VENDOR_ID_AMD &&
301                     dev->subsystem_device == PCI_DEVICE_ID_AMD_SERENADE)
302                         d.udma_mask = ATA_UDMA5;
303         }
304
305         printk(KERN_INFO "%s: %s (rev %02x) UDMA%s controller\n",
306                          d.name, pci_name(dev), dev->revision,
307                          amd_dma[fls(d.udma_mask) - 1]);
308
309         return ide_setup_pci_device(dev, &d);
310 }
311
312 static const struct pci_device_id amd74xx_pci_tbl[] = {
313         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_COBRA_7401),           0 },
314         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_VIPER_7409),           1 },
315         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_VIPER_7411),           2 },
316         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_OPUS_7441),            3 },
317         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_8111_IDE),             4 },
318         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_IDE),        5 },
319         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE2_IDE),       6 },
320         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE2S_IDE),      7 },
321 #ifdef CONFIG_BLK_DEV_IDE_SATA
322         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE2S_SATA),     8 },
323 #endif
324         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE3_IDE),       9 },
325         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE3S_IDE),     10 },
326 #ifdef CONFIG_BLK_DEV_IDE_SATA
327         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA),    11 },
328         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA2),   12 },
329 #endif
330         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_CK804_IDE), 13 },
331         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP04_IDE), 14 },
332         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP51_IDE), 15 },
333         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP55_IDE), 16 },
334         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP61_IDE), 17 },
335         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP65_IDE), 18 },
336         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP67_IDE), 19 },
337         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP73_IDE), 20 },
338         { PCI_VDEVICE(NVIDIA,   PCI_DEVICE_ID_NVIDIA_NFORCE_MCP77_IDE), 21 },
339         { PCI_VDEVICE(AMD,      PCI_DEVICE_ID_AMD_CS5536_IDE),          22 },
340         { 0, },
341 };
342 MODULE_DEVICE_TABLE(pci, amd74xx_pci_tbl);
343
344 static struct pci_driver driver = {
345         .name           = "AMD_IDE",
346         .id_table       = amd74xx_pci_tbl,
347         .probe          = amd74xx_probe,
348 };
349
350 static int __init amd74xx_ide_init(void)
351 {
352         return ide_pci_register_driver(&driver);
353 }
354
355 module_init(amd74xx_ide_init);
356
357 MODULE_AUTHOR("Vojtech Pavlik");
358 MODULE_DESCRIPTION("AMD PCI IDE driver");
359 MODULE_LICENSE("GPL");