Merge branch 'drm-next-3.18' of git://people.freedesktop.org/~agd5f/linux into drm...
[pandora-kernel.git] / drivers / gpu / drm / radeon / radeon_drv.c
1 /**
2  * \file radeon_drv.c
3  * ATI Radeon driver
4  *
5  * \author Gareth Hughes <gareth@valinux.com>
6  */
7
8 /*
9  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
10  * All Rights Reserved.
11  *
12  * Permission is hereby granted, free of charge, to any person obtaining a
13  * copy of this software and associated documentation files (the "Software"),
14  * to deal in the Software without restriction, including without limitation
15  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
16  * and/or sell copies of the Software, and to permit persons to whom the
17  * Software is furnished to do so, subject to the following conditions:
18  *
19  * The above copyright notice and this permission notice (including the next
20  * paragraph) shall be included in all copies or substantial portions of the
21  * Software.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
24  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
25  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
26  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
27  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
28  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
29  * OTHER DEALINGS IN THE SOFTWARE.
30  */
31
32 #include <drm/drmP.h>
33 #include <drm/radeon_drm.h>
34 #include "radeon_drv.h"
35
36 #include <drm/drm_pciids.h>
37 #include <linux/console.h>
38 #include <linux/module.h>
39 #include <linux/pm_runtime.h>
40 #include <linux/vga_switcheroo.h>
41 #include "drm_crtc_helper.h"
42 /*
43  * KMS wrapper.
44  * - 2.0.0 - initial interface
45  * - 2.1.0 - add square tiling interface
46  * - 2.2.0 - add r6xx/r7xx const buffer support
47  * - 2.3.0 - add MSPOS + 3D texture + r500 VAP regs
48  * - 2.4.0 - add crtc id query
49  * - 2.5.0 - add get accel 2 to work around ddx breakage for evergreen
50  * - 2.6.0 - add tiling config query (r6xx+), add initial HiZ support (r300->r500)
51  *   2.7.0 - fixups for r600 2D tiling support. (no external ABI change), add eg dyn gpr regs
52  *   2.8.0 - pageflip support, r500 US_FORMAT regs. r500 ARGB2101010 colorbuf, r300->r500 CMASK, clock crystal query
53  *   2.9.0 - r600 tiling (s3tc,rgtc) working, SET_PREDICATION packet 3 on r600 + eg, backend query
54  *   2.10.0 - fusion 2D tiling
55  *   2.11.0 - backend map, initial compute support for the CS checker
56  *   2.12.0 - RADEON_CS_KEEP_TILING_FLAGS
57  *   2.13.0 - virtual memory support, streamout
58  *   2.14.0 - add evergreen tiling informations
59  *   2.15.0 - add max_pipes query
60  *   2.16.0 - fix evergreen 2D tiled surface calculation
61  *   2.17.0 - add STRMOUT_BASE_UPDATE for r7xx
62  *   2.18.0 - r600-eg: allow "invalid" DB formats
63  *   2.19.0 - r600-eg: MSAA textures
64  *   2.20.0 - r600-si: RADEON_INFO_TIMESTAMP query
65  *   2.21.0 - r600-r700: FMASK and CMASK
66  *   2.22.0 - r600 only: RESOLVE_BOX allowed
67  *   2.23.0 - allow STRMOUT_BASE_UPDATE on RS780 and RS880
68  *   2.24.0 - eg only: allow MIP_ADDRESS=0 for MSAA textures
69  *   2.25.0 - eg+: new info request for num SE and num SH
70  *   2.26.0 - r600-eg: fix htile size computation
71  *   2.27.0 - r600-SI: Add CS ioctl support for async DMA
72  *   2.28.0 - r600-eg: Add MEM_WRITE packet support
73  *   2.29.0 - R500 FP16 color clear registers
74  *   2.30.0 - fix for FMASK texturing
75  *   2.31.0 - Add fastfb support for rs690
76  *   2.32.0 - new info request for rings working
77  *   2.33.0 - Add SI tiling mode array query
78  *   2.34.0 - Add CIK tiling mode array query
79  *   2.35.0 - Add CIK macrotile mode array query
80  *   2.36.0 - Fix CIK DCE tiling setup
81  *   2.37.0 - allow GS ring setup on r6xx/r7xx
82  *   2.38.0 - RADEON_GEM_OP (GET_INITIAL_DOMAIN, SET_INITIAL_DOMAIN),
83  *            CIK: 1D and linear tiling modes contain valid PIPE_CONFIG
84  *   2.39.0 - Add INFO query for number of active CUs
85  *   2.40.0 - Add RADEON_GEM_GTT_WC/UC, flush HDP cache before submitting
86  *            CS to GPU
87  */
88 #define KMS_DRIVER_MAJOR        2
89 #define KMS_DRIVER_MINOR        40
90 #define KMS_DRIVER_PATCHLEVEL   0
91 int radeon_driver_load_kms(struct drm_device *dev, unsigned long flags);
92 int radeon_driver_unload_kms(struct drm_device *dev);
93 void radeon_driver_lastclose_kms(struct drm_device *dev);
94 int radeon_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
95 void radeon_driver_postclose_kms(struct drm_device *dev,
96                                  struct drm_file *file_priv);
97 void radeon_driver_preclose_kms(struct drm_device *dev,
98                                 struct drm_file *file_priv);
99 int radeon_suspend_kms(struct drm_device *dev, bool suspend, bool fbcon);
100 int radeon_resume_kms(struct drm_device *dev, bool resume, bool fbcon);
101 u32 radeon_get_vblank_counter_kms(struct drm_device *dev, int crtc);
102 int radeon_enable_vblank_kms(struct drm_device *dev, int crtc);
103 void radeon_disable_vblank_kms(struct drm_device *dev, int crtc);
104 int radeon_get_vblank_timestamp_kms(struct drm_device *dev, int crtc,
105                                     int *max_error,
106                                     struct timeval *vblank_time,
107                                     unsigned flags);
108 void radeon_driver_irq_preinstall_kms(struct drm_device *dev);
109 int radeon_driver_irq_postinstall_kms(struct drm_device *dev);
110 void radeon_driver_irq_uninstall_kms(struct drm_device *dev);
111 irqreturn_t radeon_driver_irq_handler_kms(int irq, void *arg);
112 void radeon_gem_object_free(struct drm_gem_object *obj);
113 int radeon_gem_object_open(struct drm_gem_object *obj,
114                                 struct drm_file *file_priv);
115 void radeon_gem_object_close(struct drm_gem_object *obj,
116                                 struct drm_file *file_priv);
117 struct dma_buf *radeon_gem_prime_export(struct drm_device *dev,
118                                         struct drm_gem_object *gobj,
119                                         int flags);
120 extern int radeon_get_crtc_scanoutpos(struct drm_device *dev, int crtc,
121                                       unsigned int flags,
122                                       int *vpos, int *hpos, ktime_t *stime,
123                                       ktime_t *etime);
124 extern bool radeon_is_px(struct drm_device *dev);
125 extern const struct drm_ioctl_desc radeon_ioctls_kms[];
126 extern int radeon_max_kms_ioctl;
127 int radeon_mmap(struct file *filp, struct vm_area_struct *vma);
128 int radeon_mode_dumb_mmap(struct drm_file *filp,
129                           struct drm_device *dev,
130                           uint32_t handle, uint64_t *offset_p);
131 int radeon_mode_dumb_create(struct drm_file *file_priv,
132                             struct drm_device *dev,
133                             struct drm_mode_create_dumb *args);
134 struct sg_table *radeon_gem_prime_get_sg_table(struct drm_gem_object *obj);
135 struct drm_gem_object *radeon_gem_prime_import_sg_table(struct drm_device *dev,
136                                                         size_t size,
137                                                         struct sg_table *sg);
138 int radeon_gem_prime_pin(struct drm_gem_object *obj);
139 void radeon_gem_prime_unpin(struct drm_gem_object *obj);
140 struct reservation_object *radeon_gem_prime_res_obj(struct drm_gem_object *);
141 void *radeon_gem_prime_vmap(struct drm_gem_object *obj);
142 void radeon_gem_prime_vunmap(struct drm_gem_object *obj, void *vaddr);
143 extern long radeon_kms_compat_ioctl(struct file *filp, unsigned int cmd,
144                                     unsigned long arg);
145
146 #if defined(CONFIG_DEBUG_FS)
147 int radeon_debugfs_init(struct drm_minor *minor);
148 void radeon_debugfs_cleanup(struct drm_minor *minor);
149 #endif
150
151 /* atpx handler */
152 #if defined(CONFIG_VGA_SWITCHEROO)
153 void radeon_register_atpx_handler(void);
154 void radeon_unregister_atpx_handler(void);
155 #else
156 static inline void radeon_register_atpx_handler(void) {}
157 static inline void radeon_unregister_atpx_handler(void) {}
158 #endif
159
160 int radeon_no_wb;
161 int radeon_modeset = -1;
162 int radeon_dynclks = -1;
163 int radeon_r4xx_atom = 0;
164 int radeon_agpmode = 0;
165 int radeon_vram_limit = 0;
166 int radeon_gart_size = -1; /* auto */
167 int radeon_benchmarking = 0;
168 int radeon_testing = 0;
169 int radeon_connector_table = 0;
170 int radeon_tv = 1;
171 int radeon_audio = -1;
172 int radeon_disp_priority = 0;
173 int radeon_hw_i2c = 0;
174 int radeon_pcie_gen2 = -1;
175 int radeon_msi = -1;
176 int radeon_lockup_timeout = 10000;
177 int radeon_fastfb = 0;
178 int radeon_dpm = -1;
179 int radeon_aspm = -1;
180 int radeon_runtime_pm = -1;
181 int radeon_hard_reset = 0;
182 int radeon_vm_size = 8;
183 int radeon_vm_block_size = -1;
184 int radeon_deep_color = 0;
185 int radeon_use_pflipirq = 2;
186 int radeon_bapm = -1;
187
188 MODULE_PARM_DESC(no_wb, "Disable AGP writeback for scratch registers");
189 module_param_named(no_wb, radeon_no_wb, int, 0444);
190
191 MODULE_PARM_DESC(modeset, "Disable/Enable modesetting");
192 module_param_named(modeset, radeon_modeset, int, 0400);
193
194 MODULE_PARM_DESC(dynclks, "Disable/Enable dynamic clocks");
195 module_param_named(dynclks, radeon_dynclks, int, 0444);
196
197 MODULE_PARM_DESC(r4xx_atom, "Enable ATOMBIOS modesetting for R4xx");
198 module_param_named(r4xx_atom, radeon_r4xx_atom, int, 0444);
199
200 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
201 module_param_named(vramlimit, radeon_vram_limit, int, 0600);
202
203 MODULE_PARM_DESC(agpmode, "AGP Mode (-1 == PCI)");
204 module_param_named(agpmode, radeon_agpmode, int, 0444);
205
206 MODULE_PARM_DESC(gartsize, "Size of PCIE/IGP gart to setup in megabytes (32, 64, etc., -1 = auto)");
207 module_param_named(gartsize, radeon_gart_size, int, 0600);
208
209 MODULE_PARM_DESC(benchmark, "Run benchmark");
210 module_param_named(benchmark, radeon_benchmarking, int, 0444);
211
212 MODULE_PARM_DESC(test, "Run tests");
213 module_param_named(test, radeon_testing, int, 0444);
214
215 MODULE_PARM_DESC(connector_table, "Force connector table");
216 module_param_named(connector_table, radeon_connector_table, int, 0444);
217
218 MODULE_PARM_DESC(tv, "TV enable (0 = disable)");
219 module_param_named(tv, radeon_tv, int, 0444);
220
221 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
222 module_param_named(audio, radeon_audio, int, 0444);
223
224 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
225 module_param_named(disp_priority, radeon_disp_priority, int, 0444);
226
227 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
228 module_param_named(hw_i2c, radeon_hw_i2c, int, 0444);
229
230 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
231 module_param_named(pcie_gen2, radeon_pcie_gen2, int, 0444);
232
233 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
234 module_param_named(msi, radeon_msi, int, 0444);
235
236 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (defaul 10000 = 10 seconds, 0 = disable)");
237 module_param_named(lockup_timeout, radeon_lockup_timeout, int, 0444);
238
239 MODULE_PARM_DESC(fastfb, "Direct FB access for IGP chips (0 = disable, 1 = enable)");
240 module_param_named(fastfb, radeon_fastfb, int, 0444);
241
242 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
243 module_param_named(dpm, radeon_dpm, int, 0444);
244
245 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
246 module_param_named(aspm, radeon_aspm, int, 0444);
247
248 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
249 module_param_named(runpm, radeon_runtime_pm, int, 0444);
250
251 MODULE_PARM_DESC(hard_reset, "PCI config reset (1 = force enable, 0 = disable (default))");
252 module_param_named(hard_reset, radeon_hard_reset, int, 0444);
253
254 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 4GB)");
255 module_param_named(vm_size, radeon_vm_size, int, 0444);
256
257 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
258 module_param_named(vm_block_size, radeon_vm_block_size, int, 0444);
259
260 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
261 module_param_named(deep_color, radeon_deep_color, int, 0444);
262
263 MODULE_PARM_DESC(use_pflipirq, "Pflip irqs for pageflip completion (0 = disable, 1 = as fallback, 2 = exclusive (default))");
264 module_param_named(use_pflipirq, radeon_use_pflipirq, int, 0444);
265
266 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
267 module_param_named(bapm, radeon_bapm, int, 0444);
268
269 static struct pci_device_id pciidlist[] = {
270         radeon_PCI_IDS
271 };
272
273 MODULE_DEVICE_TABLE(pci, pciidlist);
274
275 #ifdef CONFIG_DRM_RADEON_UMS
276
277 static int radeon_suspend(struct drm_device *dev, pm_message_t state)
278 {
279         drm_radeon_private_t *dev_priv = dev->dev_private;
280
281         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_R600)
282                 return 0;
283
284         /* Disable *all* interrupts */
285         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_RS600)
286                 RADEON_WRITE(R500_DxMODE_INT_MASK, 0);
287         RADEON_WRITE(RADEON_GEN_INT_CNTL, 0);
288         return 0;
289 }
290
291 static int radeon_resume(struct drm_device *dev)
292 {
293         drm_radeon_private_t *dev_priv = dev->dev_private;
294
295         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_R600)
296                 return 0;
297
298         /* Restore interrupt registers */
299         if ((dev_priv->flags & RADEON_FAMILY_MASK) >= CHIP_RS600)
300                 RADEON_WRITE(R500_DxMODE_INT_MASK, dev_priv->r500_disp_irq_reg);
301         RADEON_WRITE(RADEON_GEN_INT_CNTL, dev_priv->irq_enable_reg);
302         return 0;
303 }
304
305
306 static const struct file_operations radeon_driver_old_fops = {
307         .owner = THIS_MODULE,
308         .open = drm_open,
309         .release = drm_release,
310         .unlocked_ioctl = drm_ioctl,
311         .mmap = drm_mmap,
312         .poll = drm_poll,
313         .read = drm_read,
314 #ifdef CONFIG_COMPAT
315         .compat_ioctl = radeon_compat_ioctl,
316 #endif
317         .llseek = noop_llseek,
318 };
319
320 static struct drm_driver driver_old = {
321         .driver_features =
322             DRIVER_USE_AGP | DRIVER_PCI_DMA | DRIVER_SG |
323             DRIVER_HAVE_IRQ | DRIVER_HAVE_DMA | DRIVER_IRQ_SHARED,
324         .dev_priv_size = sizeof(drm_radeon_buf_priv_t),
325         .load = radeon_driver_load,
326         .firstopen = radeon_driver_firstopen,
327         .open = radeon_driver_open,
328         .preclose = radeon_driver_preclose,
329         .postclose = radeon_driver_postclose,
330         .lastclose = radeon_driver_lastclose,
331         .unload = radeon_driver_unload,
332         .suspend = radeon_suspend,
333         .resume = radeon_resume,
334         .get_vblank_counter = radeon_get_vblank_counter,
335         .enable_vblank = radeon_enable_vblank,
336         .disable_vblank = radeon_disable_vblank,
337         .master_create = radeon_master_create,
338         .master_destroy = radeon_master_destroy,
339         .irq_preinstall = radeon_driver_irq_preinstall,
340         .irq_postinstall = radeon_driver_irq_postinstall,
341         .irq_uninstall = radeon_driver_irq_uninstall,
342         .irq_handler = radeon_driver_irq_handler,
343         .ioctls = radeon_ioctls,
344         .dma_ioctl = radeon_cp_buffers,
345         .fops = &radeon_driver_old_fops,
346         .name = DRIVER_NAME,
347         .desc = DRIVER_DESC,
348         .date = DRIVER_DATE,
349         .major = DRIVER_MAJOR,
350         .minor = DRIVER_MINOR,
351         .patchlevel = DRIVER_PATCHLEVEL,
352 };
353
354 #endif
355
356 static struct drm_driver kms_driver;
357
358 static int radeon_kick_out_firmware_fb(struct pci_dev *pdev)
359 {
360         struct apertures_struct *ap;
361         bool primary = false;
362
363         ap = alloc_apertures(1);
364         if (!ap)
365                 return -ENOMEM;
366
367         ap->ranges[0].base = pci_resource_start(pdev, 0);
368         ap->ranges[0].size = pci_resource_len(pdev, 0);
369
370 #ifdef CONFIG_X86
371         primary = pdev->resource[PCI_ROM_RESOURCE].flags & IORESOURCE_ROM_SHADOW;
372 #endif
373         remove_conflicting_framebuffers(ap, "radeondrmfb", primary);
374         kfree(ap);
375
376         return 0;
377 }
378
379 static int radeon_pci_probe(struct pci_dev *pdev,
380                             const struct pci_device_id *ent)
381 {
382         int ret;
383
384         /* Get rid of things like offb */
385         ret = radeon_kick_out_firmware_fb(pdev);
386         if (ret)
387                 return ret;
388
389         return drm_get_pci_dev(pdev, ent, &kms_driver);
390 }
391
392 static void
393 radeon_pci_remove(struct pci_dev *pdev)
394 {
395         struct drm_device *dev = pci_get_drvdata(pdev);
396
397         drm_put_dev(dev);
398 }
399
400 static int radeon_pmops_suspend(struct device *dev)
401 {
402         struct pci_dev *pdev = to_pci_dev(dev);
403         struct drm_device *drm_dev = pci_get_drvdata(pdev);
404         return radeon_suspend_kms(drm_dev, true, true);
405 }
406
407 static int radeon_pmops_resume(struct device *dev)
408 {
409         struct pci_dev *pdev = to_pci_dev(dev);
410         struct drm_device *drm_dev = pci_get_drvdata(pdev);
411         return radeon_resume_kms(drm_dev, true, true);
412 }
413
414 static int radeon_pmops_freeze(struct device *dev)
415 {
416         struct pci_dev *pdev = to_pci_dev(dev);
417         struct drm_device *drm_dev = pci_get_drvdata(pdev);
418         return radeon_suspend_kms(drm_dev, false, true);
419 }
420
421 static int radeon_pmops_thaw(struct device *dev)
422 {
423         struct pci_dev *pdev = to_pci_dev(dev);
424         struct drm_device *drm_dev = pci_get_drvdata(pdev);
425         return radeon_resume_kms(drm_dev, false, true);
426 }
427
428 static int radeon_pmops_runtime_suspend(struct device *dev)
429 {
430         struct pci_dev *pdev = to_pci_dev(dev);
431         struct drm_device *drm_dev = pci_get_drvdata(pdev);
432         int ret;
433
434         if (!radeon_is_px(drm_dev)) {
435                 pm_runtime_forbid(dev);
436                 return -EBUSY;
437         }
438
439         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
440         drm_kms_helper_poll_disable(drm_dev);
441         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_OFF);
442
443         ret = radeon_suspend_kms(drm_dev, false, false);
444         pci_save_state(pdev);
445         pci_disable_device(pdev);
446         pci_set_power_state(pdev, PCI_D3cold);
447         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
448
449         return 0;
450 }
451
452 static int radeon_pmops_runtime_resume(struct device *dev)
453 {
454         struct pci_dev *pdev = to_pci_dev(dev);
455         struct drm_device *drm_dev = pci_get_drvdata(pdev);
456         int ret;
457
458         if (!radeon_is_px(drm_dev))
459                 return -EINVAL;
460
461         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
462
463         pci_set_power_state(pdev, PCI_D0);
464         pci_restore_state(pdev);
465         ret = pci_enable_device(pdev);
466         if (ret)
467                 return ret;
468         pci_set_master(pdev);
469
470         ret = radeon_resume_kms(drm_dev, false, false);
471         drm_kms_helper_poll_enable(drm_dev);
472         vga_switcheroo_set_dynamic_switch(pdev, VGA_SWITCHEROO_ON);
473         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
474         return 0;
475 }
476
477 static int radeon_pmops_runtime_idle(struct device *dev)
478 {
479         struct pci_dev *pdev = to_pci_dev(dev);
480         struct drm_device *drm_dev = pci_get_drvdata(pdev);
481         struct drm_crtc *crtc;
482
483         if (!radeon_is_px(drm_dev)) {
484                 pm_runtime_forbid(dev);
485                 return -EBUSY;
486         }
487
488         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
489                 if (crtc->enabled) {
490                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
491                         return -EBUSY;
492                 }
493         }
494
495         pm_runtime_mark_last_busy(dev);
496         pm_runtime_autosuspend(dev);
497         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
498         return 1;
499 }
500
501 long radeon_drm_ioctl(struct file *filp,
502                       unsigned int cmd, unsigned long arg)
503 {
504         struct drm_file *file_priv = filp->private_data;
505         struct drm_device *dev;
506         long ret;
507         dev = file_priv->minor->dev;
508         ret = pm_runtime_get_sync(dev->dev);
509         if (ret < 0)
510                 return ret;
511
512         ret = drm_ioctl(filp, cmd, arg);
513         
514         pm_runtime_mark_last_busy(dev->dev);
515         pm_runtime_put_autosuspend(dev->dev);
516         return ret;
517 }
518
519 static const struct dev_pm_ops radeon_pm_ops = {
520         .suspend = radeon_pmops_suspend,
521         .resume = radeon_pmops_resume,
522         .freeze = radeon_pmops_freeze,
523         .thaw = radeon_pmops_thaw,
524         .poweroff = radeon_pmops_freeze,
525         .restore = radeon_pmops_resume,
526         .runtime_suspend = radeon_pmops_runtime_suspend,
527         .runtime_resume = radeon_pmops_runtime_resume,
528         .runtime_idle = radeon_pmops_runtime_idle,
529 };
530
531 static const struct file_operations radeon_driver_kms_fops = {
532         .owner = THIS_MODULE,
533         .open = drm_open,
534         .release = drm_release,
535         .unlocked_ioctl = radeon_drm_ioctl,
536         .mmap = radeon_mmap,
537         .poll = drm_poll,
538         .read = drm_read,
539 #ifdef CONFIG_COMPAT
540         .compat_ioctl = radeon_kms_compat_ioctl,
541 #endif
542 };
543
544 static struct drm_driver kms_driver = {
545         .driver_features =
546             DRIVER_USE_AGP |
547             DRIVER_HAVE_IRQ | DRIVER_IRQ_SHARED | DRIVER_GEM |
548             DRIVER_PRIME | DRIVER_RENDER,
549         .load = radeon_driver_load_kms,
550         .open = radeon_driver_open_kms,
551         .preclose = radeon_driver_preclose_kms,
552         .postclose = radeon_driver_postclose_kms,
553         .lastclose = radeon_driver_lastclose_kms,
554         .unload = radeon_driver_unload_kms,
555         .get_vblank_counter = radeon_get_vblank_counter_kms,
556         .enable_vblank = radeon_enable_vblank_kms,
557         .disable_vblank = radeon_disable_vblank_kms,
558         .get_vblank_timestamp = radeon_get_vblank_timestamp_kms,
559         .get_scanout_position = radeon_get_crtc_scanoutpos,
560 #if defined(CONFIG_DEBUG_FS)
561         .debugfs_init = radeon_debugfs_init,
562         .debugfs_cleanup = radeon_debugfs_cleanup,
563 #endif
564         .irq_preinstall = radeon_driver_irq_preinstall_kms,
565         .irq_postinstall = radeon_driver_irq_postinstall_kms,
566         .irq_uninstall = radeon_driver_irq_uninstall_kms,
567         .irq_handler = radeon_driver_irq_handler_kms,
568         .ioctls = radeon_ioctls_kms,
569         .gem_free_object = radeon_gem_object_free,
570         .gem_open_object = radeon_gem_object_open,
571         .gem_close_object = radeon_gem_object_close,
572         .dumb_create = radeon_mode_dumb_create,
573         .dumb_map_offset = radeon_mode_dumb_mmap,
574         .dumb_destroy = drm_gem_dumb_destroy,
575         .fops = &radeon_driver_kms_fops,
576
577         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
578         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
579         .gem_prime_export = radeon_gem_prime_export,
580         .gem_prime_import = drm_gem_prime_import,
581         .gem_prime_pin = radeon_gem_prime_pin,
582         .gem_prime_unpin = radeon_gem_prime_unpin,
583         .gem_prime_res_obj = radeon_gem_prime_res_obj,
584         .gem_prime_get_sg_table = radeon_gem_prime_get_sg_table,
585         .gem_prime_import_sg_table = radeon_gem_prime_import_sg_table,
586         .gem_prime_vmap = radeon_gem_prime_vmap,
587         .gem_prime_vunmap = radeon_gem_prime_vunmap,
588
589         .name = DRIVER_NAME,
590         .desc = DRIVER_DESC,
591         .date = DRIVER_DATE,
592         .major = KMS_DRIVER_MAJOR,
593         .minor = KMS_DRIVER_MINOR,
594         .patchlevel = KMS_DRIVER_PATCHLEVEL,
595 };
596
597 static struct drm_driver *driver;
598 static struct pci_driver *pdriver;
599
600 #ifdef CONFIG_DRM_RADEON_UMS
601 static struct pci_driver radeon_pci_driver = {
602         .name = DRIVER_NAME,
603         .id_table = pciidlist,
604 };
605 #endif
606
607 static struct pci_driver radeon_kms_pci_driver = {
608         .name = DRIVER_NAME,
609         .id_table = pciidlist,
610         .probe = radeon_pci_probe,
611         .remove = radeon_pci_remove,
612         .driver.pm = &radeon_pm_ops,
613 };
614
615 static int __init radeon_init(void)
616 {
617 #ifdef CONFIG_VGA_CONSOLE
618         if (vgacon_text_force() && radeon_modeset == -1) {
619                 DRM_INFO("VGACON disable radeon kernel modesetting.\n");
620                 radeon_modeset = 0;
621         }
622 #endif
623         /* set to modesetting by default if not nomodeset */
624         if (radeon_modeset == -1)
625                 radeon_modeset = 1;
626
627         if (radeon_modeset == 1) {
628                 DRM_INFO("radeon kernel modesetting enabled.\n");
629                 driver = &kms_driver;
630                 pdriver = &radeon_kms_pci_driver;
631                 driver->driver_features |= DRIVER_MODESET;
632                 driver->num_ioctls = radeon_max_kms_ioctl;
633                 radeon_register_atpx_handler();
634
635         } else {
636 #ifdef CONFIG_DRM_RADEON_UMS
637                 DRM_INFO("radeon userspace modesetting enabled.\n");
638                 driver = &driver_old;
639                 pdriver = &radeon_pci_driver;
640                 driver->driver_features &= ~DRIVER_MODESET;
641                 driver->num_ioctls = radeon_max_ioctl;
642 #else
643                 DRM_ERROR("No UMS support in radeon module!\n");
644                 return -EINVAL;
645 #endif
646         }
647
648         /* let modprobe override vga console setting */
649         return drm_pci_init(driver, pdriver);
650 }
651
652 static void __exit radeon_exit(void)
653 {
654         drm_pci_exit(driver, pdriver);
655         radeon_unregister_atpx_handler();
656 }
657
658 module_init(radeon_init);
659 module_exit(radeon_exit);
660
661 MODULE_AUTHOR(DRIVER_AUTHOR);
662 MODULE_DESCRIPTION(DRIVER_DESC);
663 MODULE_LICENSE("GPL and additional rights");