drm/radeon: handle vfct with multiple vbios images
[pandora-kernel.git] / drivers / gpu / drm / radeon / radeon_asic.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __RADEON_ASIC_H__
29 #define __RADEON_ASIC_H__
30
31 /*
32  * common functions
33  */
34 uint32_t radeon_legacy_get_engine_clock(struct radeon_device *rdev);
35 void radeon_legacy_set_engine_clock(struct radeon_device *rdev, uint32_t eng_clock);
36 uint32_t radeon_legacy_get_memory_clock(struct radeon_device *rdev);
37 void radeon_legacy_set_clock_gating(struct radeon_device *rdev, int enable);
38
39 uint32_t radeon_atom_get_engine_clock(struct radeon_device *rdev);
40 void radeon_atom_set_engine_clock(struct radeon_device *rdev, uint32_t eng_clock);
41 uint32_t radeon_atom_get_memory_clock(struct radeon_device *rdev);
42 void radeon_atom_set_memory_clock(struct radeon_device *rdev, uint32_t mem_clock);
43 void radeon_atom_set_clock_gating(struct radeon_device *rdev, int enable);
44
45 /*
46  * r100,rv100,rs100,rv200,rs200
47  */
48 struct r100_mc_save {
49         u32     GENMO_WT;
50         u32     CRTC_EXT_CNTL;
51         u32     CRTC_GEN_CNTL;
52         u32     CRTC2_GEN_CNTL;
53         u32     CUR_OFFSET;
54         u32     CUR2_OFFSET;
55 };
56 int r100_init(struct radeon_device *rdev);
57 void r100_fini(struct radeon_device *rdev);
58 int r100_suspend(struct radeon_device *rdev);
59 int r100_resume(struct radeon_device *rdev);
60 void r100_vga_set_state(struct radeon_device *rdev, bool state);
61 bool r100_gpu_is_lockup(struct radeon_device *rdev);
62 int r100_asic_reset(struct radeon_device *rdev);
63 u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc);
64 void r100_pci_gart_tlb_flush(struct radeon_device *rdev);
65 int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
66 void r100_cp_commit(struct radeon_device *rdev);
67 void r100_ring_start(struct radeon_device *rdev);
68 int r100_irq_set(struct radeon_device *rdev);
69 int r100_irq_process(struct radeon_device *rdev);
70 void r100_fence_ring_emit(struct radeon_device *rdev,
71                           struct radeon_fence *fence);
72 int r100_cs_parse(struct radeon_cs_parser *p);
73 void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
74 uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg);
75 int r100_copy_blit(struct radeon_device *rdev,
76                    uint64_t src_offset,
77                    uint64_t dst_offset,
78                    unsigned num_gpu_pages,
79                    struct radeon_fence *fence);
80 int r100_set_surface_reg(struct radeon_device *rdev, int reg,
81                          uint32_t tiling_flags, uint32_t pitch,
82                          uint32_t offset, uint32_t obj_size);
83 void r100_clear_surface_reg(struct radeon_device *rdev, int reg);
84 void r100_bandwidth_update(struct radeon_device *rdev);
85 void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
86 int r100_ring_test(struct radeon_device *rdev);
87 void r100_hpd_init(struct radeon_device *rdev);
88 void r100_hpd_fini(struct radeon_device *rdev);
89 bool r100_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
90 void r100_hpd_set_polarity(struct radeon_device *rdev,
91                            enum radeon_hpd_id hpd);
92 int r100_debugfs_rbbm_init(struct radeon_device *rdev);
93 int r100_debugfs_cp_init(struct radeon_device *rdev);
94 void r100_cp_disable(struct radeon_device *rdev);
95 int r100_cp_init(struct radeon_device *rdev, unsigned ring_size);
96 void r100_cp_fini(struct radeon_device *rdev);
97 int r100_pci_gart_init(struct radeon_device *rdev);
98 void r100_pci_gart_fini(struct radeon_device *rdev);
99 int r100_pci_gart_enable(struct radeon_device *rdev);
100 void r100_pci_gart_disable(struct radeon_device *rdev);
101 int r100_debugfs_mc_info_init(struct radeon_device *rdev);
102 int r100_gui_wait_for_idle(struct radeon_device *rdev);
103 void r100_gpu_lockup_update(struct r100_gpu_lockup *lockup,
104                             struct radeon_cp *cp);
105 bool r100_gpu_cp_is_lockup(struct radeon_device *rdev,
106                            struct r100_gpu_lockup *lockup,
107                            struct radeon_cp *cp);
108 void r100_ib_fini(struct radeon_device *rdev);
109 int r100_ib_init(struct radeon_device *rdev);
110 void r100_irq_disable(struct radeon_device *rdev);
111 void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save);
112 void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save);
113 void r100_vram_init_sizes(struct radeon_device *rdev);
114 int r100_cp_reset(struct radeon_device *rdev);
115 void r100_vga_render_disable(struct radeon_device *rdev);
116 void r100_restore_sanity(struct radeon_device *rdev);
117 int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
118                                          struct radeon_cs_packet *pkt,
119                                          struct radeon_bo *robj);
120 int r100_cs_parse_packet0(struct radeon_cs_parser *p,
121                           struct radeon_cs_packet *pkt,
122                           const unsigned *auth, unsigned n,
123                           radeon_packet0_check_t check);
124 int r100_cs_packet_parse(struct radeon_cs_parser *p,
125                          struct radeon_cs_packet *pkt,
126                          unsigned idx);
127 void r100_enable_bm(struct radeon_device *rdev);
128 void r100_set_common_regs(struct radeon_device *rdev);
129 void r100_bm_disable(struct radeon_device *rdev);
130 extern bool r100_gui_idle(struct radeon_device *rdev);
131 extern void r100_pm_misc(struct radeon_device *rdev);
132 extern void r100_pm_prepare(struct radeon_device *rdev);
133 extern void r100_pm_finish(struct radeon_device *rdev);
134 extern void r100_pm_init_profile(struct radeon_device *rdev);
135 extern void r100_pm_get_dynpm_state(struct radeon_device *rdev);
136 extern void r100_pre_page_flip(struct radeon_device *rdev, int crtc);
137 extern u32 r100_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
138 extern void r100_post_page_flip(struct radeon_device *rdev, int crtc);
139
140 /*
141  * r200,rv250,rs300,rv280
142  */
143 extern int r200_copy_dma(struct radeon_device *rdev,
144                          uint64_t src_offset,
145                          uint64_t dst_offset,
146                          unsigned num_gpu_pages,
147                          struct radeon_fence *fence);
148 void r200_set_safe_registers(struct radeon_device *rdev);
149
150 /*
151  * r300,r350,rv350,rv380
152  */
153 extern int r300_init(struct radeon_device *rdev);
154 extern void r300_fini(struct radeon_device *rdev);
155 extern int r300_suspend(struct radeon_device *rdev);
156 extern int r300_resume(struct radeon_device *rdev);
157 extern bool r300_gpu_is_lockup(struct radeon_device *rdev);
158 extern int r300_asic_reset(struct radeon_device *rdev);
159 extern void r300_ring_start(struct radeon_device *rdev);
160 extern void r300_fence_ring_emit(struct radeon_device *rdev,
161                                 struct radeon_fence *fence);
162 extern int r300_cs_parse(struct radeon_cs_parser *p);
163 extern void rv370_pcie_gart_tlb_flush(struct radeon_device *rdev);
164 extern int rv370_pcie_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
165 extern void rv370_set_pcie_lanes(struct radeon_device *rdev, int lanes);
166 extern int rv370_get_pcie_lanes(struct radeon_device *rdev);
167 extern void r300_set_reg_safe(struct radeon_device *rdev);
168 extern void r300_mc_program(struct radeon_device *rdev);
169 extern void r300_mc_init(struct radeon_device *rdev);
170 extern void r300_clock_startup(struct radeon_device *rdev);
171 extern int r300_mc_wait_for_idle(struct radeon_device *rdev);
172 extern int rv370_pcie_gart_init(struct radeon_device *rdev);
173 extern void rv370_pcie_gart_fini(struct radeon_device *rdev);
174 extern int rv370_pcie_gart_enable(struct radeon_device *rdev);
175 extern void rv370_pcie_gart_disable(struct radeon_device *rdev);
176
177 /*
178  * r420,r423,rv410
179  */
180 extern int r420_init(struct radeon_device *rdev);
181 extern void r420_fini(struct radeon_device *rdev);
182 extern int r420_suspend(struct radeon_device *rdev);
183 extern int r420_resume(struct radeon_device *rdev);
184 extern void r420_pm_init_profile(struct radeon_device *rdev);
185 extern u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg);
186 extern void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v);
187 extern int r420_debugfs_pipes_info_init(struct radeon_device *rdev);
188 extern void r420_pipes_init(struct radeon_device *rdev);
189
190 /*
191  * rs400,rs480
192  */
193 extern int rs400_init(struct radeon_device *rdev);
194 extern void rs400_fini(struct radeon_device *rdev);
195 extern int rs400_suspend(struct radeon_device *rdev);
196 extern int rs400_resume(struct radeon_device *rdev);
197 void rs400_gart_tlb_flush(struct radeon_device *rdev);
198 int rs400_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
199 uint32_t rs400_mc_rreg(struct radeon_device *rdev, uint32_t reg);
200 void rs400_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
201 int rs400_gart_init(struct radeon_device *rdev);
202 int rs400_gart_enable(struct radeon_device *rdev);
203 void rs400_gart_adjust_size(struct radeon_device *rdev);
204 void rs400_gart_disable(struct radeon_device *rdev);
205 void rs400_gart_fini(struct radeon_device *rdev);
206
207 /*
208  * rs600.
209  */
210 extern int rs600_asic_reset(struct radeon_device *rdev);
211 extern int rs600_init(struct radeon_device *rdev);
212 extern void rs600_fini(struct radeon_device *rdev);
213 extern int rs600_suspend(struct radeon_device *rdev);
214 extern int rs600_resume(struct radeon_device *rdev);
215 int rs600_irq_set(struct radeon_device *rdev);
216 int rs600_irq_process(struct radeon_device *rdev);
217 void rs600_irq_disable(struct radeon_device *rdev);
218 u32 rs600_get_vblank_counter(struct radeon_device *rdev, int crtc);
219 void rs600_gart_tlb_flush(struct radeon_device *rdev);
220 int rs600_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
221 uint32_t rs600_mc_rreg(struct radeon_device *rdev, uint32_t reg);
222 void rs600_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
223 void rs600_bandwidth_update(struct radeon_device *rdev);
224 void rs600_hpd_init(struct radeon_device *rdev);
225 void rs600_hpd_fini(struct radeon_device *rdev);
226 bool rs600_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
227 void rs600_hpd_set_polarity(struct radeon_device *rdev,
228                             enum radeon_hpd_id hpd);
229 extern void rs600_pm_misc(struct radeon_device *rdev);
230 extern void rs600_pm_prepare(struct radeon_device *rdev);
231 extern void rs600_pm_finish(struct radeon_device *rdev);
232 extern void rs600_pre_page_flip(struct radeon_device *rdev, int crtc);
233 extern u32 rs600_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
234 extern void rs600_post_page_flip(struct radeon_device *rdev, int crtc);
235 void rs600_set_safe_registers(struct radeon_device *rdev);
236
237
238 /*
239  * rs690,rs740
240  */
241 int rs690_init(struct radeon_device *rdev);
242 void rs690_fini(struct radeon_device *rdev);
243 int rs690_resume(struct radeon_device *rdev);
244 int rs690_suspend(struct radeon_device *rdev);
245 uint32_t rs690_mc_rreg(struct radeon_device *rdev, uint32_t reg);
246 void rs690_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
247 void rs690_bandwidth_update(struct radeon_device *rdev);
248 void rs690_line_buffer_adjust(struct radeon_device *rdev,
249                                         struct drm_display_mode *mode1,
250                                         struct drm_display_mode *mode2);
251
252 /*
253  * rv515
254  */
255 struct rv515_mc_save {
256         u32 vga_render_control;
257         u32 vga_hdp_control;
258 };
259
260 int rv515_init(struct radeon_device *rdev);
261 void rv515_fini(struct radeon_device *rdev);
262 uint32_t rv515_mc_rreg(struct radeon_device *rdev, uint32_t reg);
263 void rv515_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
264 void rv515_ring_start(struct radeon_device *rdev);
265 void rv515_bandwidth_update(struct radeon_device *rdev);
266 int rv515_resume(struct radeon_device *rdev);
267 int rv515_suspend(struct radeon_device *rdev);
268 void rv515_bandwidth_avivo_update(struct radeon_device *rdev);
269 void rv515_vga_render_disable(struct radeon_device *rdev);
270 void rv515_set_safe_registers(struct radeon_device *rdev);
271 void rv515_mc_stop(struct radeon_device *rdev, struct rv515_mc_save *save);
272 void rv515_mc_resume(struct radeon_device *rdev, struct rv515_mc_save *save);
273 void rv515_clock_startup(struct radeon_device *rdev);
274 void rv515_debugfs(struct radeon_device *rdev);
275
276
277 /*
278  * r520,rv530,rv560,rv570,r580
279  */
280 int r520_init(struct radeon_device *rdev);
281 int r520_resume(struct radeon_device *rdev);
282
283 /*
284  * r600,rv610,rv630,rv620,rv635,rv670,rs780,rs880
285  */
286 int r600_init(struct radeon_device *rdev);
287 void r600_fini(struct radeon_device *rdev);
288 int r600_suspend(struct radeon_device *rdev);
289 int r600_resume(struct radeon_device *rdev);
290 void r600_vga_set_state(struct radeon_device *rdev, bool state);
291 int r600_wb_init(struct radeon_device *rdev);
292 void r600_wb_fini(struct radeon_device *rdev);
293 void r600_cp_commit(struct radeon_device *rdev);
294 void r600_pcie_gart_tlb_flush(struct radeon_device *rdev);
295 uint32_t r600_pciep_rreg(struct radeon_device *rdev, uint32_t reg);
296 void r600_pciep_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
297 int r600_cs_parse(struct radeon_cs_parser *p);
298 void r600_fence_ring_emit(struct radeon_device *rdev,
299                           struct radeon_fence *fence);
300 bool r600_gpu_is_lockup(struct radeon_device *rdev);
301 int r600_asic_reset(struct radeon_device *rdev);
302 int r600_set_surface_reg(struct radeon_device *rdev, int reg,
303                          uint32_t tiling_flags, uint32_t pitch,
304                          uint32_t offset, uint32_t obj_size);
305 void r600_clear_surface_reg(struct radeon_device *rdev, int reg);
306 int r600_ib_test(struct radeon_device *rdev);
307 void r600_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
308 int r600_ring_test(struct radeon_device *rdev);
309 int r600_copy_blit(struct radeon_device *rdev,
310                    uint64_t src_offset, uint64_t dst_offset,
311                    unsigned num_gpu_pages, struct radeon_fence *fence);
312 void r600_hpd_init(struct radeon_device *rdev);
313 void r600_hpd_fini(struct radeon_device *rdev);
314 bool r600_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
315 void r600_hpd_set_polarity(struct radeon_device *rdev,
316                            enum radeon_hpd_id hpd);
317 extern void r600_ioctl_wait_idle(struct radeon_device *rdev, struct radeon_bo *bo);
318 extern bool r600_gui_idle(struct radeon_device *rdev);
319 extern void r600_pm_misc(struct radeon_device *rdev);
320 extern void r600_pm_init_profile(struct radeon_device *rdev);
321 extern void rs780_pm_init_profile(struct radeon_device *rdev);
322 extern void r600_pm_get_dynpm_state(struct radeon_device *rdev);
323 extern void r600_set_pcie_lanes(struct radeon_device *rdev, int lanes);
324 extern int r600_get_pcie_lanes(struct radeon_device *rdev);
325 bool r600_card_posted(struct radeon_device *rdev);
326 void r600_cp_stop(struct radeon_device *rdev);
327 int r600_cp_start(struct radeon_device *rdev);
328 void r600_ring_init(struct radeon_device *rdev, unsigned ring_size);
329 int r600_cp_resume(struct radeon_device *rdev);
330 void r600_cp_fini(struct radeon_device *rdev);
331 int r600_count_pipe_bits(uint32_t val);
332 int r600_mc_wait_for_idle(struct radeon_device *rdev);
333 int r600_pcie_gart_init(struct radeon_device *rdev);
334 void r600_scratch_init(struct radeon_device *rdev);
335 int r600_blit_init(struct radeon_device *rdev);
336 void r600_blit_fini(struct radeon_device *rdev);
337 int r600_init_microcode(struct radeon_device *rdev);
338 /* r600 irq */
339 int r600_irq_process(struct radeon_device *rdev);
340 int r600_irq_init(struct radeon_device *rdev);
341 void r600_irq_fini(struct radeon_device *rdev);
342 void r600_ih_ring_init(struct radeon_device *rdev, unsigned ring_size);
343 int r600_irq_set(struct radeon_device *rdev);
344 void r600_irq_suspend(struct radeon_device *rdev);
345 void r600_disable_interrupts(struct radeon_device *rdev);
346 void r600_rlc_stop(struct radeon_device *rdev);
347 /* r600 audio */
348 int r600_audio_init(struct radeon_device *rdev);
349 int r600_audio_tmds_index(struct drm_encoder *encoder);
350 void r600_audio_set_clock(struct drm_encoder *encoder, int clock);
351 int r600_audio_channels(struct radeon_device *rdev);
352 int r600_audio_bits_per_sample(struct radeon_device *rdev);
353 int r600_audio_rate(struct radeon_device *rdev);
354 uint8_t r600_audio_status_bits(struct radeon_device *rdev);
355 uint8_t r600_audio_category_code(struct radeon_device *rdev);
356 void r600_audio_schedule_polling(struct radeon_device *rdev);
357 void r600_audio_enable_polling(struct drm_encoder *encoder);
358 void r600_audio_disable_polling(struct drm_encoder *encoder);
359 void r600_audio_fini(struct radeon_device *rdev);
360 void r600_hdmi_init(struct drm_encoder *encoder);
361 int r600_hdmi_buffer_status_changed(struct drm_encoder *encoder);
362 void r600_hdmi_update_audio_settings(struct drm_encoder *encoder);
363 /* r600 blit */
364 int r600_blit_prepare_copy(struct radeon_device *rdev, unsigned num_gpu_pages);
365 void r600_blit_done_copy(struct radeon_device *rdev, struct radeon_fence *fence);
366 void r600_kms_blit_copy(struct radeon_device *rdev,
367                         u64 src_gpu_addr, u64 dst_gpu_addr,
368                         unsigned num_gpu_pages);
369
370 /*
371  * rv770,rv730,rv710,rv740
372  */
373 int rv770_init(struct radeon_device *rdev);
374 void rv770_fini(struct radeon_device *rdev);
375 int rv770_suspend(struct radeon_device *rdev);
376 int rv770_resume(struct radeon_device *rdev);
377 void rv770_pm_misc(struct radeon_device *rdev);
378 u32 rv770_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
379 void r700_vram_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
380 void r700_cp_stop(struct radeon_device *rdev);
381 void r700_cp_fini(struct radeon_device *rdev);
382
383 /*
384  * evergreen
385  */
386 struct evergreen_mc_save {
387         u32 vga_render_control;
388         u32 vga_hdp_control;
389         bool crtc_enabled[RADEON_MAX_CRTCS];
390 };
391
392 void evergreen_pcie_gart_tlb_flush(struct radeon_device *rdev);
393 int evergreen_init(struct radeon_device *rdev);
394 void evergreen_fini(struct radeon_device *rdev);
395 int evergreen_suspend(struct radeon_device *rdev);
396 int evergreen_resume(struct radeon_device *rdev);
397 bool evergreen_gpu_is_lockup(struct radeon_device *rdev);
398 int evergreen_asic_reset(struct radeon_device *rdev);
399 void evergreen_bandwidth_update(struct radeon_device *rdev);
400 void evergreen_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
401 void evergreen_hpd_init(struct radeon_device *rdev);
402 void evergreen_hpd_fini(struct radeon_device *rdev);
403 bool evergreen_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
404 void evergreen_hpd_set_polarity(struct radeon_device *rdev,
405                                 enum radeon_hpd_id hpd);
406 u32 evergreen_get_vblank_counter(struct radeon_device *rdev, int crtc);
407 int evergreen_irq_set(struct radeon_device *rdev);
408 int evergreen_irq_process(struct radeon_device *rdev);
409 extern int evergreen_cs_parse(struct radeon_cs_parser *p);
410 extern void evergreen_pm_misc(struct radeon_device *rdev);
411 extern void evergreen_pm_prepare(struct radeon_device *rdev);
412 extern void evergreen_pm_finish(struct radeon_device *rdev);
413 extern void sumo_pm_init_profile(struct radeon_device *rdev);
414 extern void evergreen_pre_page_flip(struct radeon_device *rdev, int crtc);
415 extern u32 evergreen_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
416 extern void evergreen_post_page_flip(struct radeon_device *rdev, int crtc);
417 void evergreen_disable_interrupt_state(struct radeon_device *rdev);
418 int evergreen_blit_init(struct radeon_device *rdev);
419
420 /*
421  * cayman
422  */
423 void cayman_pcie_gart_tlb_flush(struct radeon_device *rdev);
424 int cayman_init(struct radeon_device *rdev);
425 void cayman_fini(struct radeon_device *rdev);
426 int cayman_suspend(struct radeon_device *rdev);
427 int cayman_resume(struct radeon_device *rdev);
428 bool cayman_gpu_is_lockup(struct radeon_device *rdev);
429 int cayman_asic_reset(struct radeon_device *rdev);
430
431 #endif