drm/i915: Fix unfenced alignment on pre-G33 hardware
[pandora-kernel.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "intel_ringbuffer.h"
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <drm/intel-gtt.h>
39
40 /* General customization:
41  */
42
43 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
44
45 #define DRIVER_NAME             "i915"
46 #define DRIVER_DESC             "Intel Graphics"
47 #define DRIVER_DATE             "20080730"
48
49 enum pipe {
50         PIPE_A = 0,
51         PIPE_B,
52         PIPE_C,
53         I915_MAX_PIPES
54 };
55 #define pipe_name(p) ((p) + 'A')
56
57 enum plane {
58         PLANE_A = 0,
59         PLANE_B,
60         PLANE_C,
61 };
62 #define plane_name(p) ((p) + 'A')
63
64 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
65
66 #define for_each_pipe(p) for ((p) = 0; (p) < dev_priv->num_pipe; (p)++)
67
68 /* Interface history:
69  *
70  * 1.1: Original.
71  * 1.2: Add Power Management
72  * 1.3: Add vblank support
73  * 1.4: Fix cmdbuffer path, add heap destroy
74  * 1.5: Add vblank pipe configuration
75  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
76  *      - Support vertical blank on secondary display pipe
77  */
78 #define DRIVER_MAJOR            1
79 #define DRIVER_MINOR            6
80 #define DRIVER_PATCHLEVEL       0
81
82 #define WATCH_COHERENCY 0
83 #define WATCH_LISTS     0
84
85 #define I915_GEM_PHYS_CURSOR_0 1
86 #define I915_GEM_PHYS_CURSOR_1 2
87 #define I915_GEM_PHYS_OVERLAY_REGS 3
88 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
89
90 struct drm_i915_gem_phys_object {
91         int id;
92         struct page **page_list;
93         drm_dma_handle_t *handle;
94         struct drm_i915_gem_object *cur_obj;
95 };
96
97 struct mem_block {
98         struct mem_block *next;
99         struct mem_block *prev;
100         int start;
101         int size;
102         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
103 };
104
105 struct opregion_header;
106 struct opregion_acpi;
107 struct opregion_swsci;
108 struct opregion_asle;
109
110 struct intel_opregion {
111         struct opregion_header *header;
112         struct opregion_acpi *acpi;
113         struct opregion_swsci *swsci;
114         struct opregion_asle *asle;
115         void *vbt;
116         u32 __iomem *lid_state;
117 };
118 #define OPREGION_SIZE            (8*1024)
119
120 struct intel_overlay;
121 struct intel_overlay_error_state;
122
123 struct drm_i915_master_private {
124         drm_local_map_t *sarea;
125         struct _drm_i915_sarea *sarea_priv;
126 };
127 #define I915_FENCE_REG_NONE -1
128
129 struct drm_i915_fence_reg {
130         struct list_head lru_list;
131         struct drm_i915_gem_object *obj;
132         uint32_t setup_seqno;
133 };
134
135 struct sdvo_device_mapping {
136         u8 initialized;
137         u8 dvo_port;
138         u8 slave_addr;
139         u8 dvo_wiring;
140         u8 i2c_pin;
141         u8 i2c_speed;
142         u8 ddc_pin;
143 };
144
145 struct intel_display_error_state;
146
147 struct drm_i915_error_state {
148         u32 eir;
149         u32 pgtbl_er;
150         u32 pipestat[I915_MAX_PIPES];
151         u32 ipeir;
152         u32 ipehr;
153         u32 instdone;
154         u32 acthd;
155         u32 error; /* gen6+ */
156         u32 bcs_acthd; /* gen6+ blt engine */
157         u32 bcs_ipehr;
158         u32 bcs_ipeir;
159         u32 bcs_instdone;
160         u32 bcs_seqno;
161         u32 vcs_acthd; /* gen6+ bsd engine */
162         u32 vcs_ipehr;
163         u32 vcs_ipeir;
164         u32 vcs_instdone;
165         u32 vcs_seqno;
166         u32 instpm;
167         u32 instps;
168         u32 instdone1;
169         u32 seqno;
170         u64 bbaddr;
171         u64 fence[16];
172         struct timeval time;
173         struct drm_i915_error_object {
174                 int page_count;
175                 u32 gtt_offset;
176                 u32 *pages[0];
177         } *ringbuffer[I915_NUM_RINGS], *batchbuffer[I915_NUM_RINGS];
178         struct drm_i915_error_buffer {
179                 u32 size;
180                 u32 name;
181                 u32 seqno;
182                 u32 gtt_offset;
183                 u32 read_domains;
184                 u32 write_domain;
185                 s32 fence_reg:5;
186                 s32 pinned:2;
187                 u32 tiling:2;
188                 u32 dirty:1;
189                 u32 purgeable:1;
190                 u32 ring:4;
191                 u32 cache_level:2;
192         } *active_bo, *pinned_bo;
193         u32 active_bo_count, pinned_bo_count;
194         struct intel_overlay_error_state *overlay;
195         struct intel_display_error_state *display;
196 };
197
198 struct drm_i915_display_funcs {
199         void (*dpms)(struct drm_crtc *crtc, int mode);
200         bool (*fbc_enabled)(struct drm_device *dev);
201         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
202         void (*disable_fbc)(struct drm_device *dev);
203         int (*get_display_clock_speed)(struct drm_device *dev);
204         int (*get_fifo_size)(struct drm_device *dev, int plane);
205         void (*update_wm)(struct drm_device *dev);
206         int (*crtc_mode_set)(struct drm_crtc *crtc,
207                              struct drm_display_mode *mode,
208                              struct drm_display_mode *adjusted_mode,
209                              int x, int y,
210                              struct drm_framebuffer *old_fb);
211         void (*fdi_link_train)(struct drm_crtc *crtc);
212         void (*init_clock_gating)(struct drm_device *dev);
213         void (*init_pch_clock_gating)(struct drm_device *dev);
214         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
215                           struct drm_framebuffer *fb,
216                           struct drm_i915_gem_object *obj);
217         /* clock updates for mode set */
218         /* cursor updates */
219         /* render clock increase/decrease */
220         /* display clock increase/decrease */
221         /* pll clock increase/decrease */
222 };
223
224 struct intel_device_info {
225         u8 gen;
226         u8 is_mobile : 1;
227         u8 is_i85x : 1;
228         u8 is_i915g : 1;
229         u8 is_i945gm : 1;
230         u8 is_g33 : 1;
231         u8 need_gfx_hws : 1;
232         u8 is_g4x : 1;
233         u8 is_pineview : 1;
234         u8 is_broadwater : 1;
235         u8 is_crestline : 1;
236         u8 is_ivybridge : 1;
237         u8 has_fbc : 1;
238         u8 has_pipe_cxsr : 1;
239         u8 has_hotplug : 1;
240         u8 cursor_needs_physical : 1;
241         u8 has_overlay : 1;
242         u8 overlay_needs_physical : 1;
243         u8 supports_tv : 1;
244         u8 has_bsd_ring : 1;
245         u8 has_blt_ring : 1;
246 };
247
248 enum no_fbc_reason {
249         FBC_NO_OUTPUT, /* no outputs enabled to compress */
250         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
251         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
252         FBC_MODE_TOO_LARGE, /* mode too large for compression */
253         FBC_BAD_PLANE, /* fbc not supported on plane */
254         FBC_NOT_TILED, /* buffer not tiled */
255         FBC_MULTIPLE_PIPES, /* more than one pipe active */
256         FBC_MODULE_PARAM,
257 };
258
259 enum intel_pch {
260         PCH_IBX,        /* Ibexpeak PCH */
261         PCH_CPT,        /* Cougarpoint PCH */
262 };
263
264 #define QUIRK_PIPEA_FORCE (1<<0)
265 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
266
267 struct intel_fbdev;
268
269 typedef struct drm_i915_private {
270         struct drm_device *dev;
271
272         const struct intel_device_info *info;
273
274         int has_gem;
275         int relative_constants_mode;
276
277         void __iomem *regs;
278
279         struct intel_gmbus {
280                 struct i2c_adapter adapter;
281                 struct i2c_adapter *force_bit;
282                 u32 reg0;
283         } *gmbus;
284
285         struct pci_dev *bridge_dev;
286         struct intel_ring_buffer ring[I915_NUM_RINGS];
287         uint32_t next_seqno;
288
289         drm_dma_handle_t *status_page_dmah;
290         uint32_t counter;
291         drm_local_map_t hws_map;
292         struct drm_i915_gem_object *pwrctx;
293         struct drm_i915_gem_object *renderctx;
294
295         struct resource mch_res;
296
297         unsigned int cpp;
298         int back_offset;
299         int front_offset;
300         int current_page;
301         int page_flipping;
302
303         atomic_t irq_received;
304
305         /* protects the irq masks */
306         spinlock_t irq_lock;
307         /** Cached value of IMR to avoid reads in updating the bitfield */
308         u32 pipestat[2];
309         u32 irq_mask;
310         u32 gt_irq_mask;
311         u32 pch_irq_mask;
312
313         u32 hotplug_supported_mask;
314         struct work_struct hotplug_work;
315
316         int tex_lru_log_granularity;
317         int allow_batchbuffer;
318         struct mem_block *agp_heap;
319         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
320         int vblank_pipe;
321         int num_pipe;
322
323         /* For hangcheck timer */
324 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
325         struct timer_list hangcheck_timer;
326         int hangcheck_count;
327         uint32_t last_acthd;
328         uint32_t last_instdone;
329         uint32_t last_instdone1;
330
331         unsigned long cfb_size;
332         unsigned long cfb_pitch;
333         unsigned long cfb_offset;
334         int cfb_fence;
335         int cfb_plane;
336         int cfb_y;
337
338         struct intel_opregion opregion;
339
340         /* overlay */
341         struct intel_overlay *overlay;
342
343         /* LVDS info */
344         int backlight_level;  /* restore backlight to this value */
345         bool backlight_enabled;
346         struct drm_display_mode *panel_fixed_mode;
347         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
348         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
349
350         /* Feature bits from the VBIOS */
351         unsigned int int_tv_support:1;
352         unsigned int lvds_dither:1;
353         unsigned int lvds_vbt:1;
354         unsigned int int_crt_support:1;
355         unsigned int lvds_use_ssc:1;
356         int lvds_ssc_freq;
357         struct {
358                 int rate;
359                 int lanes;
360                 int preemphasis;
361                 int vswing;
362
363                 bool initialized;
364                 bool support;
365                 int bpp;
366                 struct edp_power_seq pps;
367         } edp;
368         bool no_aux_handshake;
369
370         struct notifier_block lid_notifier;
371
372         int crt_ddc_pin;
373         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
374         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
375         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
376
377         unsigned int fsb_freq, mem_freq, is_ddr3;
378
379         spinlock_t error_lock;
380         struct drm_i915_error_state *first_error;
381         struct work_struct error_work;
382         struct completion error_completion;
383         struct workqueue_struct *wq;
384
385         /* Display functions */
386         struct drm_i915_display_funcs display;
387
388         /* PCH chipset type */
389         enum intel_pch pch_type;
390
391         unsigned long quirks;
392
393         /* Register state */
394         bool modeset_on_lid;
395         u8 saveLBB;
396         u32 saveDSPACNTR;
397         u32 saveDSPBCNTR;
398         u32 saveDSPARB;
399         u32 saveHWS;
400         u32 savePIPEACONF;
401         u32 savePIPEBCONF;
402         u32 savePIPEASRC;
403         u32 savePIPEBSRC;
404         u32 saveFPA0;
405         u32 saveFPA1;
406         u32 saveDPLL_A;
407         u32 saveDPLL_A_MD;
408         u32 saveHTOTAL_A;
409         u32 saveHBLANK_A;
410         u32 saveHSYNC_A;
411         u32 saveVTOTAL_A;
412         u32 saveVBLANK_A;
413         u32 saveVSYNC_A;
414         u32 saveBCLRPAT_A;
415         u32 saveTRANSACONF;
416         u32 saveTRANS_HTOTAL_A;
417         u32 saveTRANS_HBLANK_A;
418         u32 saveTRANS_HSYNC_A;
419         u32 saveTRANS_VTOTAL_A;
420         u32 saveTRANS_VBLANK_A;
421         u32 saveTRANS_VSYNC_A;
422         u32 savePIPEASTAT;
423         u32 saveDSPASTRIDE;
424         u32 saveDSPASIZE;
425         u32 saveDSPAPOS;
426         u32 saveDSPAADDR;
427         u32 saveDSPASURF;
428         u32 saveDSPATILEOFF;
429         u32 savePFIT_PGM_RATIOS;
430         u32 saveBLC_HIST_CTL;
431         u32 saveBLC_PWM_CTL;
432         u32 saveBLC_PWM_CTL2;
433         u32 saveBLC_CPU_PWM_CTL;
434         u32 saveBLC_CPU_PWM_CTL2;
435         u32 saveFPB0;
436         u32 saveFPB1;
437         u32 saveDPLL_B;
438         u32 saveDPLL_B_MD;
439         u32 saveHTOTAL_B;
440         u32 saveHBLANK_B;
441         u32 saveHSYNC_B;
442         u32 saveVTOTAL_B;
443         u32 saveVBLANK_B;
444         u32 saveVSYNC_B;
445         u32 saveBCLRPAT_B;
446         u32 saveTRANSBCONF;
447         u32 saveTRANS_HTOTAL_B;
448         u32 saveTRANS_HBLANK_B;
449         u32 saveTRANS_HSYNC_B;
450         u32 saveTRANS_VTOTAL_B;
451         u32 saveTRANS_VBLANK_B;
452         u32 saveTRANS_VSYNC_B;
453         u32 savePIPEBSTAT;
454         u32 saveDSPBSTRIDE;
455         u32 saveDSPBSIZE;
456         u32 saveDSPBPOS;
457         u32 saveDSPBADDR;
458         u32 saveDSPBSURF;
459         u32 saveDSPBTILEOFF;
460         u32 saveVGA0;
461         u32 saveVGA1;
462         u32 saveVGA_PD;
463         u32 saveVGACNTRL;
464         u32 saveADPA;
465         u32 saveLVDS;
466         u32 savePP_ON_DELAYS;
467         u32 savePP_OFF_DELAYS;
468         u32 saveDVOA;
469         u32 saveDVOB;
470         u32 saveDVOC;
471         u32 savePP_ON;
472         u32 savePP_OFF;
473         u32 savePP_CONTROL;
474         u32 savePP_DIVISOR;
475         u32 savePFIT_CONTROL;
476         u32 save_palette_a[256];
477         u32 save_palette_b[256];
478         u32 saveDPFC_CB_BASE;
479         u32 saveFBC_CFB_BASE;
480         u32 saveFBC_LL_BASE;
481         u32 saveFBC_CONTROL;
482         u32 saveFBC_CONTROL2;
483         u32 saveIER;
484         u32 saveIIR;
485         u32 saveIMR;
486         u32 saveDEIER;
487         u32 saveDEIMR;
488         u32 saveGTIER;
489         u32 saveGTIMR;
490         u32 saveFDI_RXA_IMR;
491         u32 saveFDI_RXB_IMR;
492         u32 saveCACHE_MODE_0;
493         u32 saveMI_ARB_STATE;
494         u32 saveSWF0[16];
495         u32 saveSWF1[16];
496         u32 saveSWF2[3];
497         u8 saveMSR;
498         u8 saveSR[8];
499         u8 saveGR[25];
500         u8 saveAR_INDEX;
501         u8 saveAR[21];
502         u8 saveDACMASK;
503         u8 saveCR[37];
504         uint64_t saveFENCE[16];
505         u32 saveCURACNTR;
506         u32 saveCURAPOS;
507         u32 saveCURABASE;
508         u32 saveCURBCNTR;
509         u32 saveCURBPOS;
510         u32 saveCURBBASE;
511         u32 saveCURSIZE;
512         u32 saveDP_B;
513         u32 saveDP_C;
514         u32 saveDP_D;
515         u32 savePIPEA_GMCH_DATA_M;
516         u32 savePIPEB_GMCH_DATA_M;
517         u32 savePIPEA_GMCH_DATA_N;
518         u32 savePIPEB_GMCH_DATA_N;
519         u32 savePIPEA_DP_LINK_M;
520         u32 savePIPEB_DP_LINK_M;
521         u32 savePIPEA_DP_LINK_N;
522         u32 savePIPEB_DP_LINK_N;
523         u32 saveFDI_RXA_CTL;
524         u32 saveFDI_TXA_CTL;
525         u32 saveFDI_RXB_CTL;
526         u32 saveFDI_TXB_CTL;
527         u32 savePFA_CTL_1;
528         u32 savePFB_CTL_1;
529         u32 savePFA_WIN_SZ;
530         u32 savePFB_WIN_SZ;
531         u32 savePFA_WIN_POS;
532         u32 savePFB_WIN_POS;
533         u32 savePCH_DREF_CONTROL;
534         u32 saveDISP_ARB_CTL;
535         u32 savePIPEA_DATA_M1;
536         u32 savePIPEA_DATA_N1;
537         u32 savePIPEA_LINK_M1;
538         u32 savePIPEA_LINK_N1;
539         u32 savePIPEB_DATA_M1;
540         u32 savePIPEB_DATA_N1;
541         u32 savePIPEB_LINK_M1;
542         u32 savePIPEB_LINK_N1;
543         u32 saveMCHBAR_RENDER_STANDBY;
544
545         struct {
546                 /** Bridge to intel-gtt-ko */
547                 const struct intel_gtt *gtt;
548                 /** Memory allocator for GTT stolen memory */
549                 struct drm_mm stolen;
550                 /** Memory allocator for GTT */
551                 struct drm_mm gtt_space;
552                 /** List of all objects in gtt_space. Used to restore gtt
553                  * mappings on resume */
554                 struct list_head gtt_list;
555
556                 /** Usable portion of the GTT for GEM */
557                 unsigned long gtt_start;
558                 unsigned long gtt_mappable_end;
559                 unsigned long gtt_end;
560
561                 struct io_mapping *gtt_mapping;
562                 int gtt_mtrr;
563
564                 struct shrinker inactive_shrinker;
565
566                 /**
567                  * List of objects currently involved in rendering.
568                  *
569                  * Includes buffers having the contents of their GPU caches
570                  * flushed, not necessarily primitives.  last_rendering_seqno
571                  * represents when the rendering involved will be completed.
572                  *
573                  * A reference is held on the buffer while on this list.
574                  */
575                 struct list_head active_list;
576
577                 /**
578                  * List of objects which are not in the ringbuffer but which
579                  * still have a write_domain which needs to be flushed before
580                  * unbinding.
581                  *
582                  * last_rendering_seqno is 0 while an object is in this list.
583                  *
584                  * A reference is held on the buffer while on this list.
585                  */
586                 struct list_head flushing_list;
587
588                 /**
589                  * LRU list of objects which are not in the ringbuffer and
590                  * are ready to unbind, but are still in the GTT.
591                  *
592                  * last_rendering_seqno is 0 while an object is in this list.
593                  *
594                  * A reference is not held on the buffer while on this list,
595                  * as merely being GTT-bound shouldn't prevent its being
596                  * freed, and we'll pull it off the list in the free path.
597                  */
598                 struct list_head inactive_list;
599
600                 /**
601                  * LRU list of objects which are not in the ringbuffer but
602                  * are still pinned in the GTT.
603                  */
604                 struct list_head pinned_list;
605
606                 /** LRU list of objects with fence regs on them. */
607                 struct list_head fence_list;
608
609                 /**
610                  * List of objects currently pending being freed.
611                  *
612                  * These objects are no longer in use, but due to a signal
613                  * we were prevented from freeing them at the appointed time.
614                  */
615                 struct list_head deferred_free_list;
616
617                 /**
618                  * We leave the user IRQ off as much as possible,
619                  * but this means that requests will finish and never
620                  * be retired once the system goes idle. Set a timer to
621                  * fire periodically while the ring is running. When it
622                  * fires, go retire requests.
623                  */
624                 struct delayed_work retire_work;
625
626                 /**
627                  * Are we in a non-interruptible section of code like
628                  * modesetting?
629                  */
630                 bool interruptible;
631
632                 /**
633                  * Flag if the X Server, and thus DRM, is not currently in
634                  * control of the device.
635                  *
636                  * This is set between LeaveVT and EnterVT.  It needs to be
637                  * replaced with a semaphore.  It also needs to be
638                  * transitioned away from for kernel modesetting.
639                  */
640                 int suspended;
641
642                 /**
643                  * Flag if the hardware appears to be wedged.
644                  *
645                  * This is set when attempts to idle the device timeout.
646                  * It prevents command submission from occurring and makes
647                  * every pending request fail
648                  */
649                 atomic_t wedged;
650
651                 /** Bit 6 swizzling required for X tiling */
652                 uint32_t bit_6_swizzle_x;
653                 /** Bit 6 swizzling required for Y tiling */
654                 uint32_t bit_6_swizzle_y;
655
656                 /* storage for physical objects */
657                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
658
659                 /* accounting, useful for userland debugging */
660                 size_t gtt_total;
661                 size_t mappable_gtt_total;
662                 size_t object_memory;
663                 u32 object_count;
664         } mm;
665         struct sdvo_device_mapping sdvo_mappings[2];
666         /* indicate whether the LVDS_BORDER should be enabled or not */
667         unsigned int lvds_border_bits;
668         /* Panel fitter placement and size for Ironlake+ */
669         u32 pch_pf_pos, pch_pf_size;
670         int panel_t3, panel_t12;
671
672         struct drm_crtc *plane_to_crtc_mapping[2];
673         struct drm_crtc *pipe_to_crtc_mapping[2];
674         wait_queue_head_t pending_flip_queue;
675         bool flip_pending_is_done;
676
677         /* Reclocking support */
678         bool render_reclock_avail;
679         bool lvds_downclock_avail;
680         /* indicates the reduced downclock for LVDS*/
681         int lvds_downclock;
682         struct work_struct idle_work;
683         struct timer_list idle_timer;
684         bool busy;
685         u16 orig_clock;
686         int child_dev_num;
687         struct child_device_config *child_dev;
688         struct drm_connector *int_lvds_connector;
689
690         bool mchbar_need_disable;
691
692         struct work_struct rps_work;
693         spinlock_t rps_lock;
694         u32 pm_iir;
695
696         u8 cur_delay;
697         u8 min_delay;
698         u8 max_delay;
699         u8 fmax;
700         u8 fstart;
701
702         u64 last_count1;
703         unsigned long last_time1;
704         u64 last_count2;
705         struct timespec last_time2;
706         unsigned long gfx_power;
707         int c_m;
708         int r_t;
709         u8 corr;
710         spinlock_t *mchdev_lock;
711
712         enum no_fbc_reason no_fbc_reason;
713
714         struct drm_mm_node *compressed_fb;
715         struct drm_mm_node *compressed_llb;
716
717         unsigned long last_gpu_reset;
718
719         /* list of fbdev register on this device */
720         struct intel_fbdev *fbdev;
721
722         struct drm_property *broadcast_rgb_property;
723         struct drm_property *force_audio_property;
724
725         atomic_t forcewake_count;
726 } drm_i915_private_t;
727
728 enum i915_cache_level {
729         I915_CACHE_NONE,
730         I915_CACHE_LLC,
731         I915_CACHE_LLC_MLC, /* gen6+ */
732 };
733
734 struct drm_i915_gem_object {
735         struct drm_gem_object base;
736
737         /** Current space allocated to this object in the GTT, if any. */
738         struct drm_mm_node *gtt_space;
739         struct list_head gtt_list;
740
741         /** This object's place on the active/flushing/inactive lists */
742         struct list_head ring_list;
743         struct list_head mm_list;
744         /** This object's place on GPU write list */
745         struct list_head gpu_write_list;
746         /** This object's place in the batchbuffer or on the eviction list */
747         struct list_head exec_list;
748
749         /**
750          * This is set if the object is on the active or flushing lists
751          * (has pending rendering), and is not set if it's on inactive (ready
752          * to be unbound).
753          */
754         unsigned int active : 1;
755
756         /**
757          * This is set if the object has been written to since last bound
758          * to the GTT
759          */
760         unsigned int dirty : 1;
761
762         /**
763          * This is set if the object has been written to since the last
764          * GPU flush.
765          */
766         unsigned int pending_gpu_write : 1;
767
768         /**
769          * Fence register bits (if any) for this object.  Will be set
770          * as needed when mapped into the GTT.
771          * Protected by dev->struct_mutex.
772          *
773          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
774          */
775         signed int fence_reg : 5;
776
777         /**
778          * Advice: are the backing pages purgeable?
779          */
780         unsigned int madv : 2;
781
782         /**
783          * Current tiling mode for the object.
784          */
785         unsigned int tiling_mode : 2;
786         unsigned int tiling_changed : 1;
787
788         /** How many users have pinned this object in GTT space. The following
789          * users can each hold at most one reference: pwrite/pread, pin_ioctl
790          * (via user_pin_count), execbuffer (objects are not allowed multiple
791          * times for the same batchbuffer), and the framebuffer code. When
792          * switching/pageflipping, the framebuffer code has at most two buffers
793          * pinned per crtc.
794          *
795          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
796          * bits with absolutely no headroom. So use 4 bits. */
797         unsigned int pin_count : 4;
798 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
799
800         /**
801          * Is the object at the current location in the gtt mappable and
802          * fenceable? Used to avoid costly recalculations.
803          */
804         unsigned int map_and_fenceable : 1;
805
806         /**
807          * Whether the current gtt mapping needs to be mappable (and isn't just
808          * mappable by accident). Track pin and fault separate for a more
809          * accurate mappable working set.
810          */
811         unsigned int fault_mappable : 1;
812         unsigned int pin_mappable : 1;
813
814         /*
815          * Is the GPU currently using a fence to access this buffer,
816          */
817         unsigned int pending_fenced_gpu_access:1;
818         unsigned int fenced_gpu_access:1;
819
820         unsigned int cache_level:2;
821
822         struct page **pages;
823
824         /**
825          * DMAR support
826          */
827         struct scatterlist *sg_list;
828         int num_sg;
829
830         /**
831          * Used for performing relocations during execbuffer insertion.
832          */
833         struct hlist_node exec_node;
834         unsigned long exec_handle;
835         struct drm_i915_gem_exec_object2 *exec_entry;
836
837         /**
838          * Current offset of the object in GTT space.
839          *
840          * This is the same as gtt_space->start
841          */
842         uint32_t gtt_offset;
843
844         /** Breadcrumb of last rendering to the buffer. */
845         uint32_t last_rendering_seqno;
846         struct intel_ring_buffer *ring;
847
848         /** Breadcrumb of last fenced GPU access to the buffer. */
849         uint32_t last_fenced_seqno;
850         struct intel_ring_buffer *last_fenced_ring;
851
852         /** Current tiling stride for the object, if it's tiled. */
853         uint32_t stride;
854
855         /** Record of address bit 17 of each page at last unbind. */
856         unsigned long *bit_17;
857
858
859         /**
860          * If present, while GEM_DOMAIN_CPU is in the read domain this array
861          * flags which individual pages are valid.
862          */
863         uint8_t *page_cpu_valid;
864
865         /** User space pin count and filp owning the pin */
866         uint32_t user_pin_count;
867         struct drm_file *pin_filp;
868
869         /** for phy allocated objects */
870         struct drm_i915_gem_phys_object *phys_obj;
871
872         /**
873          * Number of crtcs where this object is currently the fb, but
874          * will be page flipped away on the next vblank.  When it
875          * reaches 0, dev_priv->pending_flip_queue will be woken up.
876          */
877         atomic_t pending_flip;
878 };
879
880 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
881
882 /**
883  * Request queue structure.
884  *
885  * The request queue allows us to note sequence numbers that have been emitted
886  * and may be associated with active buffers to be retired.
887  *
888  * By keeping this list, we can avoid having to do questionable
889  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
890  * an emission time with seqnos for tracking how far ahead of the GPU we are.
891  */
892 struct drm_i915_gem_request {
893         /** On Which ring this request was generated */
894         struct intel_ring_buffer *ring;
895
896         /** GEM sequence number associated with this request. */
897         uint32_t seqno;
898
899         /** Time at which this request was emitted, in jiffies. */
900         unsigned long emitted_jiffies;
901
902         /** global list entry for this request */
903         struct list_head list;
904
905         struct drm_i915_file_private *file_priv;
906         /** file_priv list entry for this request */
907         struct list_head client_list;
908 };
909
910 struct drm_i915_file_private {
911         struct {
912                 struct spinlock lock;
913                 struct list_head request_list;
914         } mm;
915 };
916
917 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
918
919 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
920 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
921 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
922 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
923 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
924 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
925 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
926 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
927 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
928 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
929 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
930 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
931 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
932 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
933 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
934 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
935 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
936 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
937 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
938 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
939
940 /*
941  * The genX designation typically refers to the render engine, so render
942  * capability related checks should use IS_GEN, while display and other checks
943  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
944  * chips, etc.).
945  */
946 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
947 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
948 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
949 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
950 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
951 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
952
953 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
954 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
955 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
956
957 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
958 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
959
960 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
961  * rows, which changed the alignment requirements and fence programming.
962  */
963 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
964                                                       IS_I915GM(dev)))
965 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
966 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
967 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
968 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
969 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
970 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
971 /* dsparb controlled by hw only */
972 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
973
974 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
975 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
976 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
977
978 #define HAS_PCH_SPLIT(dev) (IS_GEN5(dev) || IS_GEN6(dev) || IS_IVYBRIDGE(dev))
979 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
980
981 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
982 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
983 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
984
985 #include "i915_trace.h"
986
987 extern struct drm_ioctl_desc i915_ioctls[];
988 extern int i915_max_ioctl;
989 extern unsigned int i915_fbpercrtc;
990 extern int i915_panel_ignore_lid;
991 extern unsigned int i915_powersave;
992 extern unsigned int i915_semaphores;
993 extern unsigned int i915_lvds_downclock;
994 extern unsigned int i915_panel_use_ssc;
995 extern int i915_vbt_sdvo_panel_type;
996 extern unsigned int i915_enable_rc6;
997 extern unsigned int i915_enable_fbc;
998
999 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1000 extern int i915_resume(struct drm_device *dev);
1001 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1002 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1003
1004                                 /* i915_dma.c */
1005 extern void i915_kernel_lost_context(struct drm_device * dev);
1006 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1007 extern int i915_driver_unload(struct drm_device *);
1008 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1009 extern void i915_driver_lastclose(struct drm_device * dev);
1010 extern void i915_driver_preclose(struct drm_device *dev,
1011                                  struct drm_file *file_priv);
1012 extern void i915_driver_postclose(struct drm_device *dev,
1013                                   struct drm_file *file_priv);
1014 extern int i915_driver_device_is_agp(struct drm_device * dev);
1015 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1016                               unsigned long arg);
1017 extern int i915_emit_box(struct drm_device *dev,
1018                          struct drm_clip_rect *box,
1019                          int DR1, int DR4);
1020 extern int i915_reset(struct drm_device *dev, u8 flags);
1021 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1022 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1023 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1024 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1025
1026
1027 /* i915_irq.c */
1028 void i915_hangcheck_elapsed(unsigned long data);
1029 void i915_handle_error(struct drm_device *dev, bool wedged);
1030 extern int i915_irq_emit(struct drm_device *dev, void *data,
1031                          struct drm_file *file_priv);
1032 extern int i915_irq_wait(struct drm_device *dev, void *data,
1033                          struct drm_file *file_priv);
1034
1035 extern void intel_irq_init(struct drm_device *dev);
1036
1037 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
1038                                 struct drm_file *file_priv);
1039 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
1040                                 struct drm_file *file_priv);
1041 extern int i915_vblank_swap(struct drm_device *dev, void *data,
1042                             struct drm_file *file_priv);
1043
1044 void
1045 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1046
1047 void
1048 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1049
1050 void intel_enable_asle (struct drm_device *dev);
1051
1052 #ifdef CONFIG_DEBUG_FS
1053 extern void i915_destroy_error_state(struct drm_device *dev);
1054 #else
1055 #define i915_destroy_error_state(x)
1056 #endif
1057
1058
1059 /* i915_mem.c */
1060 extern int i915_mem_alloc(struct drm_device *dev, void *data,
1061                           struct drm_file *file_priv);
1062 extern int i915_mem_free(struct drm_device *dev, void *data,
1063                          struct drm_file *file_priv);
1064 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
1065                               struct drm_file *file_priv);
1066 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
1067                                  struct drm_file *file_priv);
1068 extern void i915_mem_takedown(struct mem_block **heap);
1069 extern void i915_mem_release(struct drm_device * dev,
1070                              struct drm_file *file_priv, struct mem_block *heap);
1071 /* i915_gem.c */
1072 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1073                         struct drm_file *file_priv);
1074 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1075                           struct drm_file *file_priv);
1076 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1077                          struct drm_file *file_priv);
1078 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1079                           struct drm_file *file_priv);
1080 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1081                         struct drm_file *file_priv);
1082 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1083                         struct drm_file *file_priv);
1084 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1085                               struct drm_file *file_priv);
1086 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1087                              struct drm_file *file_priv);
1088 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1089                         struct drm_file *file_priv);
1090 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1091                          struct drm_file *file_priv);
1092 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1093                        struct drm_file *file_priv);
1094 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1095                          struct drm_file *file_priv);
1096 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1097                         struct drm_file *file_priv);
1098 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1099                             struct drm_file *file_priv);
1100 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1101                            struct drm_file *file_priv);
1102 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1103                            struct drm_file *file_priv);
1104 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1105                            struct drm_file *file_priv);
1106 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1107                         struct drm_file *file_priv);
1108 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1109                         struct drm_file *file_priv);
1110 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1111                                 struct drm_file *file_priv);
1112 void i915_gem_load(struct drm_device *dev);
1113 int i915_gem_init_object(struct drm_gem_object *obj);
1114 int __must_check i915_gem_flush_ring(struct intel_ring_buffer *ring,
1115                                      uint32_t invalidate_domains,
1116                                      uint32_t flush_domains);
1117 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1118                                                   size_t size);
1119 void i915_gem_free_object(struct drm_gem_object *obj);
1120 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1121                                      uint32_t alignment,
1122                                      bool map_and_fenceable);
1123 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1124 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1125 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1126 void i915_gem_lastclose(struct drm_device *dev);
1127
1128 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1129 int __must_check i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj);
1130 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1131                                     struct intel_ring_buffer *ring,
1132                                     u32 seqno);
1133
1134 int i915_gem_dumb_create(struct drm_file *file_priv,
1135                          struct drm_device *dev,
1136                          struct drm_mode_create_dumb *args);
1137 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1138                       uint32_t handle, uint64_t *offset);
1139 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1140                           uint32_t handle);                       
1141 /**
1142  * Returns true if seq1 is later than seq2.
1143  */
1144 static inline bool
1145 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1146 {
1147         return (int32_t)(seq1 - seq2) >= 0;
1148 }
1149
1150 static inline u32
1151 i915_gem_next_request_seqno(struct intel_ring_buffer *ring)
1152 {
1153         drm_i915_private_t *dev_priv = ring->dev->dev_private;
1154         return ring->outstanding_lazy_request = dev_priv->next_seqno;
1155 }
1156
1157 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj,
1158                                            struct intel_ring_buffer *pipelined);
1159 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1160
1161 void i915_gem_retire_requests(struct drm_device *dev);
1162 void i915_gem_reset(struct drm_device *dev);
1163 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1164 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1165                                             uint32_t read_domains,
1166                                             uint32_t write_domain);
1167 int __must_check i915_gem_object_flush_gpu(struct drm_i915_gem_object *obj);
1168 int __must_check i915_gem_init_ringbuffer(struct drm_device *dev);
1169 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1170 void i915_gem_do_init(struct drm_device *dev,
1171                       unsigned long start,
1172                       unsigned long mappable_end,
1173                       unsigned long end);
1174 int __must_check i915_gpu_idle(struct drm_device *dev);
1175 int __must_check i915_gem_idle(struct drm_device *dev);
1176 int __must_check i915_add_request(struct intel_ring_buffer *ring,
1177                                   struct drm_file *file,
1178                                   struct drm_i915_gem_request *request);
1179 int __must_check i915_wait_request(struct intel_ring_buffer *ring,
1180                                    uint32_t seqno);
1181 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1182 int __must_check
1183 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1184                                   bool write);
1185 int __must_check
1186 i915_gem_object_set_to_display_plane(struct drm_i915_gem_object *obj,
1187                                      struct intel_ring_buffer *pipelined);
1188 int i915_gem_attach_phys_object(struct drm_device *dev,
1189                                 struct drm_i915_gem_object *obj,
1190                                 int id,
1191                                 int align);
1192 void i915_gem_detach_phys_object(struct drm_device *dev,
1193                                  struct drm_i915_gem_object *obj);
1194 void i915_gem_free_all_phys_object(struct drm_device *dev);
1195 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1196
1197 uint32_t
1198 i915_gem_get_unfenced_gtt_alignment(struct drm_device *dev,
1199                                     uint32_t size,
1200                                     int tiling_mode);
1201
1202 /* i915_gem_gtt.c */
1203 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1204 int __must_check i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj);
1205 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1206
1207 /* i915_gem_evict.c */
1208 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1209                                           unsigned alignment, bool mappable);
1210 int __must_check i915_gem_evict_everything(struct drm_device *dev,
1211                                            bool purgeable_only);
1212 int __must_check i915_gem_evict_inactive(struct drm_device *dev,
1213                                          bool purgeable_only);
1214
1215 /* i915_gem_tiling.c */
1216 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1217 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1218 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1219
1220 /* i915_gem_debug.c */
1221 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1222                           const char *where, uint32_t mark);
1223 #if WATCH_LISTS
1224 int i915_verify_lists(struct drm_device *dev);
1225 #else
1226 #define i915_verify_lists(dev) 0
1227 #endif
1228 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1229                                      int handle);
1230 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1231                           const char *where, uint32_t mark);
1232
1233 /* i915_debugfs.c */
1234 int i915_debugfs_init(struct drm_minor *minor);
1235 void i915_debugfs_cleanup(struct drm_minor *minor);
1236
1237 /* i915_suspend.c */
1238 extern int i915_save_state(struct drm_device *dev);
1239 extern int i915_restore_state(struct drm_device *dev);
1240
1241 /* i915_suspend.c */
1242 extern int i915_save_state(struct drm_device *dev);
1243 extern int i915_restore_state(struct drm_device *dev);
1244
1245 /* intel_i2c.c */
1246 extern int intel_setup_gmbus(struct drm_device *dev);
1247 extern void intel_teardown_gmbus(struct drm_device *dev);
1248 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1249 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1250 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1251 {
1252         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1253 }
1254 extern void intel_i2c_reset(struct drm_device *dev);
1255
1256 /* intel_opregion.c */
1257 extern int intel_opregion_setup(struct drm_device *dev);
1258 #ifdef CONFIG_ACPI
1259 extern void intel_opregion_init(struct drm_device *dev);
1260 extern void intel_opregion_fini(struct drm_device *dev);
1261 extern void intel_opregion_asle_intr(struct drm_device *dev);
1262 extern void intel_opregion_gse_intr(struct drm_device *dev);
1263 extern void intel_opregion_enable_asle(struct drm_device *dev);
1264 #else
1265 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1266 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1267 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1268 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1269 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1270 #endif
1271
1272 /* intel_acpi.c */
1273 #ifdef CONFIG_ACPI
1274 extern void intel_register_dsm_handler(void);
1275 extern void intel_unregister_dsm_handler(void);
1276 #else
1277 static inline void intel_register_dsm_handler(void) { return; }
1278 static inline void intel_unregister_dsm_handler(void) { return; }
1279 #endif /* CONFIG_ACPI */
1280
1281 /* modesetting */
1282 extern void intel_modeset_init(struct drm_device *dev);
1283 extern void intel_modeset_gem_init(struct drm_device *dev);
1284 extern void intel_modeset_cleanup(struct drm_device *dev);
1285 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1286 extern void i8xx_disable_fbc(struct drm_device *dev);
1287 extern void g4x_disable_fbc(struct drm_device *dev);
1288 extern void ironlake_disable_fbc(struct drm_device *dev);
1289 extern void intel_disable_fbc(struct drm_device *dev);
1290 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
1291 extern bool intel_fbc_enabled(struct drm_device *dev);
1292 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1293 extern void ironlake_enable_rc6(struct drm_device *dev);
1294 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1295 extern void intel_detect_pch (struct drm_device *dev);
1296 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1297
1298 /* overlay */
1299 #ifdef CONFIG_DEBUG_FS
1300 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1301 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1302
1303 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1304 extern void intel_display_print_error_state(struct seq_file *m,
1305                                             struct drm_device *dev,
1306                                             struct intel_display_error_state *error);
1307 #endif
1308
1309 #define LP_RING(d) (&((struct drm_i915_private *)(d))->ring[RCS])
1310
1311 #define BEGIN_LP_RING(n) \
1312         intel_ring_begin(LP_RING(dev_priv), (n))
1313
1314 #define OUT_RING(x) \
1315         intel_ring_emit(LP_RING(dev_priv), x)
1316
1317 #define ADVANCE_LP_RING() \
1318         intel_ring_advance(LP_RING(dev_priv))
1319
1320 /**
1321  * Lock test for when it's just for synchronization of ring access.
1322  *
1323  * In that case, we don't need to do it when GEM is initialized as nobody else
1324  * has access to the ring.
1325  */
1326 #define RING_LOCK_TEST_WITH_RETURN(dev, file) do {                      \
1327         if (LP_RING(dev->dev_private)->obj == NULL)                     \
1328                 LOCK_TEST_WITH_RETURN(dev, file);                       \
1329 } while (0)
1330
1331 /* On SNB platform, before reading ring registers forcewake bit
1332  * must be set to prevent GT core from power down and stale values being
1333  * returned.
1334  */
1335 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1336 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1337 void __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1338
1339 /* We give fast paths for the really cool registers */
1340 #define NEEDS_FORCE_WAKE(dev_priv, reg) \
1341         (((dev_priv)->info->gen >= 6) && \
1342         ((reg) < 0x40000) && \
1343         ((reg) != FORCEWAKE))
1344
1345 #define __i915_read(x, y) \
1346 static inline u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg) { \
1347         u##x val = 0; \
1348         if (NEEDS_FORCE_WAKE((dev_priv), (reg))) { \
1349                 gen6_gt_force_wake_get(dev_priv); \
1350                 val = read##y(dev_priv->regs + reg); \
1351                 gen6_gt_force_wake_put(dev_priv); \
1352         } else { \
1353                 val = read##y(dev_priv->regs + reg); \
1354         } \
1355         trace_i915_reg_rw(false, reg, val, sizeof(val)); \
1356         return val; \
1357 }
1358
1359 __i915_read(8, b)
1360 __i915_read(16, w)
1361 __i915_read(32, l)
1362 __i915_read(64, q)
1363 #undef __i915_read
1364
1365 #define __i915_write(x, y) \
1366 static inline void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val) { \
1367         trace_i915_reg_rw(true, reg, val, sizeof(val)); \
1368         if (NEEDS_FORCE_WAKE((dev_priv), (reg))) { \
1369                 __gen6_gt_wait_for_fifo(dev_priv); \
1370         } \
1371         write##y(val, dev_priv->regs + reg); \
1372 }
1373 __i915_write(8, b)
1374 __i915_write(16, w)
1375 __i915_write(32, l)
1376 __i915_write(64, q)
1377 #undef __i915_write
1378
1379 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1380 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1381
1382 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1383 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1384 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1385 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1386
1387 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1388 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1389 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1390 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1391
1392 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1393 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1394
1395 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1396 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1397
1398
1399 #endif