Merge branch 'drm-radeon-lockup' into drm-core-next
[pandora-kernel.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include <linux/io-mapping.h>
36
37 /* General customization:
38  */
39
40 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
41
42 #define DRIVER_NAME             "i915"
43 #define DRIVER_DESC             "Intel Graphics"
44 #define DRIVER_DATE             "20080730"
45
46 enum pipe {
47         PIPE_A = 0,
48         PIPE_B,
49 };
50
51 enum plane {
52         PLANE_A = 0,
53         PLANE_B,
54 };
55
56 #define I915_NUM_PIPE   2
57
58 /* Interface history:
59  *
60  * 1.1: Original.
61  * 1.2: Add Power Management
62  * 1.3: Add vblank support
63  * 1.4: Fix cmdbuffer path, add heap destroy
64  * 1.5: Add vblank pipe configuration
65  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
66  *      - Support vertical blank on secondary display pipe
67  */
68 #define DRIVER_MAJOR            1
69 #define DRIVER_MINOR            6
70 #define DRIVER_PATCHLEVEL       0
71
72 #define WATCH_COHERENCY 0
73 #define WATCH_BUF       0
74 #define WATCH_EXEC      0
75 #define WATCH_LRU       0
76 #define WATCH_RELOC     0
77 #define WATCH_INACTIVE  0
78 #define WATCH_PWRITE    0
79
80 #define I915_GEM_PHYS_CURSOR_0 1
81 #define I915_GEM_PHYS_CURSOR_1 2
82 #define I915_GEM_PHYS_OVERLAY_REGS 3
83 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
84
85 struct drm_i915_gem_phys_object {
86         int id;
87         struct page **page_list;
88         drm_dma_handle_t *handle;
89         struct drm_gem_object *cur_obj;
90 };
91
92 typedef struct _drm_i915_ring_buffer {
93         unsigned long Size;
94         u8 *virtual_start;
95         int head;
96         int tail;
97         int space;
98         drm_local_map_t map;
99         struct drm_gem_object *ring_obj;
100 } drm_i915_ring_buffer_t;
101
102 struct mem_block {
103         struct mem_block *next;
104         struct mem_block *prev;
105         int start;
106         int size;
107         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
108 };
109
110 struct opregion_header;
111 struct opregion_acpi;
112 struct opregion_swsci;
113 struct opregion_asle;
114
115 struct intel_opregion {
116         struct opregion_header *header;
117         struct opregion_acpi *acpi;
118         struct opregion_swsci *swsci;
119         struct opregion_asle *asle;
120         int enabled;
121 };
122
123 struct drm_i915_master_private {
124         drm_local_map_t *sarea;
125         struct _drm_i915_sarea *sarea_priv;
126 };
127 #define I915_FENCE_REG_NONE -1
128
129 struct drm_i915_fence_reg {
130         struct drm_gem_object *obj;
131 };
132
133 struct sdvo_device_mapping {
134         u8 dvo_port;
135         u8 slave_addr;
136         u8 dvo_wiring;
137         u8 initialized;
138 };
139
140 struct drm_i915_error_state {
141         u32 eir;
142         u32 pgtbl_er;
143         u32 pipeastat;
144         u32 pipebstat;
145         u32 ipeir;
146         u32 ipehr;
147         u32 instdone;
148         u32 acthd;
149         u32 instpm;
150         u32 instps;
151         u32 instdone1;
152         u32 seqno;
153         u64 bbaddr;
154         struct timeval time;
155         struct drm_i915_error_object {
156                 int page_count;
157                 u32 gtt_offset;
158                 u32 *pages[0];
159         } *ringbuffer, *batchbuffer[2];
160         struct drm_i915_error_buffer {
161                 size_t size;
162                 u32 name;
163                 u32 seqno;
164                 u32 gtt_offset;
165                 u32 read_domains;
166                 u32 write_domain;
167                 u32 fence_reg;
168                 s32 pinned:2;
169                 u32 tiling:2;
170                 u32 dirty:1;
171                 u32 purgeable:1;
172         } *active_bo;
173         u32 active_bo_count;
174 };
175
176 struct drm_i915_display_funcs {
177         void (*dpms)(struct drm_crtc *crtc, int mode);
178         bool (*fbc_enabled)(struct drm_crtc *crtc);
179         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
180         void (*disable_fbc)(struct drm_device *dev);
181         int (*get_display_clock_speed)(struct drm_device *dev);
182         int (*get_fifo_size)(struct drm_device *dev, int plane);
183         void (*update_wm)(struct drm_device *dev, int planea_clock,
184                           int planeb_clock, int sr_hdisplay, int pixel_size);
185         /* clock updates for mode set */
186         /* cursor updates */
187         /* render clock increase/decrease */
188         /* display clock increase/decrease */
189         /* pll clock increase/decrease */
190         /* clock gating init */
191 };
192
193 struct intel_overlay;
194
195 struct intel_device_info {
196         u8 is_mobile : 1;
197         u8 is_i8xx : 1;
198         u8 is_i915g : 1;
199         u8 is_i9xx : 1;
200         u8 is_i945gm : 1;
201         u8 is_i965g : 1;
202         u8 is_i965gm : 1;
203         u8 is_g33 : 1;
204         u8 need_gfx_hws : 1;
205         u8 is_g4x : 1;
206         u8 is_pineview : 1;
207         u8 is_ironlake : 1;
208         u8 is_gen6 : 1;
209         u8 has_fbc : 1;
210         u8 has_rc6 : 1;
211         u8 has_pipe_cxsr : 1;
212         u8 has_hotplug : 1;
213         u8 cursor_needs_physical : 1;
214 };
215
216 enum no_fbc_reason {
217         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
218         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
219         FBC_MODE_TOO_LARGE, /* mode too large for compression */
220         FBC_BAD_PLANE, /* fbc not supported on plane */
221         FBC_NOT_TILED, /* buffer not tiled */
222 };
223
224 enum intel_pch {
225         PCH_IBX,        /* Ibexpeak PCH */
226         PCH_CPT,        /* Cougarpoint PCH */
227 };
228
229 typedef struct drm_i915_private {
230         struct drm_device *dev;
231
232         const struct intel_device_info *info;
233
234         int has_gem;
235
236         void __iomem *regs;
237
238         struct pci_dev *bridge_dev;
239         drm_i915_ring_buffer_t ring;
240
241         drm_dma_handle_t *status_page_dmah;
242         void *hw_status_page;
243         dma_addr_t dma_status_page;
244         uint32_t counter;
245         unsigned int status_gfx_addr;
246         drm_local_map_t hws_map;
247         struct drm_gem_object *hws_obj;
248         struct drm_gem_object *pwrctx;
249
250         struct resource mch_res;
251
252         unsigned int cpp;
253         int back_offset;
254         int front_offset;
255         int current_page;
256         int page_flipping;
257
258         wait_queue_head_t irq_queue;
259         atomic_t irq_received;
260         /** Protects user_irq_refcount and irq_mask_reg */
261         spinlock_t user_irq_lock;
262         /** Refcount for i915_user_irq_get() versus i915_user_irq_put(). */
263         int user_irq_refcount;
264         u32 trace_irq_seqno;
265         /** Cached value of IMR to avoid reads in updating the bitfield */
266         u32 irq_mask_reg;
267         u32 pipestat[2];
268         /** splitted irq regs for graphics and display engine on Ironlake,
269             irq_mask_reg is still used for display irq. */
270         u32 gt_irq_mask_reg;
271         u32 gt_irq_enable_reg;
272         u32 de_irq_enable_reg;
273         u32 pch_irq_mask_reg;
274         u32 pch_irq_enable_reg;
275
276         u32 hotplug_supported_mask;
277         struct work_struct hotplug_work;
278
279         int tex_lru_log_granularity;
280         int allow_batchbuffer;
281         struct mem_block *agp_heap;
282         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
283         int vblank_pipe;
284
285         /* For hangcheck timer */
286 #define DRM_I915_HANGCHECK_PERIOD 75 /* in jiffies */
287         struct timer_list hangcheck_timer;
288         int hangcheck_count;
289         uint32_t last_acthd;
290
291         struct drm_mm vram;
292
293         unsigned long cfb_size;
294         unsigned long cfb_pitch;
295         int cfb_fence;
296         int cfb_plane;
297
298         int irq_enabled;
299
300         struct intel_opregion opregion;
301
302         /* overlay */
303         struct intel_overlay *overlay;
304
305         /* LVDS info */
306         int backlight_duty_cycle;  /* restore backlight to this value */
307         bool panel_wants_dither;
308         struct drm_display_mode *panel_fixed_mode;
309         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
310         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
311
312         /* Feature bits from the VBIOS */
313         unsigned int int_tv_support:1;
314         unsigned int lvds_dither:1;
315         unsigned int lvds_vbt:1;
316         unsigned int int_crt_support:1;
317         unsigned int lvds_use_ssc:1;
318         unsigned int edp_support:1;
319         int lvds_ssc_freq;
320         int edp_bpp;
321
322         struct notifier_block lid_notifier;
323
324         int crt_ddc_bus; /* 0 = unknown, else GPIO to use for CRT DDC */
325         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
326         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
327         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
328
329         unsigned int fsb_freq, mem_freq;
330
331         spinlock_t error_lock;
332         struct drm_i915_error_state *first_error;
333         struct work_struct error_work;
334         struct workqueue_struct *wq;
335
336         /* Display functions */
337         struct drm_i915_display_funcs display;
338
339         /* PCH chipset type */
340         enum intel_pch pch_type;
341
342         /* Register state */
343         bool modeset_on_lid;
344         u8 saveLBB;
345         u32 saveDSPACNTR;
346         u32 saveDSPBCNTR;
347         u32 saveDSPARB;
348         u32 saveHWS;
349         u32 savePIPEACONF;
350         u32 savePIPEBCONF;
351         u32 savePIPEASRC;
352         u32 savePIPEBSRC;
353         u32 saveFPA0;
354         u32 saveFPA1;
355         u32 saveDPLL_A;
356         u32 saveDPLL_A_MD;
357         u32 saveHTOTAL_A;
358         u32 saveHBLANK_A;
359         u32 saveHSYNC_A;
360         u32 saveVTOTAL_A;
361         u32 saveVBLANK_A;
362         u32 saveVSYNC_A;
363         u32 saveBCLRPAT_A;
364         u32 saveTRANSACONF;
365         u32 saveTRANS_HTOTAL_A;
366         u32 saveTRANS_HBLANK_A;
367         u32 saveTRANS_HSYNC_A;
368         u32 saveTRANS_VTOTAL_A;
369         u32 saveTRANS_VBLANK_A;
370         u32 saveTRANS_VSYNC_A;
371         u32 savePIPEASTAT;
372         u32 saveDSPASTRIDE;
373         u32 saveDSPASIZE;
374         u32 saveDSPAPOS;
375         u32 saveDSPAADDR;
376         u32 saveDSPASURF;
377         u32 saveDSPATILEOFF;
378         u32 savePFIT_PGM_RATIOS;
379         u32 saveBLC_HIST_CTL;
380         u32 saveBLC_PWM_CTL;
381         u32 saveBLC_PWM_CTL2;
382         u32 saveBLC_CPU_PWM_CTL;
383         u32 saveBLC_CPU_PWM_CTL2;
384         u32 saveFPB0;
385         u32 saveFPB1;
386         u32 saveDPLL_B;
387         u32 saveDPLL_B_MD;
388         u32 saveHTOTAL_B;
389         u32 saveHBLANK_B;
390         u32 saveHSYNC_B;
391         u32 saveVTOTAL_B;
392         u32 saveVBLANK_B;
393         u32 saveVSYNC_B;
394         u32 saveBCLRPAT_B;
395         u32 saveTRANSBCONF;
396         u32 saveTRANS_HTOTAL_B;
397         u32 saveTRANS_HBLANK_B;
398         u32 saveTRANS_HSYNC_B;
399         u32 saveTRANS_VTOTAL_B;
400         u32 saveTRANS_VBLANK_B;
401         u32 saveTRANS_VSYNC_B;
402         u32 savePIPEBSTAT;
403         u32 saveDSPBSTRIDE;
404         u32 saveDSPBSIZE;
405         u32 saveDSPBPOS;
406         u32 saveDSPBADDR;
407         u32 saveDSPBSURF;
408         u32 saveDSPBTILEOFF;
409         u32 saveVGA0;
410         u32 saveVGA1;
411         u32 saveVGA_PD;
412         u32 saveVGACNTRL;
413         u32 saveADPA;
414         u32 saveLVDS;
415         u32 savePP_ON_DELAYS;
416         u32 savePP_OFF_DELAYS;
417         u32 saveDVOA;
418         u32 saveDVOB;
419         u32 saveDVOC;
420         u32 savePP_ON;
421         u32 savePP_OFF;
422         u32 savePP_CONTROL;
423         u32 savePP_DIVISOR;
424         u32 savePFIT_CONTROL;
425         u32 save_palette_a[256];
426         u32 save_palette_b[256];
427         u32 saveDPFC_CB_BASE;
428         u32 saveFBC_CFB_BASE;
429         u32 saveFBC_LL_BASE;
430         u32 saveFBC_CONTROL;
431         u32 saveFBC_CONTROL2;
432         u32 saveIER;
433         u32 saveIIR;
434         u32 saveIMR;
435         u32 saveDEIER;
436         u32 saveDEIMR;
437         u32 saveGTIER;
438         u32 saveGTIMR;
439         u32 saveFDI_RXA_IMR;
440         u32 saveFDI_RXB_IMR;
441         u32 saveCACHE_MODE_0;
442         u32 saveMI_ARB_STATE;
443         u32 saveSWF0[16];
444         u32 saveSWF1[16];
445         u32 saveSWF2[3];
446         u8 saveMSR;
447         u8 saveSR[8];
448         u8 saveGR[25];
449         u8 saveAR_INDEX;
450         u8 saveAR[21];
451         u8 saveDACMASK;
452         u8 saveCR[37];
453         uint64_t saveFENCE[16];
454         u32 saveCURACNTR;
455         u32 saveCURAPOS;
456         u32 saveCURABASE;
457         u32 saveCURBCNTR;
458         u32 saveCURBPOS;
459         u32 saveCURBBASE;
460         u32 saveCURSIZE;
461         u32 saveDP_B;
462         u32 saveDP_C;
463         u32 saveDP_D;
464         u32 savePIPEA_GMCH_DATA_M;
465         u32 savePIPEB_GMCH_DATA_M;
466         u32 savePIPEA_GMCH_DATA_N;
467         u32 savePIPEB_GMCH_DATA_N;
468         u32 savePIPEA_DP_LINK_M;
469         u32 savePIPEB_DP_LINK_M;
470         u32 savePIPEA_DP_LINK_N;
471         u32 savePIPEB_DP_LINK_N;
472         u32 saveFDI_RXA_CTL;
473         u32 saveFDI_TXA_CTL;
474         u32 saveFDI_RXB_CTL;
475         u32 saveFDI_TXB_CTL;
476         u32 savePFA_CTL_1;
477         u32 savePFB_CTL_1;
478         u32 savePFA_WIN_SZ;
479         u32 savePFB_WIN_SZ;
480         u32 savePFA_WIN_POS;
481         u32 savePFB_WIN_POS;
482         u32 savePCH_DREF_CONTROL;
483         u32 saveDISP_ARB_CTL;
484         u32 savePIPEA_DATA_M1;
485         u32 savePIPEA_DATA_N1;
486         u32 savePIPEA_LINK_M1;
487         u32 savePIPEA_LINK_N1;
488         u32 savePIPEB_DATA_M1;
489         u32 savePIPEB_DATA_N1;
490         u32 savePIPEB_LINK_M1;
491         u32 savePIPEB_LINK_N1;
492         u32 saveMCHBAR_RENDER_STANDBY;
493
494         struct {
495                 struct drm_mm gtt_space;
496
497                 struct io_mapping *gtt_mapping;
498                 int gtt_mtrr;
499
500                 /**
501                  * Membership on list of all loaded devices, used to evict
502                  * inactive buffers under memory pressure.
503                  *
504                  * Modifications should only be done whilst holding the
505                  * shrink_list_lock spinlock.
506                  */
507                 struct list_head shrink_list;
508
509                 /**
510                  * List of objects currently involved in rendering from the
511                  * ringbuffer.
512                  *
513                  * Includes buffers having the contents of their GPU caches
514                  * flushed, not necessarily primitives.  last_rendering_seqno
515                  * represents when the rendering involved will be completed.
516                  *
517                  * A reference is held on the buffer while on this list.
518                  */
519                 spinlock_t active_list_lock;
520                 struct list_head active_list;
521
522                 /**
523                  * List of objects which are not in the ringbuffer but which
524                  * still have a write_domain which needs to be flushed before
525                  * unbinding.
526                  *
527                  * last_rendering_seqno is 0 while an object is in this list.
528                  *
529                  * A reference is held on the buffer while on this list.
530                  */
531                 struct list_head flushing_list;
532
533                 /**
534                  * List of objects currently pending a GPU write flush.
535                  *
536                  * All elements on this list will belong to either the
537                  * active_list or flushing_list, last_rendering_seqno can
538                  * be used to differentiate between the two elements.
539                  */
540                 struct list_head gpu_write_list;
541
542                 /**
543                  * LRU list of objects which are not in the ringbuffer and
544                  * are ready to unbind, but are still in the GTT.
545                  *
546                  * last_rendering_seqno is 0 while an object is in this list.
547                  *
548                  * A reference is not held on the buffer while on this list,
549                  * as merely being GTT-bound shouldn't prevent its being
550                  * freed, and we'll pull it off the list in the free path.
551                  */
552                 struct list_head inactive_list;
553
554                 /** LRU list of objects with fence regs on them. */
555                 struct list_head fence_list;
556
557                 /**
558                  * List of breadcrumbs associated with GPU requests currently
559                  * outstanding.
560                  */
561                 struct list_head request_list;
562
563                 /**
564                  * We leave the user IRQ off as much as possible,
565                  * but this means that requests will finish and never
566                  * be retired once the system goes idle. Set a timer to
567                  * fire periodically while the ring is running. When it
568                  * fires, go retire requests.
569                  */
570                 struct delayed_work retire_work;
571
572                 uint32_t next_gem_seqno;
573
574                 /**
575                  * Waiting sequence number, if any
576                  */
577                 uint32_t waiting_gem_seqno;
578
579                 /**
580                  * Last seq seen at irq time
581                  */
582                 uint32_t irq_gem_seqno;
583
584                 /**
585                  * Flag if the X Server, and thus DRM, is not currently in
586                  * control of the device.
587                  *
588                  * This is set between LeaveVT and EnterVT.  It needs to be
589                  * replaced with a semaphore.  It also needs to be
590                  * transitioned away from for kernel modesetting.
591                  */
592                 int suspended;
593
594                 /**
595                  * Flag if the hardware appears to be wedged.
596                  *
597                  * This is set when attempts to idle the device timeout.
598                  * It prevents command submission from occuring and makes
599                  * every pending request fail
600                  */
601                 atomic_t wedged;
602
603                 /** Bit 6 swizzling required for X tiling */
604                 uint32_t bit_6_swizzle_x;
605                 /** Bit 6 swizzling required for Y tiling */
606                 uint32_t bit_6_swizzle_y;
607
608                 /* storage for physical objects */
609                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
610         } mm;
611         struct sdvo_device_mapping sdvo_mappings[2];
612         /* indicate whether the LVDS_BORDER should be enabled or not */
613         unsigned int lvds_border_bits;
614
615         struct drm_crtc *plane_to_crtc_mapping[2];
616         struct drm_crtc *pipe_to_crtc_mapping[2];
617         wait_queue_head_t pending_flip_queue;
618
619         /* Reclocking support */
620         bool render_reclock_avail;
621         bool lvds_downclock_avail;
622         /* indicate whether the LVDS EDID is OK */
623         bool lvds_edid_good;
624         /* indicates the reduced downclock for LVDS*/
625         int lvds_downclock;
626         struct work_struct idle_work;
627         struct timer_list idle_timer;
628         bool busy;
629         u16 orig_clock;
630         int child_dev_num;
631         struct child_device_config *child_dev;
632         struct drm_connector *int_lvds_connector;
633
634         bool mchbar_need_disable;
635
636         u8 cur_delay;
637         u8 min_delay;
638         u8 max_delay;
639
640         enum no_fbc_reason no_fbc_reason;
641 } drm_i915_private_t;
642
643 /** driver private structure attached to each drm_gem_object */
644 struct drm_i915_gem_object {
645         struct drm_gem_object *obj;
646
647         /** Current space allocated to this object in the GTT, if any. */
648         struct drm_mm_node *gtt_space;
649
650         /** This object's place on the active/flushing/inactive lists */
651         struct list_head list;
652         /** This object's place on GPU write list */
653         struct list_head gpu_write_list;
654
655         /** This object's place on the fenced object LRU */
656         struct list_head fence_list;
657
658         /**
659          * This is set if the object is on the active or flushing lists
660          * (has pending rendering), and is not set if it's on inactive (ready
661          * to be unbound).
662          */
663         int active;
664
665         /**
666          * This is set if the object has been written to since last bound
667          * to the GTT
668          */
669         int dirty;
670
671         /** AGP memory structure for our GTT binding. */
672         DRM_AGP_MEM *agp_mem;
673
674         struct page **pages;
675         int pages_refcount;
676
677         /**
678          * Current offset of the object in GTT space.
679          *
680          * This is the same as gtt_space->start
681          */
682         uint32_t gtt_offset;
683
684         /**
685          * Fake offset for use by mmap(2)
686          */
687         uint64_t mmap_offset;
688
689         /**
690          * Fence register bits (if any) for this object.  Will be set
691          * as needed when mapped into the GTT.
692          * Protected by dev->struct_mutex.
693          */
694         int fence_reg;
695
696         /** How many users have pinned this object in GTT space */
697         int pin_count;
698
699         /** Breadcrumb of last rendering to the buffer. */
700         uint32_t last_rendering_seqno;
701
702         /** Current tiling mode for the object. */
703         uint32_t tiling_mode;
704         uint32_t stride;
705
706         /** Record of address bit 17 of each page at last unbind. */
707         long *bit_17;
708
709         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
710         uint32_t agp_type;
711
712         /**
713          * If present, while GEM_DOMAIN_CPU is in the read domain this array
714          * flags which individual pages are valid.
715          */
716         uint8_t *page_cpu_valid;
717
718         /** User space pin count and filp owning the pin */
719         uint32_t user_pin_count;
720         struct drm_file *pin_filp;
721
722         /** for phy allocated objects */
723         struct drm_i915_gem_phys_object *phys_obj;
724
725         /**
726          * Used for checking the object doesn't appear more than once
727          * in an execbuffer object list.
728          */
729         int in_execbuffer;
730
731         /**
732          * Advice: are the backing pages purgeable?
733          */
734         int madv;
735
736         /**
737          * Number of crtcs where this object is currently the fb, but
738          * will be page flipped away on the next vblank.  When it
739          * reaches 0, dev_priv->pending_flip_queue will be woken up.
740          */
741         atomic_t pending_flip;
742 };
743
744 #define to_intel_bo(x) ((struct drm_i915_gem_object *) (x)->driver_private)
745
746 /**
747  * Request queue structure.
748  *
749  * The request queue allows us to note sequence numbers that have been emitted
750  * and may be associated with active buffers to be retired.
751  *
752  * By keeping this list, we can avoid having to do questionable
753  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
754  * an emission time with seqnos for tracking how far ahead of the GPU we are.
755  */
756 struct drm_i915_gem_request {
757         /** GEM sequence number associated with this request. */
758         uint32_t seqno;
759
760         /** Time at which this request was emitted, in jiffies. */
761         unsigned long emitted_jiffies;
762
763         /** global list entry for this request */
764         struct list_head list;
765
766         /** file_priv list entry for this request */
767         struct list_head client_list;
768 };
769
770 struct drm_i915_file_private {
771         struct {
772                 struct list_head request_list;
773         } mm;
774 };
775
776 enum intel_chip_family {
777         CHIP_I8XX = 0x01,
778         CHIP_I9XX = 0x02,
779         CHIP_I915 = 0x04,
780         CHIP_I965 = 0x08,
781 };
782
783 extern struct drm_ioctl_desc i915_ioctls[];
784 extern int i915_max_ioctl;
785 extern unsigned int i915_fbpercrtc;
786 extern unsigned int i915_powersave;
787 extern unsigned int i915_lvds_downclock;
788
789 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
790 extern int i915_resume(struct drm_device *dev);
791 extern void i915_save_display(struct drm_device *dev);
792 extern void i915_restore_display(struct drm_device *dev);
793 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
794 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
795
796                                 /* i915_dma.c */
797 extern void i915_kernel_lost_context(struct drm_device * dev);
798 extern int i915_driver_load(struct drm_device *, unsigned long flags);
799 extern int i915_driver_unload(struct drm_device *);
800 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
801 extern void i915_driver_lastclose(struct drm_device * dev);
802 extern void i915_driver_preclose(struct drm_device *dev,
803                                  struct drm_file *file_priv);
804 extern void i915_driver_postclose(struct drm_device *dev,
805                                   struct drm_file *file_priv);
806 extern int i915_driver_device_is_agp(struct drm_device * dev);
807 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
808                               unsigned long arg);
809 extern int i915_emit_box(struct drm_device *dev,
810                          struct drm_clip_rect *boxes,
811                          int i, int DR1, int DR4);
812 extern int i965_reset(struct drm_device *dev, u8 flags);
813
814 /* i915_irq.c */
815 void i915_hangcheck_elapsed(unsigned long data);
816 void i915_destroy_error_state(struct drm_device *dev);
817 extern int i915_irq_emit(struct drm_device *dev, void *data,
818                          struct drm_file *file_priv);
819 extern int i915_irq_wait(struct drm_device *dev, void *data,
820                          struct drm_file *file_priv);
821 void i915_user_irq_get(struct drm_device *dev);
822 void i915_trace_irq_get(struct drm_device *dev, u32 seqno);
823 void i915_user_irq_put(struct drm_device *dev);
824 extern void i915_enable_interrupt (struct drm_device *dev);
825
826 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
827 extern void i915_driver_irq_preinstall(struct drm_device * dev);
828 extern int i915_driver_irq_postinstall(struct drm_device *dev);
829 extern void i915_driver_irq_uninstall(struct drm_device * dev);
830 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
831                                 struct drm_file *file_priv);
832 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
833                                 struct drm_file *file_priv);
834 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
835 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
836 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
837 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
838 extern int i915_vblank_swap(struct drm_device *dev, void *data,
839                             struct drm_file *file_priv);
840 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
841
842 void
843 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
844
845 void
846 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
847
848 void intel_enable_asle (struct drm_device *dev);
849
850
851 /* i915_mem.c */
852 extern int i915_mem_alloc(struct drm_device *dev, void *data,
853                           struct drm_file *file_priv);
854 extern int i915_mem_free(struct drm_device *dev, void *data,
855                          struct drm_file *file_priv);
856 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
857                               struct drm_file *file_priv);
858 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
859                                  struct drm_file *file_priv);
860 extern void i915_mem_takedown(struct mem_block **heap);
861 extern void i915_mem_release(struct drm_device * dev,
862                              struct drm_file *file_priv, struct mem_block *heap);
863 /* i915_gem.c */
864 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
865                         struct drm_file *file_priv);
866 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
867                           struct drm_file *file_priv);
868 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
869                          struct drm_file *file_priv);
870 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
871                           struct drm_file *file_priv);
872 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
873                         struct drm_file *file_priv);
874 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
875                         struct drm_file *file_priv);
876 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
877                               struct drm_file *file_priv);
878 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
879                              struct drm_file *file_priv);
880 int i915_gem_execbuffer(struct drm_device *dev, void *data,
881                         struct drm_file *file_priv);
882 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
883                          struct drm_file *file_priv);
884 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
885                        struct drm_file *file_priv);
886 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
887                          struct drm_file *file_priv);
888 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
889                         struct drm_file *file_priv);
890 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
891                             struct drm_file *file_priv);
892 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
893                            struct drm_file *file_priv);
894 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
895                            struct drm_file *file_priv);
896 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
897                            struct drm_file *file_priv);
898 int i915_gem_set_tiling(struct drm_device *dev, void *data,
899                         struct drm_file *file_priv);
900 int i915_gem_get_tiling(struct drm_device *dev, void *data,
901                         struct drm_file *file_priv);
902 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
903                                 struct drm_file *file_priv);
904 void i915_gem_load(struct drm_device *dev);
905 int i915_gem_init_object(struct drm_gem_object *obj);
906 void i915_gem_free_object(struct drm_gem_object *obj);
907 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment);
908 void i915_gem_object_unpin(struct drm_gem_object *obj);
909 int i915_gem_object_unbind(struct drm_gem_object *obj);
910 void i915_gem_release_mmap(struct drm_gem_object *obj);
911 void i915_gem_lastclose(struct drm_device *dev);
912 uint32_t i915_get_gem_seqno(struct drm_device *dev);
913 bool i915_seqno_passed(uint32_t seq1, uint32_t seq2);
914 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj);
915 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj);
916 void i915_gem_retire_requests(struct drm_device *dev);
917 void i915_gem_retire_work_handler(struct work_struct *work);
918 void i915_gem_clflush_object(struct drm_gem_object *obj);
919 int i915_gem_object_set_domain(struct drm_gem_object *obj,
920                                uint32_t read_domains,
921                                uint32_t write_domain);
922 int i915_gem_init_ringbuffer(struct drm_device *dev);
923 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
924 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
925                      unsigned long end);
926 int i915_gem_idle(struct drm_device *dev);
927 uint32_t i915_add_request(struct drm_device *dev, struct drm_file *file_priv,
928                           uint32_t flush_domains);
929 int i915_do_wait_request(struct drm_device *dev, uint32_t seqno, int interruptible);
930 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
931 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
932                                       int write);
933 int i915_gem_object_set_to_display_plane(struct drm_gem_object *obj);
934 int i915_gem_attach_phys_object(struct drm_device *dev,
935                                 struct drm_gem_object *obj, int id);
936 void i915_gem_detach_phys_object(struct drm_device *dev,
937                                  struct drm_gem_object *obj);
938 void i915_gem_free_all_phys_object(struct drm_device *dev);
939 int i915_gem_object_get_pages(struct drm_gem_object *obj, gfp_t gfpmask);
940 void i915_gem_object_put_pages(struct drm_gem_object *obj);
941 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
942 void i915_gem_object_flush_write_domain(struct drm_gem_object *obj);
943
944 void i915_gem_shrinker_init(void);
945 void i915_gem_shrinker_exit(void);
946
947 /* i915_gem_tiling.c */
948 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
949 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
950 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
951 bool i915_tiling_ok(struct drm_device *dev, int stride, int size,
952                     int tiling_mode);
953 bool i915_gem_object_fence_offset_ok(struct drm_gem_object *obj,
954                                      int tiling_mode);
955
956 /* i915_gem_debug.c */
957 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
958                           const char *where, uint32_t mark);
959 #if WATCH_INACTIVE
960 void i915_verify_inactive(struct drm_device *dev, char *file, int line);
961 #else
962 #define i915_verify_inactive(dev, file, line)
963 #endif
964 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
965 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
966                           const char *where, uint32_t mark);
967 void i915_dump_lru(struct drm_device *dev, const char *where);
968
969 /* i915_debugfs.c */
970 int i915_debugfs_init(struct drm_minor *minor);
971 void i915_debugfs_cleanup(struct drm_minor *minor);
972
973 /* i915_suspend.c */
974 extern int i915_save_state(struct drm_device *dev);
975 extern int i915_restore_state(struct drm_device *dev);
976
977 /* i915_suspend.c */
978 extern int i915_save_state(struct drm_device *dev);
979 extern int i915_restore_state(struct drm_device *dev);
980
981 #ifdef CONFIG_ACPI
982 /* i915_opregion.c */
983 extern int intel_opregion_init(struct drm_device *dev, int resume);
984 extern void intel_opregion_free(struct drm_device *dev, int suspend);
985 extern void opregion_asle_intr(struct drm_device *dev);
986 extern void ironlake_opregion_gse_intr(struct drm_device *dev);
987 extern void opregion_enable_asle(struct drm_device *dev);
988 #else
989 static inline int intel_opregion_init(struct drm_device *dev, int resume) { return 0; }
990 static inline void intel_opregion_free(struct drm_device *dev, int suspend) { return; }
991 static inline void opregion_asle_intr(struct drm_device *dev) { return; }
992 static inline void ironlake_opregion_gse_intr(struct drm_device *dev) { return; }
993 static inline void opregion_enable_asle(struct drm_device *dev) { return; }
994 #endif
995
996 /* modesetting */
997 extern void intel_modeset_init(struct drm_device *dev);
998 extern void intel_modeset_cleanup(struct drm_device *dev);
999 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1000 extern void i8xx_disable_fbc(struct drm_device *dev);
1001 extern void g4x_disable_fbc(struct drm_device *dev);
1002
1003 extern void intel_detect_pch (struct drm_device *dev);
1004 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1005
1006 /**
1007  * Lock test for when it's just for synchronization of ring access.
1008  *
1009  * In that case, we don't need to do it when GEM is initialized as nobody else
1010  * has access to the ring.
1011  */
1012 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
1013         if (((drm_i915_private_t *)dev->dev_private)->ring.ring_obj == NULL) \
1014                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
1015 } while (0)
1016
1017 #define I915_READ(reg)          readl(dev_priv->regs + (reg))
1018 #define I915_WRITE(reg, val)     writel(val, dev_priv->regs + (reg))
1019 #define I915_READ16(reg)        readw(dev_priv->regs + (reg))
1020 #define I915_WRITE16(reg, val)  writel(val, dev_priv->regs + (reg))
1021 #define I915_READ8(reg)         readb(dev_priv->regs + (reg))
1022 #define I915_WRITE8(reg, val)   writeb(val, dev_priv->regs + (reg))
1023 #define I915_WRITE64(reg, val)  writeq(val, dev_priv->regs + (reg))
1024 #define I915_READ64(reg)        readq(dev_priv->regs + (reg))
1025 #define POSTING_READ(reg)       (void)I915_READ(reg)
1026
1027 #define I915_VERBOSE 0
1028
1029 #define RING_LOCALS     volatile unsigned int *ring_virt__;
1030
1031 #define BEGIN_LP_RING(n) do {                                           \
1032         int bytes__ = 4*(n);                                            \
1033         if (I915_VERBOSE) DRM_DEBUG("BEGIN_LP_RING(%d)\n", (n));        \
1034         /* a wrap must occur between instructions so pad beforehand */  \
1035         if (unlikely (dev_priv->ring.tail + bytes__ > dev_priv->ring.Size)) \
1036                 i915_wrap_ring(dev);                                    \
1037         if (unlikely (dev_priv->ring.space < bytes__))                  \
1038                 i915_wait_ring(dev, bytes__, __func__);                 \
1039         ring_virt__ = (unsigned int *)                                  \
1040                 (dev_priv->ring.virtual_start + dev_priv->ring.tail);   \
1041         dev_priv->ring.tail += bytes__;                                 \
1042         dev_priv->ring.tail &= dev_priv->ring.Size - 1;                 \
1043         dev_priv->ring.space -= bytes__;                                \
1044 } while (0)
1045
1046 #define OUT_RING(n) do {                                                \
1047         if (I915_VERBOSE) DRM_DEBUG("   OUT_RING %x\n", (int)(n));      \
1048         *ring_virt__++ = (n);                                           \
1049 } while (0)
1050
1051 #define ADVANCE_LP_RING() do {                                          \
1052         if (I915_VERBOSE)                                               \
1053                 DRM_DEBUG("ADVANCE_LP_RING %x\n", dev_priv->ring.tail); \
1054         I915_WRITE(PRB0_TAIL, dev_priv->ring.tail);                     \
1055 } while(0)
1056
1057 /**
1058  * Reads a dword out of the status page, which is written to from the command
1059  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
1060  * MI_STORE_DATA_IMM.
1061  *
1062  * The following dwords have a reserved meaning:
1063  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
1064  * 0x04: ring 0 head pointer
1065  * 0x05: ring 1 head pointer (915-class)
1066  * 0x06: ring 2 head pointer (915-class)
1067  * 0x10-0x1b: Context status DWords (GM45)
1068  * 0x1f: Last written status offset. (GM45)
1069  *
1070  * The area from dword 0x20 to 0x3ff is available for driver usage.
1071  */
1072 #define READ_HWSP(dev_priv, reg)  (((volatile u32*)(dev_priv->hw_status_page))[reg])
1073 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
1074 #define I915_GEM_HWS_INDEX              0x20
1075 #define I915_BREADCRUMB_INDEX           0x21
1076
1077 extern int i915_wrap_ring(struct drm_device * dev);
1078 extern int i915_wait_ring(struct drm_device * dev, int n, const char *caller);
1079
1080 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1081
1082 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1083 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1084 #define IS_I85X(dev)            ((dev)->pci_device == 0x3582)
1085 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1086 #define IS_GEN2(dev)            (INTEL_INFO(dev)->is_i8xx)
1087 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1088 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1089 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1090 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1091 #define IS_I965G(dev)           (INTEL_INFO(dev)->is_i965g)
1092 #define IS_I965GM(dev)          (INTEL_INFO(dev)->is_i965gm)
1093 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1094 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1095 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1096 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1097 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1098 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1099 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1100 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1101 #define IS_IRONLAKE(dev)        (INTEL_INFO(dev)->is_ironlake)
1102 #define IS_I9XX(dev)            (INTEL_INFO(dev)->is_i9xx)
1103 #define IS_GEN6(dev)            (INTEL_INFO(dev)->is_gen6)
1104 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1105
1106 #define IS_GEN3(dev)    (IS_I915G(dev) ||                       \
1107                          IS_I915GM(dev) ||                      \
1108                          IS_I945G(dev) ||                       \
1109                          IS_I945GM(dev) ||                      \
1110                          IS_G33(dev) || \
1111                          IS_PINEVIEW(dev))
1112 #define IS_GEN4(dev)    ((dev)->pci_device == 0x2972 ||         \
1113                          (dev)->pci_device == 0x2982 ||         \
1114                          (dev)->pci_device == 0x2992 ||         \
1115                          (dev)->pci_device == 0x29A2 ||         \
1116                          (dev)->pci_device == 0x2A02 ||         \
1117                          (dev)->pci_device == 0x2A12 ||         \
1118                          (dev)->pci_device == 0x2E02 ||         \
1119                          (dev)->pci_device == 0x2E12 ||         \
1120                          (dev)->pci_device == 0x2E22 ||         \
1121                          (dev)->pci_device == 0x2E32 ||         \
1122                          (dev)->pci_device == 0x2A42 ||         \
1123                          (dev)->pci_device == 0x2E42)
1124
1125 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1126
1127 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1128  * rows, which changed the alignment requirements and fence programming.
1129  */
1130 #define HAS_128_BYTE_Y_TILING(dev) (IS_I9XX(dev) && !(IS_I915G(dev) || \
1131                                                       IS_I915GM(dev)))
1132 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (IS_I9XX(dev) && !IS_PINEVIEW(dev))
1133 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_IRONLAKE(dev))
1134 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_IRONLAKE(dev))
1135 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1136 #define SUPPORTS_TV(dev)                (IS_I9XX(dev) && IS_MOBILE(dev) && \
1137                                         !IS_IRONLAKE(dev) && !IS_PINEVIEW(dev) && \
1138                                         !IS_GEN6(dev))
1139 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1140 /* dsparb controlled by hw only */
1141 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1142
1143 #define HAS_FW_BLC(dev) (IS_I9XX(dev) || IS_G4X(dev) || IS_IRONLAKE(dev))
1144 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1145 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1146 #define I915_HAS_RC6(dev) (INTEL_INFO(dev)->has_rc6)
1147
1148 #define HAS_PCH_SPLIT(dev) (IS_IRONLAKE(dev) || \
1149                             IS_GEN6(dev))
1150
1151 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1152 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1153
1154 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
1155
1156 #endif