[libata] Remove ->irq_ack() hook, and ata_dummy_irq_on()
[pandora-kernel.git] / drivers / ata / sata_qstor.c
1 /*
2  *  sata_qstor.c - Pacific Digital Corporation QStor SATA
3  *
4  *  Maintained by:  Mark Lord <mlord@pobox.com>
5  *
6  *  Copyright 2005 Pacific Digital Corporation.
7  *  (OSL/GPL code release authorized by Jalil Fadavi).
8  *
9  *
10  *  This program is free software; you can redistribute it and/or modify
11  *  it under the terms of the GNU General Public License as published by
12  *  the Free Software Foundation; either version 2, or (at your option)
13  *  any later version.
14  *
15  *  This program is distributed in the hope that it will be useful,
16  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
17  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  *  GNU General Public License for more details.
19  *
20  *  You should have received a copy of the GNU General Public License
21  *  along with this program; see the file COPYING.  If not, write to
22  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
23  *
24  *
25  *  libata documentation is available via 'make {ps|pdf}docs',
26  *  as Documentation/DocBook/libata.*
27  *
28  */
29
30 #include <linux/kernel.h>
31 #include <linux/module.h>
32 #include <linux/pci.h>
33 #include <linux/init.h>
34 #include <linux/blkdev.h>
35 #include <linux/delay.h>
36 #include <linux/interrupt.h>
37 #include <linux/device.h>
38 #include <scsi/scsi_host.h>
39 #include <linux/libata.h>
40
41 #define DRV_NAME        "sata_qstor"
42 #define DRV_VERSION     "0.09"
43
44 enum {
45         QS_MMIO_BAR             = 4,
46
47         QS_PORTS                = 4,
48         QS_MAX_PRD              = LIBATA_MAX_PRD,
49         QS_CPB_ORDER            = 6,
50         QS_CPB_BYTES            = (1 << QS_CPB_ORDER),
51         QS_PRD_BYTES            = QS_MAX_PRD * 16,
52         QS_PKT_BYTES            = QS_CPB_BYTES + QS_PRD_BYTES,
53
54         /* global register offsets */
55         QS_HCF_CNFG3            = 0x0003, /* host configuration offset */
56         QS_HID_HPHY             = 0x0004, /* host physical interface info */
57         QS_HCT_CTRL             = 0x00e4, /* global interrupt mask offset */
58         QS_HST_SFF              = 0x0100, /* host status fifo offset */
59         QS_HVS_SERD3            = 0x0393, /* PHY enable offset */
60
61         /* global control bits */
62         QS_HPHY_64BIT           = (1 << 1), /* 64-bit bus detected */
63         QS_CNFG3_GSRST          = 0x01,     /* global chip reset */
64         QS_SERD3_PHY_ENA        = 0xf0,     /* PHY detection ENAble*/
65
66         /* per-channel register offsets */
67         QS_CCF_CPBA             = 0x0710, /* chan CPB base address */
68         QS_CCF_CSEP             = 0x0718, /* chan CPB separation factor */
69         QS_CFC_HUFT             = 0x0800, /* host upstream fifo threshold */
70         QS_CFC_HDFT             = 0x0804, /* host downstream fifo threshold */
71         QS_CFC_DUFT             = 0x0808, /* dev upstream fifo threshold */
72         QS_CFC_DDFT             = 0x080c, /* dev downstream fifo threshold */
73         QS_CCT_CTR0             = 0x0900, /* chan control-0 offset */
74         QS_CCT_CTR1             = 0x0901, /* chan control-1 offset */
75         QS_CCT_CFF              = 0x0a00, /* chan command fifo offset */
76
77         /* channel control bits */
78         QS_CTR0_REG             = (1 << 1),   /* register mode (vs. pkt mode) */
79         QS_CTR0_CLER            = (1 << 2),   /* clear channel errors */
80         QS_CTR1_RDEV            = (1 << 1),   /* sata phy/comms reset */
81         QS_CTR1_RCHN            = (1 << 4),   /* reset channel logic */
82         QS_CCF_RUN_PKT          = 0x107,      /* RUN a new dma PKT */
83
84         /* pkt sub-field headers */
85         QS_HCB_HDR              = 0x01,   /* Host Control Block header */
86         QS_DCB_HDR              = 0x02,   /* Device Control Block header */
87
88         /* pkt HCB flag bits */
89         QS_HF_DIRO              = (1 << 0),   /* data DIRection Out */
90         QS_HF_DAT               = (1 << 3),   /* DATa pkt */
91         QS_HF_IEN               = (1 << 4),   /* Interrupt ENable */
92         QS_HF_VLD               = (1 << 5),   /* VaLiD pkt */
93
94         /* pkt DCB flag bits */
95         QS_DF_PORD              = (1 << 2),   /* Pio OR Dma */
96         QS_DF_ELBA              = (1 << 3),   /* Extended LBA (lba48) */
97
98         /* PCI device IDs */
99         board_2068_idx          = 0,    /* QStor 4-port SATA/RAID */
100 };
101
102 enum {
103         QS_DMA_BOUNDARY         = ~0UL
104 };
105
106 typedef enum { qs_state_idle, qs_state_pkt, qs_state_mmio } qs_state_t;
107
108 struct qs_port_priv {
109         u8                      *pkt;
110         dma_addr_t              pkt_dma;
111         qs_state_t              state;
112 };
113
114 static int qs_scr_read(struct ata_port *ap, unsigned int sc_reg, u32 *val);
115 static int qs_scr_write(struct ata_port *ap, unsigned int sc_reg, u32 val);
116 static int qs_ata_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
117 static int qs_port_start(struct ata_port *ap);
118 static void qs_host_stop(struct ata_host *host);
119 static void qs_phy_reset(struct ata_port *ap);
120 static void qs_qc_prep(struct ata_queued_cmd *qc);
121 static unsigned int qs_qc_issue(struct ata_queued_cmd *qc);
122 static int qs_check_atapi_dma(struct ata_queued_cmd *qc);
123 static void qs_bmdma_stop(struct ata_queued_cmd *qc);
124 static u8 qs_bmdma_status(struct ata_port *ap);
125 static void qs_irq_clear(struct ata_port *ap);
126 static void qs_eng_timeout(struct ata_port *ap);
127
128 static struct scsi_host_template qs_ata_sht = {
129         .module                 = THIS_MODULE,
130         .name                   = DRV_NAME,
131         .ioctl                  = ata_scsi_ioctl,
132         .queuecommand           = ata_scsi_queuecmd,
133         .can_queue              = ATA_DEF_QUEUE,
134         .this_id                = ATA_SHT_THIS_ID,
135         .sg_tablesize           = QS_MAX_PRD,
136         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
137         .emulated               = ATA_SHT_EMULATED,
138         //FIXME .use_clustering         = ATA_SHT_USE_CLUSTERING,
139         .use_clustering         = ENABLE_CLUSTERING,
140         .proc_name              = DRV_NAME,
141         .dma_boundary           = QS_DMA_BOUNDARY,
142         .slave_configure        = ata_scsi_slave_config,
143         .slave_destroy          = ata_scsi_slave_destroy,
144         .bios_param             = ata_std_bios_param,
145 };
146
147 static const struct ata_port_operations qs_ata_ops = {
148         .port_disable           = ata_port_disable,
149         .tf_load                = ata_tf_load,
150         .tf_read                = ata_tf_read,
151         .check_status           = ata_check_status,
152         .check_atapi_dma        = qs_check_atapi_dma,
153         .exec_command           = ata_exec_command,
154         .dev_select             = ata_std_dev_select,
155         .phy_reset              = qs_phy_reset,
156         .qc_prep                = qs_qc_prep,
157         .qc_issue               = qs_qc_issue,
158         .data_xfer              = ata_data_xfer,
159         .eng_timeout            = qs_eng_timeout,
160         .irq_clear              = qs_irq_clear,
161         .irq_on                 = ata_irq_on,
162         .scr_read               = qs_scr_read,
163         .scr_write              = qs_scr_write,
164         .port_start             = qs_port_start,
165         .host_stop              = qs_host_stop,
166         .bmdma_stop             = qs_bmdma_stop,
167         .bmdma_status           = qs_bmdma_status,
168 };
169
170 static const struct ata_port_info qs_port_info[] = {
171         /* board_2068_idx */
172         {
173                 .flags          = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
174                                   ATA_FLAG_SATA_RESET |
175                                   //FIXME ATA_FLAG_SRST |
176                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_POLLING,
177                 .pio_mask       = 0x10, /* pio4 */
178                 .udma_mask      = ATA_UDMA6,
179                 .port_ops       = &qs_ata_ops,
180         },
181 };
182
183 static const struct pci_device_id qs_ata_pci_tbl[] = {
184         { PCI_VDEVICE(PDC, 0x2068), board_2068_idx },
185
186         { }     /* terminate list */
187 };
188
189 static struct pci_driver qs_ata_pci_driver = {
190         .name                   = DRV_NAME,
191         .id_table               = qs_ata_pci_tbl,
192         .probe                  = qs_ata_init_one,
193         .remove                 = ata_pci_remove_one,
194 };
195
196 static void __iomem *qs_mmio_base(struct ata_host *host)
197 {
198         return host->iomap[QS_MMIO_BAR];
199 }
200
201 static int qs_check_atapi_dma(struct ata_queued_cmd *qc)
202 {
203         return 1;       /* ATAPI DMA not supported */
204 }
205
206 static void qs_bmdma_stop(struct ata_queued_cmd *qc)
207 {
208         /* nothing */
209 }
210
211 static u8 qs_bmdma_status(struct ata_port *ap)
212 {
213         return 0;
214 }
215
216 static void qs_irq_clear(struct ata_port *ap)
217 {
218         /* nothing */
219 }
220
221 static inline void qs_enter_reg_mode(struct ata_port *ap)
222 {
223         u8 __iomem *chan = qs_mmio_base(ap->host) + (ap->port_no * 0x4000);
224
225         writeb(QS_CTR0_REG, chan + QS_CCT_CTR0);
226         readb(chan + QS_CCT_CTR0);        /* flush */
227 }
228
229 static inline void qs_reset_channel_logic(struct ata_port *ap)
230 {
231         u8 __iomem *chan = qs_mmio_base(ap->host) + (ap->port_no * 0x4000);
232
233         writeb(QS_CTR1_RCHN, chan + QS_CCT_CTR1);
234         readb(chan + QS_CCT_CTR0);        /* flush */
235         qs_enter_reg_mode(ap);
236 }
237
238 static void qs_phy_reset(struct ata_port *ap)
239 {
240         struct qs_port_priv *pp = ap->private_data;
241
242         pp->state = qs_state_idle;
243         qs_reset_channel_logic(ap);
244         sata_phy_reset(ap);
245 }
246
247 static void qs_eng_timeout(struct ata_port *ap)
248 {
249         struct qs_port_priv *pp = ap->private_data;
250
251         if (pp->state != qs_state_idle) /* healthy paranoia */
252                 pp->state = qs_state_mmio;
253         qs_reset_channel_logic(ap);
254         ata_eng_timeout(ap);
255 }
256
257 static int qs_scr_read(struct ata_port *ap, unsigned int sc_reg, u32 *val)
258 {
259         if (sc_reg > SCR_CONTROL)
260                 return -EINVAL;
261         *val = readl(ap->ioaddr.scr_addr + (sc_reg * 8));
262         return 0;
263 }
264
265 static int qs_scr_write(struct ata_port *ap, unsigned int sc_reg, u32 val)
266 {
267         if (sc_reg > SCR_CONTROL)
268                 return -EINVAL;
269         writel(val, ap->ioaddr.scr_addr + (sc_reg * 8));
270         return 0;
271 }
272
273 static unsigned int qs_fill_sg(struct ata_queued_cmd *qc)
274 {
275         struct scatterlist *sg;
276         struct ata_port *ap = qc->ap;
277         struct qs_port_priv *pp = ap->private_data;
278         unsigned int nelem;
279         u8 *prd = pp->pkt + QS_CPB_BYTES;
280
281         WARN_ON(qc->__sg == NULL);
282         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
283
284         nelem = 0;
285         ata_for_each_sg(sg, qc) {
286                 u64 addr;
287                 u32 len;
288
289                 addr = sg_dma_address(sg);
290                 *(__le64 *)prd = cpu_to_le64(addr);
291                 prd += sizeof(u64);
292
293                 len = sg_dma_len(sg);
294                 *(__le32 *)prd = cpu_to_le32(len);
295                 prd += sizeof(u64);
296
297                 VPRINTK("PRD[%u] = (0x%llX, 0x%X)\n", nelem,
298                                         (unsigned long long)addr, len);
299                 nelem++;
300         }
301
302         return nelem;
303 }
304
305 static void qs_qc_prep(struct ata_queued_cmd *qc)
306 {
307         struct qs_port_priv *pp = qc->ap->private_data;
308         u8 dflags = QS_DF_PORD, *buf = pp->pkt;
309         u8 hflags = QS_HF_DAT | QS_HF_IEN | QS_HF_VLD;
310         u64 addr;
311         unsigned int nelem;
312
313         VPRINTK("ENTER\n");
314
315         qs_enter_reg_mode(qc->ap);
316         if (qc->tf.protocol != ATA_PROT_DMA) {
317                 ata_qc_prep(qc);
318                 return;
319         }
320
321         nelem = qs_fill_sg(qc);
322
323         if ((qc->tf.flags & ATA_TFLAG_WRITE))
324                 hflags |= QS_HF_DIRO;
325         if ((qc->tf.flags & ATA_TFLAG_LBA48))
326                 dflags |= QS_DF_ELBA;
327
328         /* host control block (HCB) */
329         buf[ 0] = QS_HCB_HDR;
330         buf[ 1] = hflags;
331         *(__le32 *)(&buf[ 4]) = cpu_to_le32(qc->nbytes);
332         *(__le32 *)(&buf[ 8]) = cpu_to_le32(nelem);
333         addr = ((u64)pp->pkt_dma) + QS_CPB_BYTES;
334         *(__le64 *)(&buf[16]) = cpu_to_le64(addr);
335
336         /* device control block (DCB) */
337         buf[24] = QS_DCB_HDR;
338         buf[28] = dflags;
339
340         /* frame information structure (FIS) */
341         ata_tf_to_fis(&qc->tf, 0, 1, &buf[32]);
342 }
343
344 static inline void qs_packet_start(struct ata_queued_cmd *qc)
345 {
346         struct ata_port *ap = qc->ap;
347         u8 __iomem *chan = qs_mmio_base(ap->host) + (ap->port_no * 0x4000);
348
349         VPRINTK("ENTER, ap %p\n", ap);
350
351         writeb(QS_CTR0_CLER, chan + QS_CCT_CTR0);
352         wmb();                             /* flush PRDs and pkt to memory */
353         writel(QS_CCF_RUN_PKT, chan + QS_CCT_CFF);
354         readl(chan + QS_CCT_CFF);          /* flush */
355 }
356
357 static unsigned int qs_qc_issue(struct ata_queued_cmd *qc)
358 {
359         struct qs_port_priv *pp = qc->ap->private_data;
360
361         switch (qc->tf.protocol) {
362         case ATA_PROT_DMA:
363
364                 pp->state = qs_state_pkt;
365                 qs_packet_start(qc);
366                 return 0;
367
368         case ATA_PROT_ATAPI_DMA:
369                 BUG();
370                 break;
371
372         default:
373                 break;
374         }
375
376         pp->state = qs_state_mmio;
377         return ata_qc_issue_prot(qc);
378 }
379
380 static inline unsigned int qs_intr_pkt(struct ata_host *host)
381 {
382         unsigned int handled = 0;
383         u8 sFFE;
384         u8 __iomem *mmio_base = qs_mmio_base(host);
385
386         do {
387                 u32 sff0 = readl(mmio_base + QS_HST_SFF);
388                 u32 sff1 = readl(mmio_base + QS_HST_SFF + 4);
389                 u8 sEVLD = (sff1 >> 30) & 0x01; /* valid flag */
390                 sFFE  = sff1 >> 31;             /* empty flag */
391
392                 if (sEVLD) {
393                         u8 sDST = sff0 >> 16;   /* dev status */
394                         u8 sHST = sff1 & 0x3f;  /* host status */
395                         unsigned int port_no = (sff1 >> 8) & 0x03;
396                         struct ata_port *ap = host->ports[port_no];
397
398                         DPRINTK("SFF=%08x%08x: sCHAN=%u sHST=%d sDST=%02x\n",
399                                         sff1, sff0, port_no, sHST, sDST);
400                         handled = 1;
401                         if (ap && !(ap->flags & ATA_FLAG_DISABLED)) {
402                                 struct ata_queued_cmd *qc;
403                                 struct qs_port_priv *pp = ap->private_data;
404                                 if (!pp || pp->state != qs_state_pkt)
405                                         continue;
406                                 qc = ata_qc_from_tag(ap, ap->link.active_tag);
407                                 if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING))) {
408                                         switch (sHST) {
409                                         case 0: /* successful CPB */
410                                         case 3: /* device error */
411                                                 pp->state = qs_state_idle;
412                                                 qs_enter_reg_mode(qc->ap);
413                                                 qc->err_mask |= ac_err_mask(sDST);
414                                                 ata_qc_complete(qc);
415                                                 break;
416                                         default:
417                                                 break;
418                                         }
419                                 }
420                         }
421                 }
422         } while (!sFFE);
423         return handled;
424 }
425
426 static inline unsigned int qs_intr_mmio(struct ata_host *host)
427 {
428         unsigned int handled = 0, port_no;
429
430         for (port_no = 0; port_no < host->n_ports; ++port_no) {
431                 struct ata_port *ap;
432                 ap = host->ports[port_no];
433                 if (ap &&
434                     !(ap->flags & ATA_FLAG_DISABLED)) {
435                         struct ata_queued_cmd *qc;
436                         struct qs_port_priv *pp = ap->private_data;
437                         if (!pp || pp->state != qs_state_mmio)
438                                 continue;
439                         qc = ata_qc_from_tag(ap, ap->link.active_tag);
440                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING))) {
441
442                                 /* check main status, clearing INTRQ */
443                                 u8 status = ata_check_status(ap);
444                                 if ((status & ATA_BUSY))
445                                         continue;
446                                 DPRINTK("ata%u: protocol %d (dev_stat 0x%X)\n",
447                                         ap->print_id, qc->tf.protocol, status);
448
449                                 /* complete taskfile transaction */
450                                 pp->state = qs_state_idle;
451                                 qc->err_mask |= ac_err_mask(status);
452                                 ata_qc_complete(qc);
453                                 handled = 1;
454                         }
455                 }
456         }
457         return handled;
458 }
459
460 static irqreturn_t qs_intr(int irq, void *dev_instance)
461 {
462         struct ata_host *host = dev_instance;
463         unsigned int handled = 0;
464
465         VPRINTK("ENTER\n");
466
467         spin_lock(&host->lock);
468         handled  = qs_intr_pkt(host) | qs_intr_mmio(host);
469         spin_unlock(&host->lock);
470
471         VPRINTK("EXIT\n");
472
473         return IRQ_RETVAL(handled);
474 }
475
476 static void qs_ata_setup_port(struct ata_ioports *port, void __iomem *base)
477 {
478         port->cmd_addr          =
479         port->data_addr         = base + 0x400;
480         port->error_addr        =
481         port->feature_addr      = base + 0x408; /* hob_feature = 0x409 */
482         port->nsect_addr        = base + 0x410; /* hob_nsect   = 0x411 */
483         port->lbal_addr         = base + 0x418; /* hob_lbal    = 0x419 */
484         port->lbam_addr         = base + 0x420; /* hob_lbam    = 0x421 */
485         port->lbah_addr         = base + 0x428; /* hob_lbah    = 0x429 */
486         port->device_addr       = base + 0x430;
487         port->status_addr       =
488         port->command_addr      = base + 0x438;
489         port->altstatus_addr    =
490         port->ctl_addr          = base + 0x440;
491         port->scr_addr          = base + 0xc00;
492 }
493
494 static int qs_port_start(struct ata_port *ap)
495 {
496         struct device *dev = ap->host->dev;
497         struct qs_port_priv *pp;
498         void __iomem *mmio_base = qs_mmio_base(ap->host);
499         void __iomem *chan = mmio_base + (ap->port_no * 0x4000);
500         u64 addr;
501         int rc;
502
503         rc = ata_port_start(ap);
504         if (rc)
505                 return rc;
506         qs_enter_reg_mode(ap);
507         pp = devm_kzalloc(dev, sizeof(*pp), GFP_KERNEL);
508         if (!pp)
509                 return -ENOMEM;
510         pp->pkt = dmam_alloc_coherent(dev, QS_PKT_BYTES, &pp->pkt_dma,
511                                       GFP_KERNEL);
512         if (!pp->pkt)
513                 return -ENOMEM;
514         memset(pp->pkt, 0, QS_PKT_BYTES);
515         ap->private_data = pp;
516
517         addr = (u64)pp->pkt_dma;
518         writel((u32) addr,        chan + QS_CCF_CPBA);
519         writel((u32)(addr >> 32), chan + QS_CCF_CPBA + 4);
520         return 0;
521 }
522
523 static void qs_host_stop(struct ata_host *host)
524 {
525         void __iomem *mmio_base = qs_mmio_base(host);
526
527         writeb(0, mmio_base + QS_HCT_CTRL); /* disable host interrupts */
528         writeb(QS_CNFG3_GSRST, mmio_base + QS_HCF_CNFG3); /* global reset */
529 }
530
531 static void qs_host_init(struct ata_host *host, unsigned int chip_id)
532 {
533         void __iomem *mmio_base = host->iomap[QS_MMIO_BAR];
534         unsigned int port_no;
535
536         writeb(0, mmio_base + QS_HCT_CTRL); /* disable host interrupts */
537         writeb(QS_CNFG3_GSRST, mmio_base + QS_HCF_CNFG3); /* global reset */
538
539         /* reset each channel in turn */
540         for (port_no = 0; port_no < host->n_ports; ++port_no) {
541                 u8 __iomem *chan = mmio_base + (port_no * 0x4000);
542                 writeb(QS_CTR1_RDEV|QS_CTR1_RCHN, chan + QS_CCT_CTR1);
543                 writeb(QS_CTR0_REG, chan + QS_CCT_CTR0);
544                 readb(chan + QS_CCT_CTR0);        /* flush */
545         }
546         writeb(QS_SERD3_PHY_ENA, mmio_base + QS_HVS_SERD3); /* enable phy */
547
548         for (port_no = 0; port_no < host->n_ports; ++port_no) {
549                 u8 __iomem *chan = mmio_base + (port_no * 0x4000);
550                 /* set FIFO depths to same settings as Windows driver */
551                 writew(32, chan + QS_CFC_HUFT);
552                 writew(32, chan + QS_CFC_HDFT);
553                 writew(10, chan + QS_CFC_DUFT);
554                 writew( 8, chan + QS_CFC_DDFT);
555                 /* set CPB size in bytes, as a power of two */
556                 writeb(QS_CPB_ORDER,    chan + QS_CCF_CSEP);
557         }
558         writeb(1, mmio_base + QS_HCT_CTRL); /* enable host interrupts */
559 }
560
561 /*
562  * The QStor understands 64-bit buses, and uses 64-bit fields
563  * for DMA pointers regardless of bus width.  We just have to
564  * make sure our DMA masks are set appropriately for whatever
565  * bridge lies between us and the QStor, and then the DMA mapping
566  * code will ensure we only ever "see" appropriate buffer addresses.
567  * If we're 32-bit limited somewhere, then our 64-bit fields will
568  * just end up with zeros in the upper 32-bits, without any special
569  * logic required outside of this routine (below).
570  */
571 static int qs_set_dma_masks(struct pci_dev *pdev, void __iomem *mmio_base)
572 {
573         u32 bus_info = readl(mmio_base + QS_HID_HPHY);
574         int rc, have_64bit_bus = (bus_info & QS_HPHY_64BIT);
575
576         if (have_64bit_bus &&
577             !pci_set_dma_mask(pdev, DMA_64BIT_MASK)) {
578                 rc = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
579                 if (rc) {
580                         rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
581                         if (rc) {
582                                 dev_printk(KERN_ERR, &pdev->dev,
583                                            "64-bit DMA enable failed\n");
584                                 return rc;
585                         }
586                 }
587         } else {
588                 rc = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
589                 if (rc) {
590                         dev_printk(KERN_ERR, &pdev->dev,
591                                 "32-bit DMA enable failed\n");
592                         return rc;
593                 }
594                 rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
595                 if (rc) {
596                         dev_printk(KERN_ERR, &pdev->dev,
597                                 "32-bit consistent DMA enable failed\n");
598                         return rc;
599                 }
600         }
601         return 0;
602 }
603
604 static int qs_ata_init_one(struct pci_dev *pdev,
605                                 const struct pci_device_id *ent)
606 {
607         static int printed_version;
608         unsigned int board_idx = (unsigned int) ent->driver_data;
609         const struct ata_port_info *ppi[] = { &qs_port_info[board_idx], NULL };
610         struct ata_host *host;
611         int rc, port_no;
612
613         if (!printed_version++)
614                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
615
616         /* alloc host */
617         host = ata_host_alloc_pinfo(&pdev->dev, ppi, QS_PORTS);
618         if (!host)
619                 return -ENOMEM;
620
621         /* acquire resources and fill host */
622         rc = pcim_enable_device(pdev);
623         if (rc)
624                 return rc;
625
626         if ((pci_resource_flags(pdev, QS_MMIO_BAR) & IORESOURCE_MEM) == 0)
627                 return -ENODEV;
628
629         rc = pcim_iomap_regions(pdev, 1 << QS_MMIO_BAR, DRV_NAME);
630         if (rc)
631                 return rc;
632         host->iomap = pcim_iomap_table(pdev);
633
634         rc = qs_set_dma_masks(pdev, host->iomap[QS_MMIO_BAR]);
635         if (rc)
636                 return rc;
637
638         for (port_no = 0; port_no < host->n_ports; ++port_no) {
639                 void __iomem *chan =
640                         host->iomap[QS_MMIO_BAR] + (port_no * 0x4000);
641                 qs_ata_setup_port(&host->ports[port_no]->ioaddr, chan);
642         }
643
644         /* initialize adapter */
645         qs_host_init(host, board_idx);
646
647         pci_set_master(pdev);
648         return ata_host_activate(host, pdev->irq, qs_intr, IRQF_SHARED,
649                                  &qs_ata_sht);
650 }
651
652 static int __init qs_ata_init(void)
653 {
654         return pci_register_driver(&qs_ata_pci_driver);
655 }
656
657 static void __exit qs_ata_exit(void)
658 {
659         pci_unregister_driver(&qs_ata_pci_driver);
660 }
661
662 MODULE_AUTHOR("Mark Lord");
663 MODULE_DESCRIPTION("Pacific Digital Corporation QStor SATA low-level driver");
664 MODULE_LICENSE("GPL");
665 MODULE_DEVICE_TABLE(pci, qs_ata_pci_tbl);
666 MODULE_VERSION(DRV_VERSION);
667
668 module_init(qs_ata_init);
669 module_exit(qs_ata_exit);