Merge branch 'drm-radeon-evergreen-accel' into drm-core-next
[pandora-kernel.git] / arch / sh / include / cpu-sh4 / cpu / mmu_context.h
1 /*
2  * include/asm-sh/cpu-sh4/mmu_context.h
3  *
4  * Copyright (C) 1999 Niibe Yutaka
5  *
6  * This file is subject to the terms and conditions of the GNU General Public
7  * License.  See the file "COPYING" in the main directory of this archive
8  * for more details.
9  */
10 #ifndef __ASM_CPU_SH4_MMU_CONTEXT_H
11 #define __ASM_CPU_SH4_MMU_CONTEXT_H
12
13 #define MMU_PTEH        0xFF000000      /* Page table entry register HIGH */
14 #define MMU_PTEL        0xFF000004      /* Page table entry register LOW */
15 #define MMU_TTB         0xFF000008      /* Translation table base register */
16 #define MMU_TEA         0xFF00000C      /* TLB Exception Address */
17 #define MMU_PTEA        0xFF000034      /* PTE assistance register */
18 #define MMU_PTEAEX      0xFF00007C      /* PTE ASID extension register */
19
20 #define MMUCR           0xFF000010      /* MMU Control Register */
21
22 #define MMU_ITLB_ADDRESS_ARRAY  0xF2000000
23 #define MMU_ITLB_ADDRESS_ARRAY2 0xF2800000
24 #define MMU_UTLB_ADDRESS_ARRAY  0xF6000000
25 #define MMU_UTLB_ADDRESS_ARRAY2 0xF6800000
26 #define MMU_PAGE_ASSOC_BIT      0x80
27
28 #define MMUCR_TI                (1<<2)
29
30 #define MMUCR_URB               0x00FC0000
31 #define MMUCR_URB_SHIFT         18
32 #define MMUCR_URB_NENTRIES      64
33 #define MMUCR_URC               0x0000FC00
34 #define MMUCR_URC_SHIFT         10
35
36 #if defined(CONFIG_32BIT) && defined(CONFIG_CPU_SUBTYPE_ST40)
37 #define MMUCR_SE                (1 << 4)
38 #else
39 #define MMUCR_SE                (0)
40 #endif
41
42 #ifdef CONFIG_CPU_HAS_PTEAEX
43 #define MMUCR_AEX               (1 << 6)
44 #else
45 #define MMUCR_AEX               (0)
46 #endif
47
48 #ifdef CONFIG_X2TLB
49 #define MMUCR_ME                (1 << 7)
50 #else
51 #define MMUCR_ME                (0)
52 #endif
53
54 #ifdef CONFIG_SH_STORE_QUEUES
55 #define MMUCR_SQMD              (1 << 9)
56 #else
57 #define MMUCR_SQMD              (0)
58 #endif
59
60 #define MMU_NTLB_ENTRIES        64
61 #define MMU_CONTROL_INIT        (0x05|MMUCR_SQMD|MMUCR_ME|MMUCR_SE|MMUCR_AEX)
62
63 #define TRA     0xff000020
64 #define EXPEVT  0xff000024
65 #define INTEVT  0xff000028
66
67 #endif /* __ASM_CPU_SH4_MMU_CONTEXT_H */
68