Merge branch 'kvm-updates/2.6.39' of git://git.kernel.org/pub/scm/virt/kvm/kvm
[pandora-kernel.git] / arch / sh / include / cpu-sh4 / cpu / dma-register.h
1 /*
2  * SH4 CPU-specific DMA definitions, used by both DMA drivers
3  *
4  * Copyright (C) 2010 Guennadi Liakhovetski <g.liakhovetski@gmx.de>
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  */
10 #ifndef CPU_DMA_REGISTER_H
11 #define CPU_DMA_REGISTER_H
12
13 /* SH7751/7760/7780 DMA IRQ sources */
14
15 #ifdef CONFIG_CPU_SH4A
16
17 #define DMAOR_INIT      DMAOR_DME
18
19 #if defined(CONFIG_CPU_SUBTYPE_SH7343) || \
20         defined(CONFIG_CPU_SUBTYPE_SH7730)
21 #define CHCR_TS_LOW_MASK        0x00000018
22 #define CHCR_TS_LOW_SHIFT       3
23 #define CHCR_TS_HIGH_MASK       0
24 #define CHCR_TS_HIGH_SHIFT      0
25 #elif defined(CONFIG_CPU_SUBTYPE_SH7722) || \
26         defined(CONFIG_CPU_SUBTYPE_SH7724) || \
27         defined(CONFIG_CPU_SUBTYPE_SH7786)
28 #define CHCR_TS_LOW_MASK        0x00000018
29 #define CHCR_TS_LOW_SHIFT       3
30 #define CHCR_TS_HIGH_MASK       0x00300000
31 #define CHCR_TS_HIGH_SHIFT      (20 - 2)        /* 2 bits for shifted low TS */
32 #elif defined(CONFIG_CPU_SUBTYPE_SH7763) || \
33         defined(CONFIG_CPU_SUBTYPE_SH7764)
34 #define CHCR_TS_LOW_MASK        0x00000018
35 #define CHCR_TS_LOW_SHIFT       3
36 #define CHCR_TS_HIGH_MASK       0
37 #define CHCR_TS_HIGH_SHIFT      0
38 #elif defined(CONFIG_CPU_SUBTYPE_SH7723)
39 #define CHCR_TS_LOW_MASK        0x00000018
40 #define CHCR_TS_LOW_SHIFT       3
41 #define CHCR_TS_HIGH_MASK       0
42 #define CHCR_TS_HIGH_SHIFT      0
43 #elif defined(CONFIG_CPU_SUBTYPE_SH7757)
44 #define CHCR_TS_LOW_MASK        0x00000018
45 #define CHCR_TS_LOW_SHIFT       3
46 #define CHCR_TS_HIGH_MASK       0x00100000
47 #define CHCR_TS_HIGH_SHIFT      (20 - 2)        /* 2 bits for shifted low TS */
48 #elif defined(CONFIG_CPU_SUBTYPE_SH7780)
49 #define CHCR_TS_LOW_MASK        0x00000018
50 #define CHCR_TS_LOW_SHIFT       3
51 #define CHCR_TS_HIGH_MASK       0
52 #define CHCR_TS_HIGH_SHIFT      0
53 #else /* SH7785 */
54 #define CHCR_TS_LOW_MASK        0x00000018
55 #define CHCR_TS_LOW_SHIFT       3
56 #define CHCR_TS_HIGH_MASK       0
57 #define CHCR_TS_HIGH_SHIFT      0
58 #endif
59
60 /* Transmit sizes and respective CHCR register values */
61 enum {
62         XMIT_SZ_8BIT            = 0,
63         XMIT_SZ_16BIT           = 1,
64         XMIT_SZ_32BIT           = 2,
65         XMIT_SZ_64BIT           = 7,
66         XMIT_SZ_128BIT          = 3,
67         XMIT_SZ_256BIT          = 4,
68         XMIT_SZ_128BIT_BLK      = 0xb,
69         XMIT_SZ_256BIT_BLK      = 0xc,
70 };
71
72 /* log2(size / 8) - used to calculate number of transfers */
73 #define TS_SHIFT {                      \
74         [XMIT_SZ_8BIT]          = 0,    \
75         [XMIT_SZ_16BIT]         = 1,    \
76         [XMIT_SZ_32BIT]         = 2,    \
77         [XMIT_SZ_64BIT]         = 3,    \
78         [XMIT_SZ_128BIT]        = 4,    \
79         [XMIT_SZ_256BIT]        = 5,    \
80         [XMIT_SZ_128BIT_BLK]    = 4,    \
81         [XMIT_SZ_256BIT_BLK]    = 5,    \
82 }
83
84 #define TS_INDEX2VAL(i) ((((i) & 3) << CHCR_TS_LOW_SHIFT) | \
85                          (((i) & 0xc) << CHCR_TS_HIGH_SHIFT))
86
87 #else /* CONFIG_CPU_SH4A */
88
89 #define DMAOR_INIT      (0x8000 | DMAOR_DME)
90
91 #define CHCR_TS_LOW_MASK        0x70
92 #define CHCR_TS_LOW_SHIFT       4
93 #define CHCR_TS_HIGH_MASK       0
94 #define CHCR_TS_HIGH_SHIFT      0
95
96 /* Transmit sizes and respective CHCR register values */
97 enum {
98         XMIT_SZ_8BIT    = 1,
99         XMIT_SZ_16BIT   = 2,
100         XMIT_SZ_32BIT   = 3,
101         XMIT_SZ_64BIT   = 0,
102         XMIT_SZ_256BIT  = 4,
103 };
104
105 /* log2(size / 8) - used to calculate number of transfers */
106 #define TS_SHIFT {                      \
107         [XMIT_SZ_8BIT]          = 0,    \
108         [XMIT_SZ_16BIT]         = 1,    \
109         [XMIT_SZ_32BIT]         = 2,    \
110         [XMIT_SZ_64BIT]         = 3,    \
111         [XMIT_SZ_256BIT]        = 5,    \
112 }
113
114 #define TS_INDEX2VAL(i) (((i) & 7) << CHCR_TS_LOW_SHIFT)
115
116 #endif /* CONFIG_CPU_SH4A */
117
118 #endif