Merge branch 'master'
[pandora-kernel.git] / arch / ppc / platforms / 85xx / mpc8540_ads.c
1 /*
2  * arch/ppc/platforms/85xx/mpc8540_ads.c
3  *
4  * MPC8540ADS board specific routines
5  *
6  * Maintainer: Kumar Gala <kumar.gala@freescale.com>
7  *
8  * Copyright 2004 Freescale Semiconductor Inc.
9  *
10  * This program is free software; you can redistribute  it and/or modify it
11  * under  the terms of  the GNU General  Public License as published by the
12  * Free Software Foundation;  either version 2 of the  License, or (at your
13  * option) any later version.
14  */
15
16 #include <linux/config.h>
17 #include <linux/stddef.h>
18 #include <linux/kernel.h>
19 #include <linux/init.h>
20 #include <linux/errno.h>
21 #include <linux/reboot.h>
22 #include <linux/pci.h>
23 #include <linux/kdev_t.h>
24 #include <linux/major.h>
25 #include <linux/console.h>
26 #include <linux/delay.h>
27 #include <linux/seq_file.h>
28 #include <linux/root_dev.h>
29 #include <linux/serial.h>
30 #include <linux/tty.h>  /* for linux/serial_core.h */
31 #include <linux/serial_core.h>
32 #include <linux/initrd.h>
33 #include <linux/module.h>
34 #include <linux/fsl_devices.h>
35
36 #include <asm/system.h>
37 #include <asm/pgtable.h>
38 #include <asm/page.h>
39 #include <asm/atomic.h>
40 #include <asm/time.h>
41 #include <asm/io.h>
42 #include <asm/machdep.h>
43 #include <asm/open_pic.h>
44 #include <asm/bootinfo.h>
45 #include <asm/pci-bridge.h>
46 #include <asm/mpc85xx.h>
47 #include <asm/irq.h>
48 #include <asm/immap_85xx.h>
49 #include <asm/kgdb.h>
50 #include <asm/ppc_sys.h>
51 #include <mm/mmu_decl.h>
52
53 #include <syslib/ppc85xx_setup.h>
54
55 /* ************************************************************************
56  *
57  * Setup the architecture
58  *
59  */
60 static void __init
61 mpc8540ads_setup_arch(void)
62 {
63         bd_t *binfo = (bd_t *) __res;
64         unsigned int freq;
65         struct gianfar_platform_data *pdata;
66
67         /* get the core frequency */
68         freq = binfo->bi_intfreq;
69
70         if (ppc_md.progress)
71                 ppc_md.progress("mpc8540ads_setup_arch()", 0);
72
73         /* Set loops_per_jiffy to a half-way reasonable value,
74            for use until calibrate_delay gets called. */
75         loops_per_jiffy = freq / HZ;
76
77 #ifdef CONFIG_PCI
78         /* setup PCI host bridges */
79         mpc85xx_setup_hose();
80 #endif
81
82 #ifdef CONFIG_SERIAL_8250
83         mpc85xx_early_serial_map();
84 #endif
85
86 #ifdef CONFIG_SERIAL_TEXT_DEBUG
87         /* Invalidate the entry we stole earlier the serial ports
88          * should be properly mapped */
89         invalidate_tlbcam_entry(num_tlbcam_entries - 1);
90 #endif
91
92         /* setup the board related information for the enet controllers */
93         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC1);
94         if (pdata) {
95                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
96                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
97                 pdata->phyid = 0;
98                 /* fixup phy address */
99                 pdata->phy_reg_addr += binfo->bi_immr_base;
100                 memcpy(pdata->mac_addr, binfo->bi_enetaddr, 6);
101         }
102
103         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC2);
104         if (pdata) {
105                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
106                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
107                 pdata->phyid = 1;
108                 /* fixup phy address */
109                 pdata->phy_reg_addr += binfo->bi_immr_base;
110                 memcpy(pdata->mac_addr, binfo->bi_enet1addr, 6);
111         }
112
113         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_FEC);
114         if (pdata) {
115                 pdata->board_flags = 0;
116                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
117                 pdata->phyid = 3;
118                 /* fixup phy address */
119                 pdata->phy_reg_addr += binfo->bi_immr_base;
120                 memcpy(pdata->mac_addr, binfo->bi_enet2addr, 6);
121         }
122
123 #ifdef CONFIG_BLK_DEV_INITRD
124         if (initrd_start)
125                 ROOT_DEV = Root_RAM0;
126         else
127 #endif
128 #ifdef  CONFIG_ROOT_NFS
129                 ROOT_DEV = Root_NFS;
130 #else
131                 ROOT_DEV = Root_HDA1;
132 #endif
133 }
134
135 /* ************************************************************************ */
136 void __init
137 platform_init(unsigned long r3, unsigned long r4, unsigned long r5,
138               unsigned long r6, unsigned long r7)
139 {
140         /* parse_bootinfo must always be called first */
141         parse_bootinfo(find_bootinfo());
142
143         /*
144          * If we were passed in a board information, copy it into the
145          * residual data area.
146          */
147         if (r3) {
148                 memcpy((void *) __res, (void *) (r3 + KERNELBASE),
149                        sizeof (bd_t));
150         }
151 #ifdef CONFIG_SERIAL_TEXT_DEBUG
152         {
153                 bd_t *binfo = (bd_t *) __res;
154                 struct uart_port p;
155
156                 /* Use the last TLB entry to map CCSRBAR to allow access to DUART regs */
157                 settlbcam(num_tlbcam_entries - 1, binfo->bi_immr_base,
158                           binfo->bi_immr_base, MPC85xx_CCSRBAR_SIZE, _PAGE_IO, 0);
159
160                 memset(&p, 0, sizeof (p));
161                 p.iotype = SERIAL_IO_MEM;
162                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART0_OFFSET;
163                 p.uartclk = binfo->bi_busfreq;
164
165                 gen550_init(0, &p);
166
167                 memset(&p, 0, sizeof (p));
168                 p.iotype = SERIAL_IO_MEM;
169                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART1_OFFSET;
170                 p.uartclk = binfo->bi_busfreq;
171
172                 gen550_init(1, &p);
173         }
174 #endif
175
176 #if defined(CONFIG_BLK_DEV_INITRD)
177         /*
178          * If the init RAM disk has been configured in, and there's a valid
179          * starting address for it, set it up.
180          */
181         if (r4) {
182                 initrd_start = r4 + KERNELBASE;
183                 initrd_end = r5 + KERNELBASE;
184         }
185 #endif                          /* CONFIG_BLK_DEV_INITRD */
186
187         /* Copy the kernel command line arguments to a safe place. */
188
189         if (r6) {
190                 *(char *) (r7 + KERNELBASE) = 0;
191                 strcpy(cmd_line, (char *) (r6 + KERNELBASE));
192         }
193
194         identify_ppc_sys_by_id(mfspr(SPRN_SVR));
195
196         /* setup the PowerPC module struct */
197         ppc_md.setup_arch = mpc8540ads_setup_arch;
198         ppc_md.show_cpuinfo = mpc85xx_ads_show_cpuinfo;
199
200         ppc_md.init_IRQ = mpc85xx_ads_init_IRQ;
201         ppc_md.get_irq = openpic_get_irq;
202
203         ppc_md.restart = mpc85xx_restart;
204         ppc_md.power_off = mpc85xx_power_off;
205         ppc_md.halt = mpc85xx_halt;
206
207         ppc_md.find_end_of_memory = mpc85xx_find_end_of_memory;
208
209         ppc_md.time_init = NULL;
210         ppc_md.set_rtc_time = NULL;
211         ppc_md.get_rtc_time = NULL;
212         ppc_md.calibrate_decr = mpc85xx_calibrate_decr;
213
214 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_SERIAL_TEXT_DEBUG)
215         ppc_md.progress = gen550_progress;
216 #endif  /* CONFIG_SERIAL_8250 && CONFIG_SERIAL_TEXT_DEBUG */
217 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_KGDB)
218         ppc_md.early_serial_map = mpc85xx_early_serial_map;
219 #endif  /* CONFIG_SERIAL_8250 && CONFIG_KGDB */
220
221         if (ppc_md.progress)
222                 ppc_md.progress("mpc8540ads_init(): exit", 0);
223
224         return;
225 }