Pull kmalloc into release branch
[pandora-kernel.git] / arch / arm / plat-omap / timer32k.c
1 /*
2  * linux/arch/arm/plat-omap/timer32k.c
3  *
4  * OMAP 32K Timer
5  *
6  * Copyright (C) 2004 - 2005 Nokia Corporation
7  * Partial timer rewrite and additional dynamic tick timer support by
8  * Tony Lindgen <tony@atomide.com> and
9  * Tuukka Tikkanen <tuukka.tikkanen@elektrobit.com>
10  *
11  * MPU timer code based on the older MPU timer code for OMAP
12  * Copyright (C) 2000 RidgeRun, Inc.
13  * Author: Greg Lonnon <glonnon@ridgerun.com>
14  *
15  * This program is free software; you can redistribute it and/or modify it
16  * under the terms of the GNU General Public License as published by the
17  * Free Software Foundation; either version 2 of the License, or (at your
18  * option) any later version.
19  *
20  * THIS SOFTWARE IS PROVIDED ``AS IS'' AND ANY EXPRESS OR IMPLIED
21  * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
22  * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN
23  * NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
24  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
25  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF
26  * USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
27  * ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
28  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
29  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
30  *
31  * You should have received a copy of the  GNU General Public License along
32  * with this program; if not, write  to the Free Software Foundation, Inc.,
33  * 675 Mass Ave, Cambridge, MA 02139, USA.
34  */
35
36 #include <linux/kernel.h>
37 #include <linux/init.h>
38 #include <linux/delay.h>
39 #include <linux/interrupt.h>
40 #include <linux/sched.h>
41 #include <linux/spinlock.h>
42 #include <linux/err.h>
43 #include <linux/clk.h>
44
45 #include <asm/system.h>
46 #include <asm/hardware.h>
47 #include <asm/io.h>
48 #include <asm/leds.h>
49 #include <asm/irq.h>
50 #include <asm/mach/irq.h>
51 #include <asm/mach/time.h>
52
53 struct sys_timer omap_timer;
54
55 /*
56  * ---------------------------------------------------------------------------
57  * 32KHz OS timer
58  *
59  * This currently works only on 16xx, as 1510 does not have the continuous
60  * 32KHz synchronous timer. The 32KHz synchronous timer is used to keep track
61  * of time in addition to the 32KHz OS timer. Using only the 32KHz OS timer
62  * on 1510 would be possible, but the timer would not be as accurate as
63  * with the 32KHz synchronized timer.
64  * ---------------------------------------------------------------------------
65  */
66
67 #if defined(CONFIG_ARCH_OMAP16XX)
68 #define TIMER_32K_SYNCHRONIZED          0xfffbc410
69 #elif defined(CONFIG_ARCH_OMAP24XX)
70 #define TIMER_32K_SYNCHRONIZED          0x48004010
71 #else
72 #error OMAP 32KHz timer does not currently work on 15XX!
73 #endif
74
75 /* 16xx specific defines */
76 #define OMAP1_32K_TIMER_BASE            0xfffb9000
77 #define OMAP1_32K_TIMER_CR              0x08
78 #define OMAP1_32K_TIMER_TVR             0x00
79 #define OMAP1_32K_TIMER_TCR             0x04
80
81 /* 24xx specific defines */
82 #define OMAP2_GP_TIMER_BASE             0x48028000
83 #define CM_CLKSEL_WKUP                  0x48008440
84 #define GP_TIMER_TIDR                   0x00
85 #define GP_TIMER_TISR                   0x18
86 #define GP_TIMER_TIER                   0x1c
87 #define GP_TIMER_TCLR                   0x24
88 #define GP_TIMER_TCRR                   0x28
89 #define GP_TIMER_TLDR                   0x2c
90 #define GP_TIMER_TTGR                   0x30
91 #define GP_TIMER_TSICR                  0x40
92
93 #define OMAP_32K_TICKS_PER_HZ           (32768 / HZ)
94
95 /*
96  * TRM says 1 / HZ = ( TVR + 1) / 32768, so TRV = (32768 / HZ) - 1
97  * so with HZ = 128, TVR = 255.
98  */
99 #define OMAP_32K_TIMER_TICK_PERIOD      ((32768 / HZ) - 1)
100
101 #define JIFFIES_TO_HW_TICKS(nr_jiffies, clock_rate)                     \
102                                 (((nr_jiffies) * (clock_rate)) / HZ)
103
104 static inline void omap_32k_timer_write(int val, int reg)
105 {
106         if (cpu_class_is_omap1())
107                 omap_writew(val, OMAP1_32K_TIMER_BASE + reg);
108
109         if (cpu_is_omap24xx())
110                 omap_writel(val, OMAP2_GP_TIMER_BASE + reg);
111 }
112
113 static inline unsigned long omap_32k_timer_read(int reg)
114 {
115         if (cpu_class_is_omap1())
116                 return omap_readl(OMAP1_32K_TIMER_BASE + reg) & 0xffffff;
117
118         if (cpu_is_omap24xx())
119                 return omap_readl(OMAP2_GP_TIMER_BASE + reg);
120 }
121
122 /*
123  * The 32KHz synchronized timer is an additional timer on 16xx.
124  * It is always running.
125  */
126 static inline unsigned long omap_32k_sync_timer_read(void)
127 {
128         return omap_readl(TIMER_32K_SYNCHRONIZED);
129 }
130
131 static inline void omap_32k_timer_start(unsigned long load_val)
132 {
133         if (cpu_class_is_omap1()) {
134                 omap_32k_timer_write(load_val, OMAP1_32K_TIMER_TVR);
135                 omap_32k_timer_write(0x0f, OMAP1_32K_TIMER_CR);
136         }
137
138         if (cpu_is_omap24xx()) {
139                 omap_32k_timer_write(0xffffffff - load_val, GP_TIMER_TCRR);
140                 omap_32k_timer_write((1 << 1), GP_TIMER_TIER);
141                 omap_32k_timer_write((1 << 1) | 1, GP_TIMER_TCLR);
142         }
143 }
144
145 static inline void omap_32k_timer_stop(void)
146 {
147         if (cpu_class_is_omap1())
148                 omap_32k_timer_write(0x0, OMAP1_32K_TIMER_CR);
149
150         if (cpu_is_omap24xx())
151                 omap_32k_timer_write(0x0, GP_TIMER_TCLR);
152 }
153
154 /*
155  * Rounds down to nearest usec. Note that this will overflow for larger values.
156  */
157 static inline unsigned long omap_32k_ticks_to_usecs(unsigned long ticks_32k)
158 {
159         return (ticks_32k * 5*5*5*5*5*5) >> 9;
160 }
161
162 /*
163  * Rounds down to nearest nsec.
164  */
165 static inline unsigned long long
166 omap_32k_ticks_to_nsecs(unsigned long ticks_32k)
167 {
168         return (unsigned long long) ticks_32k * 1000 * 5*5*5*5*5*5 >> 9;
169 }
170
171 static unsigned long omap_32k_last_tick = 0;
172
173 /*
174  * Returns elapsed usecs since last 32k timer interrupt
175  */
176 static unsigned long omap_32k_timer_gettimeoffset(void)
177 {
178         unsigned long now = omap_32k_sync_timer_read();
179         return omap_32k_ticks_to_usecs(now - omap_32k_last_tick);
180 }
181
182 /*
183  * Returns current time from boot in nsecs. It's OK for this to wrap
184  * around for now, as it's just a relative time stamp.
185  */
186 unsigned long long sched_clock(void)
187 {
188         return omap_32k_ticks_to_nsecs(omap_32k_sync_timer_read());
189 }
190
191 /*
192  * Timer interrupt for 32KHz timer. When dynamic tick is enabled, this
193  * function is also called from other interrupts to remove latency
194  * issues with dynamic tick. In the dynamic tick case, we need to lock
195  * with irqsave.
196  */
197 static irqreturn_t omap_32k_timer_interrupt(int irq, void *dev_id,
198                                             struct pt_regs *regs)
199 {
200         unsigned long flags;
201         unsigned long now;
202
203         write_seqlock_irqsave(&xtime_lock, flags);
204
205         if (cpu_is_omap24xx()) {
206                 u32 status = omap_32k_timer_read(GP_TIMER_TISR);
207                 omap_32k_timer_write(status, GP_TIMER_TISR);
208         }
209
210         now = omap_32k_sync_timer_read();
211
212         while ((signed long)(now - omap_32k_last_tick)
213                                                 >= OMAP_32K_TICKS_PER_HZ) {
214                 omap_32k_last_tick += OMAP_32K_TICKS_PER_HZ;
215                 timer_tick(regs);
216         }
217
218         /* Restart timer so we don't drift off due to modulo or dynamic tick.
219          * By default we program the next timer to be continuous to avoid
220          * latencies during high system load. During dynamic tick operation the
221          * continuous timer can be overridden from pm_idle to be longer.
222          */
223         omap_32k_timer_start(omap_32k_last_tick + OMAP_32K_TICKS_PER_HZ - now);
224         write_sequnlock_irqrestore(&xtime_lock, flags);
225
226         return IRQ_HANDLED;
227 }
228
229 #ifdef CONFIG_NO_IDLE_HZ
230 /*
231  * Programs the next timer interrupt needed. Called when dynamic tick is
232  * enabled, and to reprogram the ticks to skip from pm_idle. Note that
233  * we can keep the timer continuous, and don't need to set it to run in
234  * one-shot mode. This is because the timer will get reprogrammed again
235  * after next interrupt.
236  */
237 void omap_32k_timer_reprogram(unsigned long next_tick)
238 {
239         omap_32k_timer_start(JIFFIES_TO_HW_TICKS(next_tick, 32768) + 1);
240 }
241
242 static struct irqaction omap_32k_timer_irq;
243 extern struct timer_update_handler timer_update;
244
245 static int omap_32k_timer_enable_dyn_tick(void)
246 {
247         /* No need to reprogram timer, just use the next interrupt */
248         return 0;
249 }
250
251 static int omap_32k_timer_disable_dyn_tick(void)
252 {
253         omap_32k_timer_start(OMAP_32K_TIMER_TICK_PERIOD);
254         return 0;
255 }
256
257 static struct dyn_tick_timer omap_dyn_tick_timer = {
258         .enable         = omap_32k_timer_enable_dyn_tick,
259         .disable        = omap_32k_timer_disable_dyn_tick,
260         .reprogram      = omap_32k_timer_reprogram,
261         .handler        = omap_32k_timer_interrupt,
262 };
263 #endif  /* CONFIG_NO_IDLE_HZ */
264
265 static struct irqaction omap_32k_timer_irq = {
266         .name           = "32KHz timer",
267         .flags          = SA_INTERRUPT | SA_TIMER,
268         .handler        = omap_32k_timer_interrupt,
269 };
270
271 static struct clk * gpt1_ick;
272 static struct clk * gpt1_fck;
273
274 static __init void omap_init_32k_timer(void)
275 {
276 #ifdef CONFIG_NO_IDLE_HZ
277         omap_timer.dyn_tick = &omap_dyn_tick_timer;
278 #endif
279
280         if (cpu_class_is_omap1())
281                 setup_irq(INT_OS_TIMER, &omap_32k_timer_irq);
282         if (cpu_is_omap24xx())
283                 setup_irq(37, &omap_32k_timer_irq);
284         omap_timer.offset  = omap_32k_timer_gettimeoffset;
285         omap_32k_last_tick = omap_32k_sync_timer_read();
286
287         /* REVISIT: Check 24xx TIOCP_CFG settings after idle works */
288         if (cpu_is_omap24xx()) {
289                 omap_32k_timer_write(0, GP_TIMER_TCLR);
290                 omap_writel(0, CM_CLKSEL_WKUP);         /* 32KHz clock source */
291
292                 gpt1_ick = clk_get(NULL, "gpt1_ick");
293                 if (IS_ERR(gpt1_ick))
294                         printk(KERN_ERR "Could not get gpt1_ick\n");
295                 else
296                         clk_enable(gpt1_ick);
297
298                 gpt1_fck = clk_get(NULL, "gpt1_fck");
299                 if (IS_ERR(gpt1_fck))
300                         printk(KERN_ERR "Could not get gpt1_fck\n");
301                 else
302                         clk_enable(gpt1_fck);
303
304                 mdelay(100);            /* Wait for clocks to stabilize */
305
306                 omap_32k_timer_write(0x7, GP_TIMER_TISR);
307         }
308
309         omap_32k_timer_start(OMAP_32K_TIMER_TICK_PERIOD);
310 }
311
312 /*
313  * ---------------------------------------------------------------------------
314  * Timer initialization
315  * ---------------------------------------------------------------------------
316  */
317 static void __init omap_timer_init(void)
318 {
319         omap_init_32k_timer();
320 }
321
322 struct sys_timer omap_timer = {
323         .init           = omap_timer_init,
324         .offset         = NULL,         /* Initialized later */
325 };