Merge git://git.infradead.org/iommu-2.6
[pandora-kernel.git] / arch / arm / plat-omap / include / plat / clock.h
1 /*
2  * OMAP clock: data structure definitions, function prototypes, shared macros
3  *
4  * Copyright (C) 2004-2005, 2008-2010 Nokia Corporation
5  * Written by Tuukka Tikkanen <tuukka.tikkanen@elektrobit.com>
6  * Based on clocks.h by Tony Lindgren, Gordon McNutt and RidgeRun, Inc
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  */
12
13 #ifndef __ARCH_ARM_OMAP_CLOCK_H
14 #define __ARCH_ARM_OMAP_CLOCK_H
15
16 #include <linux/list.h>
17
18 struct module;
19 struct clk;
20 struct clockdomain;
21
22 /**
23  * struct clkops - some clock function pointers
24  * @enable: fn ptr that enables the current clock in hardware
25  * @disable: fn ptr that enables the current clock in hardware
26  * @find_idlest: function returning the IDLEST register for the clock's IP blk
27  * @find_companion: function returning the "companion" clk reg for the clock
28  *
29  * A "companion" clk is an accompanying clock to the one being queried
30  * that must be enabled for the IP module connected to the clock to
31  * become accessible by the hardware.  Neither @find_idlest nor
32  * @find_companion should be needed; that information is IP
33  * block-specific; the hwmod code has been created to handle this, but
34  * until hwmod data is ready and drivers have been converted to use PM
35  * runtime calls in place of clk_enable()/clk_disable(), @find_idlest and
36  * @find_companion must, unfortunately, remain.
37  */
38 struct clkops {
39         int                     (*enable)(struct clk *);
40         void                    (*disable)(struct clk *);
41         void                    (*find_idlest)(struct clk *, void __iomem **,
42                                                u8 *, u8 *);
43         void                    (*find_companion)(struct clk *, void __iomem **,
44                                                   u8 *);
45 };
46
47 #ifdef CONFIG_ARCH_OMAP2PLUS
48
49 /* struct clksel_rate.flags possibilities */
50 #define RATE_IN_242X            (1 << 0)
51 #define RATE_IN_243X            (1 << 1)
52 #define RATE_IN_3XXX            (1 << 2)        /* rates common to all OMAP3 */
53 #define RATE_IN_3430ES2         (1 << 3)        /* 3430ES2 rates only */
54 #define RATE_IN_36XX            (1 << 4)
55 #define RATE_IN_4430            (1 << 5)
56
57 #define RATE_IN_24XX            (RATE_IN_242X | RATE_IN_243X)
58 #define RATE_IN_3430ES2PLUS     (RATE_IN_3430ES2 | RATE_IN_36XX)
59
60 /**
61  * struct clksel_rate - register bitfield values corresponding to clk divisors
62  * @val: register bitfield value (shifted to bit 0)
63  * @div: clock divisor corresponding to @val
64  * @flags: (see "struct clksel_rate.flags possibilities" above)
65  *
66  * @val should match the value of a read from struct clk.clksel_reg
67  * AND'ed with struct clk.clksel_mask, shifted right to bit 0.
68  *
69  * @div is the divisor that should be applied to the parent clock's rate
70  * to produce the current clock's rate.
71  *
72  * XXX @flags probably should be replaced with an struct omap_chip.
73  */
74 struct clksel_rate {
75         u32                     val;
76         u8                      div;
77         u8                      flags;
78 };
79
80 /**
81  * struct clksel - available parent clocks, and a pointer to their divisors
82  * @parent: struct clk * to a possible parent clock
83  * @rates: available divisors for this parent clock
84  *
85  * A struct clksel is always associated with one or more struct clks
86  * and one or more struct clksel_rates.
87  */
88 struct clksel {
89         struct clk               *parent;
90         const struct clksel_rate *rates;
91 };
92
93 /**
94  * struct dpll_data - DPLL registers and integration data
95  * @mult_div1_reg: register containing the DPLL M and N bitfields
96  * @mult_mask: mask of the DPLL M bitfield in @mult_div1_reg
97  * @div1_mask: mask of the DPLL N bitfield in @mult_div1_reg
98  * @clk_bypass: struct clk pointer to the clock's bypass clock input
99  * @clk_ref: struct clk pointer to the clock's reference clock input
100  * @control_reg: register containing the DPLL mode bitfield
101  * @enable_mask: mask of the DPLL mode bitfield in @control_reg
102  * @rate_tolerance: maximum variance allowed from target rate (in Hz)
103  * @last_rounded_rate: cache of the last rate result of omap2_dpll_round_rate()
104  * @last_rounded_m: cache of the last M result of omap2_dpll_round_rate()
105  * @max_multiplier: maximum valid non-bypass multiplier value (actual)
106  * @last_rounded_n: cache of the last N result of omap2_dpll_round_rate()
107  * @min_divider: minimum valid non-bypass divider value (actual)
108  * @max_divider: maximum valid non-bypass divider value (actual)
109  * @modes: possible values of @enable_mask
110  * @autoidle_reg: register containing the DPLL autoidle mode bitfield
111  * @idlest_reg: register containing the DPLL idle status bitfield
112  * @autoidle_mask: mask of the DPLL autoidle mode bitfield in @autoidle_reg
113  * @freqsel_mask: mask of the DPLL jitter correction bitfield in @control_reg
114  * @idlest_mask: mask of the DPLL idle status bitfield in @idlest_reg
115  * @auto_recal_bit: bitshift of the driftguard enable bit in @control_reg
116  * @recal_en_bit: bitshift of the PRM_IRQENABLE_* bit for recalibration IRQs
117  * @recal_st_bit: bitshift of the PRM_IRQSTATUS_* bit for recalibration IRQs
118  * @flags: DPLL type/features (see below)
119  *
120  * Possible values for @flags:
121  * DPLL_J_TYPE: "J-type DPLL" (only some 36xx, 4xxx DPLLs)
122  * NO_DCO_SEL: don't program DCO (only for some J-type DPLLs)
123
124  * @freqsel_mask is only used on the OMAP34xx family and AM35xx.
125  *
126  * XXX Some DPLLs have multiple bypass inputs, so it's not technically
127  * correct to only have one @clk_bypass pointer.
128  *
129  * XXX @rate_tolerance should probably be deprecated - currently there
130  * don't seem to be any usecases for DPLL rounding that is not exact.
131  *
132  * XXX The runtime-variable fields (@last_rounded_rate, @last_rounded_m,
133  * @last_rounded_n) should be separated from the runtime-fixed fields
134  * and placed into a differenct structure, so that the runtime-fixed data
135  * can be placed into read-only space.
136  */
137 struct dpll_data {
138         void __iomem            *mult_div1_reg;
139         u32                     mult_mask;
140         u32                     div1_mask;
141         struct clk              *clk_bypass;
142         struct clk              *clk_ref;
143         void __iomem            *control_reg;
144         u32                     enable_mask;
145         unsigned int            rate_tolerance;
146         unsigned long           last_rounded_rate;
147         u16                     last_rounded_m;
148         u16                     max_multiplier;
149         u8                      last_rounded_n;
150         u8                      min_divider;
151         u8                      max_divider;
152         u8                      modes;
153 #if defined(CONFIG_ARCH_OMAP3) || defined(CONFIG_ARCH_OMAP4)
154         void __iomem            *autoidle_reg;
155         void __iomem            *idlest_reg;
156         u32                     autoidle_mask;
157         u32                     freqsel_mask;
158         u32                     idlest_mask;
159         u8                      auto_recal_bit;
160         u8                      recal_en_bit;
161         u8                      recal_st_bit;
162         u8                      flags;
163 #  endif
164 };
165
166 #endif
167
168 /* struct clk.flags possibilities */
169 #define ENABLE_REG_32BIT        (1 << 0)        /* Use 32-bit access */
170 #define CLOCK_IDLE_CONTROL      (1 << 1)
171 #define CLOCK_NO_IDLE_PARENT    (1 << 2)
172 #define ENABLE_ON_INIT          (1 << 3)        /* Enable upon framework init */
173 #define INVERT_ENABLE           (1 << 4)        /* 0 enables, 1 disables */
174
175 /**
176  * struct clk - OMAP struct clk
177  * @node: list_head connecting this clock into the full clock list
178  * @ops: struct clkops * for this clock
179  * @name: the name of the clock in the hardware (used in hwmod data and debug)
180  * @parent: pointer to this clock's parent struct clk
181  * @children: list_head connecting to the child clks' @sibling list_heads
182  * @sibling: list_head connecting this clk to its parent clk's @children
183  * @rate: current clock rate
184  * @enable_reg: register to write to enable the clock (see @enable_bit)
185  * @recalc: fn ptr that returns the clock's current rate
186  * @set_rate: fn ptr that can change the clock's current rate
187  * @round_rate: fn ptr that can round the clock's current rate
188  * @init: fn ptr to do clock-specific initialization
189  * @enable_bit: bitshift to write to enable/disable the clock (see @enable_reg)
190  * @usecount: number of users that have requested this clock to be enabled
191  * @fixed_div: when > 0, this clock's rate is its parent's rate / @fixed_div
192  * @flags: see "struct clk.flags possibilities" above
193  * @clksel_reg: for clksel clks, register va containing src/divisor select
194  * @clksel_mask: bitmask in @clksel_reg for the src/divisor selector
195  * @clksel: for clksel clks, pointer to struct clksel for this clock
196  * @dpll_data: for DPLLs, pointer to struct dpll_data for this clock
197  * @clkdm_name: clockdomain name that this clock is contained in
198  * @clkdm: pointer to struct clockdomain, resolved from @clkdm_name at runtime
199  * @rate_offset: bitshift for rate selection bitfield (OMAP1 only)
200  * @src_offset: bitshift for source selection bitfield (OMAP1 only)
201  *
202  * XXX @rate_offset, @src_offset should probably be removed and OMAP1
203  * clock code converted to use clksel.
204  *
205  * XXX @usecount is poorly named.  It should be "enable_count" or
206  * something similar.  "users" in the description refers to kernel
207  * code (core code or drivers) that have called clk_enable() and not
208  * yet called clk_disable(); the usecount of parent clocks is also
209  * incremented by the clock code when clk_enable() is called on child
210  * clocks and decremented by the clock code when clk_disable() is
211  * called on child clocks.
212  *
213  * XXX @clkdm, @usecount, @children, @sibling should be marked for
214  * internal use only.
215  *
216  * @children and @sibling are used to optimize parent-to-child clock
217  * tree traversals.  (child-to-parent traversals use @parent.)
218  *
219  * XXX The notion of the clock's current rate probably needs to be
220  * separated from the clock's target rate.
221  */
222 struct clk {
223         struct list_head        node;
224         const struct clkops     *ops;
225         const char              *name;
226         struct clk              *parent;
227         struct list_head        children;
228         struct list_head        sibling;        /* node for children */
229         unsigned long           rate;
230         void __iomem            *enable_reg;
231         unsigned long           (*recalc)(struct clk *);
232         int                     (*set_rate)(struct clk *, unsigned long);
233         long                    (*round_rate)(struct clk *, unsigned long);
234         void                    (*init)(struct clk *);
235         u8                      enable_bit;
236         s8                      usecount;
237         u8                      fixed_div;
238         u8                      flags;
239 #ifdef CONFIG_ARCH_OMAP2PLUS
240         void __iomem            *clksel_reg;
241         u32                     clksel_mask;
242         const struct clksel     *clksel;
243         struct dpll_data        *dpll_data;
244         const char              *clkdm_name;
245         struct clockdomain      *clkdm;
246 #else
247         u8                      rate_offset;
248         u8                      src_offset;
249 #endif
250 #if defined(CONFIG_PM_DEBUG) && defined(CONFIG_DEBUG_FS)
251         struct dentry           *dent;  /* For visible tree hierarchy */
252 #endif
253 };
254
255 struct cpufreq_frequency_table;
256
257 struct clk_functions {
258         int             (*clk_enable)(struct clk *clk);
259         void            (*clk_disable)(struct clk *clk);
260         long            (*clk_round_rate)(struct clk *clk, unsigned long rate);
261         int             (*clk_set_rate)(struct clk *clk, unsigned long rate);
262         int             (*clk_set_parent)(struct clk *clk, struct clk *parent);
263         void            (*clk_allow_idle)(struct clk *clk);
264         void            (*clk_deny_idle)(struct clk *clk);
265         void            (*clk_disable_unused)(struct clk *clk);
266 #ifdef CONFIG_CPU_FREQ
267         void            (*clk_init_cpufreq_table)(struct cpufreq_frequency_table **);
268         void            (*clk_exit_cpufreq_table)(struct cpufreq_frequency_table **);
269 #endif
270 };
271
272 extern int mpurate;
273
274 extern int clk_init(struct clk_functions *custom_clocks);
275 extern void clk_preinit(struct clk *clk);
276 extern int clk_register(struct clk *clk);
277 extern void clk_reparent(struct clk *child, struct clk *parent);
278 extern void clk_unregister(struct clk *clk);
279 extern void propagate_rate(struct clk *clk);
280 extern void recalculate_root_clocks(void);
281 extern unsigned long followparent_recalc(struct clk *clk);
282 extern void clk_enable_init_clocks(void);
283 unsigned long omap_fixed_divisor_recalc(struct clk *clk);
284 #ifdef CONFIG_CPU_FREQ
285 extern void clk_init_cpufreq_table(struct cpufreq_frequency_table **table);
286 extern void clk_exit_cpufreq_table(struct cpufreq_frequency_table **table);
287 #endif
288 extern struct clk *omap_clk_get_by_name(const char *name);
289
290 extern const struct clkops clkops_null;
291
292 extern struct clk dummy_ck;
293
294 #endif