DMAENGINE: ste_dma40: arch updates for LCLA and LCPA
[pandora-kernel.git] / arch / arm / mach-ux500 / include / mach / db8500-regs.h
1 /*
2  * Copyright (C) ST-Ericsson SA 2010
3  *
4  * License terms: GNU General Public License (GPL) version 2
5  */
6
7 #ifndef __MACH_DB8500_REGS_H
8 #define __MACH_DB8500_REGS_H
9
10 /* Base address and bank offsets for ESRAM */
11 #define U8500_ESRAM_BASE        0x40000000
12 #define U8500_ESRAM_BANK_SIZE   0x00020000
13 #define U8500_ESRAM_BANK0       U8500_ESRAM_BASE
14 #define U8500_ESRAM_BANK1       (U8500_ESRAM_BASE + U8500_ESRAM_BANK_SIZE)
15 #define U8500_ESRAM_BANK2       (U8500_ESRAM_BANK1 + U8500_ESRAM_BANK_SIZE)
16 #define U8500_ESRAM_BANK3       (U8500_ESRAM_BANK2 + U8500_ESRAM_BANK_SIZE)
17 #define U8500_ESRAM_BANK4       (U8500_ESRAM_BANK3 + U8500_ESRAM_BANK_SIZE)
18 /* Use bank 4 for DMA LCPA */
19 #define U8500_DMA_LCPA_BASE     U8500_ESRAM_BANK4
20
21 #define U8500_PER3_BASE         0x80000000
22 #define U8500_STM_BASE          0x80100000
23 #define U8500_STM_REG_BASE      (U8500_STM_BASE + 0xF000)
24 #define U8500_PER2_BASE         0x80110000
25 #define U8500_PER1_BASE         0x80120000
26 #define U8500_B2R2_BASE         0x80130000
27 #define U8500_HSEM_BASE         0x80140000
28 #define U8500_PER4_BASE         0x80150000
29 #define U8500_ICN_BASE          0x81000000
30
31 #define U8500_BOOT_ROM_BASE     0x90000000
32 /* ASIC ID is at 0xff4 offset within this region */
33 #define U8500_ASIC_ID_BASE      0x9001F000
34
35 #define U8500_PER6_BASE         0xa03c0000
36 #define U8500_PER5_BASE         0xa03e0000
37 #define U8500_PER7_BASE_ED      0xa03d0000
38
39 #define U8500_SVA_BASE          0xa0100000
40 #define U8500_SIA_BASE          0xa0200000
41
42 #define U8500_SGA_BASE          0xa0300000
43 #define U8500_MCDE_BASE         0xa0350000
44 #define U8500_DMA_BASE_ED       0xa0362000
45 #define U8500_DMA_BASE          0x801C0000      /* v1 */
46
47 #define U8500_SBAG_BASE         0xa0390000
48
49 #define U8500_SCU_BASE          0xa0410000
50 #define U8500_GIC_CPU_BASE      0xa0410100
51 #define U8500_TWD_BASE          0xa0410600
52 #define U8500_GIC_DIST_BASE     0xa0411000
53 #define U8500_L2CC_BASE         0xa0412000
54
55 #define U8500_MODEM_I2C         0xb7e02000
56
57 #define U8500_GPIO0_BASE        (U8500_PER1_BASE + 0xE000)
58 #define U8500_GPIO1_BASE        (U8500_PER3_BASE + 0xE000)
59 #define U8500_GPIO2_BASE        (U8500_PER2_BASE + 0xE000)
60 #define U8500_GPIO3_BASE        (U8500_PER5_BASE + 0x1E000)
61
62 /* per7 base addressess */
63 #define U8500_CR_BASE_ED        (U8500_PER7_BASE_ED + 0x8000)
64 #define U8500_MTU0_BASE_ED      (U8500_PER7_BASE_ED + 0xa000)
65 #define U8500_MTU1_BASE_ED      (U8500_PER7_BASE_ED + 0xb000)
66 #define U8500_TZPC0_BASE_ED     (U8500_PER7_BASE_ED + 0xc000)
67 #define U8500_CLKRST7_BASE_ED   (U8500_PER7_BASE_ED + 0xf000)
68
69 #define U8500_UART0_BASE        (U8500_PER1_BASE + 0x0000)
70 #define U8500_UART1_BASE        (U8500_PER1_BASE + 0x1000)
71
72 /* per6 base addressess */
73 #define U8500_RNG_BASE          (U8500_PER6_BASE + 0x0000)
74 #define U8500_PKA_BASE          (U8500_PER6_BASE + 0x1000)
75 #define U8500_PKAM_BASE         (U8500_PER6_BASE + 0x2000)
76 #define U8500_MTU0_BASE         (U8500_PER6_BASE + 0x6000) /* v1 */
77 #define U8500_MTU1_BASE         (U8500_PER6_BASE + 0x7000) /* v1 */
78 #define U8500_CR_BASE           (U8500_PER6_BASE + 0x8000) /* v1 */
79 #define U8500_CRYPTO0_BASE      (U8500_PER6_BASE + 0xa000)
80 #define U8500_CRYPTO1_BASE      (U8500_PER6_BASE + 0xb000)
81 #define U8500_CLKRST6_BASE      (U8500_PER6_BASE + 0xf000)
82
83 /* per5 base addressess */
84 #define U8500_USBOTG_BASE       (U8500_PER5_BASE + 0x00000)
85 #define U8500_CLKRST5_BASE      (U8500_PER5_BASE + 0x1f000)
86
87 /* per4 base addressess */
88 #define U8500_BACKUPRAM0_BASE   (U8500_PER4_BASE + 0x00000)
89 #define U8500_BACKUPRAM1_BASE   (U8500_PER4_BASE + 0x01000)
90 #define U8500_RTT0_BASE         (U8500_PER4_BASE + 0x02000)
91 #define U8500_RTT1_BASE         (U8500_PER4_BASE + 0x03000)
92 #define U8500_RTC_BASE          (U8500_PER4_BASE + 0x04000)
93 #define U8500_SCR_BASE          (U8500_PER4_BASE + 0x05000)
94 #define U8500_DMC_BASE          (U8500_PER4_BASE + 0x06000)
95 #define U8500_PRCMU_BASE        (U8500_PER4_BASE + 0x07000)
96 #define U8500_PRCMU_TCDM_BASE   (U8500_PER4_BASE + 0x0f000)
97
98 /* per3 base addresses */
99 #define U8500_FSMC_BASE         (U8500_PER3_BASE + 0x0000)
100 #define U8500_SSP0_BASE         (U8500_PER3_BASE + 0x2000)
101 #define U8500_SSP1_BASE         (U8500_PER3_BASE + 0x3000)
102 #define U8500_I2C0_BASE         (U8500_PER3_BASE + 0x4000)
103 #define U8500_SDI2_BASE         (U8500_PER3_BASE + 0x5000)
104 #define U8500_SKE_BASE          (U8500_PER3_BASE + 0x6000)
105 #define U8500_UART2_BASE        (U8500_PER3_BASE + 0x7000)
106 #define U8500_SDI5_BASE         (U8500_PER3_BASE + 0x8000)
107 #define U8500_CLKRST3_BASE      (U8500_PER3_BASE + 0xf000)
108
109 /* per2 base addressess */
110 #define U8500_I2C3_BASE         (U8500_PER2_BASE + 0x0000)
111 #define U8500_SPI2_BASE         (U8500_PER2_BASE + 0x1000)
112 #define U8500_SPI1_BASE         (U8500_PER2_BASE + 0x2000)
113 #define U8500_PWL_BASE          (U8500_PER2_BASE + 0x3000)
114 #define U8500_SDI4_BASE         (U8500_PER2_BASE + 0x4000)
115 #define U8500_MSP2_BASE         (U8500_PER2_BASE + 0x7000)
116 #define U8500_SDI1_BASE         (U8500_PER2_BASE + 0x8000)
117 #define U8500_SDI3_BASE         (U8500_PER2_BASE + 0x9000)
118 #define U8500_SPI0_BASE         (U8500_PER2_BASE + 0xa000)
119 #define U8500_HSIR_BASE         (U8500_PER2_BASE + 0xb000)
120 #define U8500_HSIT_BASE         (U8500_PER2_BASE + 0xc000)
121 #define U8500_CLKRST2_BASE      (U8500_PER2_BASE + 0xf000)
122
123 /* per1 base addresses */
124 #define U8500_I2C1_BASE         (U8500_PER1_BASE + 0x2000)
125 #define U8500_MSP0_BASE         (U8500_PER1_BASE + 0x3000)
126 #define U8500_MSP1_BASE         (U8500_PER1_BASE + 0x4000)
127 #define U8500_SDI0_BASE         (U8500_PER1_BASE + 0x6000)
128 #define U8500_I2C2_BASE         (U8500_PER1_BASE + 0x8000)
129 #define U8500_SPI3_BASE         (U8500_PER1_BASE + 0x9000)
130 #define U8500_I2C4_BASE         (U8500_PER1_BASE + 0xa000)
131 #define U8500_SLIM0_BASE        (U8500_PER1_BASE + 0xb000)
132 #define U8500_CLKRST1_BASE      (U8500_PER1_BASE + 0xf000)
133
134 #define U8500_SHRM_GOP_INTERRUPT_BASE   0xB7C00040
135
136 #define U8500_GPIOBANK0_BASE    U8500_GPIO0_BASE
137 #define U8500_GPIOBANK1_BASE    (U8500_GPIO0_BASE + 0x80)
138 #define U8500_GPIOBANK2_BASE    U8500_GPIO1_BASE
139 #define U8500_GPIOBANK3_BASE    (U8500_GPIO1_BASE + 0x80)
140 #define U8500_GPIOBANK4_BASE    (U8500_GPIO1_BASE + 0x100)
141 #define U8500_GPIOBANK5_BASE    (U8500_GPIO1_BASE + 0x180)
142 #define U8500_GPIOBANK6_BASE    U8500_GPIO2_BASE
143 #define U8500_GPIOBANK7_BASE    (U8500_GPIO2_BASE + 0x80)
144 #define U8500_GPIOBANK8_BASE    U8500_GPIO3_BASE
145
146 #endif