Merge tag 'cleanup2' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[pandora-kernel.git] / arch / arm / mach-tegra / common.c
1 /*
2  * arch/arm/mach-tegra/common.c
3  *
4  * Copyright (C) 2010 Google, Inc.
5  *
6  * Author:
7  *      Colin Cross <ccross@android.com>
8  *
9  * This software is licensed under the terms of the GNU General Public
10  * License version 2, as published by the Free Software Foundation, and
11  * may be copied, distributed, and modified under those terms.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  */
19
20 #include <linux/init.h>
21 #include <linux/io.h>
22 #include <linux/clk.h>
23 #include <linux/delay.h>
24 #include <linux/of_irq.h>
25
26 #include <asm/hardware/cache-l2x0.h>
27 #include <asm/hardware/gic.h>
28
29 #include <mach/iomap.h>
30 #include <mach/powergate.h>
31
32 #include "board.h"
33 #include "clock.h"
34 #include "fuse.h"
35 #include "pmc.h"
36
37 /*
38  * Storage for debug-macro.S's state.
39  *
40  * This must be in .data not .bss so that it gets initialized each time the
41  * kernel is loaded. The data is declared here rather than debug-macro.S so
42  * that multiple inclusions of debug-macro.S point at the same data.
43  */
44 #define TEGRA_DEBUG_UART_OFFSET (TEGRA_DEBUG_UART_BASE & 0xFFFF)
45 u32 tegra_uart_config[3] = {
46         /* Debug UART initialization required */
47         1,
48         /* Debug UART physical address */
49         (u32)(IO_APB_PHYS + TEGRA_DEBUG_UART_OFFSET),
50         /* Debug UART virtual address */
51         (u32)(IO_APB_VIRT + TEGRA_DEBUG_UART_OFFSET),
52 };
53
54 #ifdef CONFIG_OF
55 static const struct of_device_id tegra_dt_irq_match[] __initconst = {
56         { .compatible = "arm,cortex-a9-gic", .data = gic_of_init },
57         { }
58 };
59
60 void __init tegra_dt_init_irq(void)
61 {
62         tegra_init_irq();
63         of_irq_init(tegra_dt_irq_match);
64 }
65 #endif
66
67 void tegra_assert_system_reset(char mode, const char *cmd)
68 {
69         void __iomem *reset = IO_ADDRESS(TEGRA_PMC_BASE + 0);
70         u32 reg;
71
72         reg = readl_relaxed(reset);
73         reg |= 0x10;
74         writel_relaxed(reg, reset);
75 }
76
77 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
78 static __initdata struct tegra_clk_init_table tegra20_clk_init_table[] = {
79         /* name         parent          rate            enabled */
80         { "clk_m",      NULL,           0,              true },
81         { "pll_p",      "clk_m",        216000000,      true },
82         { "pll_p_out1", "pll_p",        28800000,       true },
83         { "pll_p_out2", "pll_p",        48000000,       true },
84         { "pll_p_out3", "pll_p",        72000000,       true },
85         { "pll_p_out4", "pll_p",        24000000,       true },
86         { "pll_c",      "clk_m",        600000000,      true },
87         { "pll_c_out1", "pll_c",        120000000,      true },
88         { "sclk",       "pll_c_out1",   120000000,      true },
89         { "hclk",       "sclk",         120000000,      true },
90         { "pclk",       "hclk",         60000000,       true },
91         { "csite",      NULL,           0,              true },
92         { "emc",        NULL,           0,              true },
93         { "cpu",        NULL,           0,              true },
94         { NULL,         NULL,           0,              0},
95 };
96 #endif
97
98 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
99 static __initdata struct tegra_clk_init_table tegra30_clk_init_table[] = {
100         /* name         parent          rate            enabled */
101         { "clk_m",      NULL,           0,              true },
102         { "pll_p",      "clk_m",        408000000,      true },
103         { "pll_p_out1", "pll_p",        9600000,        true },
104         { NULL,         NULL,           0,              0},
105 };
106 #endif
107
108
109 static void __init tegra_init_cache(u32 tag_latency, u32 data_latency)
110 {
111 #ifdef CONFIG_CACHE_L2X0
112         void __iomem *p = IO_ADDRESS(TEGRA_ARM_PERIF_BASE) + 0x3000;
113         u32 aux_ctrl, cache_type;
114
115         writel_relaxed(tag_latency, p + L2X0_TAG_LATENCY_CTRL);
116         writel_relaxed(data_latency, p + L2X0_DATA_LATENCY_CTRL);
117
118         cache_type = readl(p + L2X0_CACHE_TYPE);
119         aux_ctrl = (cache_type & 0x700) << (17-8);
120         aux_ctrl |= 0x6C000001;
121
122         l2x0_init(p, aux_ctrl, 0x8200c3fe);
123 #endif
124
125 }
126
127 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
128 void __init tegra20_init_early(void)
129 {
130         tegra_init_fuse();
131         tegra2_init_clocks();
132         tegra_clk_init_from_table(tegra20_clk_init_table);
133         tegra_init_cache(0x331, 0x441);
134         tegra_pmc_init();
135         tegra_powergate_init();
136 }
137 #endif
138 #ifdef CONFIG_ARCH_TEGRA_3x_SOC
139 void __init tegra30_init_early(void)
140 {
141         tegra_init_fuse();
142         tegra30_init_clocks();
143         tegra_clk_init_from_table(tegra30_clk_init_table);
144         tegra_init_cache(0x441, 0x551);
145         tegra_pmc_init();
146         tegra_powergate_init();
147 }
148 #endif