Merge branch 'x86-cleanups-for-linus' of git://git.kernel.org/pub/scm/linux/kernel...
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime" if EMBEDDED
199         default y
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary.
209
210           Only disable this option if you know that you do not require
211           this feature (eg, building a kernel for a single machine) and
212           you need to shrink the kernel to the minimal size.
213
214
215 config GENERIC_BUG
216         def_bool y
217         depends on BUG
218
219 source "init/Kconfig"
220
221 source "kernel/Kconfig.freezer"
222
223 menu "System Type"
224
225 config MMU
226         bool "MMU-based Paged Memory Management Support"
227         default y
228         help
229           Select if you want MMU-based virtualised addressing space
230           support by paged memory management. If unsure, say 'Y'.
231
232 #
233 # The "ARM system type" choice list is ordered alphabetically by option
234 # text.  Please add new entries in the option alphabetic order.
235 #
236 choice
237         prompt "ARM system type"
238         default ARCH_VERSATILE
239
240 config ARCH_INTEGRATOR
241         bool "ARM Ltd. Integrator family"
242         select ARM_AMBA
243         select ARCH_HAS_CPUFREQ
244         select CLKDEV_LOOKUP
245         select HAVE_MACH_CLKDEV
246         select ICST
247         select GENERIC_CLOCKEVENTS
248         select PLAT_VERSATILE
249         select PLAT_VERSATILE_FPGA_IRQ
250         help
251           Support for ARM's Integrator platform.
252
253 config ARCH_REALVIEW
254         bool "ARM Ltd. RealView family"
255         select ARM_AMBA
256         select CLKDEV_LOOKUP
257         select HAVE_MACH_CLKDEV
258         select ICST
259         select GENERIC_CLOCKEVENTS
260         select ARCH_WANT_OPTIONAL_GPIOLIB
261         select PLAT_VERSATILE
262         select PLAT_VERSATILE_CLCD
263         select ARM_TIMER_SP804
264         select GPIO_PL061 if GPIOLIB
265         help
266           This enables support for ARM Ltd RealView boards.
267
268 config ARCH_VERSATILE
269         bool "ARM Ltd. Versatile family"
270         select ARM_AMBA
271         select ARM_VIC
272         select CLKDEV_LOOKUP
273         select HAVE_MACH_CLKDEV
274         select ICST
275         select GENERIC_CLOCKEVENTS
276         select ARCH_WANT_OPTIONAL_GPIOLIB
277         select PLAT_VERSATILE
278         select PLAT_VERSATILE_CLCD
279         select PLAT_VERSATILE_FPGA_IRQ
280         select ARM_TIMER_SP804
281         help
282           This enables support for ARM Ltd Versatile board.
283
284 config ARCH_VEXPRESS
285         bool "ARM Ltd. Versatile Express family"
286         select ARCH_WANT_OPTIONAL_GPIOLIB
287         select ARM_AMBA
288         select ARM_TIMER_SP804
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select GENERIC_CLOCKEVENTS
292         select HAVE_CLK
293         select HAVE_PATA_PLATFORM
294         select ICST
295         select PLAT_VERSATILE
296         select PLAT_VERSATILE_CLCD
297         help
298           This enables support for the ARM Ltd Versatile Express boards.
299
300 config ARCH_AT91
301         bool "Atmel AT91"
302         select ARCH_REQUIRE_GPIOLIB
303         select HAVE_CLK
304         select CLKDEV_LOOKUP
305         help
306           This enables support for systems based on the Atmel AT91RM9200,
307           AT91SAM9 and AT91CAP9 processors.
308
309 config ARCH_BCMRING
310         bool "Broadcom BCMRING"
311         depends on MMU
312         select CPU_V6
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select CLKDEV_LOOKUP
316         select GENERIC_CLOCKEVENTS
317         select ARCH_WANT_OPTIONAL_GPIOLIB
318         help
319           Support for Broadcom's BCMRing platform.
320
321 config ARCH_CLPS711X
322         bool "Cirrus Logic CLPS711x/EP721x-based"
323         select CPU_ARM720T
324         select ARCH_USES_GETTIMEOFFSET
325         help
326           Support for Cirrus Logic 711x/721x based boards.
327
328 config ARCH_CNS3XXX
329         bool "Cavium Networks CNS3XXX family"
330         select CPU_V6K
331         select GENERIC_CLOCKEVENTS
332         select ARM_GIC
333         select MIGHT_HAVE_PCI
334         select PCI_DOMAINS if PCI
335         help
336           Support for Cavium Networks CNS3XXX platform.
337
338 config ARCH_GEMINI
339         bool "Cortina Systems Gemini"
340         select CPU_FA526
341         select ARCH_REQUIRE_GPIOLIB
342         select ARCH_USES_GETTIMEOFFSET
343         help
344           Support for the Cortina Systems Gemini family SoCs
345
346 config ARCH_PRIMA2
347         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
348         select CPU_V7
349         select NO_IOPORT
350         select GENERIC_CLOCKEVENTS
351         select CLKDEV_LOOKUP
352         select GENERIC_IRQ_CHIP
353         select USE_OF
354         select ZONE_DMA
355         help
356           Support for CSR SiRFSoC ARM Cortex A9 Platform
357
358 config ARCH_EBSA110
359         bool "EBSA-110"
360         select CPU_SA110
361         select ISA
362         select NO_IOPORT
363         select ARCH_USES_GETTIMEOFFSET
364         help
365           This is an evaluation board for the StrongARM processor available
366           from Digital. It has limited hardware on-board, including an
367           Ethernet interface, two PCMCIA sockets, two serial ports and a
368           parallel port.
369
370 config ARCH_EP93XX
371         bool "EP93xx-based"
372         select CPU_ARM920T
373         select ARM_AMBA
374         select ARM_VIC
375         select CLKDEV_LOOKUP
376         select ARCH_REQUIRE_GPIOLIB
377         select ARCH_HAS_HOLES_MEMORYMODEL
378         select ARCH_USES_GETTIMEOFFSET
379         help
380           This enables support for the Cirrus EP93xx series of CPUs.
381
382 config ARCH_FOOTBRIDGE
383         bool "FootBridge"
384         select CPU_SA110
385         select FOOTBRIDGE
386         select GENERIC_CLOCKEVENTS
387         select HAVE_IDE
388         help
389           Support for systems based on the DC21285 companion chip
390           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
391
392 config ARCH_MXC
393         bool "Freescale MXC/iMX-based"
394         select GENERIC_CLOCKEVENTS
395         select ARCH_REQUIRE_GPIOLIB
396         select CLKDEV_LOOKUP
397         select CLKSRC_MMIO
398         select GENERIC_IRQ_CHIP
399         select HAVE_SCHED_CLOCK
400         help
401           Support for Freescale MXC/iMX-based family of processors
402
403 config ARCH_MXS
404         bool "Freescale MXS-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         help
410           Support for Freescale MXS-based family of processors
411
412 config ARCH_NETX
413         bool "Hilscher NetX based"
414         select CLKSRC_MMIO
415         select CPU_ARM926T
416         select ARM_VIC
417         select GENERIC_CLOCKEVENTS
418         help
419           This enables support for systems based on the Hilscher NetX Soc
420
421 config ARCH_H720X
422         bool "Hynix HMS720x-based"
423         select CPU_ARM720T
424         select ISA_DMA_API
425         select ARCH_USES_GETTIMEOFFSET
426         help
427           This enables support for systems based on the Hynix HMS720x
428
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select PLAT_IOP
434         select PCI
435         select ARCH_SUPPORTS_MSI
436         select VMSPLIT_1G
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
439
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select CPU_XSCALE
444         select PLAT_IOP
445         select PCI
446         select ARCH_REQUIRE_GPIOLIB
447         help
448           Support for Intel's 80219 and IOP32X (XScale) family of
449           processors.
450
451 config ARCH_IOP33X
452         bool "IOP33x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         help
459           Support for Intel's IOP33X (XScale) family of processors.
460
461 config ARCH_IXP23XX
462         bool "IXP23XX-based"
463         depends on MMU
464         select CPU_XSC3
465         select PCI
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           Support for Intel's IXP23xx (XScale) family of processors.
469
470 config ARCH_IXP2000
471         bool "IXP2400/2800-based"
472         depends on MMU
473         select CPU_XSCALE
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP2400/2800 (XScale) family of processors.
478
479 config ARCH_IXP4XX
480         bool "IXP4xx-based"
481         depends on MMU
482         select CLKSRC_MMIO
483         select CPU_XSCALE
484         select GENERIC_GPIO
485         select GENERIC_CLOCKEVENTS
486         select HAVE_SCHED_CLOCK
487         select MIGHT_HAVE_PCI
488         select DMABOUNCE if PCI
489         help
490           Support for Intel's IXP4XX (XScale) family of processors.
491
492 config ARCH_DOVE
493         bool "Marvell Dove"
494         select CPU_V7
495         select PCI
496         select ARCH_REQUIRE_GPIOLIB
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Dove SoC 88AP510
501
502 config ARCH_KIRKWOOD
503         bool "Marvell Kirkwood"
504         select CPU_FEROCEON
505         select PCI
506         select ARCH_REQUIRE_GPIOLIB
507         select GENERIC_CLOCKEVENTS
508         select PLAT_ORION
509         help
510           Support for the following Marvell Kirkwood series SoCs:
511           88F6180, 88F6192 and 88F6281.
512
513 config ARCH_LPC32XX
514         bool "NXP LPC32XX"
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select ARCH_REQUIRE_GPIOLIB
518         select HAVE_IDE
519         select ARM_AMBA
520         select USB_ARCH_HAS_OHCI
521         select CLKDEV_LOOKUP
522         select GENERIC_CLOCKEVENTS
523         help
524           Support for the NXP LPC32XX family of processors
525
526 config ARCH_MV78XX0
527         bool "Marvell MV78xx0"
528         select CPU_FEROCEON
529         select PCI
530         select ARCH_REQUIRE_GPIOLIB
531         select GENERIC_CLOCKEVENTS
532         select PLAT_ORION
533         help
534           Support for the following Marvell MV78xx0 series SoCs:
535           MV781x0, MV782x0.
536
537 config ARCH_ORION5X
538         bool "Marvell Orion"
539         depends on MMU
540         select CPU_FEROCEON
541         select PCI
542         select ARCH_REQUIRE_GPIOLIB
543         select GENERIC_CLOCKEVENTS
544         select PLAT_ORION
545         help
546           Support for the following Marvell Orion 5x series SoCs:
547           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
548           Orion-2 (5281), Orion-1-90 (6183).
549
550 config ARCH_MMP
551         bool "Marvell PXA168/910/MMP2"
552         depends on MMU
553         select ARCH_REQUIRE_GPIOLIB
554         select CLKDEV_LOOKUP
555         select GENERIC_CLOCKEVENTS
556         select HAVE_SCHED_CLOCK
557         select TICK_ONESHOT
558         select PLAT_PXA
559         select SPARSE_IRQ
560         help
561           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
562
563 config ARCH_KS8695
564         bool "Micrel/Kendin KS8695"
565         select CPU_ARM922T
566         select ARCH_REQUIRE_GPIOLIB
567         select ARCH_USES_GETTIMEOFFSET
568         help
569           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
570           System-on-Chip devices.
571
572 config ARCH_W90X900
573         bool "Nuvoton W90X900 CPU"
574         select CPU_ARM926T
575         select ARCH_REQUIRE_GPIOLIB
576         select CLKDEV_LOOKUP
577         select CLKSRC_MMIO
578         select GENERIC_CLOCKEVENTS
579         help
580           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
581           At present, the w90x900 has been renamed nuc900, regarding
582           the ARM series product line, you can login the following
583           link address to know more.
584
585           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
586                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
587
588 config ARCH_NUC93X
589         bool "Nuvoton NUC93X CPU"
590         select CPU_ARM926T
591         select CLKDEV_LOOKUP
592         help
593           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
594           low-power and high performance MPEG-4/JPEG multimedia controller chip.
595
596 config ARCH_TEGRA
597         bool "NVIDIA Tegra"
598         select CLKDEV_LOOKUP
599         select CLKSRC_MMIO
600         select GENERIC_CLOCKEVENTS
601         select GENERIC_GPIO
602         select HAVE_CLK
603         select HAVE_SCHED_CLOCK
604         select ARCH_HAS_CPUFREQ
605         help
606           This enables support for NVIDIA Tegra based systems (Tegra APX,
607           Tegra 6xx and Tegra 2 series).
608
609 config ARCH_PNX4008
610         bool "Philips Nexperia PNX4008 Mobile"
611         select CPU_ARM926T
612         select CLKDEV_LOOKUP
613         select ARCH_USES_GETTIMEOFFSET
614         help
615           This enables support for Philips PNX4008 mobile platform.
616
617 config ARCH_PXA
618         bool "PXA2xx/PXA3xx-based"
619         depends on MMU
620         select ARCH_MTD_XIP
621         select ARCH_HAS_CPUFREQ
622         select CLKDEV_LOOKUP
623         select CLKSRC_MMIO
624         select ARCH_REQUIRE_GPIOLIB
625         select GENERIC_CLOCKEVENTS
626         select HAVE_SCHED_CLOCK
627         select TICK_ONESHOT
628         select PLAT_PXA
629         select SPARSE_IRQ
630         select AUTO_ZRELADDR
631         select MULTI_IRQ_HANDLER
632         select ARM_CPU_SUSPEND if PM
633         select HAVE_IDE
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
636
637 config ARCH_MSM
638         bool "Qualcomm MSM"
639         select HAVE_CLK
640         select GENERIC_CLOCKEVENTS
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
649
650 config ARCH_SHMOBILE
651         bool "Renesas SH-Mobile / R-Mobile"
652         select HAVE_CLK
653         select CLKDEV_LOOKUP
654         select HAVE_MACH_CLKDEV
655         select GENERIC_CLOCKEVENTS
656         select NO_IOPORT
657         select SPARSE_IRQ
658         select MULTI_IRQ_HANDLER
659         select PM_GENERIC_DOMAINS if PM
660         help
661           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
662
663 config ARCH_RPC
664         bool "RiscPC"
665         select ARCH_ACORN
666         select FIQ
667         select TIMER_ACORN
668         select ARCH_MAY_HAVE_PC_FDC
669         select HAVE_PATA_PLATFORM
670         select ISA_DMA_API
671         select NO_IOPORT
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_USES_GETTIMEOFFSET
674         select HAVE_IDE
675         help
676           On the Acorn Risc-PC, Linux can support the internal IDE disk and
677           CD-ROM interface, serial and parallel port, and the floppy drive.
678
679 config ARCH_SA1100
680         bool "SA1100-based"
681         select CLKSRC_MMIO
682         select CPU_SA1100
683         select ISA
684         select ARCH_SPARSEMEM_ENABLE
685         select ARCH_MTD_XIP
686         select ARCH_HAS_CPUFREQ
687         select CPU_FREQ
688         select GENERIC_CLOCKEVENTS
689         select HAVE_CLK
690         select HAVE_SCHED_CLOCK
691         select TICK_ONESHOT
692         select ARCH_REQUIRE_GPIOLIB
693         select HAVE_IDE
694         help
695           Support for StrongARM 11x0 based boards.
696
697 config ARCH_S3C2410
698         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
699         select GENERIC_GPIO
700         select ARCH_HAS_CPUFREQ
701         select HAVE_CLK
702         select CLKDEV_LOOKUP
703         select ARCH_USES_GETTIMEOFFSET
704         select HAVE_S3C2410_I2C if I2C
705         help
706           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
707           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
708           the Samsung SMDK2410 development board (and derivatives).
709
710           Note, the S3C2416 and the S3C2450 are so close that they even share
711           the same SoC ID code. This means that there is no separate machine
712           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
713
714 config ARCH_S3C64XX
715         bool "Samsung S3C64XX"
716         select PLAT_SAMSUNG
717         select CPU_V6
718         select ARM_VIC
719         select HAVE_CLK
720         select CLKDEV_LOOKUP
721         select NO_IOPORT
722         select ARCH_USES_GETTIMEOFFSET
723         select ARCH_HAS_CPUFREQ
724         select ARCH_REQUIRE_GPIOLIB
725         select SAMSUNG_CLKSRC
726         select SAMSUNG_IRQ_VIC_TIMER
727         select S3C_GPIO_TRACK
728         select S3C_GPIO_PULL_UPDOWN
729         select S3C_GPIO_CFG_S3C24XX
730         select S3C_GPIO_CFG_S3C64XX
731         select S3C_DEV_NAND
732         select USB_ARCH_HAS_OHCI
733         select SAMSUNG_GPIOLIB_4BIT
734         select HAVE_S3C2410_I2C if I2C
735         select HAVE_S3C2410_WATCHDOG if WATCHDOG
736         help
737           Samsung S3C64XX series based systems
738
739 config ARCH_S5P64X0
740         bool "Samsung S5P6440 S5P6450"
741         select CPU_V6
742         select GENERIC_GPIO
743         select HAVE_CLK
744         select CLKDEV_LOOKUP
745         select CLKSRC_MMIO
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         select GENERIC_CLOCKEVENTS
748         select HAVE_SCHED_CLOCK
749         select HAVE_S3C2410_I2C if I2C
750         select HAVE_S3C_RTC if RTC_CLASS
751         help
752           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
753           SMDK6450.
754
755 config ARCH_S5PC100
756         bool "Samsung S5PC100"
757         select GENERIC_GPIO
758         select HAVE_CLK
759         select CLKDEV_LOOKUP
760         select CPU_V7
761         select ARM_L1_CACHE_SHIFT_6
762         select ARCH_USES_GETTIMEOFFSET
763         select HAVE_S3C2410_I2C if I2C
764         select HAVE_S3C_RTC if RTC_CLASS
765         select HAVE_S3C2410_WATCHDOG if WATCHDOG
766         help
767           Samsung S5PC100 series based systems
768
769 config ARCH_S5PV210
770         bool "Samsung S5PV210/S5PC110"
771         select CPU_V7
772         select ARCH_SPARSEMEM_ENABLE
773         select ARCH_HAS_HOLES_MEMORYMODEL
774         select GENERIC_GPIO
775         select HAVE_CLK
776         select CLKDEV_LOOKUP
777         select CLKSRC_MMIO
778         select ARM_L1_CACHE_SHIFT_6
779         select ARCH_HAS_CPUFREQ
780         select GENERIC_CLOCKEVENTS
781         select HAVE_SCHED_CLOCK
782         select HAVE_S3C2410_I2C if I2C
783         select HAVE_S3C_RTC if RTC_CLASS
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         help
786           Samsung S5PV210/S5PC110 series based systems
787
788 config ARCH_EXYNOS4
789         bool "Samsung EXYNOS4"
790         select CPU_V7
791         select ARCH_SPARSEMEM_ENABLE
792         select ARCH_HAS_HOLES_MEMORYMODEL
793         select GENERIC_GPIO
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select ARCH_HAS_CPUFREQ
797         select GENERIC_CLOCKEVENTS
798         select HAVE_S3C_RTC if RTC_CLASS
799         select HAVE_S3C2410_I2C if I2C
800         select HAVE_S3C2410_WATCHDOG if WATCHDOG
801         help
802           Samsung EXYNOS4 series based systems
803
804 config ARCH_SHARK
805         bool "Shark"
806         select CPU_SA110
807         select ISA
808         select ISA_DMA
809         select ZONE_DMA
810         select PCI
811         select ARCH_USES_GETTIMEOFFSET
812         help
813           Support for the StrongARM based Digital DNARD machine, also known
814           as "Shark" (<http://www.shark-linux.de/shark.html>).
815
816 config ARCH_TCC_926
817         bool "Telechips TCC ARM926-based systems"
818         select CLKSRC_MMIO
819         select CPU_ARM926T
820         select HAVE_CLK
821         select CLKDEV_LOOKUP
822         select GENERIC_CLOCKEVENTS
823         help
824           Support for Telechips TCC ARM926-based systems.
825
826 config ARCH_U300
827         bool "ST-Ericsson U300 Series"
828         depends on MMU
829         select CLKSRC_MMIO
830         select CPU_ARM926T
831         select HAVE_SCHED_CLOCK
832         select HAVE_TCM
833         select ARM_AMBA
834         select ARM_VIC
835         select GENERIC_CLOCKEVENTS
836         select CLKDEV_LOOKUP
837         select HAVE_MACH_CLKDEV
838         select GENERIC_GPIO
839         help
840           Support for ST-Ericsson U300 series mobile platforms.
841
842 config ARCH_U8500
843         bool "ST-Ericsson U8500 Series"
844         select CPU_V7
845         select ARM_AMBA
846         select GENERIC_CLOCKEVENTS
847         select CLKDEV_LOOKUP
848         select ARCH_REQUIRE_GPIOLIB
849         select ARCH_HAS_CPUFREQ
850         help
851           Support for ST-Ericsson's Ux500 architecture
852
853 config ARCH_NOMADIK
854         bool "STMicroelectronics Nomadik"
855         select ARM_AMBA
856         select ARM_VIC
857         select CPU_ARM926T
858         select CLKDEV_LOOKUP
859         select GENERIC_CLOCKEVENTS
860         select ARCH_REQUIRE_GPIOLIB
861         help
862           Support for the Nomadik platform by ST-Ericsson
863
864 config ARCH_DAVINCI
865         bool "TI DaVinci"
866         select GENERIC_CLOCKEVENTS
867         select ARCH_REQUIRE_GPIOLIB
868         select ZONE_DMA
869         select HAVE_IDE
870         select CLKDEV_LOOKUP
871         select GENERIC_ALLOCATOR
872         select GENERIC_IRQ_CHIP
873         select ARCH_HAS_HOLES_MEMORYMODEL
874         help
875           Support for TI's DaVinci platform.
876
877 config ARCH_OMAP
878         bool "TI OMAP"
879         select HAVE_CLK
880         select ARCH_REQUIRE_GPIOLIB
881         select ARCH_HAS_CPUFREQ
882         select CLKSRC_MMIO
883         select GENERIC_CLOCKEVENTS
884         select HAVE_SCHED_CLOCK
885         select ARCH_HAS_HOLES_MEMORYMODEL
886         help
887           Support for TI's OMAP platform (OMAP1/2/3/4).
888
889 config PLAT_SPEAR
890         bool "ST SPEAr"
891         select ARM_AMBA
892         select ARCH_REQUIRE_GPIOLIB
893         select CLKDEV_LOOKUP
894         select CLKSRC_MMIO
895         select GENERIC_CLOCKEVENTS
896         select HAVE_CLK
897         help
898           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
899
900 config ARCH_VT8500
901         bool "VIA/WonderMedia 85xx"
902         select CPU_ARM926T
903         select GENERIC_GPIO
904         select ARCH_HAS_CPUFREQ
905         select GENERIC_CLOCKEVENTS
906         select ARCH_REQUIRE_GPIOLIB
907         select HAVE_PWM
908         help
909           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
910
911 config ARCH_ZYNQ
912         bool "Xilinx Zynq ARM Cortex A9 Platform"
913         select CPU_V7
914         select GENERIC_CLOCKEVENTS
915         select CLKDEV_LOOKUP
916         select ARM_GIC
917         select ARM_AMBA
918         select ICST
919         select USE_OF
920         help
921           Support for Xilinx Zynq ARM Cortex A9 Platform
922 endchoice
923
924 #
925 # This is sorted alphabetically by mach-* pathname.  However, plat-*
926 # Kconfigs may be included either alphabetically (according to the
927 # plat- suffix) or along side the corresponding mach-* source.
928 #
929 source "arch/arm/mach-at91/Kconfig"
930
931 source "arch/arm/mach-bcmring/Kconfig"
932
933 source "arch/arm/mach-clps711x/Kconfig"
934
935 source "arch/arm/mach-cns3xxx/Kconfig"
936
937 source "arch/arm/mach-davinci/Kconfig"
938
939 source "arch/arm/mach-dove/Kconfig"
940
941 source "arch/arm/mach-ep93xx/Kconfig"
942
943 source "arch/arm/mach-footbridge/Kconfig"
944
945 source "arch/arm/mach-gemini/Kconfig"
946
947 source "arch/arm/mach-h720x/Kconfig"
948
949 source "arch/arm/mach-integrator/Kconfig"
950
951 source "arch/arm/mach-iop32x/Kconfig"
952
953 source "arch/arm/mach-iop33x/Kconfig"
954
955 source "arch/arm/mach-iop13xx/Kconfig"
956
957 source "arch/arm/mach-ixp4xx/Kconfig"
958
959 source "arch/arm/mach-ixp2000/Kconfig"
960
961 source "arch/arm/mach-ixp23xx/Kconfig"
962
963 source "arch/arm/mach-kirkwood/Kconfig"
964
965 source "arch/arm/mach-ks8695/Kconfig"
966
967 source "arch/arm/mach-lpc32xx/Kconfig"
968
969 source "arch/arm/mach-msm/Kconfig"
970
971 source "arch/arm/mach-mv78xx0/Kconfig"
972
973 source "arch/arm/plat-mxc/Kconfig"
974
975 source "arch/arm/mach-mxs/Kconfig"
976
977 source "arch/arm/mach-netx/Kconfig"
978
979 source "arch/arm/mach-nomadik/Kconfig"
980 source "arch/arm/plat-nomadik/Kconfig"
981
982 source "arch/arm/mach-nuc93x/Kconfig"
983
984 source "arch/arm/plat-omap/Kconfig"
985
986 source "arch/arm/mach-omap1/Kconfig"
987
988 source "arch/arm/mach-omap2/Kconfig"
989
990 source "arch/arm/mach-orion5x/Kconfig"
991
992 source "arch/arm/mach-pxa/Kconfig"
993 source "arch/arm/plat-pxa/Kconfig"
994
995 source "arch/arm/mach-mmp/Kconfig"
996
997 source "arch/arm/mach-realview/Kconfig"
998
999 source "arch/arm/mach-sa1100/Kconfig"
1000
1001 source "arch/arm/plat-samsung/Kconfig"
1002 source "arch/arm/plat-s3c24xx/Kconfig"
1003 source "arch/arm/plat-s5p/Kconfig"
1004
1005 source "arch/arm/plat-spear/Kconfig"
1006
1007 source "arch/arm/plat-tcc/Kconfig"
1008
1009 if ARCH_S3C2410
1010 source "arch/arm/mach-s3c2410/Kconfig"
1011 source "arch/arm/mach-s3c2412/Kconfig"
1012 source "arch/arm/mach-s3c2416/Kconfig"
1013 source "arch/arm/mach-s3c2440/Kconfig"
1014 source "arch/arm/mach-s3c2443/Kconfig"
1015 endif
1016
1017 if ARCH_S3C64XX
1018 source "arch/arm/mach-s3c64xx/Kconfig"
1019 endif
1020
1021 source "arch/arm/mach-s5p64x0/Kconfig"
1022
1023 source "arch/arm/mach-s5pc100/Kconfig"
1024
1025 source "arch/arm/mach-s5pv210/Kconfig"
1026
1027 source "arch/arm/mach-exynos4/Kconfig"
1028
1029 source "arch/arm/mach-shmobile/Kconfig"
1030
1031 source "arch/arm/mach-tegra/Kconfig"
1032
1033 source "arch/arm/mach-u300/Kconfig"
1034
1035 source "arch/arm/mach-ux500/Kconfig"
1036
1037 source "arch/arm/mach-versatile/Kconfig"
1038
1039 source "arch/arm/mach-vexpress/Kconfig"
1040 source "arch/arm/plat-versatile/Kconfig"
1041
1042 source "arch/arm/mach-vt8500/Kconfig"
1043
1044 source "arch/arm/mach-w90x900/Kconfig"
1045
1046 # Definitions to make life easier
1047 config ARCH_ACORN
1048         bool
1049
1050 config PLAT_IOP
1051         bool
1052         select GENERIC_CLOCKEVENTS
1053         select HAVE_SCHED_CLOCK
1054
1055 config PLAT_ORION
1056         bool
1057         select CLKSRC_MMIO
1058         select GENERIC_IRQ_CHIP
1059         select HAVE_SCHED_CLOCK
1060
1061 config PLAT_PXA
1062         bool
1063
1064 config PLAT_VERSATILE
1065         bool
1066
1067 config ARM_TIMER_SP804
1068         bool
1069         select CLKSRC_MMIO
1070
1071 source arch/arm/mm/Kconfig
1072
1073 config IWMMXT
1074         bool "Enable iWMMXt support"
1075         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1076         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1077         help
1078           Enable support for iWMMXt context switching at run time if
1079           running on a CPU that supports it.
1080
1081 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1082 config XSCALE_PMU
1083         bool
1084         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1085         default y
1086
1087 config CPU_HAS_PMU
1088         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1089                    (!ARCH_OMAP3 || OMAP3_EMU)
1090         default y
1091         bool
1092
1093 config MULTI_IRQ_HANDLER
1094         bool
1095         help
1096           Allow each machine to specify it's own IRQ handler at run time.
1097
1098 if !MMU
1099 source "arch/arm/Kconfig-nommu"
1100 endif
1101
1102 config ARM_ERRATA_411920
1103         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1104         depends on CPU_V6 || CPU_V6K
1105         help
1106           Invalidation of the Instruction Cache operation can
1107           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1108           It does not affect the MPCore. This option enables the ARM Ltd.
1109           recommended workaround.
1110
1111 config ARM_ERRATA_430973
1112         bool "ARM errata: Stale prediction on replaced interworking branch"
1113         depends on CPU_V7
1114         help
1115           This option enables the workaround for the 430973 Cortex-A8
1116           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1117           interworking branch is replaced with another code sequence at the
1118           same virtual address, whether due to self-modifying code or virtual
1119           to physical address re-mapping, Cortex-A8 does not recover from the
1120           stale interworking branch prediction. This results in Cortex-A8
1121           executing the new code sequence in the incorrect ARM or Thumb state.
1122           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1123           and also flushes the branch target cache at every context switch.
1124           Note that setting specific bits in the ACTLR register may not be
1125           available in non-secure mode.
1126
1127 config ARM_ERRATA_458693
1128         bool "ARM errata: Processor deadlock when a false hazard is created"
1129         depends on CPU_V7
1130         help
1131           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1132           erratum. For very specific sequences of memory operations, it is
1133           possible for a hazard condition intended for a cache line to instead
1134           be incorrectly associated with a different cache line. This false
1135           hazard might then cause a processor deadlock. The workaround enables
1136           the L1 caching of the NEON accesses and disables the PLD instruction
1137           in the ACTLR register. Note that setting specific bits in the ACTLR
1138           register may not be available in non-secure mode.
1139
1140 config ARM_ERRATA_460075
1141         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1142         depends on CPU_V7
1143         help
1144           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1145           erratum. Any asynchronous access to the L2 cache may encounter a
1146           situation in which recent store transactions to the L2 cache are lost
1147           and overwritten with stale memory contents from external memory. The
1148           workaround disables the write-allocate mode for the L2 cache via the
1149           ACTLR register. Note that setting specific bits in the ACTLR register
1150           may not be available in non-secure mode.
1151
1152 config ARM_ERRATA_742230
1153         bool "ARM errata: DMB operation may be faulty"
1154         depends on CPU_V7 && SMP
1155         help
1156           This option enables the workaround for the 742230 Cortex-A9
1157           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1158           between two write operations may not ensure the correct visibility
1159           ordering of the two writes. This workaround sets a specific bit in
1160           the diagnostic register of the Cortex-A9 which causes the DMB
1161           instruction to behave as a DSB, ensuring the correct behaviour of
1162           the two writes.
1163
1164 config ARM_ERRATA_742231
1165         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1166         depends on CPU_V7 && SMP
1167         help
1168           This option enables the workaround for the 742231 Cortex-A9
1169           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1170           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1171           accessing some data located in the same cache line, may get corrupted
1172           data due to bad handling of the address hazard when the line gets
1173           replaced from one of the CPUs at the same time as another CPU is
1174           accessing it. This workaround sets specific bits in the diagnostic
1175           register of the Cortex-A9 which reduces the linefill issuing
1176           capabilities of the processor.
1177
1178 config PL310_ERRATA_588369
1179         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1180         depends on CACHE_L2X0
1181         help
1182            The PL310 L2 cache controller implements three types of Clean &
1183            Invalidate maintenance operations: by Physical Address
1184            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1185            They are architecturally defined to behave as the execution of a
1186            clean operation followed immediately by an invalidate operation,
1187            both performing to the same memory location. This functionality
1188            is not correctly implemented in PL310 as clean lines are not
1189            invalidated as a result of these operations.
1190
1191 config ARM_ERRATA_720789
1192         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1193         depends on CPU_V7 && SMP
1194         help
1195           This option enables the workaround for the 720789 Cortex-A9 (prior to
1196           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1197           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1198           As a consequence of this erratum, some TLB entries which should be
1199           invalidated are not, resulting in an incoherency in the system page
1200           tables. The workaround changes the TLB flushing routines to invalidate
1201           entries regardless of the ASID.
1202
1203 config PL310_ERRATA_727915
1204         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1205         depends on CACHE_L2X0
1206         help
1207           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1208           operation (offset 0x7FC). This operation runs in background so that
1209           PL310 can handle normal accesses while it is in progress. Under very
1210           rare circumstances, due to this erratum, write data can be lost when
1211           PL310 treats a cacheable write transaction during a Clean &
1212           Invalidate by Way operation.
1213
1214 config ARM_ERRATA_743622
1215         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1216         depends on CPU_V7
1217         help
1218           This option enables the workaround for the 743622 Cortex-A9
1219           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1220           optimisation in the Cortex-A9 Store Buffer may lead to data
1221           corruption. This workaround sets a specific bit in the diagnostic
1222           register of the Cortex-A9 which disables the Store Buffer
1223           optimisation, preventing the defect from occurring. This has no
1224           visible impact on the overall performance or power consumption of the
1225           processor.
1226
1227 config ARM_ERRATA_751472
1228         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1229         depends on CPU_V7 && SMP
1230         help
1231           This option enables the workaround for the 751472 Cortex-A9 (prior
1232           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1233           completion of a following broadcasted operation if the second
1234           operation is received by a CPU before the ICIALLUIS has completed,
1235           potentially leading to corrupted entries in the cache or TLB.
1236
1237 config ARM_ERRATA_753970
1238         bool "ARM errata: cache sync operation may be faulty"
1239         depends on CACHE_PL310
1240         help
1241           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1242
1243           Under some condition the effect of cache sync operation on
1244           the store buffer still remains when the operation completes.
1245           This means that the store buffer is always asked to drain and
1246           this prevents it from merging any further writes. The workaround
1247           is to replace the normal offset of cache sync operation (0x730)
1248           by another offset targeting an unmapped PL310 register 0x740.
1249           This has the same effect as the cache sync operation: store buffer
1250           drain and waiting for all buffers empty.
1251
1252 config ARM_ERRATA_754322
1253         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1254         depends on CPU_V7
1255         help
1256           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1257           r3p*) erratum. A speculative memory access may cause a page table walk
1258           which starts prior to an ASID switch but completes afterwards. This
1259           can populate the micro-TLB with a stale entry which may be hit with
1260           the new ASID. This workaround places two dsb instructions in the mm
1261           switching code so that no page table walks can cross the ASID switch.
1262
1263 config ARM_ERRATA_754327
1264         bool "ARM errata: no automatic Store Buffer drain"
1265         depends on CPU_V7 && SMP
1266         help
1267           This option enables the workaround for the 754327 Cortex-A9 (prior to
1268           r2p0) erratum. The Store Buffer does not have any automatic draining
1269           mechanism and therefore a livelock may occur if an external agent
1270           continuously polls a memory location waiting to observe an update.
1271           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1272           written polling loops from denying visibility of updates to memory.
1273
1274 config ARM_ERRATA_364296
1275         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1276         depends on CPU_V6 && !SMP
1277         help
1278           This options enables the workaround for the 364296 ARM1136
1279           r0p2 erratum (possible cache data corruption with
1280           hit-under-miss enabled). It sets the undocumented bit 31 in
1281           the auxiliary control register and the FI bit in the control
1282           register, thus disabling hit-under-miss without putting the
1283           processor into full low interrupt latency mode. ARM11MPCore
1284           is not affected.
1285
1286 config ARM_ERRATA_764369
1287         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1288         depends on CPU_V7 && SMP
1289         help
1290           This option enables the workaround for erratum 764369
1291           affecting Cortex-A9 MPCore with two or more processors (all
1292           current revisions). Under certain timing circumstances, a data
1293           cache line maintenance operation by MVA targeting an Inner
1294           Shareable memory region may fail to proceed up to either the
1295           Point of Coherency or to the Point of Unification of the
1296           system. This workaround adds a DSB instruction before the
1297           relevant cache maintenance functions and sets a specific bit
1298           in the diagnostic control register of the SCU.
1299
1300 endmenu
1301
1302 source "arch/arm/common/Kconfig"
1303
1304 menu "Bus support"
1305
1306 config ARM_AMBA
1307         bool
1308
1309 config ISA
1310         bool
1311         help
1312           Find out whether you have ISA slots on your motherboard.  ISA is the
1313           name of a bus system, i.e. the way the CPU talks to the other stuff
1314           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1315           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1316           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1317
1318 # Select ISA DMA controller support
1319 config ISA_DMA
1320         bool
1321         select ISA_DMA_API
1322
1323 # Select ISA DMA interface
1324 config ISA_DMA_API
1325         bool
1326
1327 config PCI
1328         bool "PCI support" if MIGHT_HAVE_PCI
1329         help
1330           Find out whether you have a PCI motherboard. PCI is the name of a
1331           bus system, i.e. the way the CPU talks to the other stuff inside
1332           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1333           VESA. If you have PCI, say Y, otherwise N.
1334
1335 config PCI_DOMAINS
1336         bool
1337         depends on PCI
1338
1339 config PCI_NANOENGINE
1340         bool "BSE nanoEngine PCI support"
1341         depends on SA1100_NANOENGINE
1342         help
1343           Enable PCI on the BSE nanoEngine board.
1344
1345 config PCI_SYSCALL
1346         def_bool PCI
1347
1348 # Select the host bridge type
1349 config PCI_HOST_VIA82C505
1350         bool
1351         depends on PCI && ARCH_SHARK
1352         default y
1353
1354 config PCI_HOST_ITE8152
1355         bool
1356         depends on PCI && MACH_ARMCORE
1357         default y
1358         select DMABOUNCE
1359
1360 source "drivers/pci/Kconfig"
1361
1362 source "drivers/pcmcia/Kconfig"
1363
1364 endmenu
1365
1366 menu "Kernel Features"
1367
1368 source "kernel/time/Kconfig"
1369
1370 config SMP
1371         bool "Symmetric Multi-Processing"
1372         depends on CPU_V6K || CPU_V7
1373         depends on GENERIC_CLOCKEVENTS
1374         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1375                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1376                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1377                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1378         depends on MMU
1379         select USE_GENERIC_SMP_HELPERS
1380         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1381         help
1382           This enables support for systems with more than one CPU. If you have
1383           a system with only one CPU, like most personal computers, say N. If
1384           you have a system with more than one CPU, say Y.
1385
1386           If you say N here, the kernel will run on single and multiprocessor
1387           machines, but will use only one CPU of a multiprocessor machine. If
1388           you say Y here, the kernel will run on many, but not all, single
1389           processor machines. On a single processor machine, the kernel will
1390           run faster if you say N here.
1391
1392           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1393           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1394           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1395
1396           If you don't know what to do here, say N.
1397
1398 config SMP_ON_UP
1399         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1400         depends on EXPERIMENTAL
1401         depends on SMP && !XIP_KERNEL
1402         default y
1403         help
1404           SMP kernels contain instructions which fail on non-SMP processors.
1405           Enabling this option allows the kernel to modify itself to make
1406           these instructions safe.  Disabling it allows about 1K of space
1407           savings.
1408
1409           If you don't know what to do here, say Y.
1410
1411 config ARM_CPU_TOPOLOGY
1412         bool "Support cpu topology definition"
1413         depends on SMP && CPU_V7
1414         default y
1415         help
1416           Support ARM cpu topology definition. The MPIDR register defines
1417           affinity between processors which is then used to describe the cpu
1418           topology of an ARM System.
1419
1420 config SCHED_MC
1421         bool "Multi-core scheduler support"
1422         depends on ARM_CPU_TOPOLOGY
1423         help
1424           Multi-core scheduler support improves the CPU scheduler's decision
1425           making when dealing with multi-core CPU chips at a cost of slightly
1426           increased overhead in some places. If unsure say N here.
1427
1428 config SCHED_SMT
1429         bool "SMT scheduler support"
1430         depends on ARM_CPU_TOPOLOGY
1431         help
1432           Improves the CPU scheduler's decision making when dealing with
1433           MultiThreading at a cost of slightly increased overhead in some
1434           places. If unsure say N here.
1435
1436 config HAVE_ARM_SCU
1437         bool
1438         help
1439           This option enables support for the ARM system coherency unit
1440
1441 config HAVE_ARM_TWD
1442         bool
1443         depends on SMP
1444         select TICK_ONESHOT
1445         help
1446           This options enables support for the ARM timer and watchdog unit
1447
1448 choice
1449         prompt "Memory split"
1450         default VMSPLIT_3G
1451         help
1452           Select the desired split between kernel and user memory.
1453
1454           If you are not absolutely sure what you are doing, leave this
1455           option alone!
1456
1457         config VMSPLIT_3G
1458                 bool "3G/1G user/kernel split"
1459         config VMSPLIT_2G
1460                 bool "2G/2G user/kernel split"
1461         config VMSPLIT_1G
1462                 bool "1G/3G user/kernel split"
1463 endchoice
1464
1465 config PAGE_OFFSET
1466         hex
1467         default 0x40000000 if VMSPLIT_1G
1468         default 0x80000000 if VMSPLIT_2G
1469         default 0xC0000000
1470
1471 config NR_CPUS
1472         int "Maximum number of CPUs (2-32)"
1473         range 2 32
1474         depends on SMP
1475         default "4"
1476
1477 config HOTPLUG_CPU
1478         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1479         depends on SMP && HOTPLUG && EXPERIMENTAL
1480         help
1481           Say Y here to experiment with turning CPUs off and on.  CPUs
1482           can be controlled through /sys/devices/system/cpu.
1483
1484 config LOCAL_TIMERS
1485         bool "Use local timer interrupts"
1486         depends on SMP
1487         default y
1488         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1489         help
1490           Enable support for local timers on SMP platforms, rather then the
1491           legacy IPI broadcast method.  Local timers allows the system
1492           accounting to be spread across the timer interval, preventing a
1493           "thundering herd" at every timer tick.
1494
1495 source kernel/Kconfig.preempt
1496
1497 config HZ
1498         int
1499         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1500                 ARCH_S5PV210 || ARCH_EXYNOS4
1501         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1502         default AT91_TIMER_HZ if ARCH_AT91
1503         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1504         default 100
1505
1506 config THUMB2_KERNEL
1507         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1508         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1509         select AEABI
1510         select ARM_ASM_UNIFIED
1511         select ARM_UNWIND
1512         help
1513           By enabling this option, the kernel will be compiled in
1514           Thumb-2 mode. A compiler/assembler that understand the unified
1515           ARM-Thumb syntax is needed.
1516
1517           If unsure, say N.
1518
1519 config THUMB2_AVOID_R_ARM_THM_JUMP11
1520         bool "Work around buggy Thumb-2 short branch relocations in gas"
1521         depends on THUMB2_KERNEL && MODULES
1522         default y
1523         help
1524           Various binutils versions can resolve Thumb-2 branches to
1525           locally-defined, preemptible global symbols as short-range "b.n"
1526           branch instructions.
1527
1528           This is a problem, because there's no guarantee the final
1529           destination of the symbol, or any candidate locations for a
1530           trampoline, are within range of the branch.  For this reason, the
1531           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1532           relocation in modules at all, and it makes little sense to add
1533           support.
1534
1535           The symptom is that the kernel fails with an "unsupported
1536           relocation" error when loading some modules.
1537
1538           Until fixed tools are available, passing
1539           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1540           code which hits this problem, at the cost of a bit of extra runtime
1541           stack usage in some cases.
1542
1543           The problem is described in more detail at:
1544               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1545
1546           Only Thumb-2 kernels are affected.
1547
1548           Unless you are sure your tools don't have this problem, say Y.
1549
1550 config ARM_ASM_UNIFIED
1551         bool
1552
1553 config AEABI
1554         bool "Use the ARM EABI to compile the kernel"
1555         help
1556           This option allows for the kernel to be compiled using the latest
1557           ARM ABI (aka EABI).  This is only useful if you are using a user
1558           space environment that is also compiled with EABI.
1559
1560           Since there are major incompatibilities between the legacy ABI and
1561           EABI, especially with regard to structure member alignment, this
1562           option also changes the kernel syscall calling convention to
1563           disambiguate both ABIs and allow for backward compatibility support
1564           (selected with CONFIG_OABI_COMPAT).
1565
1566           To use this you need GCC version 4.0.0 or later.
1567
1568 config OABI_COMPAT
1569         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1570         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1571         default y
1572         help
1573           This option preserves the old syscall interface along with the
1574           new (ARM EABI) one. It also provides a compatibility layer to
1575           intercept syscalls that have structure arguments which layout
1576           in memory differs between the legacy ABI and the new ARM EABI
1577           (only for non "thumb" binaries). This option adds a tiny
1578           overhead to all syscalls and produces a slightly larger kernel.
1579           If you know you'll be using only pure EABI user space then you
1580           can say N here. If this option is not selected and you attempt
1581           to execute a legacy ABI binary then the result will be
1582           UNPREDICTABLE (in fact it can be predicted that it won't work
1583           at all). If in doubt say Y.
1584
1585 config ARCH_HAS_HOLES_MEMORYMODEL
1586         bool
1587
1588 config ARCH_SPARSEMEM_ENABLE
1589         bool
1590
1591 config ARCH_SPARSEMEM_DEFAULT
1592         def_bool ARCH_SPARSEMEM_ENABLE
1593
1594 config ARCH_SELECT_MEMORY_MODEL
1595         def_bool ARCH_SPARSEMEM_ENABLE
1596
1597 config HAVE_ARCH_PFN_VALID
1598         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1599
1600 config HIGHMEM
1601         bool "High Memory Support"
1602         depends on MMU
1603         help
1604           The address space of ARM processors is only 4 Gigabytes large
1605           and it has to accommodate user address space, kernel address
1606           space as well as some memory mapped IO. That means that, if you
1607           have a large amount of physical memory and/or IO, not all of the
1608           memory can be "permanently mapped" by the kernel. The physical
1609           memory that is not permanently mapped is called "high memory".
1610
1611           Depending on the selected kernel/user memory split, minimum
1612           vmalloc space and actual amount of RAM, you may not need this
1613           option which should result in a slightly faster kernel.
1614
1615           If unsure, say n.
1616
1617 config HIGHPTE
1618         bool "Allocate 2nd-level pagetables from highmem"
1619         depends on HIGHMEM
1620
1621 config HW_PERF_EVENTS
1622         bool "Enable hardware performance counter support for perf events"
1623         depends on PERF_EVENTS && CPU_HAS_PMU
1624         default y
1625         help
1626           Enable hardware performance counter support for perf events. If
1627           disabled, perf events will use software events only.
1628
1629 source "mm/Kconfig"
1630
1631 config FORCE_MAX_ZONEORDER
1632         int "Maximum zone order" if ARCH_SHMOBILE
1633         range 11 64 if ARCH_SHMOBILE
1634         default "9" if SA1111
1635         default "11"
1636         help
1637           The kernel memory allocator divides physically contiguous memory
1638           blocks into "zones", where each zone is a power of two number of
1639           pages.  This option selects the largest power of two that the kernel
1640           keeps in the memory allocator.  If you need to allocate very large
1641           blocks of physically contiguous memory, then you may need to
1642           increase this value.
1643
1644           This config option is actually maximum order plus one. For example,
1645           a value of 11 means that the largest free memory block is 2^10 pages.
1646
1647 config LEDS
1648         bool "Timer and CPU usage LEDs"
1649         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1650                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1651                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1652                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1653                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1654                    ARCH_AT91 || ARCH_DAVINCI || \
1655                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1656         help
1657           If you say Y here, the LEDs on your machine will be used
1658           to provide useful information about your current system status.
1659
1660           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1661           be able to select which LEDs are active using the options below. If
1662           you are compiling a kernel for the EBSA-110 or the LART however, the
1663           red LED will simply flash regularly to indicate that the system is
1664           still functional. It is safe to say Y here if you have a CATS
1665           system, but the driver will do nothing.
1666
1667 config LEDS_TIMER
1668         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1669                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1670                             || MACH_OMAP_PERSEUS2
1671         depends on LEDS
1672         depends on !GENERIC_CLOCKEVENTS
1673         default y if ARCH_EBSA110
1674         help
1675           If you say Y here, one of the system LEDs (the green one on the
1676           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1677           will flash regularly to indicate that the system is still
1678           operational. This is mainly useful to kernel hackers who are
1679           debugging unstable kernels.
1680
1681           The LART uses the same LED for both Timer LED and CPU usage LED
1682           functions. You may choose to use both, but the Timer LED function
1683           will overrule the CPU usage LED.
1684
1685 config LEDS_CPU
1686         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1687                         !ARCH_OMAP) \
1688                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1689                         || MACH_OMAP_PERSEUS2
1690         depends on LEDS
1691         help
1692           If you say Y here, the red LED will be used to give a good real
1693           time indication of CPU usage, by lighting whenever the idle task
1694           is not currently executing.
1695
1696           The LART uses the same LED for both Timer LED and CPU usage LED
1697           functions. You may choose to use both, but the Timer LED function
1698           will overrule the CPU usage LED.
1699
1700 config ALIGNMENT_TRAP
1701         bool
1702         depends on CPU_CP15_MMU
1703         default y if !ARCH_EBSA110
1704         select HAVE_PROC_CPU if PROC_FS
1705         help
1706           ARM processors cannot fetch/store information which is not
1707           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1708           address divisible by 4. On 32-bit ARM processors, these non-aligned
1709           fetch/store instructions will be emulated in software if you say
1710           here, which has a severe performance impact. This is necessary for
1711           correct operation of some network protocols. With an IP-only
1712           configuration it is safe to say N, otherwise say Y.
1713
1714 config UACCESS_WITH_MEMCPY
1715         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1716         depends on MMU && EXPERIMENTAL
1717         default y if CPU_FEROCEON
1718         help
1719           Implement faster copy_to_user and clear_user methods for CPU
1720           cores where a 8-word STM instruction give significantly higher
1721           memory write throughput than a sequence of individual 32bit stores.
1722
1723           A possible side effect is a slight increase in scheduling latency
1724           between threads sharing the same address space if they invoke
1725           such copy operations with large buffers.
1726
1727           However, if the CPU data cache is using a write-allocate mode,
1728           this option is unlikely to provide any performance gain.
1729
1730 config SECCOMP
1731         bool
1732         prompt "Enable seccomp to safely compute untrusted bytecode"
1733         ---help---
1734           This kernel feature is useful for number crunching applications
1735           that may need to compute untrusted bytecode during their
1736           execution. By using pipes or other transports made available to
1737           the process as file descriptors supporting the read/write
1738           syscalls, it's possible to isolate those applications in
1739           their own address space using seccomp. Once seccomp is
1740           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1741           and the task is only allowed to execute a few safe syscalls
1742           defined by each seccomp mode.
1743
1744 config CC_STACKPROTECTOR
1745         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1746         depends on EXPERIMENTAL
1747         help
1748           This option turns on the -fstack-protector GCC feature. This
1749           feature puts, at the beginning of functions, a canary value on
1750           the stack just before the return address, and validates
1751           the value just before actually returning.  Stack based buffer
1752           overflows (that need to overwrite this return address) now also
1753           overwrite the canary, which gets detected and the attack is then
1754           neutralized via a kernel panic.
1755           This feature requires gcc version 4.2 or above.
1756
1757 config DEPRECATED_PARAM_STRUCT
1758         bool "Provide old way to pass kernel parameters"
1759         help
1760           This was deprecated in 2001 and announced to live on for 5 years.
1761           Some old boot loaders still use this way.
1762
1763 endmenu
1764
1765 menu "Boot options"
1766
1767 config USE_OF
1768         bool "Flattened Device Tree support"
1769         select OF
1770         select OF_EARLY_FLATTREE
1771         select IRQ_DOMAIN
1772         help
1773           Include support for flattened device tree machine descriptions.
1774
1775 # Compressed boot loader in ROM.  Yes, we really want to ask about
1776 # TEXT and BSS so we preserve their values in the config files.
1777 config ZBOOT_ROM_TEXT
1778         hex "Compressed ROM boot loader base address"
1779         default "0"
1780         help
1781           The physical address at which the ROM-able zImage is to be
1782           placed in the target.  Platforms which normally make use of
1783           ROM-able zImage formats normally set this to a suitable
1784           value in their defconfig file.
1785
1786           If ZBOOT_ROM is not enabled, this has no effect.
1787
1788 config ZBOOT_ROM_BSS
1789         hex "Compressed ROM boot loader BSS address"
1790         default "0"
1791         help
1792           The base address of an area of read/write memory in the target
1793           for the ROM-able zImage which must be available while the
1794           decompressor is running. It must be large enough to hold the
1795           entire decompressed kernel plus an additional 128 KiB.
1796           Platforms which normally make use of ROM-able zImage formats
1797           normally set this to a suitable value in their defconfig file.
1798
1799           If ZBOOT_ROM is not enabled, this has no effect.
1800
1801 config ZBOOT_ROM
1802         bool "Compressed boot loader in ROM/flash"
1803         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1804         help
1805           Say Y here if you intend to execute your compressed kernel image
1806           (zImage) directly from ROM or flash.  If unsure, say N.
1807
1808 choice
1809         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1810         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1811         default ZBOOT_ROM_NONE
1812         help
1813           Include experimental SD/MMC loading code in the ROM-able zImage.
1814           With this enabled it is possible to write the the ROM-able zImage
1815           kernel image to an MMC or SD card and boot the kernel straight
1816           from the reset vector. At reset the processor Mask ROM will load
1817           the first part of the the ROM-able zImage which in turn loads the
1818           rest the kernel image to RAM.
1819
1820 config ZBOOT_ROM_NONE
1821         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1822         help
1823           Do not load image from SD or MMC
1824
1825 config ZBOOT_ROM_MMCIF
1826         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1827         help
1828           Load image from MMCIF hardware block.
1829
1830 config ZBOOT_ROM_SH_MOBILE_SDHI
1831         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1832         help
1833           Load image from SDHI hardware block
1834
1835 endchoice
1836
1837 config CMDLINE
1838         string "Default kernel command string"
1839         default ""
1840         help
1841           On some architectures (EBSA110 and CATS), there is currently no way
1842           for the boot loader to pass arguments to the kernel. For these
1843           architectures, you should supply some command-line options at build
1844           time by entering them here. As a minimum, you should specify the
1845           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1846
1847 choice
1848         prompt "Kernel command line type" if CMDLINE != ""
1849         default CMDLINE_FROM_BOOTLOADER
1850
1851 config CMDLINE_FROM_BOOTLOADER
1852         bool "Use bootloader kernel arguments if available"
1853         help
1854           Uses the command-line options passed by the boot loader. If
1855           the boot loader doesn't provide any, the default kernel command
1856           string provided in CMDLINE will be used.
1857
1858 config CMDLINE_EXTEND
1859         bool "Extend bootloader kernel arguments"
1860         help
1861           The command-line arguments provided by the boot loader will be
1862           appended to the default kernel command string.
1863
1864 config CMDLINE_FORCE
1865         bool "Always use the default kernel command string"
1866         help
1867           Always use the default kernel command string, even if the boot
1868           loader passes other arguments to the kernel.
1869           This is useful if you cannot or don't want to change the
1870           command-line options your boot loader passes to the kernel.
1871 endchoice
1872
1873 config XIP_KERNEL
1874         bool "Kernel Execute-In-Place from ROM"
1875         depends on !ZBOOT_ROM
1876         help
1877           Execute-In-Place allows the kernel to run from non-volatile storage
1878           directly addressable by the CPU, such as NOR flash. This saves RAM
1879           space since the text section of the kernel is not loaded from flash
1880           to RAM.  Read-write sections, such as the data section and stack,
1881           are still copied to RAM.  The XIP kernel is not compressed since
1882           it has to run directly from flash, so it will take more space to
1883           store it.  The flash address used to link the kernel object files,
1884           and for storing it, is configuration dependent. Therefore, if you
1885           say Y here, you must know the proper physical address where to
1886           store the kernel image depending on your own flash memory usage.
1887
1888           Also note that the make target becomes "make xipImage" rather than
1889           "make zImage" or "make Image".  The final kernel binary to put in
1890           ROM memory will be arch/arm/boot/xipImage.
1891
1892           If unsure, say N.
1893
1894 config XIP_PHYS_ADDR
1895         hex "XIP Kernel Physical Location"
1896         depends on XIP_KERNEL
1897         default "0x00080000"
1898         help
1899           This is the physical address in your flash memory the kernel will
1900           be linked for and stored to.  This address is dependent on your
1901           own flash usage.
1902
1903 config KEXEC
1904         bool "Kexec system call (EXPERIMENTAL)"
1905         depends on EXPERIMENTAL
1906         help
1907           kexec is a system call that implements the ability to shutdown your
1908           current kernel, and to start another kernel.  It is like a reboot
1909           but it is independent of the system firmware.   And like a reboot
1910           you can start any kernel with it, not just Linux.
1911
1912           It is an ongoing process to be certain the hardware in a machine
1913           is properly shutdown, so do not be surprised if this code does not
1914           initially work for you.  It may help to enable device hotplugging
1915           support.
1916
1917 config ATAGS_PROC
1918         bool "Export atags in procfs"
1919         depends on KEXEC
1920         default y
1921         help
1922           Should the atags used to boot the kernel be exported in an "atags"
1923           file in procfs. Useful with kexec.
1924
1925 config CRASH_DUMP
1926         bool "Build kdump crash kernel (EXPERIMENTAL)"
1927         depends on EXPERIMENTAL
1928         help
1929           Generate crash dump after being started by kexec. This should
1930           be normally only set in special crash dump kernels which are
1931           loaded in the main kernel with kexec-tools into a specially
1932           reserved region and then later executed after a crash by
1933           kdump/kexec. The crash dump kernel must be compiled to a
1934           memory address not used by the main kernel
1935
1936           For more details see Documentation/kdump/kdump.txt
1937
1938 config AUTO_ZRELADDR
1939         bool "Auto calculation of the decompressed kernel image address"
1940         depends on !ZBOOT_ROM && !ARCH_U300
1941         help
1942           ZRELADDR is the physical address where the decompressed kernel
1943           image will be placed. If AUTO_ZRELADDR is selected, the address
1944           will be determined at run-time by masking the current IP with
1945           0xf8000000. This assumes the zImage being placed in the first 128MB
1946           from start of memory.
1947
1948 endmenu
1949
1950 menu "CPU Power Management"
1951
1952 if ARCH_HAS_CPUFREQ
1953
1954 source "drivers/cpufreq/Kconfig"
1955
1956 config CPU_FREQ_IMX
1957         tristate "CPUfreq driver for i.MX CPUs"
1958         depends on ARCH_MXC && CPU_FREQ
1959         help
1960           This enables the CPUfreq driver for i.MX CPUs.
1961
1962 config CPU_FREQ_SA1100
1963         bool
1964
1965 config CPU_FREQ_SA1110
1966         bool
1967
1968 config CPU_FREQ_INTEGRATOR
1969         tristate "CPUfreq driver for ARM Integrator CPUs"
1970         depends on ARCH_INTEGRATOR && CPU_FREQ
1971         default y
1972         help
1973           This enables the CPUfreq driver for ARM Integrator CPUs.
1974
1975           For details, take a look at <file:Documentation/cpu-freq>.
1976
1977           If in doubt, say Y.
1978
1979 config CPU_FREQ_PXA
1980         bool
1981         depends on CPU_FREQ && ARCH_PXA && PXA25x
1982         default y
1983         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1984
1985 config CPU_FREQ_S3C
1986         bool
1987         help
1988           Internal configuration node for common cpufreq on Samsung SoC
1989
1990 config CPU_FREQ_S3C24XX
1991         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1992         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1993         select CPU_FREQ_S3C
1994         help
1995           This enables the CPUfreq driver for the Samsung S3C24XX family
1996           of CPUs.
1997
1998           For details, take a look at <file:Documentation/cpu-freq>.
1999
2000           If in doubt, say N.
2001
2002 config CPU_FREQ_S3C24XX_PLL
2003         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2004         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2005         help
2006           Compile in support for changing the PLL frequency from the
2007           S3C24XX series CPUfreq driver. The PLL takes time to settle
2008           after a frequency change, so by default it is not enabled.
2009
2010           This also means that the PLL tables for the selected CPU(s) will
2011           be built which may increase the size of the kernel image.
2012
2013 config CPU_FREQ_S3C24XX_DEBUG
2014         bool "Debug CPUfreq Samsung driver core"
2015         depends on CPU_FREQ_S3C24XX
2016         help
2017           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2018
2019 config CPU_FREQ_S3C24XX_IODEBUG
2020         bool "Debug CPUfreq Samsung driver IO timing"
2021         depends on CPU_FREQ_S3C24XX
2022         help
2023           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2024
2025 config CPU_FREQ_S3C24XX_DEBUGFS
2026         bool "Export debugfs for CPUFreq"
2027         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2028         help
2029           Export status information via debugfs.
2030
2031 endif
2032
2033 source "drivers/cpuidle/Kconfig"
2034
2035 endmenu
2036
2037 menu "Floating point emulation"
2038
2039 comment "At least one emulation must be selected"
2040
2041 config FPE_NWFPE
2042         bool "NWFPE math emulation"
2043         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2044         ---help---
2045           Say Y to include the NWFPE floating point emulator in the kernel.
2046           This is necessary to run most binaries. Linux does not currently
2047           support floating point hardware so you need to say Y here even if
2048           your machine has an FPA or floating point co-processor podule.
2049
2050           You may say N here if you are going to load the Acorn FPEmulator
2051           early in the bootup.
2052
2053 config FPE_NWFPE_XP
2054         bool "Support extended precision"
2055         depends on FPE_NWFPE
2056         help
2057           Say Y to include 80-bit support in the kernel floating-point
2058           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2059           Note that gcc does not generate 80-bit operations by default,
2060           so in most cases this option only enlarges the size of the
2061           floating point emulator without any good reason.
2062
2063           You almost surely want to say N here.
2064
2065 config FPE_FASTFPE
2066         bool "FastFPE math emulation (EXPERIMENTAL)"
2067         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2068         ---help---
2069           Say Y here to include the FAST floating point emulator in the kernel.
2070           This is an experimental much faster emulator which now also has full
2071           precision for the mantissa.  It does not support any exceptions.
2072           It is very simple, and approximately 3-6 times faster than NWFPE.
2073
2074           It should be sufficient for most programs.  It may be not suitable
2075           for scientific calculations, but you have to check this for yourself.
2076           If you do not feel you need a faster FP emulation you should better
2077           choose NWFPE.
2078
2079 config VFP
2080         bool "VFP-format floating point maths"
2081         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2082         help
2083           Say Y to include VFP support code in the kernel. This is needed
2084           if your hardware includes a VFP unit.
2085
2086           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2087           release notes and additional status information.
2088
2089           Say N if your target does not have VFP hardware.
2090
2091 config VFPv3
2092         bool
2093         depends on VFP
2094         default y if CPU_V7
2095
2096 config NEON
2097         bool "Advanced SIMD (NEON) Extension support"
2098         depends on VFPv3 && CPU_V7
2099         help
2100           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2101           Extension.
2102
2103 endmenu
2104
2105 menu "Userspace binary formats"
2106
2107 source "fs/Kconfig.binfmt"
2108
2109 config ARTHUR
2110         tristate "RISC OS personality"
2111         depends on !AEABI
2112         help
2113           Say Y here to include the kernel code necessary if you want to run
2114           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2115           experimental; if this sounds frightening, say N and sleep in peace.
2116           You can also say M here to compile this support as a module (which
2117           will be called arthur).
2118
2119 endmenu
2120
2121 menu "Power management options"
2122
2123 source "kernel/power/Kconfig"
2124
2125 config ARCH_SUSPEND_POSSIBLE
2126         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2127         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2128                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2129         def_bool y
2130
2131 config ARM_CPU_SUSPEND
2132         def_bool PM_SLEEP
2133
2134 endmenu
2135
2136 source "net/Kconfig"
2137
2138 source "drivers/Kconfig"
2139
2140 source "fs/Kconfig"
2141
2142 source "arch/arm/Kconfig.debug"
2143
2144 source "security/Kconfig"
2145
2146 source "crypto/Kconfig"
2147
2148 source "lib/Kconfig"