ARM: 7011/1: Add ARM cpu topology definition
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime"
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
205
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary, or theoretically 64K
208           for the MSM machine class.
209
210 config ARM_PATCH_PHYS_VIRT_16BIT
211         def_bool y
212         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
213         help
214           This option extends the physical to virtual translation patching
215           to allow physical memory down to a theoretical minimum of 64K
216           boundaries.
217
218 source "init/Kconfig"
219
220 source "kernel/Kconfig.freezer"
221
222 menu "System Type"
223
224 config MMU
225         bool "MMU-based Paged Memory Management Support"
226         default y
227         help
228           Select if you want MMU-based virtualised addressing space
229           support by paged memory management. If unsure, say 'Y'.
230
231 #
232 # The "ARM system type" choice list is ordered alphabetically by option
233 # text.  Please add new entries in the option alphabetic order.
234 #
235 choice
236         prompt "ARM system type"
237         default ARCH_VERSATILE
238
239 config ARCH_INTEGRATOR
240         bool "ARM Ltd. Integrator family"
241         select ARM_AMBA
242         select ARCH_HAS_CPUFREQ
243         select CLKDEV_LOOKUP
244         select HAVE_MACH_CLKDEV
245         select ICST
246         select GENERIC_CLOCKEVENTS
247         select PLAT_VERSATILE
248         select PLAT_VERSATILE_FPGA_IRQ
249         help
250           Support for ARM's Integrator platform.
251
252 config ARCH_REALVIEW
253         bool "ARM Ltd. RealView family"
254         select ARM_AMBA
255         select CLKDEV_LOOKUP
256         select HAVE_MACH_CLKDEV
257         select ICST
258         select GENERIC_CLOCKEVENTS
259         select ARCH_WANT_OPTIONAL_GPIOLIB
260         select PLAT_VERSATILE
261         select PLAT_VERSATILE_CLCD
262         select ARM_TIMER_SP804
263         select GPIO_PL061 if GPIOLIB
264         help
265           This enables support for ARM Ltd RealView boards.
266
267 config ARCH_VERSATILE
268         bool "ARM Ltd. Versatile family"
269         select ARM_AMBA
270         select ARM_VIC
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select PLAT_VERSATILE_FPGA_IRQ
279         select ARM_TIMER_SP804
280         help
281           This enables support for ARM Ltd Versatile board.
282
283 config ARCH_VEXPRESS
284         bool "ARM Ltd. Versatile Express family"
285         select ARCH_WANT_OPTIONAL_GPIOLIB
286         select ARM_AMBA
287         select ARM_TIMER_SP804
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select GENERIC_CLOCKEVENTS
291         select HAVE_CLK
292         select HAVE_PATA_PLATFORM
293         select ICST
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         help
297           This enables support for the ARM Ltd Versatile Express boards.
298
299 config ARCH_AT91
300         bool "Atmel AT91"
301         select ARCH_REQUIRE_GPIOLIB
302         select HAVE_CLK
303         select CLKDEV_LOOKUP
304         select ARM_PATCH_PHYS_VIRT if MMU
305         help
306           This enables support for systems based on the Atmel AT91RM9200,
307           AT91SAM9 and AT91CAP9 processors.
308
309 config ARCH_BCMRING
310         bool "Broadcom BCMRING"
311         depends on MMU
312         select CPU_V6
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select CLKDEV_LOOKUP
316         select GENERIC_CLOCKEVENTS
317         select ARCH_WANT_OPTIONAL_GPIOLIB
318         help
319           Support for Broadcom's BCMRing platform.
320
321 config ARCH_CLPS711X
322         bool "Cirrus Logic CLPS711x/EP721x-based"
323         select CPU_ARM720T
324         select ARCH_USES_GETTIMEOFFSET
325         help
326           Support for Cirrus Logic 711x/721x based boards.
327
328 config ARCH_CNS3XXX
329         bool "Cavium Networks CNS3XXX family"
330         select CPU_V6K
331         select GENERIC_CLOCKEVENTS
332         select ARM_GIC
333         select MIGHT_HAVE_PCI
334         select PCI_DOMAINS if PCI
335         help
336           Support for Cavium Networks CNS3XXX platform.
337
338 config ARCH_GEMINI
339         bool "Cortina Systems Gemini"
340         select CPU_FA526
341         select ARCH_REQUIRE_GPIOLIB
342         select ARCH_USES_GETTIMEOFFSET
343         help
344           Support for the Cortina Systems Gemini family SoCs
345
346 config ARCH_PRIMA2
347         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
348         select CPU_V7
349         select GENERIC_TIME
350         select NO_IOPORT
351         select GENERIC_CLOCKEVENTS
352         select CLKDEV_LOOKUP
353         select GENERIC_IRQ_CHIP
354         select USE_OF
355         select ZONE_DMA
356         help
357           Support for CSR SiRFSoC ARM Cortex A9 Platform
358
359 config ARCH_EBSA110
360         bool "EBSA-110"
361         select CPU_SA110
362         select ISA
363         select NO_IOPORT
364         select ARCH_USES_GETTIMEOFFSET
365         help
366           This is an evaluation board for the StrongARM processor available
367           from Digital. It has limited hardware on-board, including an
368           Ethernet interface, two PCMCIA sockets, two serial ports and a
369           parallel port.
370
371 config ARCH_EP93XX
372         bool "EP93xx-based"
373         select CPU_ARM920T
374         select ARM_AMBA
375         select ARM_VIC
376         select CLKDEV_LOOKUP
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_HAS_HOLES_MEMORYMODEL
379         select ARCH_USES_GETTIMEOFFSET
380         help
381           This enables support for the Cirrus EP93xx series of CPUs.
382
383 config ARCH_FOOTBRIDGE
384         bool "FootBridge"
385         select CPU_SA110
386         select FOOTBRIDGE
387         select GENERIC_CLOCKEVENTS
388         help
389           Support for systems based on the DC21285 companion chip
390           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
391
392 config ARCH_MXC
393         bool "Freescale MXC/iMX-based"
394         select GENERIC_CLOCKEVENTS
395         select ARCH_REQUIRE_GPIOLIB
396         select CLKDEV_LOOKUP
397         select CLKSRC_MMIO
398         select GENERIC_IRQ_CHIP
399         select HAVE_SCHED_CLOCK
400         help
401           Support for Freescale MXC/iMX-based family of processors
402
403 config ARCH_MXS
404         bool "Freescale MXS-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         help
410           Support for Freescale MXS-based family of processors
411
412 config ARCH_NETX
413         bool "Hilscher NetX based"
414         select CLKSRC_MMIO
415         select CPU_ARM926T
416         select ARM_VIC
417         select GENERIC_CLOCKEVENTS
418         help
419           This enables support for systems based on the Hilscher NetX Soc
420
421 config ARCH_H720X
422         bool "Hynix HMS720x-based"
423         select CPU_ARM720T
424         select ISA_DMA_API
425         select ARCH_USES_GETTIMEOFFSET
426         help
427           This enables support for systems based on the Hynix HMS720x
428
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select PLAT_IOP
434         select PCI
435         select ARCH_SUPPORTS_MSI
436         select VMSPLIT_1G
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
439
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select CPU_XSCALE
444         select PLAT_IOP
445         select PCI
446         select ARCH_REQUIRE_GPIOLIB
447         help
448           Support for Intel's 80219 and IOP32X (XScale) family of
449           processors.
450
451 config ARCH_IOP33X
452         bool "IOP33x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         help
459           Support for Intel's IOP33X (XScale) family of processors.
460
461 config ARCH_IXP23XX
462         bool "IXP23XX-based"
463         depends on MMU
464         select CPU_XSC3
465         select PCI
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           Support for Intel's IXP23xx (XScale) family of processors.
469
470 config ARCH_IXP2000
471         bool "IXP2400/2800-based"
472         depends on MMU
473         select CPU_XSCALE
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP2400/2800 (XScale) family of processors.
478
479 config ARCH_IXP4XX
480         bool "IXP4xx-based"
481         depends on MMU
482         select CLKSRC_MMIO
483         select CPU_XSCALE
484         select GENERIC_GPIO
485         select GENERIC_CLOCKEVENTS
486         select HAVE_SCHED_CLOCK
487         select MIGHT_HAVE_PCI
488         select DMABOUNCE if PCI
489         help
490           Support for Intel's IXP4XX (XScale) family of processors.
491
492 config ARCH_DOVE
493         bool "Marvell Dove"
494         select CPU_V7
495         select PCI
496         select ARCH_REQUIRE_GPIOLIB
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Dove SoC 88AP510
501
502 config ARCH_KIRKWOOD
503         bool "Marvell Kirkwood"
504         select CPU_FEROCEON
505         select PCI
506         select ARCH_REQUIRE_GPIOLIB
507         select GENERIC_CLOCKEVENTS
508         select PLAT_ORION
509         help
510           Support for the following Marvell Kirkwood series SoCs:
511           88F6180, 88F6192 and 88F6281.
512
513 config ARCH_LPC32XX
514         bool "NXP LPC32XX"
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select ARCH_REQUIRE_GPIOLIB
518         select HAVE_IDE
519         select ARM_AMBA
520         select USB_ARCH_HAS_OHCI
521         select CLKDEV_LOOKUP
522         select GENERIC_TIME
523         select GENERIC_CLOCKEVENTS
524         help
525           Support for the NXP LPC32XX family of processors
526
527 config ARCH_MV78XX0
528         bool "Marvell MV78xx0"
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell MV78xx0 series SoCs:
536           MV781x0, MV782x0.
537
538 config ARCH_ORION5X
539         bool "Marvell Orion"
540         depends on MMU
541         select CPU_FEROCEON
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         select GENERIC_CLOCKEVENTS
545         select PLAT_ORION
546         help
547           Support for the following Marvell Orion 5x series SoCs:
548           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
549           Orion-2 (5281), Orion-1-90 (6183).
550
551 config ARCH_MMP
552         bool "Marvell PXA168/910/MMP2"
553         depends on MMU
554         select ARCH_REQUIRE_GPIOLIB
555         select CLKDEV_LOOKUP
556         select GENERIC_CLOCKEVENTS
557         select HAVE_SCHED_CLOCK
558         select TICK_ONESHOT
559         select PLAT_PXA
560         select SPARSE_IRQ
561         help
562           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
563
564 config ARCH_KS8695
565         bool "Micrel/Kendin KS8695"
566         select CPU_ARM922T
567         select ARCH_REQUIRE_GPIOLIB
568         select ARCH_USES_GETTIMEOFFSET
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
572
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select CPU_ARM926T
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select CLKSRC_MMIO
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
585
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
588
589 config ARCH_NUC93X
590         bool "Nuvoton NUC93X CPU"
591         select CPU_ARM926T
592         select CLKDEV_LOOKUP
593         help
594           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
595           low-power and high performance MPEG-4/JPEG multimedia controller chip.
596
597 config ARCH_TEGRA
598         bool "NVIDIA Tegra"
599         select CLKDEV_LOOKUP
600         select CLKSRC_MMIO
601         select GENERIC_TIME
602         select GENERIC_CLOCKEVENTS
603         select GENERIC_GPIO
604         select HAVE_CLK
605         select HAVE_SCHED_CLOCK
606         select ARCH_HAS_CPUFREQ
607         help
608           This enables support for NVIDIA Tegra based systems (Tegra APX,
609           Tegra 6xx and Tegra 2 series).
610
611 config ARCH_PNX4008
612         bool "Philips Nexperia PNX4008 Mobile"
613         select CPU_ARM926T
614         select CLKDEV_LOOKUP
615         select ARCH_USES_GETTIMEOFFSET
616         help
617           This enables support for Philips PNX4008 mobile platform.
618
619 config ARCH_PXA
620         bool "PXA2xx/PXA3xx-based"
621         depends on MMU
622         select ARCH_MTD_XIP
623         select ARCH_HAS_CPUFREQ
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select ARCH_REQUIRE_GPIOLIB
627         select GENERIC_CLOCKEVENTS
628         select HAVE_SCHED_CLOCK
629         select TICK_ONESHOT
630         select PLAT_PXA
631         select SPARSE_IRQ
632         select AUTO_ZRELADDR
633         select MULTI_IRQ_HANDLER
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
636
637 config ARCH_MSM
638         bool "Qualcomm MSM"
639         select HAVE_CLK
640         select GENERIC_CLOCKEVENTS
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
649
650 config ARCH_SHMOBILE
651         bool "Renesas SH-Mobile / R-Mobile"
652         select HAVE_CLK
653         select CLKDEV_LOOKUP
654         select HAVE_MACH_CLKDEV
655         select GENERIC_CLOCKEVENTS
656         select NO_IOPORT
657         select SPARSE_IRQ
658         select MULTI_IRQ_HANDLER
659         select PM_GENERIC_DOMAINS if PM
660         help
661           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
662
663 config ARCH_RPC
664         bool "RiscPC"
665         select ARCH_ACORN
666         select FIQ
667         select TIMER_ACORN
668         select ARCH_MAY_HAVE_PC_FDC
669         select HAVE_PATA_PLATFORM
670         select ISA_DMA_API
671         select NO_IOPORT
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_USES_GETTIMEOFFSET
674         help
675           On the Acorn Risc-PC, Linux can support the internal IDE disk and
676           CD-ROM interface, serial and parallel port, and the floppy drive.
677
678 config ARCH_SA1100
679         bool "SA1100-based"
680         select CLKSRC_MMIO
681         select CPU_SA1100
682         select ISA
683         select ARCH_SPARSEMEM_ENABLE
684         select ARCH_MTD_XIP
685         select ARCH_HAS_CPUFREQ
686         select CPU_FREQ
687         select GENERIC_CLOCKEVENTS
688         select HAVE_CLK
689         select HAVE_SCHED_CLOCK
690         select TICK_ONESHOT
691         select ARCH_REQUIRE_GPIOLIB
692         help
693           Support for StrongARM 11x0 based boards.
694
695 config ARCH_S3C2410
696         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
697         select GENERIC_GPIO
698         select ARCH_HAS_CPUFREQ
699         select HAVE_CLK
700         select CLKDEV_LOOKUP
701         select ARCH_USES_GETTIMEOFFSET
702         select HAVE_S3C2410_I2C if I2C
703         help
704           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
705           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
706           the Samsung SMDK2410 development board (and derivatives).
707
708           Note, the S3C2416 and the S3C2450 are so close that they even share
709           the same SoC ID code. This means that there is no separate machine
710           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
711
712 config ARCH_S3C64XX
713         bool "Samsung S3C64XX"
714         select PLAT_SAMSUNG
715         select CPU_V6
716         select ARM_VIC
717         select HAVE_CLK
718         select CLKDEV_LOOKUP
719         select NO_IOPORT
720         select ARCH_USES_GETTIMEOFFSET
721         select ARCH_HAS_CPUFREQ
722         select ARCH_REQUIRE_GPIOLIB
723         select SAMSUNG_CLKSRC
724         select SAMSUNG_IRQ_VIC_TIMER
725         select SAMSUNG_IRQ_UART
726         select S3C_GPIO_TRACK
727         select S3C_GPIO_PULL_UPDOWN
728         select S3C_GPIO_CFG_S3C24XX
729         select S3C_GPIO_CFG_S3C64XX
730         select S3C_DEV_NAND
731         select USB_ARCH_HAS_OHCI
732         select SAMSUNG_GPIOLIB_4BIT
733         select HAVE_S3C2410_I2C if I2C
734         select HAVE_S3C2410_WATCHDOG if WATCHDOG
735         help
736           Samsung S3C64XX series based systems
737
738 config ARCH_S5P64X0
739         bool "Samsung S5P6440 S5P6450"
740         select CPU_V6
741         select GENERIC_GPIO
742         select HAVE_CLK
743         select CLKDEV_LOOKUP
744         select CLKSRC_MMIO
745         select HAVE_S3C2410_WATCHDOG if WATCHDOG
746         select GENERIC_CLOCKEVENTS
747         select HAVE_SCHED_CLOCK
748         select HAVE_S3C2410_I2C if I2C
749         select HAVE_S3C_RTC if RTC_CLASS
750         help
751           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
752           SMDK6450.
753
754 config ARCH_S5PC100
755         bool "Samsung S5PC100"
756         select GENERIC_GPIO
757         select HAVE_CLK
758         select CLKDEV_LOOKUP
759         select CPU_V7
760         select ARM_L1_CACHE_SHIFT_6
761         select ARCH_USES_GETTIMEOFFSET
762         select HAVE_S3C2410_I2C if I2C
763         select HAVE_S3C_RTC if RTC_CLASS
764         select HAVE_S3C2410_WATCHDOG if WATCHDOG
765         help
766           Samsung S5PC100 series based systems
767
768 config ARCH_S5PV210
769         bool "Samsung S5PV210/S5PC110"
770         select CPU_V7
771         select ARCH_SPARSEMEM_ENABLE
772         select ARCH_HAS_HOLES_MEMORYMODEL
773         select GENERIC_GPIO
774         select HAVE_CLK
775         select CLKDEV_LOOKUP
776         select CLKSRC_MMIO
777         select ARM_L1_CACHE_SHIFT_6
778         select ARCH_HAS_CPUFREQ
779         select GENERIC_CLOCKEVENTS
780         select HAVE_SCHED_CLOCK
781         select HAVE_S3C2410_I2C if I2C
782         select HAVE_S3C_RTC if RTC_CLASS
783         select HAVE_S3C2410_WATCHDOG if WATCHDOG
784         help
785           Samsung S5PV210/S5PC110 series based systems
786
787 config ARCH_EXYNOS4
788         bool "Samsung EXYNOS4"
789         select CPU_V7
790         select ARCH_SPARSEMEM_ENABLE
791         select ARCH_HAS_HOLES_MEMORYMODEL
792         select GENERIC_GPIO
793         select HAVE_CLK
794         select CLKDEV_LOOKUP
795         select ARCH_HAS_CPUFREQ
796         select GENERIC_CLOCKEVENTS
797         select HAVE_S3C_RTC if RTC_CLASS
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C2410_WATCHDOG if WATCHDOG
800         help
801           Samsung EXYNOS4 series based systems
802
803 config ARCH_SHARK
804         bool "Shark"
805         select CPU_SA110
806         select ISA
807         select ISA_DMA
808         select ZONE_DMA
809         select PCI
810         select ARCH_USES_GETTIMEOFFSET
811         help
812           Support for the StrongARM based Digital DNARD machine, also known
813           as "Shark" (<http://www.shark-linux.de/shark.html>).
814
815 config ARCH_TCC_926
816         bool "Telechips TCC ARM926-based systems"
817         select CLKSRC_MMIO
818         select CPU_ARM926T
819         select HAVE_CLK
820         select CLKDEV_LOOKUP
821         select GENERIC_CLOCKEVENTS
822         help
823           Support for Telechips TCC ARM926-based systems.
824
825 config ARCH_U300
826         bool "ST-Ericsson U300 Series"
827         depends on MMU
828         select CLKSRC_MMIO
829         select CPU_ARM926T
830         select HAVE_SCHED_CLOCK
831         select HAVE_TCM
832         select ARM_AMBA
833         select ARM_VIC
834         select GENERIC_CLOCKEVENTS
835         select CLKDEV_LOOKUP
836         select HAVE_MACH_CLKDEV
837         select GENERIC_GPIO
838         help
839           Support for ST-Ericsson U300 series mobile platforms.
840
841 config ARCH_U8500
842         bool "ST-Ericsson U8500 Series"
843         select CPU_V7
844         select ARM_AMBA
845         select GENERIC_CLOCKEVENTS
846         select CLKDEV_LOOKUP
847         select ARCH_REQUIRE_GPIOLIB
848         select ARCH_HAS_CPUFREQ
849         help
850           Support for ST-Ericsson's Ux500 architecture
851
852 config ARCH_NOMADIK
853         bool "STMicroelectronics Nomadik"
854         select ARM_AMBA
855         select ARM_VIC
856         select CPU_ARM926T
857         select CLKDEV_LOOKUP
858         select GENERIC_CLOCKEVENTS
859         select ARCH_REQUIRE_GPIOLIB
860         help
861           Support for the Nomadik platform by ST-Ericsson
862
863 config ARCH_DAVINCI
864         bool "TI DaVinci"
865         select GENERIC_CLOCKEVENTS
866         select ARCH_REQUIRE_GPIOLIB
867         select ZONE_DMA
868         select HAVE_IDE
869         select CLKDEV_LOOKUP
870         select GENERIC_ALLOCATOR
871         select GENERIC_IRQ_CHIP
872         select ARCH_HAS_HOLES_MEMORYMODEL
873         help
874           Support for TI's DaVinci platform.
875
876 config ARCH_OMAP
877         bool "TI OMAP"
878         select HAVE_CLK
879         select ARCH_REQUIRE_GPIOLIB
880         select ARCH_HAS_CPUFREQ
881         select CLKSRC_MMIO
882         select GENERIC_CLOCKEVENTS
883         select HAVE_SCHED_CLOCK
884         select ARCH_HAS_HOLES_MEMORYMODEL
885         help
886           Support for TI's OMAP platform (OMAP1/2/3/4).
887
888 config PLAT_SPEAR
889         bool "ST SPEAr"
890         select ARM_AMBA
891         select ARCH_REQUIRE_GPIOLIB
892         select CLKDEV_LOOKUP
893         select CLKSRC_MMIO
894         select GENERIC_CLOCKEVENTS
895         select HAVE_CLK
896         help
897           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
898
899 config ARCH_VT8500
900         bool "VIA/WonderMedia 85xx"
901         select CPU_ARM926T
902         select GENERIC_GPIO
903         select ARCH_HAS_CPUFREQ
904         select GENERIC_CLOCKEVENTS
905         select ARCH_REQUIRE_GPIOLIB
906         select HAVE_PWM
907         help
908           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
909
910 config ARCH_ZYNQ
911         bool "Xilinx Zynq ARM Cortex A9 Platform"
912         select CPU_V7
913         select GENERIC_TIME
914         select GENERIC_CLOCKEVENTS
915         select CLKDEV_LOOKUP
916         select ARM_GIC
917         select ARM_AMBA
918         select ICST
919         select USE_OF
920         help
921           Support for Xilinx Zynq ARM Cortex A9 Platform
922 endchoice
923
924 #
925 # This is sorted alphabetically by mach-* pathname.  However, plat-*
926 # Kconfigs may be included either alphabetically (according to the
927 # plat- suffix) or along side the corresponding mach-* source.
928 #
929 source "arch/arm/mach-at91/Kconfig"
930
931 source "arch/arm/mach-bcmring/Kconfig"
932
933 source "arch/arm/mach-clps711x/Kconfig"
934
935 source "arch/arm/mach-cns3xxx/Kconfig"
936
937 source "arch/arm/mach-davinci/Kconfig"
938
939 source "arch/arm/mach-dove/Kconfig"
940
941 source "arch/arm/mach-ep93xx/Kconfig"
942
943 source "arch/arm/mach-footbridge/Kconfig"
944
945 source "arch/arm/mach-gemini/Kconfig"
946
947 source "arch/arm/mach-h720x/Kconfig"
948
949 source "arch/arm/mach-integrator/Kconfig"
950
951 source "arch/arm/mach-iop32x/Kconfig"
952
953 source "arch/arm/mach-iop33x/Kconfig"
954
955 source "arch/arm/mach-iop13xx/Kconfig"
956
957 source "arch/arm/mach-ixp4xx/Kconfig"
958
959 source "arch/arm/mach-ixp2000/Kconfig"
960
961 source "arch/arm/mach-ixp23xx/Kconfig"
962
963 source "arch/arm/mach-kirkwood/Kconfig"
964
965 source "arch/arm/mach-ks8695/Kconfig"
966
967 source "arch/arm/mach-lpc32xx/Kconfig"
968
969 source "arch/arm/mach-msm/Kconfig"
970
971 source "arch/arm/mach-mv78xx0/Kconfig"
972
973 source "arch/arm/plat-mxc/Kconfig"
974
975 source "arch/arm/mach-mxs/Kconfig"
976
977 source "arch/arm/mach-netx/Kconfig"
978
979 source "arch/arm/mach-nomadik/Kconfig"
980 source "arch/arm/plat-nomadik/Kconfig"
981
982 source "arch/arm/mach-nuc93x/Kconfig"
983
984 source "arch/arm/plat-omap/Kconfig"
985
986 source "arch/arm/mach-omap1/Kconfig"
987
988 source "arch/arm/mach-omap2/Kconfig"
989
990 source "arch/arm/mach-orion5x/Kconfig"
991
992 source "arch/arm/mach-pxa/Kconfig"
993 source "arch/arm/plat-pxa/Kconfig"
994
995 source "arch/arm/mach-mmp/Kconfig"
996
997 source "arch/arm/mach-realview/Kconfig"
998
999 source "arch/arm/mach-sa1100/Kconfig"
1000
1001 source "arch/arm/plat-samsung/Kconfig"
1002 source "arch/arm/plat-s3c24xx/Kconfig"
1003 source "arch/arm/plat-s5p/Kconfig"
1004
1005 source "arch/arm/plat-spear/Kconfig"
1006
1007 source "arch/arm/plat-tcc/Kconfig"
1008
1009 if ARCH_S3C2410
1010 source "arch/arm/mach-s3c2410/Kconfig"
1011 source "arch/arm/mach-s3c2412/Kconfig"
1012 source "arch/arm/mach-s3c2416/Kconfig"
1013 source "arch/arm/mach-s3c2440/Kconfig"
1014 source "arch/arm/mach-s3c2443/Kconfig"
1015 endif
1016
1017 if ARCH_S3C64XX
1018 source "arch/arm/mach-s3c64xx/Kconfig"
1019 endif
1020
1021 source "arch/arm/mach-s5p64x0/Kconfig"
1022
1023 source "arch/arm/mach-s5pc100/Kconfig"
1024
1025 source "arch/arm/mach-s5pv210/Kconfig"
1026
1027 source "arch/arm/mach-exynos4/Kconfig"
1028
1029 source "arch/arm/mach-shmobile/Kconfig"
1030
1031 source "arch/arm/mach-tegra/Kconfig"
1032
1033 source "arch/arm/mach-u300/Kconfig"
1034
1035 source "arch/arm/mach-ux500/Kconfig"
1036
1037 source "arch/arm/mach-versatile/Kconfig"
1038
1039 source "arch/arm/mach-vexpress/Kconfig"
1040 source "arch/arm/plat-versatile/Kconfig"
1041
1042 source "arch/arm/mach-vt8500/Kconfig"
1043
1044 source "arch/arm/mach-w90x900/Kconfig"
1045
1046 # Definitions to make life easier
1047 config ARCH_ACORN
1048         bool
1049
1050 config PLAT_IOP
1051         bool
1052         select GENERIC_CLOCKEVENTS
1053         select HAVE_SCHED_CLOCK
1054
1055 config PLAT_ORION
1056         bool
1057         select CLKSRC_MMIO
1058         select GENERIC_IRQ_CHIP
1059         select HAVE_SCHED_CLOCK
1060
1061 config PLAT_PXA
1062         bool
1063
1064 config PLAT_VERSATILE
1065         bool
1066
1067 config ARM_TIMER_SP804
1068         bool
1069         select CLKSRC_MMIO
1070
1071 source arch/arm/mm/Kconfig
1072
1073 config IWMMXT
1074         bool "Enable iWMMXt support"
1075         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1076         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1077         help
1078           Enable support for iWMMXt context switching at run time if
1079           running on a CPU that supports it.
1080
1081 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1082 config XSCALE_PMU
1083         bool
1084         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1085         default y
1086
1087 config CPU_HAS_PMU
1088         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1089                    (!ARCH_OMAP3 || OMAP3_EMU)
1090         default y
1091         bool
1092
1093 config MULTI_IRQ_HANDLER
1094         bool
1095         help
1096           Allow each machine to specify it's own IRQ handler at run time.
1097
1098 if !MMU
1099 source "arch/arm/Kconfig-nommu"
1100 endif
1101
1102 config ARM_ERRATA_411920
1103         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1104         depends on CPU_V6 || CPU_V6K
1105         help
1106           Invalidation of the Instruction Cache operation can
1107           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1108           It does not affect the MPCore. This option enables the ARM Ltd.
1109           recommended workaround.
1110
1111 config ARM_ERRATA_430973
1112         bool "ARM errata: Stale prediction on replaced interworking branch"
1113         depends on CPU_V7
1114         help
1115           This option enables the workaround for the 430973 Cortex-A8
1116           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1117           interworking branch is replaced with another code sequence at the
1118           same virtual address, whether due to self-modifying code or virtual
1119           to physical address re-mapping, Cortex-A8 does not recover from the
1120           stale interworking branch prediction. This results in Cortex-A8
1121           executing the new code sequence in the incorrect ARM or Thumb state.
1122           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1123           and also flushes the branch target cache at every context switch.
1124           Note that setting specific bits in the ACTLR register may not be
1125           available in non-secure mode.
1126
1127 config ARM_ERRATA_458693
1128         bool "ARM errata: Processor deadlock when a false hazard is created"
1129         depends on CPU_V7
1130         help
1131           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1132           erratum. For very specific sequences of memory operations, it is
1133           possible for a hazard condition intended for a cache line to instead
1134           be incorrectly associated with a different cache line. This false
1135           hazard might then cause a processor deadlock. The workaround enables
1136           the L1 caching of the NEON accesses and disables the PLD instruction
1137           in the ACTLR register. Note that setting specific bits in the ACTLR
1138           register may not be available in non-secure mode.
1139
1140 config ARM_ERRATA_460075
1141         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1142         depends on CPU_V7
1143         help
1144           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1145           erratum. Any asynchronous access to the L2 cache may encounter a
1146           situation in which recent store transactions to the L2 cache are lost
1147           and overwritten with stale memory contents from external memory. The
1148           workaround disables the write-allocate mode for the L2 cache via the
1149           ACTLR register. Note that setting specific bits in the ACTLR register
1150           may not be available in non-secure mode.
1151
1152 config ARM_ERRATA_742230
1153         bool "ARM errata: DMB operation may be faulty"
1154         depends on CPU_V7 && SMP
1155         help
1156           This option enables the workaround for the 742230 Cortex-A9
1157           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1158           between two write operations may not ensure the correct visibility
1159           ordering of the two writes. This workaround sets a specific bit in
1160           the diagnostic register of the Cortex-A9 which causes the DMB
1161           instruction to behave as a DSB, ensuring the correct behaviour of
1162           the two writes.
1163
1164 config ARM_ERRATA_742231
1165         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1166         depends on CPU_V7 && SMP
1167         help
1168           This option enables the workaround for the 742231 Cortex-A9
1169           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1170           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1171           accessing some data located in the same cache line, may get corrupted
1172           data due to bad handling of the address hazard when the line gets
1173           replaced from one of the CPUs at the same time as another CPU is
1174           accessing it. This workaround sets specific bits in the diagnostic
1175           register of the Cortex-A9 which reduces the linefill issuing
1176           capabilities of the processor.
1177
1178 config PL310_ERRATA_588369
1179         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1180         depends on CACHE_L2X0
1181         help
1182            The PL310 L2 cache controller implements three types of Clean &
1183            Invalidate maintenance operations: by Physical Address
1184            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1185            They are architecturally defined to behave as the execution of a
1186            clean operation followed immediately by an invalidate operation,
1187            both performing to the same memory location. This functionality
1188            is not correctly implemented in PL310 as clean lines are not
1189            invalidated as a result of these operations.
1190
1191 config ARM_ERRATA_720789
1192         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1193         depends on CPU_V7 && SMP
1194         help
1195           This option enables the workaround for the 720789 Cortex-A9 (prior to
1196           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1197           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1198           As a consequence of this erratum, some TLB entries which should be
1199           invalidated are not, resulting in an incoherency in the system page
1200           tables. The workaround changes the TLB flushing routines to invalidate
1201           entries regardless of the ASID.
1202
1203 config PL310_ERRATA_727915
1204         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1205         depends on CACHE_L2X0
1206         help
1207           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1208           operation (offset 0x7FC). This operation runs in background so that
1209           PL310 can handle normal accesses while it is in progress. Under very
1210           rare circumstances, due to this erratum, write data can be lost when
1211           PL310 treats a cacheable write transaction during a Clean &
1212           Invalidate by Way operation.
1213
1214 config ARM_ERRATA_743622
1215         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1216         depends on CPU_V7
1217         help
1218           This option enables the workaround for the 743622 Cortex-A9
1219           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1220           optimisation in the Cortex-A9 Store Buffer may lead to data
1221           corruption. This workaround sets a specific bit in the diagnostic
1222           register of the Cortex-A9 which disables the Store Buffer
1223           optimisation, preventing the defect from occurring. This has no
1224           visible impact on the overall performance or power consumption of the
1225           processor.
1226
1227 config ARM_ERRATA_751472
1228         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1229         depends on CPU_V7 && SMP
1230         help
1231           This option enables the workaround for the 751472 Cortex-A9 (prior
1232           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1233           completion of a following broadcasted operation if the second
1234           operation is received by a CPU before the ICIALLUIS has completed,
1235           potentially leading to corrupted entries in the cache or TLB.
1236
1237 config ARM_ERRATA_753970
1238         bool "ARM errata: cache sync operation may be faulty"
1239         depends on CACHE_PL310
1240         help
1241           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1242
1243           Under some condition the effect of cache sync operation on
1244           the store buffer still remains when the operation completes.
1245           This means that the store buffer is always asked to drain and
1246           this prevents it from merging any further writes. The workaround
1247           is to replace the normal offset of cache sync operation (0x730)
1248           by another offset targeting an unmapped PL310 register 0x740.
1249           This has the same effect as the cache sync operation: store buffer
1250           drain and waiting for all buffers empty.
1251
1252 config ARM_ERRATA_754322
1253         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1254         depends on CPU_V7
1255         help
1256           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1257           r3p*) erratum. A speculative memory access may cause a page table walk
1258           which starts prior to an ASID switch but completes afterwards. This
1259           can populate the micro-TLB with a stale entry which may be hit with
1260           the new ASID. This workaround places two dsb instructions in the mm
1261           switching code so that no page table walks can cross the ASID switch.
1262
1263 config ARM_ERRATA_754327
1264         bool "ARM errata: no automatic Store Buffer drain"
1265         depends on CPU_V7 && SMP
1266         help
1267           This option enables the workaround for the 754327 Cortex-A9 (prior to
1268           r2p0) erratum. The Store Buffer does not have any automatic draining
1269           mechanism and therefore a livelock may occur if an external agent
1270           continuously polls a memory location waiting to observe an update.
1271           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1272           written polling loops from denying visibility of updates to memory.
1273
1274 config ARM_ERRATA_364296
1275         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1276         depends on CPU_V6 && !SMP
1277         help
1278           This options enables the workaround for the 364296 ARM1136
1279           r0p2 erratum (possible cache data corruption with
1280           hit-under-miss enabled). It sets the undocumented bit 31 in
1281           the auxiliary control register and the FI bit in the control
1282           register, thus disabling hit-under-miss without putting the
1283           processor into full low interrupt latency mode. ARM11MPCore
1284           is not affected.
1285
1286 endmenu
1287
1288 source "arch/arm/common/Kconfig"
1289
1290 menu "Bus support"
1291
1292 config ARM_AMBA
1293         bool
1294
1295 config ISA
1296         bool
1297         help
1298           Find out whether you have ISA slots on your motherboard.  ISA is the
1299           name of a bus system, i.e. the way the CPU talks to the other stuff
1300           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1301           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1302           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1303
1304 # Select ISA DMA controller support
1305 config ISA_DMA
1306         bool
1307         select ISA_DMA_API
1308
1309 # Select ISA DMA interface
1310 config ISA_DMA_API
1311         bool
1312
1313 config PCI
1314         bool "PCI support" if MIGHT_HAVE_PCI
1315         help
1316           Find out whether you have a PCI motherboard. PCI is the name of a
1317           bus system, i.e. the way the CPU talks to the other stuff inside
1318           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1319           VESA. If you have PCI, say Y, otherwise N.
1320
1321 config PCI_DOMAINS
1322         bool
1323         depends on PCI
1324
1325 config PCI_NANOENGINE
1326         bool "BSE nanoEngine PCI support"
1327         depends on SA1100_NANOENGINE
1328         help
1329           Enable PCI on the BSE nanoEngine board.
1330
1331 config PCI_SYSCALL
1332         def_bool PCI
1333
1334 # Select the host bridge type
1335 config PCI_HOST_VIA82C505
1336         bool
1337         depends on PCI && ARCH_SHARK
1338         default y
1339
1340 config PCI_HOST_ITE8152
1341         bool
1342         depends on PCI && MACH_ARMCORE
1343         default y
1344         select DMABOUNCE
1345
1346 source "drivers/pci/Kconfig"
1347
1348 source "drivers/pcmcia/Kconfig"
1349
1350 endmenu
1351
1352 menu "Kernel Features"
1353
1354 source "kernel/time/Kconfig"
1355
1356 config SMP
1357         bool "Symmetric Multi-Processing"
1358         depends on CPU_V6K || CPU_V7
1359         depends on GENERIC_CLOCKEVENTS
1360         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1361                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1362                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1363                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1364         select USE_GENERIC_SMP_HELPERS
1365         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1366         help
1367           This enables support for systems with more than one CPU. If you have
1368           a system with only one CPU, like most personal computers, say N. If
1369           you have a system with more than one CPU, say Y.
1370
1371           If you say N here, the kernel will run on single and multiprocessor
1372           machines, but will use only one CPU of a multiprocessor machine. If
1373           you say Y here, the kernel will run on many, but not all, single
1374           processor machines. On a single processor machine, the kernel will
1375           run faster if you say N here.
1376
1377           See also <file:Documentation/i386/IO-APIC.txt>,
1378           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1379           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1380
1381           If you don't know what to do here, say N.
1382
1383 config SMP_ON_UP
1384         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1385         depends on EXPERIMENTAL
1386         depends on SMP && !XIP_KERNEL
1387         default y
1388         help
1389           SMP kernels contain instructions which fail on non-SMP processors.
1390           Enabling this option allows the kernel to modify itself to make
1391           these instructions safe.  Disabling it allows about 1K of space
1392           savings.
1393
1394           If you don't know what to do here, say Y.
1395
1396 config ARM_CPU_TOPOLOGY
1397         bool "Support cpu topology definition"
1398         depends on SMP && CPU_V7
1399         default y
1400         help
1401           Support ARM cpu topology definition. The MPIDR register defines
1402           affinity between processors which is then used to describe the cpu
1403           topology of an ARM System.
1404
1405 config SCHED_MC
1406         bool "Multi-core scheduler support"
1407         depends on ARM_CPU_TOPOLOGY
1408         help
1409           Multi-core scheduler support improves the CPU scheduler's decision
1410           making when dealing with multi-core CPU chips at a cost of slightly
1411           increased overhead in some places. If unsure say N here.
1412
1413 config SCHED_SMT
1414         bool "SMT scheduler support"
1415         depends on ARM_CPU_TOPOLOGY
1416         help
1417           Improves the CPU scheduler's decision making when dealing with
1418           MultiThreading at a cost of slightly increased overhead in some
1419           places. If unsure say N here.
1420
1421 config HAVE_ARM_SCU
1422         bool
1423         help
1424           This option enables support for the ARM system coherency unit
1425
1426 config HAVE_ARM_TWD
1427         bool
1428         depends on SMP
1429         select TICK_ONESHOT
1430         help
1431           This options enables support for the ARM timer and watchdog unit
1432
1433 choice
1434         prompt "Memory split"
1435         default VMSPLIT_3G
1436         help
1437           Select the desired split between kernel and user memory.
1438
1439           If you are not absolutely sure what you are doing, leave this
1440           option alone!
1441
1442         config VMSPLIT_3G
1443                 bool "3G/1G user/kernel split"
1444         config VMSPLIT_2G
1445                 bool "2G/2G user/kernel split"
1446         config VMSPLIT_1G
1447                 bool "1G/3G user/kernel split"
1448 endchoice
1449
1450 config PAGE_OFFSET
1451         hex
1452         default 0x40000000 if VMSPLIT_1G
1453         default 0x80000000 if VMSPLIT_2G
1454         default 0xC0000000
1455
1456 config NR_CPUS
1457         int "Maximum number of CPUs (2-32)"
1458         range 2 32
1459         depends on SMP
1460         default "4"
1461
1462 config HOTPLUG_CPU
1463         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1464         depends on SMP && HOTPLUG && EXPERIMENTAL
1465         help
1466           Say Y here to experiment with turning CPUs off and on.  CPUs
1467           can be controlled through /sys/devices/system/cpu.
1468
1469 config LOCAL_TIMERS
1470         bool "Use local timer interrupts"
1471         depends on SMP
1472         default y
1473         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1474         help
1475           Enable support for local timers on SMP platforms, rather then the
1476           legacy IPI broadcast method.  Local timers allows the system
1477           accounting to be spread across the timer interval, preventing a
1478           "thundering herd" at every timer tick.
1479
1480 source kernel/Kconfig.preempt
1481
1482 config HZ
1483         int
1484         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1485                 ARCH_S5PV210 || ARCH_EXYNOS4
1486         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1487         default AT91_TIMER_HZ if ARCH_AT91
1488         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1489         default 100
1490
1491 config THUMB2_KERNEL
1492         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1493         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1494         select AEABI
1495         select ARM_ASM_UNIFIED
1496         help
1497           By enabling this option, the kernel will be compiled in
1498           Thumb-2 mode. A compiler/assembler that understand the unified
1499           ARM-Thumb syntax is needed.
1500
1501           If unsure, say N.
1502
1503 config THUMB2_AVOID_R_ARM_THM_JUMP11
1504         bool "Work around buggy Thumb-2 short branch relocations in gas"
1505         depends on THUMB2_KERNEL && MODULES
1506         default y
1507         help
1508           Various binutils versions can resolve Thumb-2 branches to
1509           locally-defined, preemptible global symbols as short-range "b.n"
1510           branch instructions.
1511
1512           This is a problem, because there's no guarantee the final
1513           destination of the symbol, or any candidate locations for a
1514           trampoline, are within range of the branch.  For this reason, the
1515           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1516           relocation in modules at all, and it makes little sense to add
1517           support.
1518
1519           The symptom is that the kernel fails with an "unsupported
1520           relocation" error when loading some modules.
1521
1522           Until fixed tools are available, passing
1523           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1524           code which hits this problem, at the cost of a bit of extra runtime
1525           stack usage in some cases.
1526
1527           The problem is described in more detail at:
1528               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1529
1530           Only Thumb-2 kernels are affected.
1531
1532           Unless you are sure your tools don't have this problem, say Y.
1533
1534 config ARM_ASM_UNIFIED
1535         bool
1536
1537 config AEABI
1538         bool "Use the ARM EABI to compile the kernel"
1539         help
1540           This option allows for the kernel to be compiled using the latest
1541           ARM ABI (aka EABI).  This is only useful if you are using a user
1542           space environment that is also compiled with EABI.
1543
1544           Since there are major incompatibilities between the legacy ABI and
1545           EABI, especially with regard to structure member alignment, this
1546           option also changes the kernel syscall calling convention to
1547           disambiguate both ABIs and allow for backward compatibility support
1548           (selected with CONFIG_OABI_COMPAT).
1549
1550           To use this you need GCC version 4.0.0 or later.
1551
1552 config OABI_COMPAT
1553         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1554         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1555         default y
1556         help
1557           This option preserves the old syscall interface along with the
1558           new (ARM EABI) one. It also provides a compatibility layer to
1559           intercept syscalls that have structure arguments which layout
1560           in memory differs between the legacy ABI and the new ARM EABI
1561           (only for non "thumb" binaries). This option adds a tiny
1562           overhead to all syscalls and produces a slightly larger kernel.
1563           If you know you'll be using only pure EABI user space then you
1564           can say N here. If this option is not selected and you attempt
1565           to execute a legacy ABI binary then the result will be
1566           UNPREDICTABLE (in fact it can be predicted that it won't work
1567           at all). If in doubt say Y.
1568
1569 config ARCH_HAS_HOLES_MEMORYMODEL
1570         bool
1571
1572 config ARCH_SPARSEMEM_ENABLE
1573         bool
1574
1575 config ARCH_SPARSEMEM_DEFAULT
1576         def_bool ARCH_SPARSEMEM_ENABLE
1577
1578 config ARCH_SELECT_MEMORY_MODEL
1579         def_bool ARCH_SPARSEMEM_ENABLE
1580
1581 config HAVE_ARCH_PFN_VALID
1582         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1583
1584 config HIGHMEM
1585         bool "High Memory Support"
1586         depends on MMU
1587         help
1588           The address space of ARM processors is only 4 Gigabytes large
1589           and it has to accommodate user address space, kernel address
1590           space as well as some memory mapped IO. That means that, if you
1591           have a large amount of physical memory and/or IO, not all of the
1592           memory can be "permanently mapped" by the kernel. The physical
1593           memory that is not permanently mapped is called "high memory".
1594
1595           Depending on the selected kernel/user memory split, minimum
1596           vmalloc space and actual amount of RAM, you may not need this
1597           option which should result in a slightly faster kernel.
1598
1599           If unsure, say n.
1600
1601 config HIGHPTE
1602         bool "Allocate 2nd-level pagetables from highmem"
1603         depends on HIGHMEM
1604
1605 config HW_PERF_EVENTS
1606         bool "Enable hardware performance counter support for perf events"
1607         depends on PERF_EVENTS && CPU_HAS_PMU
1608         default y
1609         help
1610           Enable hardware performance counter support for perf events. If
1611           disabled, perf events will use software events only.
1612
1613 source "mm/Kconfig"
1614
1615 config FORCE_MAX_ZONEORDER
1616         int "Maximum zone order" if ARCH_SHMOBILE
1617         range 11 64 if ARCH_SHMOBILE
1618         default "9" if SA1111
1619         default "11"
1620         help
1621           The kernel memory allocator divides physically contiguous memory
1622           blocks into "zones", where each zone is a power of two number of
1623           pages.  This option selects the largest power of two that the kernel
1624           keeps in the memory allocator.  If you need to allocate very large
1625           blocks of physically contiguous memory, then you may need to
1626           increase this value.
1627
1628           This config option is actually maximum order plus one. For example,
1629           a value of 11 means that the largest free memory block is 2^10 pages.
1630
1631 config LEDS
1632         bool "Timer and CPU usage LEDs"
1633         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1634                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1635                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1636                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1637                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1638                    ARCH_AT91 || ARCH_DAVINCI || \
1639                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1640         help
1641           If you say Y here, the LEDs on your machine will be used
1642           to provide useful information about your current system status.
1643
1644           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1645           be able to select which LEDs are active using the options below. If
1646           you are compiling a kernel for the EBSA-110 or the LART however, the
1647           red LED will simply flash regularly to indicate that the system is
1648           still functional. It is safe to say Y here if you have a CATS
1649           system, but the driver will do nothing.
1650
1651 config LEDS_TIMER
1652         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1653                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1654                             || MACH_OMAP_PERSEUS2
1655         depends on LEDS
1656         depends on !GENERIC_CLOCKEVENTS
1657         default y if ARCH_EBSA110
1658         help
1659           If you say Y here, one of the system LEDs (the green one on the
1660           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1661           will flash regularly to indicate that the system is still
1662           operational. This is mainly useful to kernel hackers who are
1663           debugging unstable kernels.
1664
1665           The LART uses the same LED for both Timer LED and CPU usage LED
1666           functions. You may choose to use both, but the Timer LED function
1667           will overrule the CPU usage LED.
1668
1669 config LEDS_CPU
1670         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1671                         !ARCH_OMAP) \
1672                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1673                         || MACH_OMAP_PERSEUS2
1674         depends on LEDS
1675         help
1676           If you say Y here, the red LED will be used to give a good real
1677           time indication of CPU usage, by lighting whenever the idle task
1678           is not currently executing.
1679
1680           The LART uses the same LED for both Timer LED and CPU usage LED
1681           functions. You may choose to use both, but the Timer LED function
1682           will overrule the CPU usage LED.
1683
1684 config ALIGNMENT_TRAP
1685         bool
1686         depends on CPU_CP15_MMU
1687         default y if !ARCH_EBSA110
1688         select HAVE_PROC_CPU if PROC_FS
1689         help
1690           ARM processors cannot fetch/store information which is not
1691           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1692           address divisible by 4. On 32-bit ARM processors, these non-aligned
1693           fetch/store instructions will be emulated in software if you say
1694           here, which has a severe performance impact. This is necessary for
1695           correct operation of some network protocols. With an IP-only
1696           configuration it is safe to say N, otherwise say Y.
1697
1698 config UACCESS_WITH_MEMCPY
1699         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1700         depends on MMU && EXPERIMENTAL
1701         default y if CPU_FEROCEON
1702         help
1703           Implement faster copy_to_user and clear_user methods for CPU
1704           cores where a 8-word STM instruction give significantly higher
1705           memory write throughput than a sequence of individual 32bit stores.
1706
1707           A possible side effect is a slight increase in scheduling latency
1708           between threads sharing the same address space if they invoke
1709           such copy operations with large buffers.
1710
1711           However, if the CPU data cache is using a write-allocate mode,
1712           this option is unlikely to provide any performance gain.
1713
1714 config SECCOMP
1715         bool
1716         prompt "Enable seccomp to safely compute untrusted bytecode"
1717         ---help---
1718           This kernel feature is useful for number crunching applications
1719           that may need to compute untrusted bytecode during their
1720           execution. By using pipes or other transports made available to
1721           the process as file descriptors supporting the read/write
1722           syscalls, it's possible to isolate those applications in
1723           their own address space using seccomp. Once seccomp is
1724           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1725           and the task is only allowed to execute a few safe syscalls
1726           defined by each seccomp mode.
1727
1728 config CC_STACKPROTECTOR
1729         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1730         depends on EXPERIMENTAL
1731         help
1732           This option turns on the -fstack-protector GCC feature. This
1733           feature puts, at the beginning of functions, a canary value on
1734           the stack just before the return address, and validates
1735           the value just before actually returning.  Stack based buffer
1736           overflows (that need to overwrite this return address) now also
1737           overwrite the canary, which gets detected and the attack is then
1738           neutralized via a kernel panic.
1739           This feature requires gcc version 4.2 or above.
1740
1741 config DEPRECATED_PARAM_STRUCT
1742         bool "Provide old way to pass kernel parameters"
1743         help
1744           This was deprecated in 2001 and announced to live on for 5 years.
1745           Some old boot loaders still use this way.
1746
1747 endmenu
1748
1749 menu "Boot options"
1750
1751 config USE_OF
1752         bool "Flattened Device Tree support"
1753         select OF
1754         select OF_EARLY_FLATTREE
1755         select IRQ_DOMAIN
1756         help
1757           Include support for flattened device tree machine descriptions.
1758
1759 # Compressed boot loader in ROM.  Yes, we really want to ask about
1760 # TEXT and BSS so we preserve their values in the config files.
1761 config ZBOOT_ROM_TEXT
1762         hex "Compressed ROM boot loader base address"
1763         default "0"
1764         help
1765           The physical address at which the ROM-able zImage is to be
1766           placed in the target.  Platforms which normally make use of
1767           ROM-able zImage formats normally set this to a suitable
1768           value in their defconfig file.
1769
1770           If ZBOOT_ROM is not enabled, this has no effect.
1771
1772 config ZBOOT_ROM_BSS
1773         hex "Compressed ROM boot loader BSS address"
1774         default "0"
1775         help
1776           The base address of an area of read/write memory in the target
1777           for the ROM-able zImage which must be available while the
1778           decompressor is running. It must be large enough to hold the
1779           entire decompressed kernel plus an additional 128 KiB.
1780           Platforms which normally make use of ROM-able zImage formats
1781           normally set this to a suitable value in their defconfig file.
1782
1783           If ZBOOT_ROM is not enabled, this has no effect.
1784
1785 config ZBOOT_ROM
1786         bool "Compressed boot loader in ROM/flash"
1787         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1788         help
1789           Say Y here if you intend to execute your compressed kernel image
1790           (zImage) directly from ROM or flash.  If unsure, say N.
1791
1792 choice
1793         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1794         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1795         default ZBOOT_ROM_NONE
1796         help
1797           Include experimental SD/MMC loading code in the ROM-able zImage.
1798           With this enabled it is possible to write the the ROM-able zImage
1799           kernel image to an MMC or SD card and boot the kernel straight
1800           from the reset vector. At reset the processor Mask ROM will load
1801           the first part of the the ROM-able zImage which in turn loads the
1802           rest the kernel image to RAM.
1803
1804 config ZBOOT_ROM_NONE
1805         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1806         help
1807           Do not load image from SD or MMC
1808
1809 config ZBOOT_ROM_MMCIF
1810         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1811         help
1812           Load image from MMCIF hardware block.
1813
1814 config ZBOOT_ROM_SH_MOBILE_SDHI
1815         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1816         help
1817           Load image from SDHI hardware block
1818
1819 endchoice
1820
1821 config CMDLINE
1822         string "Default kernel command string"
1823         default ""
1824         help
1825           On some architectures (EBSA110 and CATS), there is currently no way
1826           for the boot loader to pass arguments to the kernel. For these
1827           architectures, you should supply some command-line options at build
1828           time by entering them here. As a minimum, you should specify the
1829           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1830
1831 choice
1832         prompt "Kernel command line type" if CMDLINE != ""
1833         default CMDLINE_FROM_BOOTLOADER
1834
1835 config CMDLINE_FROM_BOOTLOADER
1836         bool "Use bootloader kernel arguments if available"
1837         help
1838           Uses the command-line options passed by the boot loader. If
1839           the boot loader doesn't provide any, the default kernel command
1840           string provided in CMDLINE will be used.
1841
1842 config CMDLINE_EXTEND
1843         bool "Extend bootloader kernel arguments"
1844         help
1845           The command-line arguments provided by the boot loader will be
1846           appended to the default kernel command string.
1847
1848 config CMDLINE_FORCE
1849         bool "Always use the default kernel command string"
1850         help
1851           Always use the default kernel command string, even if the boot
1852           loader passes other arguments to the kernel.
1853           This is useful if you cannot or don't want to change the
1854           command-line options your boot loader passes to the kernel.
1855 endchoice
1856
1857 config XIP_KERNEL
1858         bool "Kernel Execute-In-Place from ROM"
1859         depends on !ZBOOT_ROM
1860         help
1861           Execute-In-Place allows the kernel to run from non-volatile storage
1862           directly addressable by the CPU, such as NOR flash. This saves RAM
1863           space since the text section of the kernel is not loaded from flash
1864           to RAM.  Read-write sections, such as the data section and stack,
1865           are still copied to RAM.  The XIP kernel is not compressed since
1866           it has to run directly from flash, so it will take more space to
1867           store it.  The flash address used to link the kernel object files,
1868           and for storing it, is configuration dependent. Therefore, if you
1869           say Y here, you must know the proper physical address where to
1870           store the kernel image depending on your own flash memory usage.
1871
1872           Also note that the make target becomes "make xipImage" rather than
1873           "make zImage" or "make Image".  The final kernel binary to put in
1874           ROM memory will be arch/arm/boot/xipImage.
1875
1876           If unsure, say N.
1877
1878 config XIP_PHYS_ADDR
1879         hex "XIP Kernel Physical Location"
1880         depends on XIP_KERNEL
1881         default "0x00080000"
1882         help
1883           This is the physical address in your flash memory the kernel will
1884           be linked for and stored to.  This address is dependent on your
1885           own flash usage.
1886
1887 config KEXEC
1888         bool "Kexec system call (EXPERIMENTAL)"
1889         depends on EXPERIMENTAL
1890         help
1891           kexec is a system call that implements the ability to shutdown your
1892           current kernel, and to start another kernel.  It is like a reboot
1893           but it is independent of the system firmware.   And like a reboot
1894           you can start any kernel with it, not just Linux.
1895
1896           It is an ongoing process to be certain the hardware in a machine
1897           is properly shutdown, so do not be surprised if this code does not
1898           initially work for you.  It may help to enable device hotplugging
1899           support.
1900
1901 config ATAGS_PROC
1902         bool "Export atags in procfs"
1903         depends on KEXEC
1904         default y
1905         help
1906           Should the atags used to boot the kernel be exported in an "atags"
1907           file in procfs. Useful with kexec.
1908
1909 config CRASH_DUMP
1910         bool "Build kdump crash kernel (EXPERIMENTAL)"
1911         depends on EXPERIMENTAL
1912         help
1913           Generate crash dump after being started by kexec. This should
1914           be normally only set in special crash dump kernels which are
1915           loaded in the main kernel with kexec-tools into a specially
1916           reserved region and then later executed after a crash by
1917           kdump/kexec. The crash dump kernel must be compiled to a
1918           memory address not used by the main kernel
1919
1920           For more details see Documentation/kdump/kdump.txt
1921
1922 config AUTO_ZRELADDR
1923         bool "Auto calculation of the decompressed kernel image address"
1924         depends on !ZBOOT_ROM && !ARCH_U300
1925         help
1926           ZRELADDR is the physical address where the decompressed kernel
1927           image will be placed. If AUTO_ZRELADDR is selected, the address
1928           will be determined at run-time by masking the current IP with
1929           0xf8000000. This assumes the zImage being placed in the first 128MB
1930           from start of memory.
1931
1932 endmenu
1933
1934 menu "CPU Power Management"
1935
1936 if ARCH_HAS_CPUFREQ
1937
1938 source "drivers/cpufreq/Kconfig"
1939
1940 config CPU_FREQ_IMX
1941         tristate "CPUfreq driver for i.MX CPUs"
1942         depends on ARCH_MXC && CPU_FREQ
1943         help
1944           This enables the CPUfreq driver for i.MX CPUs.
1945
1946 config CPU_FREQ_SA1100
1947         bool
1948
1949 config CPU_FREQ_SA1110
1950         bool
1951
1952 config CPU_FREQ_INTEGRATOR
1953         tristate "CPUfreq driver for ARM Integrator CPUs"
1954         depends on ARCH_INTEGRATOR && CPU_FREQ
1955         default y
1956         help
1957           This enables the CPUfreq driver for ARM Integrator CPUs.
1958
1959           For details, take a look at <file:Documentation/cpu-freq>.
1960
1961           If in doubt, say Y.
1962
1963 config CPU_FREQ_PXA
1964         bool
1965         depends on CPU_FREQ && ARCH_PXA && PXA25x
1966         default y
1967         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1968
1969 config CPU_FREQ_S3C
1970         bool
1971         help
1972           Internal configuration node for common cpufreq on Samsung SoC
1973
1974 config CPU_FREQ_S3C24XX
1975         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1976         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1977         select CPU_FREQ_S3C
1978         help
1979           This enables the CPUfreq driver for the Samsung S3C24XX family
1980           of CPUs.
1981
1982           For details, take a look at <file:Documentation/cpu-freq>.
1983
1984           If in doubt, say N.
1985
1986 config CPU_FREQ_S3C24XX_PLL
1987         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1988         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1989         help
1990           Compile in support for changing the PLL frequency from the
1991           S3C24XX series CPUfreq driver. The PLL takes time to settle
1992           after a frequency change, so by default it is not enabled.
1993
1994           This also means that the PLL tables for the selected CPU(s) will
1995           be built which may increase the size of the kernel image.
1996
1997 config CPU_FREQ_S3C24XX_DEBUG
1998         bool "Debug CPUfreq Samsung driver core"
1999         depends on CPU_FREQ_S3C24XX
2000         help
2001           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2002
2003 config CPU_FREQ_S3C24XX_IODEBUG
2004         bool "Debug CPUfreq Samsung driver IO timing"
2005         depends on CPU_FREQ_S3C24XX
2006         help
2007           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2008
2009 config CPU_FREQ_S3C24XX_DEBUGFS
2010         bool "Export debugfs for CPUFreq"
2011         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2012         help
2013           Export status information via debugfs.
2014
2015 endif
2016
2017 source "drivers/cpuidle/Kconfig"
2018
2019 endmenu
2020
2021 menu "Floating point emulation"
2022
2023 comment "At least one emulation must be selected"
2024
2025 config FPE_NWFPE
2026         bool "NWFPE math emulation"
2027         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2028         ---help---
2029           Say Y to include the NWFPE floating point emulator in the kernel.
2030           This is necessary to run most binaries. Linux does not currently
2031           support floating point hardware so you need to say Y here even if
2032           your machine has an FPA or floating point co-processor podule.
2033
2034           You may say N here if you are going to load the Acorn FPEmulator
2035           early in the bootup.
2036
2037 config FPE_NWFPE_XP
2038         bool "Support extended precision"
2039         depends on FPE_NWFPE
2040         help
2041           Say Y to include 80-bit support in the kernel floating-point
2042           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2043           Note that gcc does not generate 80-bit operations by default,
2044           so in most cases this option only enlarges the size of the
2045           floating point emulator without any good reason.
2046
2047           You almost surely want to say N here.
2048
2049 config FPE_FASTFPE
2050         bool "FastFPE math emulation (EXPERIMENTAL)"
2051         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2052         ---help---
2053           Say Y here to include the FAST floating point emulator in the kernel.
2054           This is an experimental much faster emulator which now also has full
2055           precision for the mantissa.  It does not support any exceptions.
2056           It is very simple, and approximately 3-6 times faster than NWFPE.
2057
2058           It should be sufficient for most programs.  It may be not suitable
2059           for scientific calculations, but you have to check this for yourself.
2060           If you do not feel you need a faster FP emulation you should better
2061           choose NWFPE.
2062
2063 config VFP
2064         bool "VFP-format floating point maths"
2065         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2066         help
2067           Say Y to include VFP support code in the kernel. This is needed
2068           if your hardware includes a VFP unit.
2069
2070           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2071           release notes and additional status information.
2072
2073           Say N if your target does not have VFP hardware.
2074
2075 config VFPv3
2076         bool
2077         depends on VFP
2078         default y if CPU_V7
2079
2080 config NEON
2081         bool "Advanced SIMD (NEON) Extension support"
2082         depends on VFPv3 && CPU_V7
2083         help
2084           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2085           Extension.
2086
2087 endmenu
2088
2089 menu "Userspace binary formats"
2090
2091 source "fs/Kconfig.binfmt"
2092
2093 config ARTHUR
2094         tristate "RISC OS personality"
2095         depends on !AEABI
2096         help
2097           Say Y here to include the kernel code necessary if you want to run
2098           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2099           experimental; if this sounds frightening, say N and sleep in peace.
2100           You can also say M here to compile this support as a module (which
2101           will be called arthur).
2102
2103 endmenu
2104
2105 menu "Power management options"
2106
2107 source "kernel/power/Kconfig"
2108
2109 config ARCH_SUSPEND_POSSIBLE
2110         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2111         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2112                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2113         def_bool y
2114
2115 endmenu
2116
2117 source "net/Kconfig"
2118
2119 source "drivers/Kconfig"
2120
2121 source "fs/Kconfig"
2122
2123 source "arch/arm/Kconfig.debug"
2124
2125 source "security/Kconfig"
2126
2127 source "crypto/Kconfig"
2128
2129 source "lib/Kconfig"