Merge branch 'depends/rmk/devel-stable' into imx/imx6q
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime"
200         depends on !XIP_KERNEL && MMU
201         depends on !ARCH_REALVIEW || !SPARSEMEM
202         help
203           Patch phys-to-virt and virt-to-phys translation functions at
204           boot and module load time according to the position of the
205           kernel in system memory.
206
207           This can only be used with non-XIP MMU kernels where the base
208           of physical memory is at a 16MB boundary, or theoretically 64K
209           for the MSM machine class.
210
211 config ARM_PATCH_PHYS_VIRT_16BIT
212         def_bool y
213         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
214         help
215           This option extends the physical to virtual translation patching
216           to allow physical memory down to a theoretical minimum of 64K
217           boundaries.
218
219 source "init/Kconfig"
220
221 source "kernel/Kconfig.freezer"
222
223 menu "System Type"
224
225 config MMU
226         bool "MMU-based Paged Memory Management Support"
227         default y
228         help
229           Select if you want MMU-based virtualised addressing space
230           support by paged memory management. If unsure, say 'Y'.
231
232 #
233 # The "ARM system type" choice list is ordered alphabetically by option
234 # text.  Please add new entries in the option alphabetic order.
235 #
236 choice
237         prompt "ARM system type"
238         default ARCH_VERSATILE
239
240 config ARCH_INTEGRATOR
241         bool "ARM Ltd. Integrator family"
242         select ARM_AMBA
243         select ARCH_HAS_CPUFREQ
244         select CLKDEV_LOOKUP
245         select HAVE_MACH_CLKDEV
246         select ICST
247         select GENERIC_CLOCKEVENTS
248         select PLAT_VERSATILE
249         select PLAT_VERSATILE_FPGA_IRQ
250         help
251           Support for ARM's Integrator platform.
252
253 config ARCH_REALVIEW
254         bool "ARM Ltd. RealView family"
255         select ARM_AMBA
256         select CLKDEV_LOOKUP
257         select HAVE_MACH_CLKDEV
258         select ICST
259         select GENERIC_CLOCKEVENTS
260         select ARCH_WANT_OPTIONAL_GPIOLIB
261         select PLAT_VERSATILE
262         select PLAT_VERSATILE_CLCD
263         select ARM_TIMER_SP804
264         select GPIO_PL061 if GPIOLIB
265         help
266           This enables support for ARM Ltd RealView boards.
267
268 config ARCH_VERSATILE
269         bool "ARM Ltd. Versatile family"
270         select ARM_AMBA
271         select ARM_VIC
272         select CLKDEV_LOOKUP
273         select HAVE_MACH_CLKDEV
274         select ICST
275         select GENERIC_CLOCKEVENTS
276         select ARCH_WANT_OPTIONAL_GPIOLIB
277         select PLAT_VERSATILE
278         select PLAT_VERSATILE_CLCD
279         select PLAT_VERSATILE_FPGA_IRQ
280         select ARM_TIMER_SP804
281         help
282           This enables support for ARM Ltd Versatile board.
283
284 config ARCH_VEXPRESS
285         bool "ARM Ltd. Versatile Express family"
286         select ARCH_WANT_OPTIONAL_GPIOLIB
287         select ARM_AMBA
288         select ARM_TIMER_SP804
289         select CLKDEV_LOOKUP
290         select HAVE_MACH_CLKDEV
291         select GENERIC_CLOCKEVENTS
292         select HAVE_CLK
293         select HAVE_PATA_PLATFORM
294         select ICST
295         select PLAT_VERSATILE
296         select PLAT_VERSATILE_CLCD
297         help
298           This enables support for the ARM Ltd Versatile Express boards.
299
300 config ARCH_AT91
301         bool "Atmel AT91"
302         select ARCH_REQUIRE_GPIOLIB
303         select HAVE_CLK
304         select CLKDEV_LOOKUP
305         select ARM_PATCH_PHYS_VIRT if MMU
306         help
307           This enables support for systems based on the Atmel AT91RM9200,
308           AT91SAM9 and AT91CAP9 processors.
309
310 config ARCH_BCMRING
311         bool "Broadcom BCMRING"
312         depends on MMU
313         select CPU_V6
314         select ARM_AMBA
315         select ARM_TIMER_SP804
316         select CLKDEV_LOOKUP
317         select GENERIC_CLOCKEVENTS
318         select ARCH_WANT_OPTIONAL_GPIOLIB
319         help
320           Support for Broadcom's BCMRing platform.
321
322 config ARCH_CLPS711X
323         bool "Cirrus Logic CLPS711x/EP721x-based"
324         select CPU_ARM720T
325         select ARCH_USES_GETTIMEOFFSET
326         help
327           Support for Cirrus Logic 711x/721x based boards.
328
329 config ARCH_CNS3XXX
330         bool "Cavium Networks CNS3XXX family"
331         select CPU_V6K
332         select GENERIC_CLOCKEVENTS
333         select ARM_GIC
334         select MIGHT_HAVE_PCI
335         select PCI_DOMAINS if PCI
336         help
337           Support for Cavium Networks CNS3XXX platform.
338
339 config ARCH_GEMINI
340         bool "Cortina Systems Gemini"
341         select CPU_FA526
342         select ARCH_REQUIRE_GPIOLIB
343         select ARCH_USES_GETTIMEOFFSET
344         help
345           Support for the Cortina Systems Gemini family SoCs
346
347 config ARCH_PRIMA2
348         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
349         select CPU_V7
350         select GENERIC_TIME
351         select NO_IOPORT
352         select GENERIC_CLOCKEVENTS
353         select CLKDEV_LOOKUP
354         select GENERIC_IRQ_CHIP
355         select USE_OF
356         select ZONE_DMA
357         help
358           Support for CSR SiRFSoC ARM Cortex A9 Platform
359
360 config ARCH_EBSA110
361         bool "EBSA-110"
362         select CPU_SA110
363         select ISA
364         select NO_IOPORT
365         select ARCH_USES_GETTIMEOFFSET
366         help
367           This is an evaluation board for the StrongARM processor available
368           from Digital. It has limited hardware on-board, including an
369           Ethernet interface, two PCMCIA sockets, two serial ports and a
370           parallel port.
371
372 config ARCH_EP93XX
373         bool "EP93xx-based"
374         select CPU_ARM920T
375         select ARM_AMBA
376         select ARM_VIC
377         select CLKDEV_LOOKUP
378         select ARCH_REQUIRE_GPIOLIB
379         select ARCH_HAS_HOLES_MEMORYMODEL
380         select ARCH_USES_GETTIMEOFFSET
381         help
382           This enables support for the Cirrus EP93xx series of CPUs.
383
384 config ARCH_FOOTBRIDGE
385         bool "FootBridge"
386         select CPU_SA110
387         select FOOTBRIDGE
388         select GENERIC_CLOCKEVENTS
389         help
390           Support for systems based on the DC21285 companion chip
391           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
392
393 config ARCH_MXC
394         bool "Freescale MXC/iMX-based"
395         select GENERIC_CLOCKEVENTS
396         select ARCH_REQUIRE_GPIOLIB
397         select CLKDEV_LOOKUP
398         select CLKSRC_MMIO
399         select GENERIC_IRQ_CHIP
400         select HAVE_SCHED_CLOCK
401         help
402           Support for Freescale MXC/iMX-based family of processors
403
404 config ARCH_MXS
405         bool "Freescale MXS-based"
406         select GENERIC_CLOCKEVENTS
407         select ARCH_REQUIRE_GPIOLIB
408         select CLKDEV_LOOKUP
409         select CLKSRC_MMIO
410         help
411           Support for Freescale MXS-based family of processors
412
413 config ARCH_NETX
414         bool "Hilscher NetX based"
415         select CLKSRC_MMIO
416         select CPU_ARM926T
417         select ARM_VIC
418         select GENERIC_CLOCKEVENTS
419         help
420           This enables support for systems based on the Hilscher NetX Soc
421
422 config ARCH_H720X
423         bool "Hynix HMS720x-based"
424         select CPU_ARM720T
425         select ISA_DMA_API
426         select ARCH_USES_GETTIMEOFFSET
427         help
428           This enables support for systems based on the Hynix HMS720x
429
430 config ARCH_IOP13XX
431         bool "IOP13xx-based"
432         depends on MMU
433         select CPU_XSC3
434         select PLAT_IOP
435         select PCI
436         select ARCH_SUPPORTS_MSI
437         select VMSPLIT_1G
438         help
439           Support for Intel's IOP13XX (XScale) family of processors.
440
441 config ARCH_IOP32X
442         bool "IOP32x-based"
443         depends on MMU
444         select CPU_XSCALE
445         select PLAT_IOP
446         select PCI
447         select ARCH_REQUIRE_GPIOLIB
448         help
449           Support for Intel's 80219 and IOP32X (XScale) family of
450           processors.
451
452 config ARCH_IOP33X
453         bool "IOP33x-based"
454         depends on MMU
455         select CPU_XSCALE
456         select PLAT_IOP
457         select PCI
458         select ARCH_REQUIRE_GPIOLIB
459         help
460           Support for Intel's IOP33X (XScale) family of processors.
461
462 config ARCH_IXP23XX
463         bool "IXP23XX-based"
464         depends on MMU
465         select CPU_XSC3
466         select PCI
467         select ARCH_USES_GETTIMEOFFSET
468         help
469           Support for Intel's IXP23xx (XScale) family of processors.
470
471 config ARCH_IXP2000
472         bool "IXP2400/2800-based"
473         depends on MMU
474         select CPU_XSCALE
475         select PCI
476         select ARCH_USES_GETTIMEOFFSET
477         help
478           Support for Intel's IXP2400/2800 (XScale) family of processors.
479
480 config ARCH_IXP4XX
481         bool "IXP4xx-based"
482         depends on MMU
483         select CLKSRC_MMIO
484         select CPU_XSCALE
485         select GENERIC_GPIO
486         select GENERIC_CLOCKEVENTS
487         select HAVE_SCHED_CLOCK
488         select MIGHT_HAVE_PCI
489         select DMABOUNCE if PCI
490         help
491           Support for Intel's IXP4XX (XScale) family of processors.
492
493 config ARCH_DOVE
494         bool "Marvell Dove"
495         select CPU_V7
496         select PCI
497         select ARCH_REQUIRE_GPIOLIB
498         select GENERIC_CLOCKEVENTS
499         select PLAT_ORION
500         help
501           Support for the Marvell Dove SoC 88AP510
502
503 config ARCH_KIRKWOOD
504         bool "Marvell Kirkwood"
505         select CPU_FEROCEON
506         select PCI
507         select ARCH_REQUIRE_GPIOLIB
508         select GENERIC_CLOCKEVENTS
509         select PLAT_ORION
510         help
511           Support for the following Marvell Kirkwood series SoCs:
512           88F6180, 88F6192 and 88F6281.
513
514 config ARCH_LPC32XX
515         bool "NXP LPC32XX"
516         select CLKSRC_MMIO
517         select CPU_ARM926T
518         select ARCH_REQUIRE_GPIOLIB
519         select HAVE_IDE
520         select ARM_AMBA
521         select USB_ARCH_HAS_OHCI
522         select CLKDEV_LOOKUP
523         select GENERIC_TIME
524         select GENERIC_CLOCKEVENTS
525         help
526           Support for the NXP LPC32XX family of processors
527
528 config ARCH_MV78XX0
529         bool "Marvell MV78xx0"
530         select CPU_FEROCEON
531         select PCI
532         select ARCH_REQUIRE_GPIOLIB
533         select GENERIC_CLOCKEVENTS
534         select PLAT_ORION
535         help
536           Support for the following Marvell MV78xx0 series SoCs:
537           MV781x0, MV782x0.
538
539 config ARCH_ORION5X
540         bool "Marvell Orion"
541         depends on MMU
542         select CPU_FEROCEON
543         select PCI
544         select ARCH_REQUIRE_GPIOLIB
545         select GENERIC_CLOCKEVENTS
546         select PLAT_ORION
547         help
548           Support for the following Marvell Orion 5x series SoCs:
549           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
550           Orion-2 (5281), Orion-1-90 (6183).
551
552 config ARCH_MMP
553         bool "Marvell PXA168/910/MMP2"
554         depends on MMU
555         select ARCH_REQUIRE_GPIOLIB
556         select CLKDEV_LOOKUP
557         select GENERIC_CLOCKEVENTS
558         select HAVE_SCHED_CLOCK
559         select TICK_ONESHOT
560         select PLAT_PXA
561         select SPARSE_IRQ
562         help
563           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
564
565 config ARCH_KS8695
566         bool "Micrel/Kendin KS8695"
567         select CPU_ARM922T
568         select ARCH_REQUIRE_GPIOLIB
569         select ARCH_USES_GETTIMEOFFSET
570         help
571           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
572           System-on-Chip devices.
573
574 config ARCH_W90X900
575         bool "Nuvoton W90X900 CPU"
576         select CPU_ARM926T
577         select ARCH_REQUIRE_GPIOLIB
578         select CLKDEV_LOOKUP
579         select CLKSRC_MMIO
580         select GENERIC_CLOCKEVENTS
581         help
582           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
583           At present, the w90x900 has been renamed nuc900, regarding
584           the ARM series product line, you can login the following
585           link address to know more.
586
587           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
588                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
589
590 config ARCH_NUC93X
591         bool "Nuvoton NUC93X CPU"
592         select CPU_ARM926T
593         select CLKDEV_LOOKUP
594         help
595           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
596           low-power and high performance MPEG-4/JPEG multimedia controller chip.
597
598 config ARCH_TEGRA
599         bool "NVIDIA Tegra"
600         select CLKDEV_LOOKUP
601         select CLKSRC_MMIO
602         select GENERIC_TIME
603         select GENERIC_CLOCKEVENTS
604         select GENERIC_GPIO
605         select HAVE_CLK
606         select HAVE_SCHED_CLOCK
607         select ARCH_HAS_CPUFREQ
608         help
609           This enables support for NVIDIA Tegra based systems (Tegra APX,
610           Tegra 6xx and Tegra 2 series).
611
612 config ARCH_PNX4008
613         bool "Philips Nexperia PNX4008 Mobile"
614         select CPU_ARM926T
615         select CLKDEV_LOOKUP
616         select ARCH_USES_GETTIMEOFFSET
617         help
618           This enables support for Philips PNX4008 mobile platform.
619
620 config ARCH_PXA
621         bool "PXA2xx/PXA3xx-based"
622         depends on MMU
623         select ARCH_MTD_XIP
624         select ARCH_HAS_CPUFREQ
625         select CLKDEV_LOOKUP
626         select CLKSRC_MMIO
627         select ARCH_REQUIRE_GPIOLIB
628         select GENERIC_CLOCKEVENTS
629         select HAVE_SCHED_CLOCK
630         select TICK_ONESHOT
631         select PLAT_PXA
632         select SPARSE_IRQ
633         select AUTO_ZRELADDR
634         select MULTI_IRQ_HANDLER
635         help
636           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
637
638 config ARCH_MSM
639         bool "Qualcomm MSM"
640         select HAVE_CLK
641         select GENERIC_CLOCKEVENTS
642         select ARCH_REQUIRE_GPIOLIB
643         select CLKDEV_LOOKUP
644         help
645           Support for Qualcomm MSM/QSD based systems.  This runs on the
646           apps processor of the MSM/QSD and depends on a shared memory
647           interface to the modem processor which runs the baseband
648           stack and controls some vital subsystems
649           (clock and power control, etc).
650
651 config ARCH_SHMOBILE
652         bool "Renesas SH-Mobile / R-Mobile"
653         select HAVE_CLK
654         select CLKDEV_LOOKUP
655         select HAVE_MACH_CLKDEV
656         select GENERIC_CLOCKEVENTS
657         select NO_IOPORT
658         select SPARSE_IRQ
659         select MULTI_IRQ_HANDLER
660         select PM_GENERIC_DOMAINS if PM
661         help
662           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
663
664 config ARCH_RPC
665         bool "RiscPC"
666         select ARCH_ACORN
667         select FIQ
668         select TIMER_ACORN
669         select ARCH_MAY_HAVE_PC_FDC
670         select HAVE_PATA_PLATFORM
671         select ISA_DMA_API
672         select NO_IOPORT
673         select ARCH_SPARSEMEM_ENABLE
674         select ARCH_USES_GETTIMEOFFSET
675         help
676           On the Acorn Risc-PC, Linux can support the internal IDE disk and
677           CD-ROM interface, serial and parallel port, and the floppy drive.
678
679 config ARCH_SA1100
680         bool "SA1100-based"
681         select CLKSRC_MMIO
682         select CPU_SA1100
683         select ISA
684         select ARCH_SPARSEMEM_ENABLE
685         select ARCH_MTD_XIP
686         select ARCH_HAS_CPUFREQ
687         select CPU_FREQ
688         select GENERIC_CLOCKEVENTS
689         select HAVE_CLK
690         select HAVE_SCHED_CLOCK
691         select TICK_ONESHOT
692         select ARCH_REQUIRE_GPIOLIB
693         help
694           Support for StrongARM 11x0 based boards.
695
696 config ARCH_S3C2410
697         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
698         select GENERIC_GPIO
699         select ARCH_HAS_CPUFREQ
700         select HAVE_CLK
701         select CLKDEV_LOOKUP
702         select ARCH_USES_GETTIMEOFFSET
703         select HAVE_S3C2410_I2C if I2C
704         help
705           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
706           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
707           the Samsung SMDK2410 development board (and derivatives).
708
709           Note, the S3C2416 and the S3C2450 are so close that they even share
710           the same SoC ID code. This means that there is no separate machine
711           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
712
713 config ARCH_S3C64XX
714         bool "Samsung S3C64XX"
715         select PLAT_SAMSUNG
716         select CPU_V6
717         select ARM_VIC
718         select HAVE_CLK
719         select CLKDEV_LOOKUP
720         select NO_IOPORT
721         select ARCH_USES_GETTIMEOFFSET
722         select ARCH_HAS_CPUFREQ
723         select ARCH_REQUIRE_GPIOLIB
724         select SAMSUNG_CLKSRC
725         select SAMSUNG_IRQ_VIC_TIMER
726         select SAMSUNG_IRQ_UART
727         select S3C_GPIO_TRACK
728         select S3C_GPIO_PULL_UPDOWN
729         select S3C_GPIO_CFG_S3C24XX
730         select S3C_GPIO_CFG_S3C64XX
731         select S3C_DEV_NAND
732         select USB_ARCH_HAS_OHCI
733         select SAMSUNG_GPIOLIB_4BIT
734         select HAVE_S3C2410_I2C if I2C
735         select HAVE_S3C2410_WATCHDOG if WATCHDOG
736         help
737           Samsung S3C64XX series based systems
738
739 config ARCH_S5P64X0
740         bool "Samsung S5P6440 S5P6450"
741         select CPU_V6
742         select GENERIC_GPIO
743         select HAVE_CLK
744         select CLKDEV_LOOKUP
745         select CLKSRC_MMIO
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         select GENERIC_CLOCKEVENTS
748         select HAVE_SCHED_CLOCK
749         select HAVE_S3C2410_I2C if I2C
750         select HAVE_S3C_RTC if RTC_CLASS
751         help
752           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
753           SMDK6450.
754
755 config ARCH_S5PC100
756         bool "Samsung S5PC100"
757         select GENERIC_GPIO
758         select HAVE_CLK
759         select CLKDEV_LOOKUP
760         select CPU_V7
761         select ARM_L1_CACHE_SHIFT_6
762         select ARCH_USES_GETTIMEOFFSET
763         select HAVE_S3C2410_I2C if I2C
764         select HAVE_S3C_RTC if RTC_CLASS
765         select HAVE_S3C2410_WATCHDOG if WATCHDOG
766         help
767           Samsung S5PC100 series based systems
768
769 config ARCH_S5PV210
770         bool "Samsung S5PV210/S5PC110"
771         select CPU_V7
772         select ARCH_SPARSEMEM_ENABLE
773         select ARCH_HAS_HOLES_MEMORYMODEL
774         select GENERIC_GPIO
775         select HAVE_CLK
776         select CLKDEV_LOOKUP
777         select CLKSRC_MMIO
778         select ARM_L1_CACHE_SHIFT_6
779         select ARCH_HAS_CPUFREQ
780         select GENERIC_CLOCKEVENTS
781         select HAVE_SCHED_CLOCK
782         select HAVE_S3C2410_I2C if I2C
783         select HAVE_S3C_RTC if RTC_CLASS
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         help
786           Samsung S5PV210/S5PC110 series based systems
787
788 config ARCH_EXYNOS4
789         bool "Samsung EXYNOS4"
790         select CPU_V7
791         select ARCH_SPARSEMEM_ENABLE
792         select ARCH_HAS_HOLES_MEMORYMODEL
793         select GENERIC_GPIO
794         select HAVE_CLK
795         select CLKDEV_LOOKUP
796         select ARCH_HAS_CPUFREQ
797         select GENERIC_CLOCKEVENTS
798         select HAVE_S3C_RTC if RTC_CLASS
799         select HAVE_S3C2410_I2C if I2C
800         select HAVE_S3C2410_WATCHDOG if WATCHDOG
801         help
802           Samsung EXYNOS4 series based systems
803
804 config ARCH_SHARK
805         bool "Shark"
806         select CPU_SA110
807         select ISA
808         select ISA_DMA
809         select ZONE_DMA
810         select PCI
811         select ARCH_USES_GETTIMEOFFSET
812         help
813           Support for the StrongARM based Digital DNARD machine, also known
814           as "Shark" (<http://www.shark-linux.de/shark.html>).
815
816 config ARCH_TCC_926
817         bool "Telechips TCC ARM926-based systems"
818         select CLKSRC_MMIO
819         select CPU_ARM926T
820         select HAVE_CLK
821         select CLKDEV_LOOKUP
822         select GENERIC_CLOCKEVENTS
823         help
824           Support for Telechips TCC ARM926-based systems.
825
826 config ARCH_U300
827         bool "ST-Ericsson U300 Series"
828         depends on MMU
829         select CLKSRC_MMIO
830         select CPU_ARM926T
831         select HAVE_SCHED_CLOCK
832         select HAVE_TCM
833         select ARM_AMBA
834         select ARM_VIC
835         select GENERIC_CLOCKEVENTS
836         select CLKDEV_LOOKUP
837         select HAVE_MACH_CLKDEV
838         select GENERIC_GPIO
839         help
840           Support for ST-Ericsson U300 series mobile platforms.
841
842 config ARCH_U8500
843         bool "ST-Ericsson U8500 Series"
844         select CPU_V7
845         select ARM_AMBA
846         select GENERIC_CLOCKEVENTS
847         select CLKDEV_LOOKUP
848         select ARCH_REQUIRE_GPIOLIB
849         select ARCH_HAS_CPUFREQ
850         help
851           Support for ST-Ericsson's Ux500 architecture
852
853 config ARCH_NOMADIK
854         bool "STMicroelectronics Nomadik"
855         select ARM_AMBA
856         select ARM_VIC
857         select CPU_ARM926T
858         select CLKDEV_LOOKUP
859         select GENERIC_CLOCKEVENTS
860         select ARCH_REQUIRE_GPIOLIB
861         help
862           Support for the Nomadik platform by ST-Ericsson
863
864 config ARCH_DAVINCI
865         bool "TI DaVinci"
866         select GENERIC_CLOCKEVENTS
867         select ARCH_REQUIRE_GPIOLIB
868         select ZONE_DMA
869         select HAVE_IDE
870         select CLKDEV_LOOKUP
871         select GENERIC_ALLOCATOR
872         select GENERIC_IRQ_CHIP
873         select ARCH_HAS_HOLES_MEMORYMODEL
874         help
875           Support for TI's DaVinci platform.
876
877 config ARCH_OMAP
878         bool "TI OMAP"
879         select HAVE_CLK
880         select ARCH_REQUIRE_GPIOLIB
881         select ARCH_HAS_CPUFREQ
882         select CLKSRC_MMIO
883         select GENERIC_CLOCKEVENTS
884         select HAVE_SCHED_CLOCK
885         select ARCH_HAS_HOLES_MEMORYMODEL
886         help
887           Support for TI's OMAP platform (OMAP1/2/3/4).
888
889 config PLAT_SPEAR
890         bool "ST SPEAr"
891         select ARM_AMBA
892         select ARCH_REQUIRE_GPIOLIB
893         select CLKDEV_LOOKUP
894         select CLKSRC_MMIO
895         select GENERIC_CLOCKEVENTS
896         select HAVE_CLK
897         help
898           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
899
900 config ARCH_VT8500
901         bool "VIA/WonderMedia 85xx"
902         select CPU_ARM926T
903         select GENERIC_GPIO
904         select ARCH_HAS_CPUFREQ
905         select GENERIC_CLOCKEVENTS
906         select ARCH_REQUIRE_GPIOLIB
907         select HAVE_PWM
908         help
909           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
910
911 config ARCH_ZYNQ
912         bool "Xilinx Zynq ARM Cortex A9 Platform"
913         select CPU_V7
914         select GENERIC_TIME
915         select GENERIC_CLOCKEVENTS
916         select CLKDEV_LOOKUP
917         select ARM_GIC
918         select ARM_AMBA
919         select ICST
920         select USE_OF
921         help
922           Support for Xilinx Zynq ARM Cortex A9 Platform
923 endchoice
924
925 #
926 # This is sorted alphabetically by mach-* pathname.  However, plat-*
927 # Kconfigs may be included either alphabetically (according to the
928 # plat- suffix) or along side the corresponding mach-* source.
929 #
930 source "arch/arm/mach-at91/Kconfig"
931
932 source "arch/arm/mach-bcmring/Kconfig"
933
934 source "arch/arm/mach-clps711x/Kconfig"
935
936 source "arch/arm/mach-cns3xxx/Kconfig"
937
938 source "arch/arm/mach-davinci/Kconfig"
939
940 source "arch/arm/mach-dove/Kconfig"
941
942 source "arch/arm/mach-ep93xx/Kconfig"
943
944 source "arch/arm/mach-footbridge/Kconfig"
945
946 source "arch/arm/mach-gemini/Kconfig"
947
948 source "arch/arm/mach-h720x/Kconfig"
949
950 source "arch/arm/mach-integrator/Kconfig"
951
952 source "arch/arm/mach-iop32x/Kconfig"
953
954 source "arch/arm/mach-iop33x/Kconfig"
955
956 source "arch/arm/mach-iop13xx/Kconfig"
957
958 source "arch/arm/mach-ixp4xx/Kconfig"
959
960 source "arch/arm/mach-ixp2000/Kconfig"
961
962 source "arch/arm/mach-ixp23xx/Kconfig"
963
964 source "arch/arm/mach-kirkwood/Kconfig"
965
966 source "arch/arm/mach-ks8695/Kconfig"
967
968 source "arch/arm/mach-lpc32xx/Kconfig"
969
970 source "arch/arm/mach-msm/Kconfig"
971
972 source "arch/arm/mach-mv78xx0/Kconfig"
973
974 source "arch/arm/plat-mxc/Kconfig"
975
976 source "arch/arm/mach-mxs/Kconfig"
977
978 source "arch/arm/mach-netx/Kconfig"
979
980 source "arch/arm/mach-nomadik/Kconfig"
981 source "arch/arm/plat-nomadik/Kconfig"
982
983 source "arch/arm/mach-nuc93x/Kconfig"
984
985 source "arch/arm/plat-omap/Kconfig"
986
987 source "arch/arm/mach-omap1/Kconfig"
988
989 source "arch/arm/mach-omap2/Kconfig"
990
991 source "arch/arm/mach-orion5x/Kconfig"
992
993 source "arch/arm/mach-pxa/Kconfig"
994 source "arch/arm/plat-pxa/Kconfig"
995
996 source "arch/arm/mach-mmp/Kconfig"
997
998 source "arch/arm/mach-realview/Kconfig"
999
1000 source "arch/arm/mach-sa1100/Kconfig"
1001
1002 source "arch/arm/plat-samsung/Kconfig"
1003 source "arch/arm/plat-s3c24xx/Kconfig"
1004 source "arch/arm/plat-s5p/Kconfig"
1005
1006 source "arch/arm/plat-spear/Kconfig"
1007
1008 source "arch/arm/plat-tcc/Kconfig"
1009
1010 if ARCH_S3C2410
1011 source "arch/arm/mach-s3c2410/Kconfig"
1012 source "arch/arm/mach-s3c2412/Kconfig"
1013 source "arch/arm/mach-s3c2416/Kconfig"
1014 source "arch/arm/mach-s3c2440/Kconfig"
1015 source "arch/arm/mach-s3c2443/Kconfig"
1016 endif
1017
1018 if ARCH_S3C64XX
1019 source "arch/arm/mach-s3c64xx/Kconfig"
1020 endif
1021
1022 source "arch/arm/mach-s5p64x0/Kconfig"
1023
1024 source "arch/arm/mach-s5pc100/Kconfig"
1025
1026 source "arch/arm/mach-s5pv210/Kconfig"
1027
1028 source "arch/arm/mach-exynos4/Kconfig"
1029
1030 source "arch/arm/mach-shmobile/Kconfig"
1031
1032 source "arch/arm/mach-tegra/Kconfig"
1033
1034 source "arch/arm/mach-u300/Kconfig"
1035
1036 source "arch/arm/mach-ux500/Kconfig"
1037
1038 source "arch/arm/mach-versatile/Kconfig"
1039
1040 source "arch/arm/mach-vexpress/Kconfig"
1041 source "arch/arm/plat-versatile/Kconfig"
1042
1043 source "arch/arm/mach-vt8500/Kconfig"
1044
1045 source "arch/arm/mach-w90x900/Kconfig"
1046
1047 # Definitions to make life easier
1048 config ARCH_ACORN
1049         bool
1050
1051 config PLAT_IOP
1052         bool
1053         select GENERIC_CLOCKEVENTS
1054         select HAVE_SCHED_CLOCK
1055
1056 config PLAT_ORION
1057         bool
1058         select CLKSRC_MMIO
1059         select GENERIC_IRQ_CHIP
1060         select HAVE_SCHED_CLOCK
1061
1062 config PLAT_PXA
1063         bool
1064
1065 config PLAT_VERSATILE
1066         bool
1067
1068 config ARM_TIMER_SP804
1069         bool
1070         select CLKSRC_MMIO
1071
1072 source arch/arm/mm/Kconfig
1073
1074 config IWMMXT
1075         bool "Enable iWMMXt support"
1076         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1077         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1078         help
1079           Enable support for iWMMXt context switching at run time if
1080           running on a CPU that supports it.
1081
1082 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1083 config XSCALE_PMU
1084         bool
1085         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1086         default y
1087
1088 config CPU_HAS_PMU
1089         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1090                    (!ARCH_OMAP3 || OMAP3_EMU)
1091         default y
1092         bool
1093
1094 config MULTI_IRQ_HANDLER
1095         bool
1096         help
1097           Allow each machine to specify it's own IRQ handler at run time.
1098
1099 if !MMU
1100 source "arch/arm/Kconfig-nommu"
1101 endif
1102
1103 config ARM_ERRATA_411920
1104         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1105         depends on CPU_V6 || CPU_V6K
1106         help
1107           Invalidation of the Instruction Cache operation can
1108           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1109           It does not affect the MPCore. This option enables the ARM Ltd.
1110           recommended workaround.
1111
1112 config ARM_ERRATA_430973
1113         bool "ARM errata: Stale prediction on replaced interworking branch"
1114         depends on CPU_V7
1115         help
1116           This option enables the workaround for the 430973 Cortex-A8
1117           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1118           interworking branch is replaced with another code sequence at the
1119           same virtual address, whether due to self-modifying code or virtual
1120           to physical address re-mapping, Cortex-A8 does not recover from the
1121           stale interworking branch prediction. This results in Cortex-A8
1122           executing the new code sequence in the incorrect ARM or Thumb state.
1123           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1124           and also flushes the branch target cache at every context switch.
1125           Note that setting specific bits in the ACTLR register may not be
1126           available in non-secure mode.
1127
1128 config ARM_ERRATA_458693
1129         bool "ARM errata: Processor deadlock when a false hazard is created"
1130         depends on CPU_V7
1131         help
1132           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1133           erratum. For very specific sequences of memory operations, it is
1134           possible for a hazard condition intended for a cache line to instead
1135           be incorrectly associated with a different cache line. This false
1136           hazard might then cause a processor deadlock. The workaround enables
1137           the L1 caching of the NEON accesses and disables the PLD instruction
1138           in the ACTLR register. Note that setting specific bits in the ACTLR
1139           register may not be available in non-secure mode.
1140
1141 config ARM_ERRATA_460075
1142         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1143         depends on CPU_V7
1144         help
1145           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1146           erratum. Any asynchronous access to the L2 cache may encounter a
1147           situation in which recent store transactions to the L2 cache are lost
1148           and overwritten with stale memory contents from external memory. The
1149           workaround disables the write-allocate mode for the L2 cache via the
1150           ACTLR register. Note that setting specific bits in the ACTLR register
1151           may not be available in non-secure mode.
1152
1153 config ARM_ERRATA_742230
1154         bool "ARM errata: DMB operation may be faulty"
1155         depends on CPU_V7 && SMP
1156         help
1157           This option enables the workaround for the 742230 Cortex-A9
1158           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1159           between two write operations may not ensure the correct visibility
1160           ordering of the two writes. This workaround sets a specific bit in
1161           the diagnostic register of the Cortex-A9 which causes the DMB
1162           instruction to behave as a DSB, ensuring the correct behaviour of
1163           the two writes.
1164
1165 config ARM_ERRATA_742231
1166         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1167         depends on CPU_V7 && SMP
1168         help
1169           This option enables the workaround for the 742231 Cortex-A9
1170           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1171           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1172           accessing some data located in the same cache line, may get corrupted
1173           data due to bad handling of the address hazard when the line gets
1174           replaced from one of the CPUs at the same time as another CPU is
1175           accessing it. This workaround sets specific bits in the diagnostic
1176           register of the Cortex-A9 which reduces the linefill issuing
1177           capabilities of the processor.
1178
1179 config PL310_ERRATA_588369
1180         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1181         depends on CACHE_L2X0
1182         help
1183            The PL310 L2 cache controller implements three types of Clean &
1184            Invalidate maintenance operations: by Physical Address
1185            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1186            They are architecturally defined to behave as the execution of a
1187            clean operation followed immediately by an invalidate operation,
1188            both performing to the same memory location. This functionality
1189            is not correctly implemented in PL310 as clean lines are not
1190            invalidated as a result of these operations.
1191
1192 config ARM_ERRATA_720789
1193         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1194         depends on CPU_V7 && SMP
1195         help
1196           This option enables the workaround for the 720789 Cortex-A9 (prior to
1197           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1198           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1199           As a consequence of this erratum, some TLB entries which should be
1200           invalidated are not, resulting in an incoherency in the system page
1201           tables. The workaround changes the TLB flushing routines to invalidate
1202           entries regardless of the ASID.
1203
1204 config PL310_ERRATA_727915
1205         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1206         depends on CACHE_L2X0
1207         help
1208           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1209           operation (offset 0x7FC). This operation runs in background so that
1210           PL310 can handle normal accesses while it is in progress. Under very
1211           rare circumstances, due to this erratum, write data can be lost when
1212           PL310 treats a cacheable write transaction during a Clean &
1213           Invalidate by Way operation.
1214
1215 config ARM_ERRATA_743622
1216         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1217         depends on CPU_V7
1218         help
1219           This option enables the workaround for the 743622 Cortex-A9
1220           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1221           optimisation in the Cortex-A9 Store Buffer may lead to data
1222           corruption. This workaround sets a specific bit in the diagnostic
1223           register of the Cortex-A9 which disables the Store Buffer
1224           optimisation, preventing the defect from occurring. This has no
1225           visible impact on the overall performance or power consumption of the
1226           processor.
1227
1228 config ARM_ERRATA_751472
1229         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1230         depends on CPU_V7 && SMP
1231         help
1232           This option enables the workaround for the 751472 Cortex-A9 (prior
1233           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1234           completion of a following broadcasted operation if the second
1235           operation is received by a CPU before the ICIALLUIS has completed,
1236           potentially leading to corrupted entries in the cache or TLB.
1237
1238 config ARM_ERRATA_753970
1239         bool "ARM errata: cache sync operation may be faulty"
1240         depends on CACHE_PL310
1241         help
1242           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1243
1244           Under some condition the effect of cache sync operation on
1245           the store buffer still remains when the operation completes.
1246           This means that the store buffer is always asked to drain and
1247           this prevents it from merging any further writes. The workaround
1248           is to replace the normal offset of cache sync operation (0x730)
1249           by another offset targeting an unmapped PL310 register 0x740.
1250           This has the same effect as the cache sync operation: store buffer
1251           drain and waiting for all buffers empty.
1252
1253 config ARM_ERRATA_754322
1254         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1255         depends on CPU_V7
1256         help
1257           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1258           r3p*) erratum. A speculative memory access may cause a page table walk
1259           which starts prior to an ASID switch but completes afterwards. This
1260           can populate the micro-TLB with a stale entry which may be hit with
1261           the new ASID. This workaround places two dsb instructions in the mm
1262           switching code so that no page table walks can cross the ASID switch.
1263
1264 config ARM_ERRATA_754327
1265         bool "ARM errata: no automatic Store Buffer drain"
1266         depends on CPU_V7 && SMP
1267         help
1268           This option enables the workaround for the 754327 Cortex-A9 (prior to
1269           r2p0) erratum. The Store Buffer does not have any automatic draining
1270           mechanism and therefore a livelock may occur if an external agent
1271           continuously polls a memory location waiting to observe an update.
1272           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1273           written polling loops from denying visibility of updates to memory.
1274
1275 config ARM_ERRATA_364296
1276         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1277         depends on CPU_V6 && !SMP
1278         help
1279           This options enables the workaround for the 364296 ARM1136
1280           r0p2 erratum (possible cache data corruption with
1281           hit-under-miss enabled). It sets the undocumented bit 31 in
1282           the auxiliary control register and the FI bit in the control
1283           register, thus disabling hit-under-miss without putting the
1284           processor into full low interrupt latency mode. ARM11MPCore
1285           is not affected.
1286
1287 config ARM_ERRATA_764369
1288         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1289         depends on CPU_V7 && SMP
1290         help
1291           This option enables the workaround for erratum 764369
1292           affecting Cortex-A9 MPCore with two or more processors (all
1293           current revisions). Under certain timing circumstances, a data
1294           cache line maintenance operation by MVA targeting an Inner
1295           Shareable memory region may fail to proceed up to either the
1296           Point of Coherency or to the Point of Unification of the
1297           system. This workaround adds a DSB instruction before the
1298           relevant cache maintenance functions and sets a specific bit
1299           in the diagnostic control register of the SCU.
1300
1301 endmenu
1302
1303 source "arch/arm/common/Kconfig"
1304
1305 menu "Bus support"
1306
1307 config ARM_AMBA
1308         bool
1309
1310 config ISA
1311         bool
1312         help
1313           Find out whether you have ISA slots on your motherboard.  ISA is the
1314           name of a bus system, i.e. the way the CPU talks to the other stuff
1315           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1316           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1317           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1318
1319 # Select ISA DMA controller support
1320 config ISA_DMA
1321         bool
1322         select ISA_DMA_API
1323
1324 # Select ISA DMA interface
1325 config ISA_DMA_API
1326         bool
1327
1328 config PCI
1329         bool "PCI support" if MIGHT_HAVE_PCI
1330         help
1331           Find out whether you have a PCI motherboard. PCI is the name of a
1332           bus system, i.e. the way the CPU talks to the other stuff inside
1333           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1334           VESA. If you have PCI, say Y, otherwise N.
1335
1336 config PCI_DOMAINS
1337         bool
1338         depends on PCI
1339
1340 config PCI_NANOENGINE
1341         bool "BSE nanoEngine PCI support"
1342         depends on SA1100_NANOENGINE
1343         help
1344           Enable PCI on the BSE nanoEngine board.
1345
1346 config PCI_SYSCALL
1347         def_bool PCI
1348
1349 # Select the host bridge type
1350 config PCI_HOST_VIA82C505
1351         bool
1352         depends on PCI && ARCH_SHARK
1353         default y
1354
1355 config PCI_HOST_ITE8152
1356         bool
1357         depends on PCI && MACH_ARMCORE
1358         default y
1359         select DMABOUNCE
1360
1361 source "drivers/pci/Kconfig"
1362
1363 source "drivers/pcmcia/Kconfig"
1364
1365 endmenu
1366
1367 menu "Kernel Features"
1368
1369 source "kernel/time/Kconfig"
1370
1371 config SMP
1372         bool "Symmetric Multi-Processing"
1373         depends on CPU_V6K || CPU_V7
1374         depends on GENERIC_CLOCKEVENTS
1375         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1376                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1377                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1378                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1379         select USE_GENERIC_SMP_HELPERS
1380         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1381         help
1382           This enables support for systems with more than one CPU. If you have
1383           a system with only one CPU, like most personal computers, say N. If
1384           you have a system with more than one CPU, say Y.
1385
1386           If you say N here, the kernel will run on single and multiprocessor
1387           machines, but will use only one CPU of a multiprocessor machine. If
1388           you say Y here, the kernel will run on many, but not all, single
1389           processor machines. On a single processor machine, the kernel will
1390           run faster if you say N here.
1391
1392           See also <file:Documentation/i386/IO-APIC.txt>,
1393           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1394           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1395
1396           If you don't know what to do here, say N.
1397
1398 config SMP_ON_UP
1399         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1400         depends on EXPERIMENTAL
1401         depends on SMP && !XIP_KERNEL
1402         default y
1403         help
1404           SMP kernels contain instructions which fail on non-SMP processors.
1405           Enabling this option allows the kernel to modify itself to make
1406           these instructions safe.  Disabling it allows about 1K of space
1407           savings.
1408
1409           If you don't know what to do here, say Y.
1410
1411 config ARM_CPU_TOPOLOGY
1412         bool "Support cpu topology definition"
1413         depends on SMP && CPU_V7
1414         default y
1415         help
1416           Support ARM cpu topology definition. The MPIDR register defines
1417           affinity between processors which is then used to describe the cpu
1418           topology of an ARM System.
1419
1420 config SCHED_MC
1421         bool "Multi-core scheduler support"
1422         depends on ARM_CPU_TOPOLOGY
1423         help
1424           Multi-core scheduler support improves the CPU scheduler's decision
1425           making when dealing with multi-core CPU chips at a cost of slightly
1426           increased overhead in some places. If unsure say N here.
1427
1428 config SCHED_SMT
1429         bool "SMT scheduler support"
1430         depends on ARM_CPU_TOPOLOGY
1431         help
1432           Improves the CPU scheduler's decision making when dealing with
1433           MultiThreading at a cost of slightly increased overhead in some
1434           places. If unsure say N here.
1435
1436 config HAVE_ARM_SCU
1437         bool
1438         help
1439           This option enables support for the ARM system coherency unit
1440
1441 config HAVE_ARM_TWD
1442         bool
1443         depends on SMP
1444         select TICK_ONESHOT
1445         help
1446           This options enables support for the ARM timer and watchdog unit
1447
1448 choice
1449         prompt "Memory split"
1450         default VMSPLIT_3G
1451         help
1452           Select the desired split between kernel and user memory.
1453
1454           If you are not absolutely sure what you are doing, leave this
1455           option alone!
1456
1457         config VMSPLIT_3G
1458                 bool "3G/1G user/kernel split"
1459         config VMSPLIT_2G
1460                 bool "2G/2G user/kernel split"
1461         config VMSPLIT_1G
1462                 bool "1G/3G user/kernel split"
1463 endchoice
1464
1465 config PAGE_OFFSET
1466         hex
1467         default 0x40000000 if VMSPLIT_1G
1468         default 0x80000000 if VMSPLIT_2G
1469         default 0xC0000000
1470
1471 config NR_CPUS
1472         int "Maximum number of CPUs (2-32)"
1473         range 2 32
1474         depends on SMP
1475         default "4"
1476
1477 config HOTPLUG_CPU
1478         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1479         depends on SMP && HOTPLUG && EXPERIMENTAL
1480         help
1481           Say Y here to experiment with turning CPUs off and on.  CPUs
1482           can be controlled through /sys/devices/system/cpu.
1483
1484 config LOCAL_TIMERS
1485         bool "Use local timer interrupts"
1486         depends on SMP
1487         default y
1488         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1489         help
1490           Enable support for local timers on SMP platforms, rather then the
1491           legacy IPI broadcast method.  Local timers allows the system
1492           accounting to be spread across the timer interval, preventing a
1493           "thundering herd" at every timer tick.
1494
1495 source kernel/Kconfig.preempt
1496
1497 config HZ
1498         int
1499         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1500                 ARCH_S5PV210 || ARCH_EXYNOS4
1501         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1502         default AT91_TIMER_HZ if ARCH_AT91
1503         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1504         default 100
1505
1506 config THUMB2_KERNEL
1507         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1508         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1509         select AEABI
1510         select ARM_ASM_UNIFIED
1511         help
1512           By enabling this option, the kernel will be compiled in
1513           Thumb-2 mode. A compiler/assembler that understand the unified
1514           ARM-Thumb syntax is needed.
1515
1516           If unsure, say N.
1517
1518 config THUMB2_AVOID_R_ARM_THM_JUMP11
1519         bool "Work around buggy Thumb-2 short branch relocations in gas"
1520         depends on THUMB2_KERNEL && MODULES
1521         default y
1522         help
1523           Various binutils versions can resolve Thumb-2 branches to
1524           locally-defined, preemptible global symbols as short-range "b.n"
1525           branch instructions.
1526
1527           This is a problem, because there's no guarantee the final
1528           destination of the symbol, or any candidate locations for a
1529           trampoline, are within range of the branch.  For this reason, the
1530           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1531           relocation in modules at all, and it makes little sense to add
1532           support.
1533
1534           The symptom is that the kernel fails with an "unsupported
1535           relocation" error when loading some modules.
1536
1537           Until fixed tools are available, passing
1538           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1539           code which hits this problem, at the cost of a bit of extra runtime
1540           stack usage in some cases.
1541
1542           The problem is described in more detail at:
1543               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1544
1545           Only Thumb-2 kernels are affected.
1546
1547           Unless you are sure your tools don't have this problem, say Y.
1548
1549 config ARM_ASM_UNIFIED
1550         bool
1551
1552 config AEABI
1553         bool "Use the ARM EABI to compile the kernel"
1554         help
1555           This option allows for the kernel to be compiled using the latest
1556           ARM ABI (aka EABI).  This is only useful if you are using a user
1557           space environment that is also compiled with EABI.
1558
1559           Since there are major incompatibilities between the legacy ABI and
1560           EABI, especially with regard to structure member alignment, this
1561           option also changes the kernel syscall calling convention to
1562           disambiguate both ABIs and allow for backward compatibility support
1563           (selected with CONFIG_OABI_COMPAT).
1564
1565           To use this you need GCC version 4.0.0 or later.
1566
1567 config OABI_COMPAT
1568         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1569         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1570         default y
1571         help
1572           This option preserves the old syscall interface along with the
1573           new (ARM EABI) one. It also provides a compatibility layer to
1574           intercept syscalls that have structure arguments which layout
1575           in memory differs between the legacy ABI and the new ARM EABI
1576           (only for non "thumb" binaries). This option adds a tiny
1577           overhead to all syscalls and produces a slightly larger kernel.
1578           If you know you'll be using only pure EABI user space then you
1579           can say N here. If this option is not selected and you attempt
1580           to execute a legacy ABI binary then the result will be
1581           UNPREDICTABLE (in fact it can be predicted that it won't work
1582           at all). If in doubt say Y.
1583
1584 config ARCH_HAS_HOLES_MEMORYMODEL
1585         bool
1586
1587 config ARCH_SPARSEMEM_ENABLE
1588         bool
1589
1590 config ARCH_SPARSEMEM_DEFAULT
1591         def_bool ARCH_SPARSEMEM_ENABLE
1592
1593 config ARCH_SELECT_MEMORY_MODEL
1594         def_bool ARCH_SPARSEMEM_ENABLE
1595
1596 config HAVE_ARCH_PFN_VALID
1597         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1598
1599 config HIGHMEM
1600         bool "High Memory Support"
1601         depends on MMU
1602         help
1603           The address space of ARM processors is only 4 Gigabytes large
1604           and it has to accommodate user address space, kernel address
1605           space as well as some memory mapped IO. That means that, if you
1606           have a large amount of physical memory and/or IO, not all of the
1607           memory can be "permanently mapped" by the kernel. The physical
1608           memory that is not permanently mapped is called "high memory".
1609
1610           Depending on the selected kernel/user memory split, minimum
1611           vmalloc space and actual amount of RAM, you may not need this
1612           option which should result in a slightly faster kernel.
1613
1614           If unsure, say n.
1615
1616 config HIGHPTE
1617         bool "Allocate 2nd-level pagetables from highmem"
1618         depends on HIGHMEM
1619
1620 config HW_PERF_EVENTS
1621         bool "Enable hardware performance counter support for perf events"
1622         depends on PERF_EVENTS && CPU_HAS_PMU
1623         default y
1624         help
1625           Enable hardware performance counter support for perf events. If
1626           disabled, perf events will use software events only.
1627
1628 source "mm/Kconfig"
1629
1630 config FORCE_MAX_ZONEORDER
1631         int "Maximum zone order" if ARCH_SHMOBILE
1632         range 11 64 if ARCH_SHMOBILE
1633         default "9" if SA1111
1634         default "11"
1635         help
1636           The kernel memory allocator divides physically contiguous memory
1637           blocks into "zones", where each zone is a power of two number of
1638           pages.  This option selects the largest power of two that the kernel
1639           keeps in the memory allocator.  If you need to allocate very large
1640           blocks of physically contiguous memory, then you may need to
1641           increase this value.
1642
1643           This config option is actually maximum order plus one. For example,
1644           a value of 11 means that the largest free memory block is 2^10 pages.
1645
1646 config LEDS
1647         bool "Timer and CPU usage LEDs"
1648         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1649                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1650                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1651                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1652                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1653                    ARCH_AT91 || ARCH_DAVINCI || \
1654                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1655         help
1656           If you say Y here, the LEDs on your machine will be used
1657           to provide useful information about your current system status.
1658
1659           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1660           be able to select which LEDs are active using the options below. If
1661           you are compiling a kernel for the EBSA-110 or the LART however, the
1662           red LED will simply flash regularly to indicate that the system is
1663           still functional. It is safe to say Y here if you have a CATS
1664           system, but the driver will do nothing.
1665
1666 config LEDS_TIMER
1667         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1668                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1669                             || MACH_OMAP_PERSEUS2
1670         depends on LEDS
1671         depends on !GENERIC_CLOCKEVENTS
1672         default y if ARCH_EBSA110
1673         help
1674           If you say Y here, one of the system LEDs (the green one on the
1675           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1676           will flash regularly to indicate that the system is still
1677           operational. This is mainly useful to kernel hackers who are
1678           debugging unstable kernels.
1679
1680           The LART uses the same LED for both Timer LED and CPU usage LED
1681           functions. You may choose to use both, but the Timer LED function
1682           will overrule the CPU usage LED.
1683
1684 config LEDS_CPU
1685         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1686                         !ARCH_OMAP) \
1687                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1688                         || MACH_OMAP_PERSEUS2
1689         depends on LEDS
1690         help
1691           If you say Y here, the red LED will be used to give a good real
1692           time indication of CPU usage, by lighting whenever the idle task
1693           is not currently executing.
1694
1695           The LART uses the same LED for both Timer LED and CPU usage LED
1696           functions. You may choose to use both, but the Timer LED function
1697           will overrule the CPU usage LED.
1698
1699 config ALIGNMENT_TRAP
1700         bool
1701         depends on CPU_CP15_MMU
1702         default y if !ARCH_EBSA110
1703         select HAVE_PROC_CPU if PROC_FS
1704         help
1705           ARM processors cannot fetch/store information which is not
1706           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1707           address divisible by 4. On 32-bit ARM processors, these non-aligned
1708           fetch/store instructions will be emulated in software if you say
1709           here, which has a severe performance impact. This is necessary for
1710           correct operation of some network protocols. With an IP-only
1711           configuration it is safe to say N, otherwise say Y.
1712
1713 config UACCESS_WITH_MEMCPY
1714         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1715         depends on MMU && EXPERIMENTAL
1716         default y if CPU_FEROCEON
1717         help
1718           Implement faster copy_to_user and clear_user methods for CPU
1719           cores where a 8-word STM instruction give significantly higher
1720           memory write throughput than a sequence of individual 32bit stores.
1721
1722           A possible side effect is a slight increase in scheduling latency
1723           between threads sharing the same address space if they invoke
1724           such copy operations with large buffers.
1725
1726           However, if the CPU data cache is using a write-allocate mode,
1727           this option is unlikely to provide any performance gain.
1728
1729 config SECCOMP
1730         bool
1731         prompt "Enable seccomp to safely compute untrusted bytecode"
1732         ---help---
1733           This kernel feature is useful for number crunching applications
1734           that may need to compute untrusted bytecode during their
1735           execution. By using pipes or other transports made available to
1736           the process as file descriptors supporting the read/write
1737           syscalls, it's possible to isolate those applications in
1738           their own address space using seccomp. Once seccomp is
1739           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1740           and the task is only allowed to execute a few safe syscalls
1741           defined by each seccomp mode.
1742
1743 config CC_STACKPROTECTOR
1744         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1745         depends on EXPERIMENTAL
1746         help
1747           This option turns on the -fstack-protector GCC feature. This
1748           feature puts, at the beginning of functions, a canary value on
1749           the stack just before the return address, and validates
1750           the value just before actually returning.  Stack based buffer
1751           overflows (that need to overwrite this return address) now also
1752           overwrite the canary, which gets detected and the attack is then
1753           neutralized via a kernel panic.
1754           This feature requires gcc version 4.2 or above.
1755
1756 config DEPRECATED_PARAM_STRUCT
1757         bool "Provide old way to pass kernel parameters"
1758         help
1759           This was deprecated in 2001 and announced to live on for 5 years.
1760           Some old boot loaders still use this way.
1761
1762 endmenu
1763
1764 menu "Boot options"
1765
1766 config USE_OF
1767         bool "Flattened Device Tree support"
1768         select OF
1769         select OF_EARLY_FLATTREE
1770         select IRQ_DOMAIN
1771         help
1772           Include support for flattened device tree machine descriptions.
1773
1774 # Compressed boot loader in ROM.  Yes, we really want to ask about
1775 # TEXT and BSS so we preserve their values in the config files.
1776 config ZBOOT_ROM_TEXT
1777         hex "Compressed ROM boot loader base address"
1778         default "0"
1779         help
1780           The physical address at which the ROM-able zImage is to be
1781           placed in the target.  Platforms which normally make use of
1782           ROM-able zImage formats normally set this to a suitable
1783           value in their defconfig file.
1784
1785           If ZBOOT_ROM is not enabled, this has no effect.
1786
1787 config ZBOOT_ROM_BSS
1788         hex "Compressed ROM boot loader BSS address"
1789         default "0"
1790         help
1791           The base address of an area of read/write memory in the target
1792           for the ROM-able zImage which must be available while the
1793           decompressor is running. It must be large enough to hold the
1794           entire decompressed kernel plus an additional 128 KiB.
1795           Platforms which normally make use of ROM-able zImage formats
1796           normally set this to a suitable value in their defconfig file.
1797
1798           If ZBOOT_ROM is not enabled, this has no effect.
1799
1800 config ZBOOT_ROM
1801         bool "Compressed boot loader in ROM/flash"
1802         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1803         help
1804           Say Y here if you intend to execute your compressed kernel image
1805           (zImage) directly from ROM or flash.  If unsure, say N.
1806
1807 choice
1808         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1809         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1810         default ZBOOT_ROM_NONE
1811         help
1812           Include experimental SD/MMC loading code in the ROM-able zImage.
1813           With this enabled it is possible to write the the ROM-able zImage
1814           kernel image to an MMC or SD card and boot the kernel straight
1815           from the reset vector. At reset the processor Mask ROM will load
1816           the first part of the the ROM-able zImage which in turn loads the
1817           rest the kernel image to RAM.
1818
1819 config ZBOOT_ROM_NONE
1820         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1821         help
1822           Do not load image from SD or MMC
1823
1824 config ZBOOT_ROM_MMCIF
1825         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1826         help
1827           Load image from MMCIF hardware block.
1828
1829 config ZBOOT_ROM_SH_MOBILE_SDHI
1830         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1831         help
1832           Load image from SDHI hardware block
1833
1834 endchoice
1835
1836 config ARM_APPENDED_DTB
1837         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1838         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1839         help
1840           With this option, the boot code will look for a device tree binary
1841           (DTB) appended to zImage
1842           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1843
1844           This is meant as a backward compatibility convenience for those
1845           systems with a bootloader that can't be upgraded to accommodate
1846           the documented boot protocol using a device tree.
1847
1848           Beware that there is very little in terms of protection against
1849           this option being confused by leftover garbage in memory that might
1850           look like a DTB header after a reboot if no actual DTB is appended
1851           to zImage.  Do not leave this option active in a production kernel
1852           if you don't intend to always append a DTB.  Proper passing of the
1853           location into r2 of a bootloader provided DTB is always preferable
1854           to this option.
1855
1856 config ARM_ATAG_DTB_COMPAT
1857         bool "Supplement the appended DTB with traditional ATAG information"
1858         depends on ARM_APPENDED_DTB
1859         help
1860           Some old bootloaders can't be updated to a DTB capable one, yet
1861           they provide ATAGs with memory configuration, the ramdisk address,
1862           the kernel cmdline string, etc.  Such information is dynamically
1863           provided by the bootloader and can't always be stored in a static
1864           DTB.  To allow a device tree enabled kernel to be used with such
1865           bootloaders, this option allows zImage to extract the information
1866           from the ATAG list and store it at run time into the appended DTB.
1867
1868 config CMDLINE
1869         string "Default kernel command string"
1870         default ""
1871         help
1872           On some architectures (EBSA110 and CATS), there is currently no way
1873           for the boot loader to pass arguments to the kernel. For these
1874           architectures, you should supply some command-line options at build
1875           time by entering them here. As a minimum, you should specify the
1876           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1877
1878 choice
1879         prompt "Kernel command line type" if CMDLINE != ""
1880         default CMDLINE_FROM_BOOTLOADER
1881
1882 config CMDLINE_FROM_BOOTLOADER
1883         bool "Use bootloader kernel arguments if available"
1884         help
1885           Uses the command-line options passed by the boot loader. If
1886           the boot loader doesn't provide any, the default kernel command
1887           string provided in CMDLINE will be used.
1888
1889 config CMDLINE_EXTEND
1890         bool "Extend bootloader kernel arguments"
1891         help
1892           The command-line arguments provided by the boot loader will be
1893           appended to the default kernel command string.
1894
1895 config CMDLINE_FORCE
1896         bool "Always use the default kernel command string"
1897         help
1898           Always use the default kernel command string, even if the boot
1899           loader passes other arguments to the kernel.
1900           This is useful if you cannot or don't want to change the
1901           command-line options your boot loader passes to the kernel.
1902 endchoice
1903
1904 config XIP_KERNEL
1905         bool "Kernel Execute-In-Place from ROM"
1906         depends on !ZBOOT_ROM
1907         help
1908           Execute-In-Place allows the kernel to run from non-volatile storage
1909           directly addressable by the CPU, such as NOR flash. This saves RAM
1910           space since the text section of the kernel is not loaded from flash
1911           to RAM.  Read-write sections, such as the data section and stack,
1912           are still copied to RAM.  The XIP kernel is not compressed since
1913           it has to run directly from flash, so it will take more space to
1914           store it.  The flash address used to link the kernel object files,
1915           and for storing it, is configuration dependent. Therefore, if you
1916           say Y here, you must know the proper physical address where to
1917           store the kernel image depending on your own flash memory usage.
1918
1919           Also note that the make target becomes "make xipImage" rather than
1920           "make zImage" or "make Image".  The final kernel binary to put in
1921           ROM memory will be arch/arm/boot/xipImage.
1922
1923           If unsure, say N.
1924
1925 config XIP_PHYS_ADDR
1926         hex "XIP Kernel Physical Location"
1927         depends on XIP_KERNEL
1928         default "0x00080000"
1929         help
1930           This is the physical address in your flash memory the kernel will
1931           be linked for and stored to.  This address is dependent on your
1932           own flash usage.
1933
1934 config KEXEC
1935         bool "Kexec system call (EXPERIMENTAL)"
1936         depends on EXPERIMENTAL
1937         help
1938           kexec is a system call that implements the ability to shutdown your
1939           current kernel, and to start another kernel.  It is like a reboot
1940           but it is independent of the system firmware.   And like a reboot
1941           you can start any kernel with it, not just Linux.
1942
1943           It is an ongoing process to be certain the hardware in a machine
1944           is properly shutdown, so do not be surprised if this code does not
1945           initially work for you.  It may help to enable device hotplugging
1946           support.
1947
1948 config ATAGS_PROC
1949         bool "Export atags in procfs"
1950         depends on KEXEC
1951         default y
1952         help
1953           Should the atags used to boot the kernel be exported in an "atags"
1954           file in procfs. Useful with kexec.
1955
1956 config CRASH_DUMP
1957         bool "Build kdump crash kernel (EXPERIMENTAL)"
1958         depends on EXPERIMENTAL
1959         help
1960           Generate crash dump after being started by kexec. This should
1961           be normally only set in special crash dump kernels which are
1962           loaded in the main kernel with kexec-tools into a specially
1963           reserved region and then later executed after a crash by
1964           kdump/kexec. The crash dump kernel must be compiled to a
1965           memory address not used by the main kernel
1966
1967           For more details see Documentation/kdump/kdump.txt
1968
1969 config AUTO_ZRELADDR
1970         bool "Auto calculation of the decompressed kernel image address"
1971         depends on !ZBOOT_ROM && !ARCH_U300
1972         help
1973           ZRELADDR is the physical address where the decompressed kernel
1974           image will be placed. If AUTO_ZRELADDR is selected, the address
1975           will be determined at run-time by masking the current IP with
1976           0xf8000000. This assumes the zImage being placed in the first 128MB
1977           from start of memory.
1978
1979 endmenu
1980
1981 menu "CPU Power Management"
1982
1983 if ARCH_HAS_CPUFREQ
1984
1985 source "drivers/cpufreq/Kconfig"
1986
1987 config CPU_FREQ_IMX
1988         tristate "CPUfreq driver for i.MX CPUs"
1989         depends on ARCH_MXC && CPU_FREQ
1990         help
1991           This enables the CPUfreq driver for i.MX CPUs.
1992
1993 config CPU_FREQ_SA1100
1994         bool
1995
1996 config CPU_FREQ_SA1110
1997         bool
1998
1999 config CPU_FREQ_INTEGRATOR
2000         tristate "CPUfreq driver for ARM Integrator CPUs"
2001         depends on ARCH_INTEGRATOR && CPU_FREQ
2002         default y
2003         help
2004           This enables the CPUfreq driver for ARM Integrator CPUs.
2005
2006           For details, take a look at <file:Documentation/cpu-freq>.
2007
2008           If in doubt, say Y.
2009
2010 config CPU_FREQ_PXA
2011         bool
2012         depends on CPU_FREQ && ARCH_PXA && PXA25x
2013         default y
2014         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2015
2016 config CPU_FREQ_S3C
2017         bool
2018         help
2019           Internal configuration node for common cpufreq on Samsung SoC
2020
2021 config CPU_FREQ_S3C24XX
2022         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2023         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2024         select CPU_FREQ_S3C
2025         help
2026           This enables the CPUfreq driver for the Samsung S3C24XX family
2027           of CPUs.
2028
2029           For details, take a look at <file:Documentation/cpu-freq>.
2030
2031           If in doubt, say N.
2032
2033 config CPU_FREQ_S3C24XX_PLL
2034         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2035         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2036         help
2037           Compile in support for changing the PLL frequency from the
2038           S3C24XX series CPUfreq driver. The PLL takes time to settle
2039           after a frequency change, so by default it is not enabled.
2040
2041           This also means that the PLL tables for the selected CPU(s) will
2042           be built which may increase the size of the kernel image.
2043
2044 config CPU_FREQ_S3C24XX_DEBUG
2045         bool "Debug CPUfreq Samsung driver core"
2046         depends on CPU_FREQ_S3C24XX
2047         help
2048           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2049
2050 config CPU_FREQ_S3C24XX_IODEBUG
2051         bool "Debug CPUfreq Samsung driver IO timing"
2052         depends on CPU_FREQ_S3C24XX
2053         help
2054           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2055
2056 config CPU_FREQ_S3C24XX_DEBUGFS
2057         bool "Export debugfs for CPUFreq"
2058         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2059         help
2060           Export status information via debugfs.
2061
2062 endif
2063
2064 source "drivers/cpuidle/Kconfig"
2065
2066 endmenu
2067
2068 menu "Floating point emulation"
2069
2070 comment "At least one emulation must be selected"
2071
2072 config FPE_NWFPE
2073         bool "NWFPE math emulation"
2074         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2075         ---help---
2076           Say Y to include the NWFPE floating point emulator in the kernel.
2077           This is necessary to run most binaries. Linux does not currently
2078           support floating point hardware so you need to say Y here even if
2079           your machine has an FPA or floating point co-processor podule.
2080
2081           You may say N here if you are going to load the Acorn FPEmulator
2082           early in the bootup.
2083
2084 config FPE_NWFPE_XP
2085         bool "Support extended precision"
2086         depends on FPE_NWFPE
2087         help
2088           Say Y to include 80-bit support in the kernel floating-point
2089           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2090           Note that gcc does not generate 80-bit operations by default,
2091           so in most cases this option only enlarges the size of the
2092           floating point emulator without any good reason.
2093
2094           You almost surely want to say N here.
2095
2096 config FPE_FASTFPE
2097         bool "FastFPE math emulation (EXPERIMENTAL)"
2098         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2099         ---help---
2100           Say Y here to include the FAST floating point emulator in the kernel.
2101           This is an experimental much faster emulator which now also has full
2102           precision for the mantissa.  It does not support any exceptions.
2103           It is very simple, and approximately 3-6 times faster than NWFPE.
2104
2105           It should be sufficient for most programs.  It may be not suitable
2106           for scientific calculations, but you have to check this for yourself.
2107           If you do not feel you need a faster FP emulation you should better
2108           choose NWFPE.
2109
2110 config VFP
2111         bool "VFP-format floating point maths"
2112         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2113         help
2114           Say Y to include VFP support code in the kernel. This is needed
2115           if your hardware includes a VFP unit.
2116
2117           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2118           release notes and additional status information.
2119
2120           Say N if your target does not have VFP hardware.
2121
2122 config VFPv3
2123         bool
2124         depends on VFP
2125         default y if CPU_V7
2126
2127 config NEON
2128         bool "Advanced SIMD (NEON) Extension support"
2129         depends on VFPv3 && CPU_V7
2130         help
2131           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2132           Extension.
2133
2134 endmenu
2135
2136 menu "Userspace binary formats"
2137
2138 source "fs/Kconfig.binfmt"
2139
2140 config ARTHUR
2141         tristate "RISC OS personality"
2142         depends on !AEABI
2143         help
2144           Say Y here to include the kernel code necessary if you want to run
2145           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2146           experimental; if this sounds frightening, say N and sleep in peace.
2147           You can also say M here to compile this support as a module (which
2148           will be called arthur).
2149
2150 endmenu
2151
2152 menu "Power management options"
2153
2154 source "kernel/power/Kconfig"
2155
2156 config ARCH_SUSPEND_POSSIBLE
2157         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2158         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2159                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2160         def_bool y
2161
2162 endmenu
2163
2164 source "net/Kconfig"
2165
2166 source "drivers/Kconfig"
2167
2168 source "fs/Kconfig"
2169
2170 source "arch/arm/Kconfig.debug"
2171
2172 source "security/Kconfig"
2173
2174 source "crypto/Kconfig"
2175
2176 source "lib/Kconfig"