ARM: S3C64XX: Add clkdev support
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary, or theoretically 64K
206           for the MSM machine class.
207
208 config ARM_PATCH_PHYS_VIRT_16BIT
209         def_bool y
210         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
211         help
212           This option extends the physical to virtual translation patching
213           to allow physical memory down to a theoretical minimum of 64K
214           boundaries.
215
216 source "init/Kconfig"
217
218 source "kernel/Kconfig.freezer"
219
220 menu "System Type"
221
222 config MMU
223         bool "MMU-based Paged Memory Management Support"
224         default y
225         help
226           Select if you want MMU-based virtualised addressing space
227           support by paged memory management. If unsure, say 'Y'.
228
229 #
230 # The "ARM system type" choice list is ordered alphabetically by option
231 # text.  Please add new entries in the option alphabetic order.
232 #
233 choice
234         prompt "ARM system type"
235         default ARCH_VERSATILE
236
237 config ARCH_INTEGRATOR
238         bool "ARM Ltd. Integrator family"
239         select ARM_AMBA
240         select ARCH_HAS_CPUFREQ
241         select CLKDEV_LOOKUP
242         select ICST
243         select GENERIC_CLOCKEVENTS
244         select PLAT_VERSATILE
245         select PLAT_VERSATILE_FPGA_IRQ
246         help
247           Support for ARM's Integrator platform.
248
249 config ARCH_REALVIEW
250         bool "ARM Ltd. RealView family"
251         select ARM_AMBA
252         select CLKDEV_LOOKUP
253         select ICST
254         select GENERIC_CLOCKEVENTS
255         select ARCH_WANT_OPTIONAL_GPIOLIB
256         select PLAT_VERSATILE
257         select PLAT_VERSATILE_CLCD
258         select ARM_TIMER_SP804
259         select GPIO_PL061 if GPIOLIB
260         help
261           This enables support for ARM Ltd RealView boards.
262
263 config ARCH_VERSATILE
264         bool "ARM Ltd. Versatile family"
265         select ARM_AMBA
266         select ARM_VIC
267         select CLKDEV_LOOKUP
268         select ICST
269         select GENERIC_CLOCKEVENTS
270         select ARCH_WANT_OPTIONAL_GPIOLIB
271         select PLAT_VERSATILE
272         select PLAT_VERSATILE_CLCD
273         select PLAT_VERSATILE_FPGA_IRQ
274         select ARM_TIMER_SP804
275         help
276           This enables support for ARM Ltd Versatile board.
277
278 config ARCH_VEXPRESS
279         bool "ARM Ltd. Versatile Express family"
280         select ARCH_WANT_OPTIONAL_GPIOLIB
281         select ARM_AMBA
282         select ARM_TIMER_SP804
283         select CLKDEV_LOOKUP
284         select GENERIC_CLOCKEVENTS
285         select HAVE_CLK
286         select HAVE_PATA_PLATFORM
287         select ICST
288         select PLAT_VERSATILE
289         select PLAT_VERSATILE_CLCD
290         help
291           This enables support for the ARM Ltd Versatile Express boards.
292
293 config ARCH_AT91
294         bool "Atmel AT91"
295         select ARCH_REQUIRE_GPIOLIB
296         select HAVE_CLK
297         select CLKDEV_LOOKUP
298         select ARM_PATCH_PHYS_VIRT if MMU
299         help
300           This enables support for systems based on the Atmel AT91RM9200,
301           AT91SAM9 and AT91CAP9 processors.
302
303 config ARCH_BCMRING
304         bool "Broadcom BCMRING"
305         depends on MMU
306         select CPU_V6
307         select ARM_AMBA
308         select ARM_TIMER_SP804
309         select CLKDEV_LOOKUP
310         select GENERIC_CLOCKEVENTS
311         select ARCH_WANT_OPTIONAL_GPIOLIB
312         help
313           Support for Broadcom's BCMRing platform.
314
315 config ARCH_CLPS711X
316         bool "Cirrus Logic CLPS711x/EP721x-based"
317         select CPU_ARM720T
318         select ARCH_USES_GETTIMEOFFSET
319         help
320           Support for Cirrus Logic 711x/721x based boards.
321
322 config ARCH_CNS3XXX
323         bool "Cavium Networks CNS3XXX family"
324         select CPU_V6
325         select GENERIC_CLOCKEVENTS
326         select ARM_GIC
327         select MIGHT_HAVE_PCI
328         select PCI_DOMAINS if PCI
329         help
330           Support for Cavium Networks CNS3XXX platform.
331
332 config ARCH_GEMINI
333         bool "Cortina Systems Gemini"
334         select CPU_FA526
335         select ARCH_REQUIRE_GPIOLIB
336         select ARCH_USES_GETTIMEOFFSET
337         help
338           Support for the Cortina Systems Gemini family SoCs
339
340 config ARCH_EBSA110
341         bool "EBSA-110"
342         select CPU_SA110
343         select ISA
344         select NO_IOPORT
345         select ARCH_USES_GETTIMEOFFSET
346         help
347           This is an evaluation board for the StrongARM processor available
348           from Digital. It has limited hardware on-board, including an
349           Ethernet interface, two PCMCIA sockets, two serial ports and a
350           parallel port.
351
352 config ARCH_EP93XX
353         bool "EP93xx-based"
354         select CPU_ARM920T
355         select ARM_AMBA
356         select ARM_VIC
357         select CLKDEV_LOOKUP
358         select ARCH_REQUIRE_GPIOLIB
359         select ARCH_HAS_HOLES_MEMORYMODEL
360         select ARCH_USES_GETTIMEOFFSET
361         help
362           This enables support for the Cirrus EP93xx series of CPUs.
363
364 config ARCH_FOOTBRIDGE
365         bool "FootBridge"
366         select CPU_SA110
367         select FOOTBRIDGE
368         select GENERIC_CLOCKEVENTS
369         help
370           Support for systems based on the DC21285 companion chip
371           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
372
373 config ARCH_MXC
374         bool "Freescale MXC/iMX-based"
375         select GENERIC_CLOCKEVENTS
376         select ARCH_REQUIRE_GPIOLIB
377         select CLKDEV_LOOKUP
378         select CLKSRC_MMIO
379         select HAVE_SCHED_CLOCK
380         help
381           Support for Freescale MXC/iMX-based family of processors
382
383 config ARCH_MXS
384         bool "Freescale MXS-based"
385         select GENERIC_CLOCKEVENTS
386         select ARCH_REQUIRE_GPIOLIB
387         select CLKDEV_LOOKUP
388         select CLKSRC_MMIO
389         help
390           Support for Freescale MXS-based family of processors
391
392 config ARCH_NETX
393         bool "Hilscher NetX based"
394         select CLKSRC_MMIO
395         select CPU_ARM926T
396         select ARM_VIC
397         select GENERIC_CLOCKEVENTS
398         help
399           This enables support for systems based on the Hilscher NetX Soc
400
401 config ARCH_H720X
402         bool "Hynix HMS720x-based"
403         select CPU_ARM720T
404         select ISA_DMA_API
405         select ARCH_USES_GETTIMEOFFSET
406         help
407           This enables support for systems based on the Hynix HMS720x
408
409 config ARCH_IOP13XX
410         bool "IOP13xx-based"
411         depends on MMU
412         select CPU_XSC3
413         select PLAT_IOP
414         select PCI
415         select ARCH_SUPPORTS_MSI
416         select VMSPLIT_1G
417         help
418           Support for Intel's IOP13XX (XScale) family of processors.
419
420 config ARCH_IOP32X
421         bool "IOP32x-based"
422         depends on MMU
423         select CPU_XSCALE
424         select PLAT_IOP
425         select PCI
426         select ARCH_REQUIRE_GPIOLIB
427         help
428           Support for Intel's 80219 and IOP32X (XScale) family of
429           processors.
430
431 config ARCH_IOP33X
432         bool "IOP33x-based"
433         depends on MMU
434         select CPU_XSCALE
435         select PLAT_IOP
436         select PCI
437         select ARCH_REQUIRE_GPIOLIB
438         help
439           Support for Intel's IOP33X (XScale) family of processors.
440
441 config ARCH_IXP23XX
442         bool "IXP23XX-based"
443         depends on MMU
444         select CPU_XSC3
445         select PCI
446         select ARCH_USES_GETTIMEOFFSET
447         help
448           Support for Intel's IXP23xx (XScale) family of processors.
449
450 config ARCH_IXP2000
451         bool "IXP2400/2800-based"
452         depends on MMU
453         select CPU_XSCALE
454         select PCI
455         select ARCH_USES_GETTIMEOFFSET
456         help
457           Support for Intel's IXP2400/2800 (XScale) family of processors.
458
459 config ARCH_IXP4XX
460         bool "IXP4xx-based"
461         depends on MMU
462         select CLKSRC_MMIO
463         select CPU_XSCALE
464         select GENERIC_GPIO
465         select GENERIC_CLOCKEVENTS
466         select HAVE_SCHED_CLOCK
467         select MIGHT_HAVE_PCI
468         select DMABOUNCE if PCI
469         help
470           Support for Intel's IXP4XX (XScale) family of processors.
471
472 config ARCH_DOVE
473         bool "Marvell Dove"
474         select CPU_V7
475         select PCI
476         select ARCH_REQUIRE_GPIOLIB
477         select GENERIC_CLOCKEVENTS
478         select PLAT_ORION
479         help
480           Support for the Marvell Dove SoC 88AP510
481
482 config ARCH_KIRKWOOD
483         bool "Marvell Kirkwood"
484         select CPU_FEROCEON
485         select PCI
486         select ARCH_REQUIRE_GPIOLIB
487         select GENERIC_CLOCKEVENTS
488         select PLAT_ORION
489         help
490           Support for the following Marvell Kirkwood series SoCs:
491           88F6180, 88F6192 and 88F6281.
492
493 config ARCH_LOKI
494         bool "Marvell Loki (88RC8480)"
495         select CPU_FEROCEON
496         select GENERIC_CLOCKEVENTS
497         select PLAT_ORION
498         help
499           Support for the Marvell Loki (88RC8480) SoC.
500
501 config ARCH_LPC32XX
502         bool "NXP LPC32XX"
503         select CLKSRC_MMIO
504         select CPU_ARM926T
505         select ARCH_REQUIRE_GPIOLIB
506         select HAVE_IDE
507         select ARM_AMBA
508         select USB_ARCH_HAS_OHCI
509         select CLKDEV_LOOKUP
510         select GENERIC_TIME
511         select GENERIC_CLOCKEVENTS
512         help
513           Support for the NXP LPC32XX family of processors
514
515 config ARCH_MV78XX0
516         bool "Marvell MV78xx0"
517         select CPU_FEROCEON
518         select PCI
519         select ARCH_REQUIRE_GPIOLIB
520         select GENERIC_CLOCKEVENTS
521         select PLAT_ORION
522         help
523           Support for the following Marvell MV78xx0 series SoCs:
524           MV781x0, MV782x0.
525
526 config ARCH_ORION5X
527         bool "Marvell Orion"
528         depends on MMU
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell Orion 5x series SoCs:
536           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
537           Orion-2 (5281), Orion-1-90 (6183).
538
539 config ARCH_MMP
540         bool "Marvell PXA168/910/MMP2"
541         depends on MMU
542         select ARCH_REQUIRE_GPIOLIB
543         select CLKDEV_LOOKUP
544         select GENERIC_CLOCKEVENTS
545         select HAVE_SCHED_CLOCK
546         select TICK_ONESHOT
547         select PLAT_PXA
548         select SPARSE_IRQ
549         help
550           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
551
552 config ARCH_KS8695
553         bool "Micrel/Kendin KS8695"
554         select CPU_ARM922T
555         select ARCH_REQUIRE_GPIOLIB
556         select ARCH_USES_GETTIMEOFFSET
557         help
558           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
559           System-on-Chip devices.
560
561 config ARCH_W90X900
562         bool "Nuvoton W90X900 CPU"
563         select CPU_ARM926T
564         select ARCH_REQUIRE_GPIOLIB
565         select CLKDEV_LOOKUP
566         select CLKSRC_MMIO
567         select GENERIC_CLOCKEVENTS
568         help
569           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
570           At present, the w90x900 has been renamed nuc900, regarding
571           the ARM series product line, you can login the following
572           link address to know more.
573
574           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
575                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
576
577 config ARCH_NUC93X
578         bool "Nuvoton NUC93X CPU"
579         select CPU_ARM926T
580         select CLKDEV_LOOKUP
581         help
582           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
583           low-power and high performance MPEG-4/JPEG multimedia controller chip.
584
585 config ARCH_TEGRA
586         bool "NVIDIA Tegra"
587         select CLKDEV_LOOKUP
588         select CLKSRC_MMIO
589         select GENERIC_TIME
590         select GENERIC_CLOCKEVENTS
591         select GENERIC_GPIO
592         select HAVE_CLK
593         select HAVE_SCHED_CLOCK
594         select ARCH_HAS_BARRIERS if CACHE_L2X0
595         select ARCH_HAS_CPUFREQ
596         help
597           This enables support for NVIDIA Tegra based systems (Tegra APX,
598           Tegra 6xx and Tegra 2 series).
599
600 config ARCH_PNX4008
601         bool "Philips Nexperia PNX4008 Mobile"
602         select CPU_ARM926T
603         select CLKDEV_LOOKUP
604         select ARCH_USES_GETTIMEOFFSET
605         help
606           This enables support for Philips PNX4008 mobile platform.
607
608 config ARCH_PXA
609         bool "PXA2xx/PXA3xx-based"
610         depends on MMU
611         select ARCH_MTD_XIP
612         select ARCH_HAS_CPUFREQ
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select ARCH_REQUIRE_GPIOLIB
616         select GENERIC_CLOCKEVENTS
617         select HAVE_SCHED_CLOCK
618         select TICK_ONESHOT
619         select PLAT_PXA
620         select SPARSE_IRQ
621         help
622           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
623
624 config ARCH_MSM
625         bool "Qualcomm MSM"
626         select HAVE_CLK
627         select GENERIC_CLOCKEVENTS
628         select ARCH_REQUIRE_GPIOLIB
629         select CLKDEV_LOOKUP
630         help
631           Support for Qualcomm MSM/QSD based systems.  This runs on the
632           apps processor of the MSM/QSD and depends on a shared memory
633           interface to the modem processor which runs the baseband
634           stack and controls some vital subsystems
635           (clock and power control, etc).
636
637 config ARCH_SHMOBILE
638         bool "Renesas SH-Mobile / R-Mobile"
639         select HAVE_CLK
640         select CLKDEV_LOOKUP
641         select GENERIC_CLOCKEVENTS
642         select NO_IOPORT
643         select SPARSE_IRQ
644         select MULTI_IRQ_HANDLER
645         help
646           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
647
648 config ARCH_RPC
649         bool "RiscPC"
650         select ARCH_ACORN
651         select FIQ
652         select TIMER_ACORN
653         select ARCH_MAY_HAVE_PC_FDC
654         select HAVE_PATA_PLATFORM
655         select ISA_DMA_API
656         select NO_IOPORT
657         select ARCH_SPARSEMEM_ENABLE
658         select ARCH_USES_GETTIMEOFFSET
659         help
660           On the Acorn Risc-PC, Linux can support the internal IDE disk and
661           CD-ROM interface, serial and parallel port, and the floppy drive.
662
663 config ARCH_SA1100
664         bool "SA1100-based"
665         select CLKSRC_MMIO
666         select CPU_SA1100
667         select ISA
668         select ARCH_SPARSEMEM_ENABLE
669         select ARCH_MTD_XIP
670         select ARCH_HAS_CPUFREQ
671         select CPU_FREQ
672         select GENERIC_CLOCKEVENTS
673         select HAVE_CLK
674         select HAVE_SCHED_CLOCK
675         select TICK_ONESHOT
676         select ARCH_REQUIRE_GPIOLIB
677         help
678           Support for StrongARM 11x0 based boards.
679
680 config ARCH_S3C2410
681         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
682         select GENERIC_GPIO
683         select ARCH_HAS_CPUFREQ
684         select HAVE_CLK
685         select CLKDEV_LOOKUP
686         select ARCH_USES_GETTIMEOFFSET
687         select HAVE_S3C2410_I2C if I2C
688         help
689           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
690           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
691           the Samsung SMDK2410 development board (and derivatives).
692
693           Note, the S3C2416 and the S3C2450 are so close that they even share
694           the same SoC ID code. This means that there is no separate machine
695           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
696
697 config ARCH_S3C64XX
698         bool "Samsung S3C64XX"
699         select PLAT_SAMSUNG
700         select CPU_V6
701         select ARM_VIC
702         select HAVE_CLK
703         select CLKDEV_LOOKUP
704         select NO_IOPORT
705         select ARCH_USES_GETTIMEOFFSET
706         select ARCH_HAS_CPUFREQ
707         select ARCH_REQUIRE_GPIOLIB
708         select SAMSUNG_CLKSRC
709         select SAMSUNG_IRQ_VIC_TIMER
710         select SAMSUNG_IRQ_UART
711         select S3C_GPIO_TRACK
712         select S3C_GPIO_PULL_UPDOWN
713         select S3C_GPIO_CFG_S3C24XX
714         select S3C_GPIO_CFG_S3C64XX
715         select S3C_DEV_NAND
716         select USB_ARCH_HAS_OHCI
717         select SAMSUNG_GPIOLIB_4BIT
718         select HAVE_S3C2410_I2C if I2C
719         select HAVE_S3C2410_WATCHDOG if WATCHDOG
720         help
721           Samsung S3C64XX series based systems
722
723 config ARCH_S5P64X0
724         bool "Samsung S5P6440 S5P6450"
725         select CPU_V6
726         select GENERIC_GPIO
727         select HAVE_CLK
728         select HAVE_S3C2410_WATCHDOG if WATCHDOG
729         select GENERIC_CLOCKEVENTS
730         select HAVE_SCHED_CLOCK
731         select HAVE_S3C2410_I2C if I2C
732         select HAVE_S3C_RTC if RTC_CLASS
733         help
734           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
735           SMDK6450.
736
737 config ARCH_S5PC100
738         bool "Samsung S5PC100"
739         select GENERIC_GPIO
740         select HAVE_CLK
741         select CPU_V7
742         select ARM_L1_CACHE_SHIFT_6
743         select ARCH_USES_GETTIMEOFFSET
744         select HAVE_S3C2410_I2C if I2C
745         select HAVE_S3C_RTC if RTC_CLASS
746         select HAVE_S3C2410_WATCHDOG if WATCHDOG
747         help
748           Samsung S5PC100 series based systems
749
750 config ARCH_S5PV210
751         bool "Samsung S5PV210/S5PC110"
752         select CPU_V7
753         select ARCH_SPARSEMEM_ENABLE
754         select GENERIC_GPIO
755         select HAVE_CLK
756         select ARM_L1_CACHE_SHIFT_6
757         select ARCH_HAS_CPUFREQ
758         select GENERIC_CLOCKEVENTS
759         select HAVE_SCHED_CLOCK
760         select HAVE_S3C2410_I2C if I2C
761         select HAVE_S3C_RTC if RTC_CLASS
762         select HAVE_S3C2410_WATCHDOG if WATCHDOG
763         help
764           Samsung S5PV210/S5PC110 series based systems
765
766 config ARCH_EXYNOS4
767         bool "Samsung EXYNOS4"
768         select CPU_V7
769         select ARCH_SPARSEMEM_ENABLE
770         select GENERIC_GPIO
771         select HAVE_CLK
772         select ARCH_HAS_CPUFREQ
773         select GENERIC_CLOCKEVENTS
774         select HAVE_S3C_RTC if RTC_CLASS
775         select HAVE_S3C2410_I2C if I2C
776         select HAVE_S3C2410_WATCHDOG if WATCHDOG
777         help
778           Samsung EXYNOS4 series based systems
779
780 config ARCH_SHARK
781         bool "Shark"
782         select CPU_SA110
783         select ISA
784         select ISA_DMA
785         select ZONE_DMA
786         select PCI
787         select ARCH_USES_GETTIMEOFFSET
788         help
789           Support for the StrongARM based Digital DNARD machine, also known
790           as "Shark" (<http://www.shark-linux.de/shark.html>).
791
792 config ARCH_TCC_926
793         bool "Telechips TCC ARM926-based systems"
794         select CLKSRC_MMIO
795         select CPU_ARM926T
796         select HAVE_CLK
797         select CLKDEV_LOOKUP
798         select GENERIC_CLOCKEVENTS
799         help
800           Support for Telechips TCC ARM926-based systems.
801
802 config ARCH_U300
803         bool "ST-Ericsson U300 Series"
804         depends on MMU
805         select CLKSRC_MMIO
806         select CPU_ARM926T
807         select HAVE_SCHED_CLOCK
808         select HAVE_TCM
809         select ARM_AMBA
810         select ARM_VIC
811         select GENERIC_CLOCKEVENTS
812         select CLKDEV_LOOKUP
813         select GENERIC_GPIO
814         help
815           Support for ST-Ericsson U300 series mobile platforms.
816
817 config ARCH_U8500
818         bool "ST-Ericsson U8500 Series"
819         select CPU_V7
820         select ARM_AMBA
821         select GENERIC_CLOCKEVENTS
822         select CLKDEV_LOOKUP
823         select ARCH_REQUIRE_GPIOLIB
824         select ARCH_HAS_CPUFREQ
825         help
826           Support for ST-Ericsson's Ux500 architecture
827
828 config ARCH_NOMADIK
829         bool "STMicroelectronics Nomadik"
830         select ARM_AMBA
831         select ARM_VIC
832         select CPU_ARM926T
833         select CLKDEV_LOOKUP
834         select GENERIC_CLOCKEVENTS
835         select ARCH_REQUIRE_GPIOLIB
836         help
837           Support for the Nomadik platform by ST-Ericsson
838
839 config ARCH_DAVINCI
840         bool "TI DaVinci"
841         select GENERIC_CLOCKEVENTS
842         select ARCH_REQUIRE_GPIOLIB
843         select ZONE_DMA
844         select HAVE_IDE
845         select CLKDEV_LOOKUP
846         select GENERIC_ALLOCATOR
847         select GENERIC_IRQ_CHIP
848         select ARCH_HAS_HOLES_MEMORYMODEL
849         help
850           Support for TI's DaVinci platform.
851
852 config ARCH_OMAP
853         bool "TI OMAP"
854         select HAVE_CLK
855         select ARCH_REQUIRE_GPIOLIB
856         select ARCH_HAS_CPUFREQ
857         select GENERIC_CLOCKEVENTS
858         select HAVE_SCHED_CLOCK
859         select ARCH_HAS_HOLES_MEMORYMODEL
860         help
861           Support for TI's OMAP platform (OMAP1/2/3/4).
862
863 config PLAT_SPEAR
864         bool "ST SPEAr"
865         select ARM_AMBA
866         select ARCH_REQUIRE_GPIOLIB
867         select CLKDEV_LOOKUP
868         select CLKSRC_MMIO
869         select GENERIC_CLOCKEVENTS
870         select HAVE_CLK
871         help
872           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
873
874 config ARCH_VT8500
875         bool "VIA/WonderMedia 85xx"
876         select CPU_ARM926T
877         select GENERIC_GPIO
878         select ARCH_HAS_CPUFREQ
879         select GENERIC_CLOCKEVENTS
880         select ARCH_REQUIRE_GPIOLIB
881         select HAVE_PWM
882         help
883           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
884 endchoice
885
886 #
887 # This is sorted alphabetically by mach-* pathname.  However, plat-*
888 # Kconfigs may be included either alphabetically (according to the
889 # plat- suffix) or along side the corresponding mach-* source.
890 #
891 source "arch/arm/mach-at91/Kconfig"
892
893 source "arch/arm/mach-bcmring/Kconfig"
894
895 source "arch/arm/mach-clps711x/Kconfig"
896
897 source "arch/arm/mach-cns3xxx/Kconfig"
898
899 source "arch/arm/mach-davinci/Kconfig"
900
901 source "arch/arm/mach-dove/Kconfig"
902
903 source "arch/arm/mach-ep93xx/Kconfig"
904
905 source "arch/arm/mach-footbridge/Kconfig"
906
907 source "arch/arm/mach-gemini/Kconfig"
908
909 source "arch/arm/mach-h720x/Kconfig"
910
911 source "arch/arm/mach-integrator/Kconfig"
912
913 source "arch/arm/mach-iop32x/Kconfig"
914
915 source "arch/arm/mach-iop33x/Kconfig"
916
917 source "arch/arm/mach-iop13xx/Kconfig"
918
919 source "arch/arm/mach-ixp4xx/Kconfig"
920
921 source "arch/arm/mach-ixp2000/Kconfig"
922
923 source "arch/arm/mach-ixp23xx/Kconfig"
924
925 source "arch/arm/mach-kirkwood/Kconfig"
926
927 source "arch/arm/mach-ks8695/Kconfig"
928
929 source "arch/arm/mach-loki/Kconfig"
930
931 source "arch/arm/mach-lpc32xx/Kconfig"
932
933 source "arch/arm/mach-msm/Kconfig"
934
935 source "arch/arm/mach-mv78xx0/Kconfig"
936
937 source "arch/arm/plat-mxc/Kconfig"
938
939 source "arch/arm/mach-mxs/Kconfig"
940
941 source "arch/arm/mach-netx/Kconfig"
942
943 source "arch/arm/mach-nomadik/Kconfig"
944 source "arch/arm/plat-nomadik/Kconfig"
945
946 source "arch/arm/mach-nuc93x/Kconfig"
947
948 source "arch/arm/plat-omap/Kconfig"
949
950 source "arch/arm/mach-omap1/Kconfig"
951
952 source "arch/arm/mach-omap2/Kconfig"
953
954 source "arch/arm/mach-orion5x/Kconfig"
955
956 source "arch/arm/mach-pxa/Kconfig"
957 source "arch/arm/plat-pxa/Kconfig"
958
959 source "arch/arm/mach-mmp/Kconfig"
960
961 source "arch/arm/mach-realview/Kconfig"
962
963 source "arch/arm/mach-sa1100/Kconfig"
964
965 source "arch/arm/plat-samsung/Kconfig"
966 source "arch/arm/plat-s3c24xx/Kconfig"
967 source "arch/arm/plat-s5p/Kconfig"
968
969 source "arch/arm/plat-spear/Kconfig"
970
971 source "arch/arm/plat-tcc/Kconfig"
972
973 if ARCH_S3C2410
974 source "arch/arm/mach-s3c2400/Kconfig"
975 source "arch/arm/mach-s3c2410/Kconfig"
976 source "arch/arm/mach-s3c2412/Kconfig"
977 source "arch/arm/mach-s3c2416/Kconfig"
978 source "arch/arm/mach-s3c2440/Kconfig"
979 source "arch/arm/mach-s3c2443/Kconfig"
980 endif
981
982 if ARCH_S3C64XX
983 source "arch/arm/mach-s3c64xx/Kconfig"
984 endif
985
986 source "arch/arm/mach-s5p64x0/Kconfig"
987
988 source "arch/arm/mach-s5pc100/Kconfig"
989
990 source "arch/arm/mach-s5pv210/Kconfig"
991
992 source "arch/arm/mach-exynos4/Kconfig"
993
994 source "arch/arm/mach-shmobile/Kconfig"
995
996 source "arch/arm/mach-tegra/Kconfig"
997
998 source "arch/arm/mach-u300/Kconfig"
999
1000 source "arch/arm/mach-ux500/Kconfig"
1001
1002 source "arch/arm/mach-versatile/Kconfig"
1003
1004 source "arch/arm/mach-vexpress/Kconfig"
1005 source "arch/arm/plat-versatile/Kconfig"
1006
1007 source "arch/arm/mach-vt8500/Kconfig"
1008
1009 source "arch/arm/mach-w90x900/Kconfig"
1010
1011 # Definitions to make life easier
1012 config ARCH_ACORN
1013         bool
1014
1015 config PLAT_IOP
1016         bool
1017         select GENERIC_CLOCKEVENTS
1018         select HAVE_SCHED_CLOCK
1019
1020 config PLAT_ORION
1021         bool
1022         select CLKSRC_MMIO
1023         select GENERIC_IRQ_CHIP
1024         select HAVE_SCHED_CLOCK
1025
1026 config PLAT_PXA
1027         bool
1028
1029 config PLAT_VERSATILE
1030         bool
1031
1032 config ARM_TIMER_SP804
1033         bool
1034         select CLKSRC_MMIO
1035
1036 source arch/arm/mm/Kconfig
1037
1038 config IWMMXT
1039         bool "Enable iWMMXt support"
1040         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1041         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1042         help
1043           Enable support for iWMMXt context switching at run time if
1044           running on a CPU that supports it.
1045
1046 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1047 config XSCALE_PMU
1048         bool
1049         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1050         default y
1051
1052 config CPU_HAS_PMU
1053         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1054                    (!ARCH_OMAP3 || OMAP3_EMU)
1055         default y
1056         bool
1057
1058 config MULTI_IRQ_HANDLER
1059         bool
1060         help
1061           Allow each machine to specify it's own IRQ handler at run time.
1062
1063 if !MMU
1064 source "arch/arm/Kconfig-nommu"
1065 endif
1066
1067 config ARM_ERRATA_411920
1068         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1069         depends on CPU_V6 || CPU_V6K
1070         help
1071           Invalidation of the Instruction Cache operation can
1072           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1073           It does not affect the MPCore. This option enables the ARM Ltd.
1074           recommended workaround.
1075
1076 config ARM_ERRATA_430973
1077         bool "ARM errata: Stale prediction on replaced interworking branch"
1078         depends on CPU_V7
1079         help
1080           This option enables the workaround for the 430973 Cortex-A8
1081           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1082           interworking branch is replaced with another code sequence at the
1083           same virtual address, whether due to self-modifying code or virtual
1084           to physical address re-mapping, Cortex-A8 does not recover from the
1085           stale interworking branch prediction. This results in Cortex-A8
1086           executing the new code sequence in the incorrect ARM or Thumb state.
1087           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1088           and also flushes the branch target cache at every context switch.
1089           Note that setting specific bits in the ACTLR register may not be
1090           available in non-secure mode.
1091
1092 config ARM_ERRATA_458693
1093         bool "ARM errata: Processor deadlock when a false hazard is created"
1094         depends on CPU_V7
1095         help
1096           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1097           erratum. For very specific sequences of memory operations, it is
1098           possible for a hazard condition intended for a cache line to instead
1099           be incorrectly associated with a different cache line. This false
1100           hazard might then cause a processor deadlock. The workaround enables
1101           the L1 caching of the NEON accesses and disables the PLD instruction
1102           in the ACTLR register. Note that setting specific bits in the ACTLR
1103           register may not be available in non-secure mode.
1104
1105 config ARM_ERRATA_460075
1106         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1107         depends on CPU_V7
1108         help
1109           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1110           erratum. Any asynchronous access to the L2 cache may encounter a
1111           situation in which recent store transactions to the L2 cache are lost
1112           and overwritten with stale memory contents from external memory. The
1113           workaround disables the write-allocate mode for the L2 cache via the
1114           ACTLR register. Note that setting specific bits in the ACTLR register
1115           may not be available in non-secure mode.
1116
1117 config ARM_ERRATA_742230
1118         bool "ARM errata: DMB operation may be faulty"
1119         depends on CPU_V7 && SMP
1120         help
1121           This option enables the workaround for the 742230 Cortex-A9
1122           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1123           between two write operations may not ensure the correct visibility
1124           ordering of the two writes. This workaround sets a specific bit in
1125           the diagnostic register of the Cortex-A9 which causes the DMB
1126           instruction to behave as a DSB, ensuring the correct behaviour of
1127           the two writes.
1128
1129 config ARM_ERRATA_742231
1130         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1131         depends on CPU_V7 && SMP
1132         help
1133           This option enables the workaround for the 742231 Cortex-A9
1134           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1135           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1136           accessing some data located in the same cache line, may get corrupted
1137           data due to bad handling of the address hazard when the line gets
1138           replaced from one of the CPUs at the same time as another CPU is
1139           accessing it. This workaround sets specific bits in the diagnostic
1140           register of the Cortex-A9 which reduces the linefill issuing
1141           capabilities of the processor.
1142
1143 config PL310_ERRATA_588369
1144         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1145         depends on CACHE_L2X0
1146         help
1147            The PL310 L2 cache controller implements three types of Clean &
1148            Invalidate maintenance operations: by Physical Address
1149            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1150            They are architecturally defined to behave as the execution of a
1151            clean operation followed immediately by an invalidate operation,
1152            both performing to the same memory location. This functionality
1153            is not correctly implemented in PL310 as clean lines are not
1154            invalidated as a result of these operations.
1155
1156 config ARM_ERRATA_720789
1157         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1158         depends on CPU_V7 && SMP
1159         help
1160           This option enables the workaround for the 720789 Cortex-A9 (prior to
1161           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1162           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1163           As a consequence of this erratum, some TLB entries which should be
1164           invalidated are not, resulting in an incoherency in the system page
1165           tables. The workaround changes the TLB flushing routines to invalidate
1166           entries regardless of the ASID.
1167
1168 config PL310_ERRATA_727915
1169         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1170         depends on CACHE_L2X0
1171         help
1172           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1173           operation (offset 0x7FC). This operation runs in background so that
1174           PL310 can handle normal accesses while it is in progress. Under very
1175           rare circumstances, due to this erratum, write data can be lost when
1176           PL310 treats a cacheable write transaction during a Clean &
1177           Invalidate by Way operation.
1178
1179 config ARM_ERRATA_743622
1180         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1181         depends on CPU_V7
1182         help
1183           This option enables the workaround for the 743622 Cortex-A9
1184           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1185           optimisation in the Cortex-A9 Store Buffer may lead to data
1186           corruption. This workaround sets a specific bit in the diagnostic
1187           register of the Cortex-A9 which disables the Store Buffer
1188           optimisation, preventing the defect from occurring. This has no
1189           visible impact on the overall performance or power consumption of the
1190           processor.
1191
1192 config ARM_ERRATA_751472
1193         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1194         depends on CPU_V7 && SMP
1195         help
1196           This option enables the workaround for the 751472 Cortex-A9 (prior
1197           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1198           completion of a following broadcasted operation if the second
1199           operation is received by a CPU before the ICIALLUIS has completed,
1200           potentially leading to corrupted entries in the cache or TLB.
1201
1202 config ARM_ERRATA_753970
1203         bool "ARM errata: cache sync operation may be faulty"
1204         depends on CACHE_PL310
1205         help
1206           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1207
1208           Under some condition the effect of cache sync operation on
1209           the store buffer still remains when the operation completes.
1210           This means that the store buffer is always asked to drain and
1211           this prevents it from merging any further writes. The workaround
1212           is to replace the normal offset of cache sync operation (0x730)
1213           by another offset targeting an unmapped PL310 register 0x740.
1214           This has the same effect as the cache sync operation: store buffer
1215           drain and waiting for all buffers empty.
1216
1217 config ARM_ERRATA_754322
1218         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1219         depends on CPU_V7
1220         help
1221           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1222           r3p*) erratum. A speculative memory access may cause a page table walk
1223           which starts prior to an ASID switch but completes afterwards. This
1224           can populate the micro-TLB with a stale entry which may be hit with
1225           the new ASID. This workaround places two dsb instructions in the mm
1226           switching code so that no page table walks can cross the ASID switch.
1227
1228 config ARM_ERRATA_754327
1229         bool "ARM errata: no automatic Store Buffer drain"
1230         depends on CPU_V7 && SMP
1231         help
1232           This option enables the workaround for the 754327 Cortex-A9 (prior to
1233           r2p0) erratum. The Store Buffer does not have any automatic draining
1234           mechanism and therefore a livelock may occur if an external agent
1235           continuously polls a memory location waiting to observe an update.
1236           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1237           written polling loops from denying visibility of updates to memory.
1238
1239 endmenu
1240
1241 source "arch/arm/common/Kconfig"
1242
1243 menu "Bus support"
1244
1245 config ARM_AMBA
1246         bool
1247
1248 config ISA
1249         bool
1250         help
1251           Find out whether you have ISA slots on your motherboard.  ISA is the
1252           name of a bus system, i.e. the way the CPU talks to the other stuff
1253           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1254           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1255           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1256
1257 # Select ISA DMA controller support
1258 config ISA_DMA
1259         bool
1260         select ISA_DMA_API
1261
1262 # Select ISA DMA interface
1263 config ISA_DMA_API
1264         bool
1265
1266 config PCI
1267         bool "PCI support" if MIGHT_HAVE_PCI
1268         help
1269           Find out whether you have a PCI motherboard. PCI is the name of a
1270           bus system, i.e. the way the CPU talks to the other stuff inside
1271           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1272           VESA. If you have PCI, say Y, otherwise N.
1273
1274 config PCI_DOMAINS
1275         bool
1276         depends on PCI
1277
1278 config PCI_NANOENGINE
1279         bool "BSE nanoEngine PCI support"
1280         depends on SA1100_NANOENGINE
1281         help
1282           Enable PCI on the BSE nanoEngine board.
1283
1284 config PCI_SYSCALL
1285         def_bool PCI
1286
1287 # Select the host bridge type
1288 config PCI_HOST_VIA82C505
1289         bool
1290         depends on PCI && ARCH_SHARK
1291         default y
1292
1293 config PCI_HOST_ITE8152
1294         bool
1295         depends on PCI && MACH_ARMCORE
1296         default y
1297         select DMABOUNCE
1298
1299 source "drivers/pci/Kconfig"
1300
1301 source "drivers/pcmcia/Kconfig"
1302
1303 endmenu
1304
1305 menu "Kernel Features"
1306
1307 source "kernel/time/Kconfig"
1308
1309 config SMP
1310         bool "Symmetric Multi-Processing"
1311         depends on CPU_V6K || CPU_V7
1312         depends on GENERIC_CLOCKEVENTS
1313         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1314                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1315                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1316                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1317         select USE_GENERIC_SMP_HELPERS
1318         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1319         help
1320           This enables support for systems with more than one CPU. If you have
1321           a system with only one CPU, like most personal computers, say N. If
1322           you have a system with more than one CPU, say Y.
1323
1324           If you say N here, the kernel will run on single and multiprocessor
1325           machines, but will use only one CPU of a multiprocessor machine. If
1326           you say Y here, the kernel will run on many, but not all, single
1327           processor machines. On a single processor machine, the kernel will
1328           run faster if you say N here.
1329
1330           See also <file:Documentation/i386/IO-APIC.txt>,
1331           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1332           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1333
1334           If you don't know what to do here, say N.
1335
1336 config SMP_ON_UP
1337         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1338         depends on EXPERIMENTAL
1339         depends on SMP && !XIP_KERNEL
1340         default y
1341         help
1342           SMP kernels contain instructions which fail on non-SMP processors.
1343           Enabling this option allows the kernel to modify itself to make
1344           these instructions safe.  Disabling it allows about 1K of space
1345           savings.
1346
1347           If you don't know what to do here, say Y.
1348
1349 config HAVE_ARM_SCU
1350         bool
1351         depends on SMP
1352         help
1353           This option enables support for the ARM system coherency unit
1354
1355 config HAVE_ARM_TWD
1356         bool
1357         depends on SMP
1358         select TICK_ONESHOT
1359         help
1360           This options enables support for the ARM timer and watchdog unit
1361
1362 choice
1363         prompt "Memory split"
1364         default VMSPLIT_3G
1365         help
1366           Select the desired split between kernel and user memory.
1367
1368           If you are not absolutely sure what you are doing, leave this
1369           option alone!
1370
1371         config VMSPLIT_3G
1372                 bool "3G/1G user/kernel split"
1373         config VMSPLIT_2G
1374                 bool "2G/2G user/kernel split"
1375         config VMSPLIT_1G
1376                 bool "1G/3G user/kernel split"
1377 endchoice
1378
1379 config PAGE_OFFSET
1380         hex
1381         default 0x40000000 if VMSPLIT_1G
1382         default 0x80000000 if VMSPLIT_2G
1383         default 0xC0000000
1384
1385 config NR_CPUS
1386         int "Maximum number of CPUs (2-32)"
1387         range 2 32
1388         depends on SMP
1389         default "4"
1390
1391 config HOTPLUG_CPU
1392         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1393         depends on SMP && HOTPLUG && EXPERIMENTAL
1394         help
1395           Say Y here to experiment with turning CPUs off and on.  CPUs
1396           can be controlled through /sys/devices/system/cpu.
1397
1398 config LOCAL_TIMERS
1399         bool "Use local timer interrupts"
1400         depends on SMP
1401         default y
1402         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1403         help
1404           Enable support for local timers on SMP platforms, rather then the
1405           legacy IPI broadcast method.  Local timers allows the system
1406           accounting to be spread across the timer interval, preventing a
1407           "thundering herd" at every timer tick.
1408
1409 source kernel/Kconfig.preempt
1410
1411 config HZ
1412         int
1413         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1414                 ARCH_S5PV210 || ARCH_EXYNOS4
1415         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1416         default AT91_TIMER_HZ if ARCH_AT91
1417         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1418         default 100
1419
1420 config THUMB2_KERNEL
1421         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1422         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1423         select AEABI
1424         select ARM_ASM_UNIFIED
1425         help
1426           By enabling this option, the kernel will be compiled in
1427           Thumb-2 mode. A compiler/assembler that understand the unified
1428           ARM-Thumb syntax is needed.
1429
1430           If unsure, say N.
1431
1432 config THUMB2_AVOID_R_ARM_THM_JUMP11
1433         bool "Work around buggy Thumb-2 short branch relocations in gas"
1434         depends on THUMB2_KERNEL && MODULES
1435         default y
1436         help
1437           Various binutils versions can resolve Thumb-2 branches to
1438           locally-defined, preemptible global symbols as short-range "b.n"
1439           branch instructions.
1440
1441           This is a problem, because there's no guarantee the final
1442           destination of the symbol, or any candidate locations for a
1443           trampoline, are within range of the branch.  For this reason, the
1444           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1445           relocation in modules at all, and it makes little sense to add
1446           support.
1447
1448           The symptom is that the kernel fails with an "unsupported
1449           relocation" error when loading some modules.
1450
1451           Until fixed tools are available, passing
1452           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1453           code which hits this problem, at the cost of a bit of extra runtime
1454           stack usage in some cases.
1455
1456           The problem is described in more detail at:
1457               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1458
1459           Only Thumb-2 kernels are affected.
1460
1461           Unless you are sure your tools don't have this problem, say Y.
1462
1463 config ARM_ASM_UNIFIED
1464         bool
1465
1466 config AEABI
1467         bool "Use the ARM EABI to compile the kernel"
1468         help
1469           This option allows for the kernel to be compiled using the latest
1470           ARM ABI (aka EABI).  This is only useful if you are using a user
1471           space environment that is also compiled with EABI.
1472
1473           Since there are major incompatibilities between the legacy ABI and
1474           EABI, especially with regard to structure member alignment, this
1475           option also changes the kernel syscall calling convention to
1476           disambiguate both ABIs and allow for backward compatibility support
1477           (selected with CONFIG_OABI_COMPAT).
1478
1479           To use this you need GCC version 4.0.0 or later.
1480
1481 config OABI_COMPAT
1482         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1483         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1484         default y
1485         help
1486           This option preserves the old syscall interface along with the
1487           new (ARM EABI) one. It also provides a compatibility layer to
1488           intercept syscalls that have structure arguments which layout
1489           in memory differs between the legacy ABI and the new ARM EABI
1490           (only for non "thumb" binaries). This option adds a tiny
1491           overhead to all syscalls and produces a slightly larger kernel.
1492           If you know you'll be using only pure EABI user space then you
1493           can say N here. If this option is not selected and you attempt
1494           to execute a legacy ABI binary then the result will be
1495           UNPREDICTABLE (in fact it can be predicted that it won't work
1496           at all). If in doubt say Y.
1497
1498 config ARCH_HAS_HOLES_MEMORYMODEL
1499         bool
1500
1501 config ARCH_SPARSEMEM_ENABLE
1502         bool
1503
1504 config ARCH_SPARSEMEM_DEFAULT
1505         def_bool ARCH_SPARSEMEM_ENABLE
1506
1507 config ARCH_SELECT_MEMORY_MODEL
1508         def_bool ARCH_SPARSEMEM_ENABLE
1509
1510 config HAVE_ARCH_PFN_VALID
1511         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1512
1513 config HIGHMEM
1514         bool "High Memory Support"
1515         depends on MMU
1516         help
1517           The address space of ARM processors is only 4 Gigabytes large
1518           and it has to accommodate user address space, kernel address
1519           space as well as some memory mapped IO. That means that, if you
1520           have a large amount of physical memory and/or IO, not all of the
1521           memory can be "permanently mapped" by the kernel. The physical
1522           memory that is not permanently mapped is called "high memory".
1523
1524           Depending on the selected kernel/user memory split, minimum
1525           vmalloc space and actual amount of RAM, you may not need this
1526           option which should result in a slightly faster kernel.
1527
1528           If unsure, say n.
1529
1530 config HIGHPTE
1531         bool "Allocate 2nd-level pagetables from highmem"
1532         depends on HIGHMEM
1533
1534 config HW_PERF_EVENTS
1535         bool "Enable hardware performance counter support for perf events"
1536         depends on PERF_EVENTS && CPU_HAS_PMU
1537         default y
1538         help
1539           Enable hardware performance counter support for perf events. If
1540           disabled, perf events will use software events only.
1541
1542 source "mm/Kconfig"
1543
1544 config FORCE_MAX_ZONEORDER
1545         int "Maximum zone order" if ARCH_SHMOBILE
1546         range 11 64 if ARCH_SHMOBILE
1547         default "9" if SA1111
1548         default "11"
1549         help
1550           The kernel memory allocator divides physically contiguous memory
1551           blocks into "zones", where each zone is a power of two number of
1552           pages.  This option selects the largest power of two that the kernel
1553           keeps in the memory allocator.  If you need to allocate very large
1554           blocks of physically contiguous memory, then you may need to
1555           increase this value.
1556
1557           This config option is actually maximum order plus one. For example,
1558           a value of 11 means that the largest free memory block is 2^10 pages.
1559
1560 config LEDS
1561         bool "Timer and CPU usage LEDs"
1562         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1563                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1564                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1565                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1566                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1567                    ARCH_AT91 || ARCH_DAVINCI || \
1568                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1569         help
1570           If you say Y here, the LEDs on your machine will be used
1571           to provide useful information about your current system status.
1572
1573           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1574           be able to select which LEDs are active using the options below. If
1575           you are compiling a kernel for the EBSA-110 or the LART however, the
1576           red LED will simply flash regularly to indicate that the system is
1577           still functional. It is safe to say Y here if you have a CATS
1578           system, but the driver will do nothing.
1579
1580 config LEDS_TIMER
1581         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1582                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1583                             || MACH_OMAP_PERSEUS2
1584         depends on LEDS
1585         depends on !GENERIC_CLOCKEVENTS
1586         default y if ARCH_EBSA110
1587         help
1588           If you say Y here, one of the system LEDs (the green one on the
1589           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1590           will flash regularly to indicate that the system is still
1591           operational. This is mainly useful to kernel hackers who are
1592           debugging unstable kernels.
1593
1594           The LART uses the same LED for both Timer LED and CPU usage LED
1595           functions. You may choose to use both, but the Timer LED function
1596           will overrule the CPU usage LED.
1597
1598 config LEDS_CPU
1599         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1600                         !ARCH_OMAP) \
1601                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1602                         || MACH_OMAP_PERSEUS2
1603         depends on LEDS
1604         help
1605           If you say Y here, the red LED will be used to give a good real
1606           time indication of CPU usage, by lighting whenever the idle task
1607           is not currently executing.
1608
1609           The LART uses the same LED for both Timer LED and CPU usage LED
1610           functions. You may choose to use both, but the Timer LED function
1611           will overrule the CPU usage LED.
1612
1613 config ALIGNMENT_TRAP
1614         bool
1615         depends on CPU_CP15_MMU
1616         default y if !ARCH_EBSA110
1617         select HAVE_PROC_CPU if PROC_FS
1618         help
1619           ARM processors cannot fetch/store information which is not
1620           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1621           address divisible by 4. On 32-bit ARM processors, these non-aligned
1622           fetch/store instructions will be emulated in software if you say
1623           here, which has a severe performance impact. This is necessary for
1624           correct operation of some network protocols. With an IP-only
1625           configuration it is safe to say N, otherwise say Y.
1626
1627 config UACCESS_WITH_MEMCPY
1628         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1629         depends on MMU && EXPERIMENTAL
1630         default y if CPU_FEROCEON
1631         help
1632           Implement faster copy_to_user and clear_user methods for CPU
1633           cores where a 8-word STM instruction give significantly higher
1634           memory write throughput than a sequence of individual 32bit stores.
1635
1636           A possible side effect is a slight increase in scheduling latency
1637           between threads sharing the same address space if they invoke
1638           such copy operations with large buffers.
1639
1640           However, if the CPU data cache is using a write-allocate mode,
1641           this option is unlikely to provide any performance gain.
1642
1643 config SECCOMP
1644         bool
1645         prompt "Enable seccomp to safely compute untrusted bytecode"
1646         ---help---
1647           This kernel feature is useful for number crunching applications
1648           that may need to compute untrusted bytecode during their
1649           execution. By using pipes or other transports made available to
1650           the process as file descriptors supporting the read/write
1651           syscalls, it's possible to isolate those applications in
1652           their own address space using seccomp. Once seccomp is
1653           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1654           and the task is only allowed to execute a few safe syscalls
1655           defined by each seccomp mode.
1656
1657 config CC_STACKPROTECTOR
1658         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1659         depends on EXPERIMENTAL
1660         help
1661           This option turns on the -fstack-protector GCC feature. This
1662           feature puts, at the beginning of functions, a canary value on
1663           the stack just before the return address, and validates
1664           the value just before actually returning.  Stack based buffer
1665           overflows (that need to overwrite this return address) now also
1666           overwrite the canary, which gets detected and the attack is then
1667           neutralized via a kernel panic.
1668           This feature requires gcc version 4.2 or above.
1669
1670 config DEPRECATED_PARAM_STRUCT
1671         bool "Provide old way to pass kernel parameters"
1672         help
1673           This was deprecated in 2001 and announced to live on for 5 years.
1674           Some old boot loaders still use this way.
1675
1676 endmenu
1677
1678 menu "Boot options"
1679
1680 config USE_OF
1681         bool "Flattened Device Tree support"
1682         select OF
1683         select OF_EARLY_FLATTREE
1684         help
1685           Include support for flattened device tree machine descriptions.
1686
1687 # Compressed boot loader in ROM.  Yes, we really want to ask about
1688 # TEXT and BSS so we preserve their values in the config files.
1689 config ZBOOT_ROM_TEXT
1690         hex "Compressed ROM boot loader base address"
1691         default "0"
1692         help
1693           The physical address at which the ROM-able zImage is to be
1694           placed in the target.  Platforms which normally make use of
1695           ROM-able zImage formats normally set this to a suitable
1696           value in their defconfig file.
1697
1698           If ZBOOT_ROM is not enabled, this has no effect.
1699
1700 config ZBOOT_ROM_BSS
1701         hex "Compressed ROM boot loader BSS address"
1702         default "0"
1703         help
1704           The base address of an area of read/write memory in the target
1705           for the ROM-able zImage which must be available while the
1706           decompressor is running. It must be large enough to hold the
1707           entire decompressed kernel plus an additional 128 KiB.
1708           Platforms which normally make use of ROM-able zImage formats
1709           normally set this to a suitable value in their defconfig file.
1710
1711           If ZBOOT_ROM is not enabled, this has no effect.
1712
1713 config ZBOOT_ROM
1714         bool "Compressed boot loader in ROM/flash"
1715         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1716         help
1717           Say Y here if you intend to execute your compressed kernel image
1718           (zImage) directly from ROM or flash.  If unsure, say N.
1719
1720 config ZBOOT_ROM_MMCIF
1721         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1722         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1723         help
1724           Say Y here to include experimental MMCIF loading code in the
1725           ROM-able zImage. With this enabled it is possible to write the
1726           the ROM-able zImage kernel image to an MMC card and boot the
1727           kernel straight from the reset vector. At reset the processor
1728           Mask ROM will load the first part of the the ROM-able zImage
1729           which in turn loads the rest the kernel image to RAM using the
1730           MMCIF hardware block.
1731
1732 config CMDLINE
1733         string "Default kernel command string"
1734         default ""
1735         help
1736           On some architectures (EBSA110 and CATS), there is currently no way
1737           for the boot loader to pass arguments to the kernel. For these
1738           architectures, you should supply some command-line options at build
1739           time by entering them here. As a minimum, you should specify the
1740           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1741
1742 choice
1743         prompt "Kernel command line type" if CMDLINE != ""
1744         default CMDLINE_FROM_BOOTLOADER
1745
1746 config CMDLINE_FROM_BOOTLOADER
1747         bool "Use bootloader kernel arguments if available"
1748         help
1749           Uses the command-line options passed by the boot loader. If
1750           the boot loader doesn't provide any, the default kernel command
1751           string provided in CMDLINE will be used.
1752
1753 config CMDLINE_EXTEND
1754         bool "Extend bootloader kernel arguments"
1755         help
1756           The command-line arguments provided by the boot loader will be
1757           appended to the default kernel command string.
1758
1759 config CMDLINE_FORCE
1760         bool "Always use the default kernel command string"
1761         help
1762           Always use the default kernel command string, even if the boot
1763           loader passes other arguments to the kernel.
1764           This is useful if you cannot or don't want to change the
1765           command-line options your boot loader passes to the kernel.
1766 endchoice
1767
1768 config XIP_KERNEL
1769         bool "Kernel Execute-In-Place from ROM"
1770         depends on !ZBOOT_ROM
1771         help
1772           Execute-In-Place allows the kernel to run from non-volatile storage
1773           directly addressable by the CPU, such as NOR flash. This saves RAM
1774           space since the text section of the kernel is not loaded from flash
1775           to RAM.  Read-write sections, such as the data section and stack,
1776           are still copied to RAM.  The XIP kernel is not compressed since
1777           it has to run directly from flash, so it will take more space to
1778           store it.  The flash address used to link the kernel object files,
1779           and for storing it, is configuration dependent. Therefore, if you
1780           say Y here, you must know the proper physical address where to
1781           store the kernel image depending on your own flash memory usage.
1782
1783           Also note that the make target becomes "make xipImage" rather than
1784           "make zImage" or "make Image".  The final kernel binary to put in
1785           ROM memory will be arch/arm/boot/xipImage.
1786
1787           If unsure, say N.
1788
1789 config XIP_PHYS_ADDR
1790         hex "XIP Kernel Physical Location"
1791         depends on XIP_KERNEL
1792         default "0x00080000"
1793         help
1794           This is the physical address in your flash memory the kernel will
1795           be linked for and stored to.  This address is dependent on your
1796           own flash usage.
1797
1798 config KEXEC
1799         bool "Kexec system call (EXPERIMENTAL)"
1800         depends on EXPERIMENTAL
1801         help
1802           kexec is a system call that implements the ability to shutdown your
1803           current kernel, and to start another kernel.  It is like a reboot
1804           but it is independent of the system firmware.   And like a reboot
1805           you can start any kernel with it, not just Linux.
1806
1807           It is an ongoing process to be certain the hardware in a machine
1808           is properly shutdown, so do not be surprised if this code does not
1809           initially work for you.  It may help to enable device hotplugging
1810           support.
1811
1812 config ATAGS_PROC
1813         bool "Export atags in procfs"
1814         depends on KEXEC
1815         default y
1816         help
1817           Should the atags used to boot the kernel be exported in an "atags"
1818           file in procfs. Useful with kexec.
1819
1820 config CRASH_DUMP
1821         bool "Build kdump crash kernel (EXPERIMENTAL)"
1822         depends on EXPERIMENTAL
1823         help
1824           Generate crash dump after being started by kexec. This should
1825           be normally only set in special crash dump kernels which are
1826           loaded in the main kernel with kexec-tools into a specially
1827           reserved region and then later executed after a crash by
1828           kdump/kexec. The crash dump kernel must be compiled to a
1829           memory address not used by the main kernel
1830
1831           For more details see Documentation/kdump/kdump.txt
1832
1833 config AUTO_ZRELADDR
1834         bool "Auto calculation of the decompressed kernel image address"
1835         depends on !ZBOOT_ROM && !ARCH_U300
1836         help
1837           ZRELADDR is the physical address where the decompressed kernel
1838           image will be placed. If AUTO_ZRELADDR is selected, the address
1839           will be determined at run-time by masking the current IP with
1840           0xf8000000. This assumes the zImage being placed in the first 128MB
1841           from start of memory.
1842
1843 endmenu
1844
1845 menu "CPU Power Management"
1846
1847 if ARCH_HAS_CPUFREQ
1848
1849 source "drivers/cpufreq/Kconfig"
1850
1851 config CPU_FREQ_IMX
1852         tristate "CPUfreq driver for i.MX CPUs"
1853         depends on ARCH_MXC && CPU_FREQ
1854         help
1855           This enables the CPUfreq driver for i.MX CPUs.
1856
1857 config CPU_FREQ_SA1100
1858         bool
1859
1860 config CPU_FREQ_SA1110
1861         bool
1862
1863 config CPU_FREQ_INTEGRATOR
1864         tristate "CPUfreq driver for ARM Integrator CPUs"
1865         depends on ARCH_INTEGRATOR && CPU_FREQ
1866         default y
1867         help
1868           This enables the CPUfreq driver for ARM Integrator CPUs.
1869
1870           For details, take a look at <file:Documentation/cpu-freq>.
1871
1872           If in doubt, say Y.
1873
1874 config CPU_FREQ_PXA
1875         bool
1876         depends on CPU_FREQ && ARCH_PXA && PXA25x
1877         default y
1878         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1879
1880 config CPU_FREQ_S3C64XX
1881         bool "CPUfreq support for Samsung S3C64XX CPUs"
1882         depends on CPU_FREQ && CPU_S3C6410
1883
1884 config CPU_FREQ_S3C
1885         bool
1886         help
1887           Internal configuration node for common cpufreq on Samsung SoC
1888
1889 config CPU_FREQ_S3C24XX
1890         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1891         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1892         select CPU_FREQ_S3C
1893         help
1894           This enables the CPUfreq driver for the Samsung S3C24XX family
1895           of CPUs.
1896
1897           For details, take a look at <file:Documentation/cpu-freq>.
1898
1899           If in doubt, say N.
1900
1901 config CPU_FREQ_S3C24XX_PLL
1902         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1903         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1904         help
1905           Compile in support for changing the PLL frequency from the
1906           S3C24XX series CPUfreq driver. The PLL takes time to settle
1907           after a frequency change, so by default it is not enabled.
1908
1909           This also means that the PLL tables for the selected CPU(s) will
1910           be built which may increase the size of the kernel image.
1911
1912 config CPU_FREQ_S3C24XX_DEBUG
1913         bool "Debug CPUfreq Samsung driver core"
1914         depends on CPU_FREQ_S3C24XX
1915         help
1916           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1917
1918 config CPU_FREQ_S3C24XX_IODEBUG
1919         bool "Debug CPUfreq Samsung driver IO timing"
1920         depends on CPU_FREQ_S3C24XX
1921         help
1922           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1923
1924 config CPU_FREQ_S3C24XX_DEBUGFS
1925         bool "Export debugfs for CPUFreq"
1926         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1927         help
1928           Export status information via debugfs.
1929
1930 endif
1931
1932 source "drivers/cpuidle/Kconfig"
1933
1934 endmenu
1935
1936 menu "Floating point emulation"
1937
1938 comment "At least one emulation must be selected"
1939
1940 config FPE_NWFPE
1941         bool "NWFPE math emulation"
1942         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1943         ---help---
1944           Say Y to include the NWFPE floating point emulator in the kernel.
1945           This is necessary to run most binaries. Linux does not currently
1946           support floating point hardware so you need to say Y here even if
1947           your machine has an FPA or floating point co-processor podule.
1948
1949           You may say N here if you are going to load the Acorn FPEmulator
1950           early in the bootup.
1951
1952 config FPE_NWFPE_XP
1953         bool "Support extended precision"
1954         depends on FPE_NWFPE
1955         help
1956           Say Y to include 80-bit support in the kernel floating-point
1957           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1958           Note that gcc does not generate 80-bit operations by default,
1959           so in most cases this option only enlarges the size of the
1960           floating point emulator without any good reason.
1961
1962           You almost surely want to say N here.
1963
1964 config FPE_FASTFPE
1965         bool "FastFPE math emulation (EXPERIMENTAL)"
1966         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1967         ---help---
1968           Say Y here to include the FAST floating point emulator in the kernel.
1969           This is an experimental much faster emulator which now also has full
1970           precision for the mantissa.  It does not support any exceptions.
1971           It is very simple, and approximately 3-6 times faster than NWFPE.
1972
1973           It should be sufficient for most programs.  It may be not suitable
1974           for scientific calculations, but you have to check this for yourself.
1975           If you do not feel you need a faster FP emulation you should better
1976           choose NWFPE.
1977
1978 config VFP
1979         bool "VFP-format floating point maths"
1980         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1981         help
1982           Say Y to include VFP support code in the kernel. This is needed
1983           if your hardware includes a VFP unit.
1984
1985           Please see <file:Documentation/arm/VFP/release-notes.txt> for
1986           release notes and additional status information.
1987
1988           Say N if your target does not have VFP hardware.
1989
1990 config VFPv3
1991         bool
1992         depends on VFP
1993         default y if CPU_V7
1994
1995 config NEON
1996         bool "Advanced SIMD (NEON) Extension support"
1997         depends on VFPv3 && CPU_V7
1998         help
1999           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2000           Extension.
2001
2002 endmenu
2003
2004 menu "Userspace binary formats"
2005
2006 source "fs/Kconfig.binfmt"
2007
2008 config ARTHUR
2009         tristate "RISC OS personality"
2010         depends on !AEABI
2011         help
2012           Say Y here to include the kernel code necessary if you want to run
2013           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2014           experimental; if this sounds frightening, say N and sleep in peace.
2015           You can also say M here to compile this support as a module (which
2016           will be called arthur).
2017
2018 endmenu
2019
2020 menu "Power management options"
2021
2022 source "kernel/power/Kconfig"
2023
2024 config ARCH_SUSPEND_POSSIBLE
2025         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2026         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2027                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2028         def_bool y
2029
2030 endmenu
2031
2032 source "net/Kconfig"
2033
2034 source "drivers/Kconfig"
2035
2036 source "fs/Kconfig"
2037
2038 source "arch/arm/Kconfig.debug"
2039
2040 source "security/Kconfig"
2041
2042 source "crypto/Kconfig"
2043
2044 source "lib/Kconfig"