Merge branch 'next/topic-gpio-samsung' into next-samsung-devel
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config ARM_HAS_SG_CHAIN
41         bool
42
43 config HAVE_PWM
44         bool
45
46 config MIGHT_HAVE_PCI
47         bool
48
49 config SYS_SUPPORTS_APM_EMULATION
50         bool
51
52 config HAVE_SCHED_CLOCK
53         bool
54
55 config GENERIC_GPIO
56         bool
57
58 config ARCH_USES_GETTIMEOFFSET
59         bool
60         default n
61
62 config GENERIC_CLOCKEVENTS
63         bool
64
65 config GENERIC_CLOCKEVENTS_BROADCAST
66         bool
67         depends on GENERIC_CLOCKEVENTS
68         default y if SMP
69
70 config KTIME_SCALAR
71         bool
72         default y
73
74 config HAVE_TCM
75         bool
76         select GENERIC_ALLOCATOR
77
78 config HAVE_PROC_CPU
79         bool
80
81 config NO_IOPORT
82         bool
83
84 config EISA
85         bool
86         ---help---
87           The Extended Industry Standard Architecture (EISA) bus was
88           developed as an open alternative to the IBM MicroChannel bus.
89
90           The EISA bus provided some of the features of the IBM MicroChannel
91           bus while maintaining backward compatibility with cards made for
92           the older ISA bus.  The EISA bus saw limited use between 1988 and
93           1995 when it was made obsolete by the PCI bus.
94
95           Say Y here if you are building a kernel for an EISA-based machine.
96
97           Otherwise, say N.
98
99 config SBUS
100         bool
101
102 config MCA
103         bool
104         help
105           MicroChannel Architecture is found in some IBM PS/2 machines and
106           laptops.  It is a bus system similar to PCI or ISA. See
107           <file:Documentation/mca.txt> (and especially the web page given
108           there) before attempting to build an MCA bus kernel.
109
110 config STACKTRACE_SUPPORT
111         bool
112         default y
113
114 config HAVE_LATENCYTOP_SUPPORT
115         bool
116         depends on !SMP
117         default y
118
119 config LOCKDEP_SUPPORT
120         bool
121         default y
122
123 config TRACE_IRQFLAGS_SUPPORT
124         bool
125         default y
126
127 config HARDIRQS_SW_RESEND
128         bool
129         default y
130
131 config GENERIC_IRQ_PROBE
132         bool
133         default y
134
135 config GENERIC_LOCKBREAK
136         bool
137         default y
138         depends on SMP && PREEMPT
139
140 config RWSEM_GENERIC_SPINLOCK
141         bool
142         default y
143
144 config RWSEM_XCHGADD_ALGORITHM
145         bool
146
147 config ARCH_HAS_ILOG2_U32
148         bool
149
150 config ARCH_HAS_ILOG2_U64
151         bool
152
153 config ARCH_HAS_CPUFREQ
154         bool
155         help
156           Internal node to signify that the ARCH has CPUFREQ support
157           and that the relevant menu configurations are displayed for
158           it.
159
160 config ARCH_HAS_CPU_IDLE_WAIT
161        def_bool y
162
163 config GENERIC_HWEIGHT
164         bool
165         default y
166
167 config GENERIC_CALIBRATE_DELAY
168         bool
169         default y
170
171 config ARCH_MAY_HAVE_PC_FDC
172         bool
173
174 config ZONE_DMA
175         bool
176
177 config NEED_DMA_MAP_STATE
178        def_bool y
179
180 config GENERIC_ISA_DMA
181         bool
182
183 config FIQ
184         bool
185
186 config ARCH_MTD_XIP
187         bool
188
189 config VECTORS_BASE
190         hex
191         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
192         default DRAM_BASE if REMAP_VECTORS_TO_RAM
193         default 0x00000000
194         help
195           The base address of exception vectors.
196
197 config ARM_PATCH_PHYS_VIRT
198         bool "Patch physical to virtual translations at runtime"
199         depends on !XIP_KERNEL && MMU
200         depends on !ARCH_REALVIEW || !SPARSEMEM
201         help
202           Patch phys-to-virt and virt-to-phys translation functions at
203           boot and module load time according to the position of the
204           kernel in system memory.
205
206           This can only be used with non-XIP MMU kernels where the base
207           of physical memory is at a 16MB boundary, or theoretically 64K
208           for the MSM machine class.
209
210 config ARM_PATCH_PHYS_VIRT_16BIT
211         def_bool y
212         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
213         help
214           This option extends the physical to virtual translation patching
215           to allow physical memory down to a theoretical minimum of 64K
216           boundaries.
217
218 source "init/Kconfig"
219
220 source "kernel/Kconfig.freezer"
221
222 menu "System Type"
223
224 config MMU
225         bool "MMU-based Paged Memory Management Support"
226         default y
227         help
228           Select if you want MMU-based virtualised addressing space
229           support by paged memory management. If unsure, say 'Y'.
230
231 #
232 # The "ARM system type" choice list is ordered alphabetically by option
233 # text.  Please add new entries in the option alphabetic order.
234 #
235 choice
236         prompt "ARM system type"
237         default ARCH_VERSATILE
238
239 config ARCH_INTEGRATOR
240         bool "ARM Ltd. Integrator family"
241         select ARM_AMBA
242         select ARCH_HAS_CPUFREQ
243         select CLKDEV_LOOKUP
244         select HAVE_MACH_CLKDEV
245         select ICST
246         select GENERIC_CLOCKEVENTS
247         select PLAT_VERSATILE
248         select PLAT_VERSATILE_FPGA_IRQ
249         help
250           Support for ARM's Integrator platform.
251
252 config ARCH_REALVIEW
253         bool "ARM Ltd. RealView family"
254         select ARM_AMBA
255         select CLKDEV_LOOKUP
256         select HAVE_MACH_CLKDEV
257         select ICST
258         select GENERIC_CLOCKEVENTS
259         select ARCH_WANT_OPTIONAL_GPIOLIB
260         select PLAT_VERSATILE
261         select PLAT_VERSATILE_CLCD
262         select ARM_TIMER_SP804
263         select GPIO_PL061 if GPIOLIB
264         help
265           This enables support for ARM Ltd RealView boards.
266
267 config ARCH_VERSATILE
268         bool "ARM Ltd. Versatile family"
269         select ARM_AMBA
270         select ARM_VIC
271         select CLKDEV_LOOKUP
272         select HAVE_MACH_CLKDEV
273         select ICST
274         select GENERIC_CLOCKEVENTS
275         select ARCH_WANT_OPTIONAL_GPIOLIB
276         select PLAT_VERSATILE
277         select PLAT_VERSATILE_CLCD
278         select PLAT_VERSATILE_FPGA_IRQ
279         select ARM_TIMER_SP804
280         help
281           This enables support for ARM Ltd Versatile board.
282
283 config ARCH_VEXPRESS
284         bool "ARM Ltd. Versatile Express family"
285         select ARCH_WANT_OPTIONAL_GPIOLIB
286         select ARM_AMBA
287         select ARM_TIMER_SP804
288         select CLKDEV_LOOKUP
289         select HAVE_MACH_CLKDEV
290         select GENERIC_CLOCKEVENTS
291         select HAVE_CLK
292         select HAVE_PATA_PLATFORM
293         select ICST
294         select PLAT_VERSATILE
295         select PLAT_VERSATILE_CLCD
296         help
297           This enables support for the ARM Ltd Versatile Express boards.
298
299 config ARCH_AT91
300         bool "Atmel AT91"
301         select ARCH_REQUIRE_GPIOLIB
302         select HAVE_CLK
303         select CLKDEV_LOOKUP
304         select ARM_PATCH_PHYS_VIRT if MMU
305         help
306           This enables support for systems based on the Atmel AT91RM9200,
307           AT91SAM9 and AT91CAP9 processors.
308
309 config ARCH_BCMRING
310         bool "Broadcom BCMRING"
311         depends on MMU
312         select CPU_V6
313         select ARM_AMBA
314         select ARM_TIMER_SP804
315         select CLKDEV_LOOKUP
316         select GENERIC_CLOCKEVENTS
317         select ARCH_WANT_OPTIONAL_GPIOLIB
318         help
319           Support for Broadcom's BCMRing platform.
320
321 config ARCH_CLPS711X
322         bool "Cirrus Logic CLPS711x/EP721x-based"
323         select CPU_ARM720T
324         select ARCH_USES_GETTIMEOFFSET
325         help
326           Support for Cirrus Logic 711x/721x based boards.
327
328 config ARCH_CNS3XXX
329         bool "Cavium Networks CNS3XXX family"
330         select CPU_V6K
331         select GENERIC_CLOCKEVENTS
332         select ARM_GIC
333         select MIGHT_HAVE_PCI
334         select PCI_DOMAINS if PCI
335         help
336           Support for Cavium Networks CNS3XXX platform.
337
338 config ARCH_GEMINI
339         bool "Cortina Systems Gemini"
340         select CPU_FA526
341         select ARCH_REQUIRE_GPIOLIB
342         select ARCH_USES_GETTIMEOFFSET
343         help
344           Support for the Cortina Systems Gemini family SoCs
345
346 config ARCH_PRIMA2
347         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
348         select CPU_V7
349         select GENERIC_TIME
350         select NO_IOPORT
351         select GENERIC_CLOCKEVENTS
352         select CLKDEV_LOOKUP
353         select GENERIC_IRQ_CHIP
354         select USE_OF
355         select ZONE_DMA
356         help
357           Support for CSR SiRFSoC ARM Cortex A9 Platform
358
359 config ARCH_EBSA110
360         bool "EBSA-110"
361         select CPU_SA110
362         select ISA
363         select NO_IOPORT
364         select ARCH_USES_GETTIMEOFFSET
365         help
366           This is an evaluation board for the StrongARM processor available
367           from Digital. It has limited hardware on-board, including an
368           Ethernet interface, two PCMCIA sockets, two serial ports and a
369           parallel port.
370
371 config ARCH_EP93XX
372         bool "EP93xx-based"
373         select CPU_ARM920T
374         select ARM_AMBA
375         select ARM_VIC
376         select CLKDEV_LOOKUP
377         select ARCH_REQUIRE_GPIOLIB
378         select ARCH_HAS_HOLES_MEMORYMODEL
379         select ARCH_USES_GETTIMEOFFSET
380         help
381           This enables support for the Cirrus EP93xx series of CPUs.
382
383 config ARCH_FOOTBRIDGE
384         bool "FootBridge"
385         select CPU_SA110
386         select FOOTBRIDGE
387         select GENERIC_CLOCKEVENTS
388         help
389           Support for systems based on the DC21285 companion chip
390           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
391
392 config ARCH_MXC
393         bool "Freescale MXC/iMX-based"
394         select GENERIC_CLOCKEVENTS
395         select ARCH_REQUIRE_GPIOLIB
396         select CLKDEV_LOOKUP
397         select CLKSRC_MMIO
398         select GENERIC_IRQ_CHIP
399         select HAVE_SCHED_CLOCK
400         help
401           Support for Freescale MXC/iMX-based family of processors
402
403 config ARCH_MXS
404         bool "Freescale MXS-based"
405         select GENERIC_CLOCKEVENTS
406         select ARCH_REQUIRE_GPIOLIB
407         select CLKDEV_LOOKUP
408         select CLKSRC_MMIO
409         help
410           Support for Freescale MXS-based family of processors
411
412 config ARCH_NETX
413         bool "Hilscher NetX based"
414         select CLKSRC_MMIO
415         select CPU_ARM926T
416         select ARM_VIC
417         select GENERIC_CLOCKEVENTS
418         help
419           This enables support for systems based on the Hilscher NetX Soc
420
421 config ARCH_H720X
422         bool "Hynix HMS720x-based"
423         select CPU_ARM720T
424         select ISA_DMA_API
425         select ARCH_USES_GETTIMEOFFSET
426         help
427           This enables support for systems based on the Hynix HMS720x
428
429 config ARCH_IOP13XX
430         bool "IOP13xx-based"
431         depends on MMU
432         select CPU_XSC3
433         select PLAT_IOP
434         select PCI
435         select ARCH_SUPPORTS_MSI
436         select VMSPLIT_1G
437         help
438           Support for Intel's IOP13XX (XScale) family of processors.
439
440 config ARCH_IOP32X
441         bool "IOP32x-based"
442         depends on MMU
443         select CPU_XSCALE
444         select PLAT_IOP
445         select PCI
446         select ARCH_REQUIRE_GPIOLIB
447         help
448           Support for Intel's 80219 and IOP32X (XScale) family of
449           processors.
450
451 config ARCH_IOP33X
452         bool "IOP33x-based"
453         depends on MMU
454         select CPU_XSCALE
455         select PLAT_IOP
456         select PCI
457         select ARCH_REQUIRE_GPIOLIB
458         help
459           Support for Intel's IOP33X (XScale) family of processors.
460
461 config ARCH_IXP23XX
462         bool "IXP23XX-based"
463         depends on MMU
464         select CPU_XSC3
465         select PCI
466         select ARCH_USES_GETTIMEOFFSET
467         help
468           Support for Intel's IXP23xx (XScale) family of processors.
469
470 config ARCH_IXP2000
471         bool "IXP2400/2800-based"
472         depends on MMU
473         select CPU_XSCALE
474         select PCI
475         select ARCH_USES_GETTIMEOFFSET
476         help
477           Support for Intel's IXP2400/2800 (XScale) family of processors.
478
479 config ARCH_IXP4XX
480         bool "IXP4xx-based"
481         depends on MMU
482         select CLKSRC_MMIO
483         select CPU_XSCALE
484         select GENERIC_GPIO
485         select GENERIC_CLOCKEVENTS
486         select HAVE_SCHED_CLOCK
487         select MIGHT_HAVE_PCI
488         select DMABOUNCE if PCI
489         help
490           Support for Intel's IXP4XX (XScale) family of processors.
491
492 config ARCH_DOVE
493         bool "Marvell Dove"
494         select CPU_V7
495         select PCI
496         select ARCH_REQUIRE_GPIOLIB
497         select GENERIC_CLOCKEVENTS
498         select PLAT_ORION
499         help
500           Support for the Marvell Dove SoC 88AP510
501
502 config ARCH_KIRKWOOD
503         bool "Marvell Kirkwood"
504         select CPU_FEROCEON
505         select PCI
506         select ARCH_REQUIRE_GPIOLIB
507         select GENERIC_CLOCKEVENTS
508         select PLAT_ORION
509         help
510           Support for the following Marvell Kirkwood series SoCs:
511           88F6180, 88F6192 and 88F6281.
512
513 config ARCH_LPC32XX
514         bool "NXP LPC32XX"
515         select CLKSRC_MMIO
516         select CPU_ARM926T
517         select ARCH_REQUIRE_GPIOLIB
518         select HAVE_IDE
519         select ARM_AMBA
520         select USB_ARCH_HAS_OHCI
521         select CLKDEV_LOOKUP
522         select GENERIC_TIME
523         select GENERIC_CLOCKEVENTS
524         help
525           Support for the NXP LPC32XX family of processors
526
527 config ARCH_MV78XX0
528         bool "Marvell MV78xx0"
529         select CPU_FEROCEON
530         select PCI
531         select ARCH_REQUIRE_GPIOLIB
532         select GENERIC_CLOCKEVENTS
533         select PLAT_ORION
534         help
535           Support for the following Marvell MV78xx0 series SoCs:
536           MV781x0, MV782x0.
537
538 config ARCH_ORION5X
539         bool "Marvell Orion"
540         depends on MMU
541         select CPU_FEROCEON
542         select PCI
543         select ARCH_REQUIRE_GPIOLIB
544         select GENERIC_CLOCKEVENTS
545         select PLAT_ORION
546         help
547           Support for the following Marvell Orion 5x series SoCs:
548           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
549           Orion-2 (5281), Orion-1-90 (6183).
550
551 config ARCH_MMP
552         bool "Marvell PXA168/910/MMP2"
553         depends on MMU
554         select ARCH_REQUIRE_GPIOLIB
555         select CLKDEV_LOOKUP
556         select GENERIC_CLOCKEVENTS
557         select HAVE_SCHED_CLOCK
558         select TICK_ONESHOT
559         select PLAT_PXA
560         select SPARSE_IRQ
561         help
562           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
563
564 config ARCH_KS8695
565         bool "Micrel/Kendin KS8695"
566         select CPU_ARM922T
567         select ARCH_REQUIRE_GPIOLIB
568         select ARCH_USES_GETTIMEOFFSET
569         help
570           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
571           System-on-Chip devices.
572
573 config ARCH_W90X900
574         bool "Nuvoton W90X900 CPU"
575         select CPU_ARM926T
576         select ARCH_REQUIRE_GPIOLIB
577         select CLKDEV_LOOKUP
578         select CLKSRC_MMIO
579         select GENERIC_CLOCKEVENTS
580         help
581           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
582           At present, the w90x900 has been renamed nuc900, regarding
583           the ARM series product line, you can login the following
584           link address to know more.
585
586           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
587                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
588
589 config ARCH_NUC93X
590         bool "Nuvoton NUC93X CPU"
591         select CPU_ARM926T
592         select CLKDEV_LOOKUP
593         help
594           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
595           low-power and high performance MPEG-4/JPEG multimedia controller chip.
596
597 config ARCH_TEGRA
598         bool "NVIDIA Tegra"
599         select CLKDEV_LOOKUP
600         select CLKSRC_MMIO
601         select GENERIC_TIME
602         select GENERIC_CLOCKEVENTS
603         select GENERIC_GPIO
604         select HAVE_CLK
605         select HAVE_SCHED_CLOCK
606         select ARCH_HAS_CPUFREQ
607         help
608           This enables support for NVIDIA Tegra based systems (Tegra APX,
609           Tegra 6xx and Tegra 2 series).
610
611 config ARCH_PNX4008
612         bool "Philips Nexperia PNX4008 Mobile"
613         select CPU_ARM926T
614         select CLKDEV_LOOKUP
615         select ARCH_USES_GETTIMEOFFSET
616         help
617           This enables support for Philips PNX4008 mobile platform.
618
619 config ARCH_PXA
620         bool "PXA2xx/PXA3xx-based"
621         depends on MMU
622         select ARCH_MTD_XIP
623         select ARCH_HAS_CPUFREQ
624         select CLKDEV_LOOKUP
625         select CLKSRC_MMIO
626         select ARCH_REQUIRE_GPIOLIB
627         select GENERIC_CLOCKEVENTS
628         select HAVE_SCHED_CLOCK
629         select TICK_ONESHOT
630         select PLAT_PXA
631         select SPARSE_IRQ
632         select AUTO_ZRELADDR
633         select MULTI_IRQ_HANDLER
634         help
635           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
636
637 config ARCH_MSM
638         bool "Qualcomm MSM"
639         select HAVE_CLK
640         select GENERIC_CLOCKEVENTS
641         select ARCH_REQUIRE_GPIOLIB
642         select CLKDEV_LOOKUP
643         help
644           Support for Qualcomm MSM/QSD based systems.  This runs on the
645           apps processor of the MSM/QSD and depends on a shared memory
646           interface to the modem processor which runs the baseband
647           stack and controls some vital subsystems
648           (clock and power control, etc).
649
650 config ARCH_SHMOBILE
651         bool "Renesas SH-Mobile / R-Mobile"
652         select HAVE_CLK
653         select CLKDEV_LOOKUP
654         select HAVE_MACH_CLKDEV
655         select GENERIC_CLOCKEVENTS
656         select NO_IOPORT
657         select SPARSE_IRQ
658         select MULTI_IRQ_HANDLER
659         select PM_GENERIC_DOMAINS if PM
660         help
661           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
662
663 config ARCH_RPC
664         bool "RiscPC"
665         select ARCH_ACORN
666         select FIQ
667         select TIMER_ACORN
668         select ARCH_MAY_HAVE_PC_FDC
669         select HAVE_PATA_PLATFORM
670         select ISA_DMA_API
671         select NO_IOPORT
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_USES_GETTIMEOFFSET
674         help
675           On the Acorn Risc-PC, Linux can support the internal IDE disk and
676           CD-ROM interface, serial and parallel port, and the floppy drive.
677
678 config ARCH_SA1100
679         bool "SA1100-based"
680         select CLKSRC_MMIO
681         select CPU_SA1100
682         select ISA
683         select ARCH_SPARSEMEM_ENABLE
684         select ARCH_MTD_XIP
685         select ARCH_HAS_CPUFREQ
686         select CPU_FREQ
687         select GENERIC_CLOCKEVENTS
688         select HAVE_CLK
689         select HAVE_SCHED_CLOCK
690         select TICK_ONESHOT
691         select ARCH_REQUIRE_GPIOLIB
692         help
693           Support for StrongARM 11x0 based boards.
694
695 config ARCH_S3C2410
696         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
697         select GENERIC_GPIO
698         select ARCH_HAS_CPUFREQ
699         select HAVE_CLK
700         select CLKDEV_LOOKUP
701         select ARCH_USES_GETTIMEOFFSET
702         select HAVE_S3C2410_I2C if I2C
703         help
704           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
705           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
706           the Samsung SMDK2410 development board (and derivatives).
707
708           Note, the S3C2416 and the S3C2450 are so close that they even share
709           the same SoC ID code. This means that there is no separate machine
710           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
711
712 config ARCH_S3C64XX
713         bool "Samsung S3C64XX"
714         select PLAT_SAMSUNG
715         select CPU_V6
716         select ARM_VIC
717         select HAVE_CLK
718         select CLKDEV_LOOKUP
719         select NO_IOPORT
720         select ARCH_USES_GETTIMEOFFSET
721         select ARCH_HAS_CPUFREQ
722         select ARCH_REQUIRE_GPIOLIB
723         select SAMSUNG_CLKSRC
724         select SAMSUNG_IRQ_VIC_TIMER
725         select SAMSUNG_IRQ_UART
726         select S3C_GPIO_TRACK
727         select S3C_DEV_NAND
728         select USB_ARCH_HAS_OHCI
729         select SAMSUNG_GPIOLIB_4BIT
730         select HAVE_S3C2410_I2C if I2C
731         select HAVE_S3C2410_WATCHDOG if WATCHDOG
732         help
733           Samsung S3C64XX series based systems
734
735 config ARCH_S5P64X0
736         bool "Samsung S5P6440 S5P6450"
737         select CPU_V6
738         select GENERIC_GPIO
739         select HAVE_CLK
740         select CLKDEV_LOOKUP
741         select CLKSRC_MMIO
742         select HAVE_S3C2410_WATCHDOG if WATCHDOG
743         select GENERIC_CLOCKEVENTS
744         select HAVE_SCHED_CLOCK
745         select HAVE_S3C2410_I2C if I2C
746         select HAVE_S3C_RTC if RTC_CLASS
747         help
748           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
749           SMDK6450.
750
751 config ARCH_S5PC100
752         bool "Samsung S5PC100"
753         select GENERIC_GPIO
754         select HAVE_CLK
755         select CLKDEV_LOOKUP
756         select CPU_V7
757         select ARM_L1_CACHE_SHIFT_6
758         select ARCH_USES_GETTIMEOFFSET
759         select HAVE_S3C2410_I2C if I2C
760         select HAVE_S3C_RTC if RTC_CLASS
761         select HAVE_S3C2410_WATCHDOG if WATCHDOG
762         help
763           Samsung S5PC100 series based systems
764
765 config ARCH_S5PV210
766         bool "Samsung S5PV210/S5PC110"
767         select CPU_V7
768         select ARCH_SPARSEMEM_ENABLE
769         select ARCH_HAS_HOLES_MEMORYMODEL
770         select GENERIC_GPIO
771         select HAVE_CLK
772         select CLKDEV_LOOKUP
773         select CLKSRC_MMIO
774         select ARM_L1_CACHE_SHIFT_6
775         select ARCH_HAS_CPUFREQ
776         select GENERIC_CLOCKEVENTS
777         select HAVE_SCHED_CLOCK
778         select HAVE_S3C2410_I2C if I2C
779         select HAVE_S3C_RTC if RTC_CLASS
780         select HAVE_S3C2410_WATCHDOG if WATCHDOG
781         help
782           Samsung S5PV210/S5PC110 series based systems
783
784 config ARCH_EXYNOS4
785         bool "Samsung EXYNOS4"
786         select CPU_V7
787         select ARCH_SPARSEMEM_ENABLE
788         select ARCH_HAS_HOLES_MEMORYMODEL
789         select GENERIC_GPIO
790         select HAVE_CLK
791         select CLKDEV_LOOKUP
792         select ARCH_HAS_CPUFREQ
793         select GENERIC_CLOCKEVENTS
794         select HAVE_S3C_RTC if RTC_CLASS
795         select HAVE_S3C2410_I2C if I2C
796         select HAVE_S3C2410_WATCHDOG if WATCHDOG
797         help
798           Samsung EXYNOS4 series based systems
799
800 config ARCH_SHARK
801         bool "Shark"
802         select CPU_SA110
803         select ISA
804         select ISA_DMA
805         select ZONE_DMA
806         select PCI
807         select ARCH_USES_GETTIMEOFFSET
808         help
809           Support for the StrongARM based Digital DNARD machine, also known
810           as "Shark" (<http://www.shark-linux.de/shark.html>).
811
812 config ARCH_TCC_926
813         bool "Telechips TCC ARM926-based systems"
814         select CLKSRC_MMIO
815         select CPU_ARM926T
816         select HAVE_CLK
817         select CLKDEV_LOOKUP
818         select GENERIC_CLOCKEVENTS
819         help
820           Support for Telechips TCC ARM926-based systems.
821
822 config ARCH_U300
823         bool "ST-Ericsson U300 Series"
824         depends on MMU
825         select CLKSRC_MMIO
826         select CPU_ARM926T
827         select HAVE_SCHED_CLOCK
828         select HAVE_TCM
829         select ARM_AMBA
830         select ARM_VIC
831         select GENERIC_CLOCKEVENTS
832         select CLKDEV_LOOKUP
833         select HAVE_MACH_CLKDEV
834         select GENERIC_GPIO
835         help
836           Support for ST-Ericsson U300 series mobile platforms.
837
838 config ARCH_U8500
839         bool "ST-Ericsson U8500 Series"
840         select CPU_V7
841         select ARM_AMBA
842         select GENERIC_CLOCKEVENTS
843         select CLKDEV_LOOKUP
844         select ARCH_REQUIRE_GPIOLIB
845         select ARCH_HAS_CPUFREQ
846         help
847           Support for ST-Ericsson's Ux500 architecture
848
849 config ARCH_NOMADIK
850         bool "STMicroelectronics Nomadik"
851         select ARM_AMBA
852         select ARM_VIC
853         select CPU_ARM926T
854         select CLKDEV_LOOKUP
855         select GENERIC_CLOCKEVENTS
856         select ARCH_REQUIRE_GPIOLIB
857         help
858           Support for the Nomadik platform by ST-Ericsson
859
860 config ARCH_DAVINCI
861         bool "TI DaVinci"
862         select GENERIC_CLOCKEVENTS
863         select ARCH_REQUIRE_GPIOLIB
864         select ZONE_DMA
865         select HAVE_IDE
866         select CLKDEV_LOOKUP
867         select GENERIC_ALLOCATOR
868         select GENERIC_IRQ_CHIP
869         select ARCH_HAS_HOLES_MEMORYMODEL
870         help
871           Support for TI's DaVinci platform.
872
873 config ARCH_OMAP
874         bool "TI OMAP"
875         select HAVE_CLK
876         select ARCH_REQUIRE_GPIOLIB
877         select ARCH_HAS_CPUFREQ
878         select CLKSRC_MMIO
879         select GENERIC_CLOCKEVENTS
880         select HAVE_SCHED_CLOCK
881         select ARCH_HAS_HOLES_MEMORYMODEL
882         help
883           Support for TI's OMAP platform (OMAP1/2/3/4).
884
885 config PLAT_SPEAR
886         bool "ST SPEAr"
887         select ARM_AMBA
888         select ARCH_REQUIRE_GPIOLIB
889         select CLKDEV_LOOKUP
890         select CLKSRC_MMIO
891         select GENERIC_CLOCKEVENTS
892         select HAVE_CLK
893         help
894           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
895
896 config ARCH_VT8500
897         bool "VIA/WonderMedia 85xx"
898         select CPU_ARM926T
899         select GENERIC_GPIO
900         select ARCH_HAS_CPUFREQ
901         select GENERIC_CLOCKEVENTS
902         select ARCH_REQUIRE_GPIOLIB
903         select HAVE_PWM
904         help
905           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
906
907 config ARCH_ZYNQ
908         bool "Xilinx Zynq ARM Cortex A9 Platform"
909         select CPU_V7
910         select GENERIC_TIME
911         select GENERIC_CLOCKEVENTS
912         select CLKDEV_LOOKUP
913         select ARM_GIC
914         select ARM_AMBA
915         select ICST
916         select USE_OF
917         help
918           Support for Xilinx Zynq ARM Cortex A9 Platform
919 endchoice
920
921 #
922 # This is sorted alphabetically by mach-* pathname.  However, plat-*
923 # Kconfigs may be included either alphabetically (according to the
924 # plat- suffix) or along side the corresponding mach-* source.
925 #
926 source "arch/arm/mach-at91/Kconfig"
927
928 source "arch/arm/mach-bcmring/Kconfig"
929
930 source "arch/arm/mach-clps711x/Kconfig"
931
932 source "arch/arm/mach-cns3xxx/Kconfig"
933
934 source "arch/arm/mach-davinci/Kconfig"
935
936 source "arch/arm/mach-dove/Kconfig"
937
938 source "arch/arm/mach-ep93xx/Kconfig"
939
940 source "arch/arm/mach-footbridge/Kconfig"
941
942 source "arch/arm/mach-gemini/Kconfig"
943
944 source "arch/arm/mach-h720x/Kconfig"
945
946 source "arch/arm/mach-integrator/Kconfig"
947
948 source "arch/arm/mach-iop32x/Kconfig"
949
950 source "arch/arm/mach-iop33x/Kconfig"
951
952 source "arch/arm/mach-iop13xx/Kconfig"
953
954 source "arch/arm/mach-ixp4xx/Kconfig"
955
956 source "arch/arm/mach-ixp2000/Kconfig"
957
958 source "arch/arm/mach-ixp23xx/Kconfig"
959
960 source "arch/arm/mach-kirkwood/Kconfig"
961
962 source "arch/arm/mach-ks8695/Kconfig"
963
964 source "arch/arm/mach-lpc32xx/Kconfig"
965
966 source "arch/arm/mach-msm/Kconfig"
967
968 source "arch/arm/mach-mv78xx0/Kconfig"
969
970 source "arch/arm/plat-mxc/Kconfig"
971
972 source "arch/arm/mach-mxs/Kconfig"
973
974 source "arch/arm/mach-netx/Kconfig"
975
976 source "arch/arm/mach-nomadik/Kconfig"
977 source "arch/arm/plat-nomadik/Kconfig"
978
979 source "arch/arm/mach-nuc93x/Kconfig"
980
981 source "arch/arm/plat-omap/Kconfig"
982
983 source "arch/arm/mach-omap1/Kconfig"
984
985 source "arch/arm/mach-omap2/Kconfig"
986
987 source "arch/arm/mach-orion5x/Kconfig"
988
989 source "arch/arm/mach-pxa/Kconfig"
990 source "arch/arm/plat-pxa/Kconfig"
991
992 source "arch/arm/mach-mmp/Kconfig"
993
994 source "arch/arm/mach-realview/Kconfig"
995
996 source "arch/arm/mach-sa1100/Kconfig"
997
998 source "arch/arm/plat-samsung/Kconfig"
999 source "arch/arm/plat-s3c24xx/Kconfig"
1000 source "arch/arm/plat-s5p/Kconfig"
1001
1002 source "arch/arm/plat-spear/Kconfig"
1003
1004 source "arch/arm/plat-tcc/Kconfig"
1005
1006 if ARCH_S3C2410
1007 source "arch/arm/mach-s3c2410/Kconfig"
1008 source "arch/arm/mach-s3c2412/Kconfig"
1009 source "arch/arm/mach-s3c2416/Kconfig"
1010 source "arch/arm/mach-s3c2440/Kconfig"
1011 source "arch/arm/mach-s3c2443/Kconfig"
1012 endif
1013
1014 if ARCH_S3C64XX
1015 source "arch/arm/mach-s3c64xx/Kconfig"
1016 endif
1017
1018 source "arch/arm/mach-s5p64x0/Kconfig"
1019
1020 source "arch/arm/mach-s5pc100/Kconfig"
1021
1022 source "arch/arm/mach-s5pv210/Kconfig"
1023
1024 source "arch/arm/mach-exynos4/Kconfig"
1025
1026 source "arch/arm/mach-shmobile/Kconfig"
1027
1028 source "arch/arm/mach-tegra/Kconfig"
1029
1030 source "arch/arm/mach-u300/Kconfig"
1031
1032 source "arch/arm/mach-ux500/Kconfig"
1033
1034 source "arch/arm/mach-versatile/Kconfig"
1035
1036 source "arch/arm/mach-vexpress/Kconfig"
1037 source "arch/arm/plat-versatile/Kconfig"
1038
1039 source "arch/arm/mach-vt8500/Kconfig"
1040
1041 source "arch/arm/mach-w90x900/Kconfig"
1042
1043 # Definitions to make life easier
1044 config ARCH_ACORN
1045         bool
1046
1047 config PLAT_IOP
1048         bool
1049         select GENERIC_CLOCKEVENTS
1050         select HAVE_SCHED_CLOCK
1051
1052 config PLAT_ORION
1053         bool
1054         select CLKSRC_MMIO
1055         select GENERIC_IRQ_CHIP
1056         select HAVE_SCHED_CLOCK
1057
1058 config PLAT_PXA
1059         bool
1060
1061 config PLAT_VERSATILE
1062         bool
1063
1064 config ARM_TIMER_SP804
1065         bool
1066         select CLKSRC_MMIO
1067
1068 source arch/arm/mm/Kconfig
1069
1070 config IWMMXT
1071         bool "Enable iWMMXt support"
1072         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1073         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1074         help
1075           Enable support for iWMMXt context switching at run time if
1076           running on a CPU that supports it.
1077
1078 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1079 config XSCALE_PMU
1080         bool
1081         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1082         default y
1083
1084 config CPU_HAS_PMU
1085         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1086                    (!ARCH_OMAP3 || OMAP3_EMU)
1087         default y
1088         bool
1089
1090 config MULTI_IRQ_HANDLER
1091         bool
1092         help
1093           Allow each machine to specify it's own IRQ handler at run time.
1094
1095 if !MMU
1096 source "arch/arm/Kconfig-nommu"
1097 endif
1098
1099 config ARM_ERRATA_411920
1100         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1101         depends on CPU_V6 || CPU_V6K
1102         help
1103           Invalidation of the Instruction Cache operation can
1104           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1105           It does not affect the MPCore. This option enables the ARM Ltd.
1106           recommended workaround.
1107
1108 config ARM_ERRATA_430973
1109         bool "ARM errata: Stale prediction on replaced interworking branch"
1110         depends on CPU_V7
1111         help
1112           This option enables the workaround for the 430973 Cortex-A8
1113           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1114           interworking branch is replaced with another code sequence at the
1115           same virtual address, whether due to self-modifying code or virtual
1116           to physical address re-mapping, Cortex-A8 does not recover from the
1117           stale interworking branch prediction. This results in Cortex-A8
1118           executing the new code sequence in the incorrect ARM or Thumb state.
1119           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1120           and also flushes the branch target cache at every context switch.
1121           Note that setting specific bits in the ACTLR register may not be
1122           available in non-secure mode.
1123
1124 config ARM_ERRATA_458693
1125         bool "ARM errata: Processor deadlock when a false hazard is created"
1126         depends on CPU_V7
1127         help
1128           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1129           erratum. For very specific sequences of memory operations, it is
1130           possible for a hazard condition intended for a cache line to instead
1131           be incorrectly associated with a different cache line. This false
1132           hazard might then cause a processor deadlock. The workaround enables
1133           the L1 caching of the NEON accesses and disables the PLD instruction
1134           in the ACTLR register. Note that setting specific bits in the ACTLR
1135           register may not be available in non-secure mode.
1136
1137 config ARM_ERRATA_460075
1138         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1139         depends on CPU_V7
1140         help
1141           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1142           erratum. Any asynchronous access to the L2 cache may encounter a
1143           situation in which recent store transactions to the L2 cache are lost
1144           and overwritten with stale memory contents from external memory. The
1145           workaround disables the write-allocate mode for the L2 cache via the
1146           ACTLR register. Note that setting specific bits in the ACTLR register
1147           may not be available in non-secure mode.
1148
1149 config ARM_ERRATA_742230
1150         bool "ARM errata: DMB operation may be faulty"
1151         depends on CPU_V7 && SMP
1152         help
1153           This option enables the workaround for the 742230 Cortex-A9
1154           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1155           between two write operations may not ensure the correct visibility
1156           ordering of the two writes. This workaround sets a specific bit in
1157           the diagnostic register of the Cortex-A9 which causes the DMB
1158           instruction to behave as a DSB, ensuring the correct behaviour of
1159           the two writes.
1160
1161 config ARM_ERRATA_742231
1162         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1163         depends on CPU_V7 && SMP
1164         help
1165           This option enables the workaround for the 742231 Cortex-A9
1166           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1167           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1168           accessing some data located in the same cache line, may get corrupted
1169           data due to bad handling of the address hazard when the line gets
1170           replaced from one of the CPUs at the same time as another CPU is
1171           accessing it. This workaround sets specific bits in the diagnostic
1172           register of the Cortex-A9 which reduces the linefill issuing
1173           capabilities of the processor.
1174
1175 config PL310_ERRATA_588369
1176         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1177         depends on CACHE_L2X0
1178         help
1179            The PL310 L2 cache controller implements three types of Clean &
1180            Invalidate maintenance operations: by Physical Address
1181            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1182            They are architecturally defined to behave as the execution of a
1183            clean operation followed immediately by an invalidate operation,
1184            both performing to the same memory location. This functionality
1185            is not correctly implemented in PL310 as clean lines are not
1186            invalidated as a result of these operations.
1187
1188 config ARM_ERRATA_720789
1189         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1190         depends on CPU_V7 && SMP
1191         help
1192           This option enables the workaround for the 720789 Cortex-A9 (prior to
1193           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1194           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1195           As a consequence of this erratum, some TLB entries which should be
1196           invalidated are not, resulting in an incoherency in the system page
1197           tables. The workaround changes the TLB flushing routines to invalidate
1198           entries regardless of the ASID.
1199
1200 config PL310_ERRATA_727915
1201         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1202         depends on CACHE_L2X0
1203         help
1204           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1205           operation (offset 0x7FC). This operation runs in background so that
1206           PL310 can handle normal accesses while it is in progress. Under very
1207           rare circumstances, due to this erratum, write data can be lost when
1208           PL310 treats a cacheable write transaction during a Clean &
1209           Invalidate by Way operation.
1210
1211 config ARM_ERRATA_743622
1212         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1213         depends on CPU_V7
1214         help
1215           This option enables the workaround for the 743622 Cortex-A9
1216           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1217           optimisation in the Cortex-A9 Store Buffer may lead to data
1218           corruption. This workaround sets a specific bit in the diagnostic
1219           register of the Cortex-A9 which disables the Store Buffer
1220           optimisation, preventing the defect from occurring. This has no
1221           visible impact on the overall performance or power consumption of the
1222           processor.
1223
1224 config ARM_ERRATA_751472
1225         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1226         depends on CPU_V7 && SMP
1227         help
1228           This option enables the workaround for the 751472 Cortex-A9 (prior
1229           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1230           completion of a following broadcasted operation if the second
1231           operation is received by a CPU before the ICIALLUIS has completed,
1232           potentially leading to corrupted entries in the cache or TLB.
1233
1234 config ARM_ERRATA_753970
1235         bool "ARM errata: cache sync operation may be faulty"
1236         depends on CACHE_PL310
1237         help
1238           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1239
1240           Under some condition the effect of cache sync operation on
1241           the store buffer still remains when the operation completes.
1242           This means that the store buffer is always asked to drain and
1243           this prevents it from merging any further writes. The workaround
1244           is to replace the normal offset of cache sync operation (0x730)
1245           by another offset targeting an unmapped PL310 register 0x740.
1246           This has the same effect as the cache sync operation: store buffer
1247           drain and waiting for all buffers empty.
1248
1249 config ARM_ERRATA_754322
1250         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1251         depends on CPU_V7
1252         help
1253           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1254           r3p*) erratum. A speculative memory access may cause a page table walk
1255           which starts prior to an ASID switch but completes afterwards. This
1256           can populate the micro-TLB with a stale entry which may be hit with
1257           the new ASID. This workaround places two dsb instructions in the mm
1258           switching code so that no page table walks can cross the ASID switch.
1259
1260 config ARM_ERRATA_754327
1261         bool "ARM errata: no automatic Store Buffer drain"
1262         depends on CPU_V7 && SMP
1263         help
1264           This option enables the workaround for the 754327 Cortex-A9 (prior to
1265           r2p0) erratum. The Store Buffer does not have any automatic draining
1266           mechanism and therefore a livelock may occur if an external agent
1267           continuously polls a memory location waiting to observe an update.
1268           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1269           written polling loops from denying visibility of updates to memory.
1270
1271 config ARM_ERRATA_364296
1272         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1273         depends on CPU_V6 && !SMP
1274         help
1275           This options enables the workaround for the 364296 ARM1136
1276           r0p2 erratum (possible cache data corruption with
1277           hit-under-miss enabled). It sets the undocumented bit 31 in
1278           the auxiliary control register and the FI bit in the control
1279           register, thus disabling hit-under-miss without putting the
1280           processor into full low interrupt latency mode. ARM11MPCore
1281           is not affected.
1282
1283 config ARM_ERRATA_764369
1284         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1285         depends on CPU_V7 && SMP
1286         help
1287           This option enables the workaround for erratum 764369
1288           affecting Cortex-A9 MPCore with two or more processors (all
1289           current revisions). Under certain timing circumstances, a data
1290           cache line maintenance operation by MVA targeting an Inner
1291           Shareable memory region may fail to proceed up to either the
1292           Point of Coherency or to the Point of Unification of the
1293           system. This workaround adds a DSB instruction before the
1294           relevant cache maintenance functions and sets a specific bit
1295           in the diagnostic control register of the SCU.
1296
1297 endmenu
1298
1299 source "arch/arm/common/Kconfig"
1300
1301 menu "Bus support"
1302
1303 config ARM_AMBA
1304         bool
1305
1306 config ISA
1307         bool
1308         help
1309           Find out whether you have ISA slots on your motherboard.  ISA is the
1310           name of a bus system, i.e. the way the CPU talks to the other stuff
1311           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1312           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1313           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1314
1315 # Select ISA DMA controller support
1316 config ISA_DMA
1317         bool
1318         select ISA_DMA_API
1319
1320 # Select ISA DMA interface
1321 config ISA_DMA_API
1322         bool
1323
1324 config PCI
1325         bool "PCI support" if MIGHT_HAVE_PCI
1326         help
1327           Find out whether you have a PCI motherboard. PCI is the name of a
1328           bus system, i.e. the way the CPU talks to the other stuff inside
1329           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1330           VESA. If you have PCI, say Y, otherwise N.
1331
1332 config PCI_DOMAINS
1333         bool
1334         depends on PCI
1335
1336 config PCI_NANOENGINE
1337         bool "BSE nanoEngine PCI support"
1338         depends on SA1100_NANOENGINE
1339         help
1340           Enable PCI on the BSE nanoEngine board.
1341
1342 config PCI_SYSCALL
1343         def_bool PCI
1344
1345 # Select the host bridge type
1346 config PCI_HOST_VIA82C505
1347         bool
1348         depends on PCI && ARCH_SHARK
1349         default y
1350
1351 config PCI_HOST_ITE8152
1352         bool
1353         depends on PCI && MACH_ARMCORE
1354         default y
1355         select DMABOUNCE
1356
1357 source "drivers/pci/Kconfig"
1358
1359 source "drivers/pcmcia/Kconfig"
1360
1361 endmenu
1362
1363 menu "Kernel Features"
1364
1365 source "kernel/time/Kconfig"
1366
1367 config SMP
1368         bool "Symmetric Multi-Processing"
1369         depends on CPU_V6K || CPU_V7
1370         depends on GENERIC_CLOCKEVENTS
1371         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1372                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1373                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1374                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1375         select USE_GENERIC_SMP_HELPERS
1376         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1377         help
1378           This enables support for systems with more than one CPU. If you have
1379           a system with only one CPU, like most personal computers, say N. If
1380           you have a system with more than one CPU, say Y.
1381
1382           If you say N here, the kernel will run on single and multiprocessor
1383           machines, but will use only one CPU of a multiprocessor machine. If
1384           you say Y here, the kernel will run on many, but not all, single
1385           processor machines. On a single processor machine, the kernel will
1386           run faster if you say N here.
1387
1388           See also <file:Documentation/i386/IO-APIC.txt>,
1389           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1390           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1391
1392           If you don't know what to do here, say N.
1393
1394 config SMP_ON_UP
1395         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1396         depends on EXPERIMENTAL
1397         depends on SMP && !XIP_KERNEL
1398         default y
1399         help
1400           SMP kernels contain instructions which fail on non-SMP processors.
1401           Enabling this option allows the kernel to modify itself to make
1402           these instructions safe.  Disabling it allows about 1K of space
1403           savings.
1404
1405           If you don't know what to do here, say Y.
1406
1407 config HAVE_ARM_SCU
1408         bool
1409         help
1410           This option enables support for the ARM system coherency unit
1411
1412 config HAVE_ARM_TWD
1413         bool
1414         depends on SMP
1415         select TICK_ONESHOT
1416         help
1417           This options enables support for the ARM timer and watchdog unit
1418
1419 choice
1420         prompt "Memory split"
1421         default VMSPLIT_3G
1422         help
1423           Select the desired split between kernel and user memory.
1424
1425           If you are not absolutely sure what you are doing, leave this
1426           option alone!
1427
1428         config VMSPLIT_3G
1429                 bool "3G/1G user/kernel split"
1430         config VMSPLIT_2G
1431                 bool "2G/2G user/kernel split"
1432         config VMSPLIT_1G
1433                 bool "1G/3G user/kernel split"
1434 endchoice
1435
1436 config PAGE_OFFSET
1437         hex
1438         default 0x40000000 if VMSPLIT_1G
1439         default 0x80000000 if VMSPLIT_2G
1440         default 0xC0000000
1441
1442 config NR_CPUS
1443         int "Maximum number of CPUs (2-32)"
1444         range 2 32
1445         depends on SMP
1446         default "4"
1447
1448 config HOTPLUG_CPU
1449         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1450         depends on SMP && HOTPLUG && EXPERIMENTAL
1451         help
1452           Say Y here to experiment with turning CPUs off and on.  CPUs
1453           can be controlled through /sys/devices/system/cpu.
1454
1455 config LOCAL_TIMERS
1456         bool "Use local timer interrupts"
1457         depends on SMP
1458         default y
1459         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1460         help
1461           Enable support for local timers on SMP platforms, rather then the
1462           legacy IPI broadcast method.  Local timers allows the system
1463           accounting to be spread across the timer interval, preventing a
1464           "thundering herd" at every timer tick.
1465
1466 source kernel/Kconfig.preempt
1467
1468 config HZ
1469         int
1470         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1471                 ARCH_S5PV210 || ARCH_EXYNOS4
1472         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1473         default AT91_TIMER_HZ if ARCH_AT91
1474         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1475         default 100
1476
1477 config THUMB2_KERNEL
1478         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1479         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1480         select AEABI
1481         select ARM_ASM_UNIFIED
1482         help
1483           By enabling this option, the kernel will be compiled in
1484           Thumb-2 mode. A compiler/assembler that understand the unified
1485           ARM-Thumb syntax is needed.
1486
1487           If unsure, say N.
1488
1489 config THUMB2_AVOID_R_ARM_THM_JUMP11
1490         bool "Work around buggy Thumb-2 short branch relocations in gas"
1491         depends on THUMB2_KERNEL && MODULES
1492         default y
1493         help
1494           Various binutils versions can resolve Thumb-2 branches to
1495           locally-defined, preemptible global symbols as short-range "b.n"
1496           branch instructions.
1497
1498           This is a problem, because there's no guarantee the final
1499           destination of the symbol, or any candidate locations for a
1500           trampoline, are within range of the branch.  For this reason, the
1501           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1502           relocation in modules at all, and it makes little sense to add
1503           support.
1504
1505           The symptom is that the kernel fails with an "unsupported
1506           relocation" error when loading some modules.
1507
1508           Until fixed tools are available, passing
1509           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1510           code which hits this problem, at the cost of a bit of extra runtime
1511           stack usage in some cases.
1512
1513           The problem is described in more detail at:
1514               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1515
1516           Only Thumb-2 kernels are affected.
1517
1518           Unless you are sure your tools don't have this problem, say Y.
1519
1520 config ARM_ASM_UNIFIED
1521         bool
1522
1523 config AEABI
1524         bool "Use the ARM EABI to compile the kernel"
1525         help
1526           This option allows for the kernel to be compiled using the latest
1527           ARM ABI (aka EABI).  This is only useful if you are using a user
1528           space environment that is also compiled with EABI.
1529
1530           Since there are major incompatibilities between the legacy ABI and
1531           EABI, especially with regard to structure member alignment, this
1532           option also changes the kernel syscall calling convention to
1533           disambiguate both ABIs and allow for backward compatibility support
1534           (selected with CONFIG_OABI_COMPAT).
1535
1536           To use this you need GCC version 4.0.0 or later.
1537
1538 config OABI_COMPAT
1539         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1540         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1541         default y
1542         help
1543           This option preserves the old syscall interface along with the
1544           new (ARM EABI) one. It also provides a compatibility layer to
1545           intercept syscalls that have structure arguments which layout
1546           in memory differs between the legacy ABI and the new ARM EABI
1547           (only for non "thumb" binaries). This option adds a tiny
1548           overhead to all syscalls and produces a slightly larger kernel.
1549           If you know you'll be using only pure EABI user space then you
1550           can say N here. If this option is not selected and you attempt
1551           to execute a legacy ABI binary then the result will be
1552           UNPREDICTABLE (in fact it can be predicted that it won't work
1553           at all). If in doubt say Y.
1554
1555 config ARCH_HAS_HOLES_MEMORYMODEL
1556         bool
1557
1558 config ARCH_SPARSEMEM_ENABLE
1559         bool
1560
1561 config ARCH_SPARSEMEM_DEFAULT
1562         def_bool ARCH_SPARSEMEM_ENABLE
1563
1564 config ARCH_SELECT_MEMORY_MODEL
1565         def_bool ARCH_SPARSEMEM_ENABLE
1566
1567 config HAVE_ARCH_PFN_VALID
1568         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1569
1570 config HIGHMEM
1571         bool "High Memory Support"
1572         depends on MMU
1573         help
1574           The address space of ARM processors is only 4 Gigabytes large
1575           and it has to accommodate user address space, kernel address
1576           space as well as some memory mapped IO. That means that, if you
1577           have a large amount of physical memory and/or IO, not all of the
1578           memory can be "permanently mapped" by the kernel. The physical
1579           memory that is not permanently mapped is called "high memory".
1580
1581           Depending on the selected kernel/user memory split, minimum
1582           vmalloc space and actual amount of RAM, you may not need this
1583           option which should result in a slightly faster kernel.
1584
1585           If unsure, say n.
1586
1587 config HIGHPTE
1588         bool "Allocate 2nd-level pagetables from highmem"
1589         depends on HIGHMEM
1590
1591 config HW_PERF_EVENTS
1592         bool "Enable hardware performance counter support for perf events"
1593         depends on PERF_EVENTS && CPU_HAS_PMU
1594         default y
1595         help
1596           Enable hardware performance counter support for perf events. If
1597           disabled, perf events will use software events only.
1598
1599 source "mm/Kconfig"
1600
1601 config FORCE_MAX_ZONEORDER
1602         int "Maximum zone order" if ARCH_SHMOBILE
1603         range 11 64 if ARCH_SHMOBILE
1604         default "9" if SA1111
1605         default "11"
1606         help
1607           The kernel memory allocator divides physically contiguous memory
1608           blocks into "zones", where each zone is a power of two number of
1609           pages.  This option selects the largest power of two that the kernel
1610           keeps in the memory allocator.  If you need to allocate very large
1611           blocks of physically contiguous memory, then you may need to
1612           increase this value.
1613
1614           This config option is actually maximum order plus one. For example,
1615           a value of 11 means that the largest free memory block is 2^10 pages.
1616
1617 config LEDS
1618         bool "Timer and CPU usage LEDs"
1619         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1620                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1621                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1622                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1623                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1624                    ARCH_AT91 || ARCH_DAVINCI || \
1625                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1626         help
1627           If you say Y here, the LEDs on your machine will be used
1628           to provide useful information about your current system status.
1629
1630           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1631           be able to select which LEDs are active using the options below. If
1632           you are compiling a kernel for the EBSA-110 or the LART however, the
1633           red LED will simply flash regularly to indicate that the system is
1634           still functional. It is safe to say Y here if you have a CATS
1635           system, but the driver will do nothing.
1636
1637 config LEDS_TIMER
1638         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1639                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1640                             || MACH_OMAP_PERSEUS2
1641         depends on LEDS
1642         depends on !GENERIC_CLOCKEVENTS
1643         default y if ARCH_EBSA110
1644         help
1645           If you say Y here, one of the system LEDs (the green one on the
1646           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1647           will flash regularly to indicate that the system is still
1648           operational. This is mainly useful to kernel hackers who are
1649           debugging unstable kernels.
1650
1651           The LART uses the same LED for both Timer LED and CPU usage LED
1652           functions. You may choose to use both, but the Timer LED function
1653           will overrule the CPU usage LED.
1654
1655 config LEDS_CPU
1656         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1657                         !ARCH_OMAP) \
1658                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1659                         || MACH_OMAP_PERSEUS2
1660         depends on LEDS
1661         help
1662           If you say Y here, the red LED will be used to give a good real
1663           time indication of CPU usage, by lighting whenever the idle task
1664           is not currently executing.
1665
1666           The LART uses the same LED for both Timer LED and CPU usage LED
1667           functions. You may choose to use both, but the Timer LED function
1668           will overrule the CPU usage LED.
1669
1670 config ALIGNMENT_TRAP
1671         bool
1672         depends on CPU_CP15_MMU
1673         default y if !ARCH_EBSA110
1674         select HAVE_PROC_CPU if PROC_FS
1675         help
1676           ARM processors cannot fetch/store information which is not
1677           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1678           address divisible by 4. On 32-bit ARM processors, these non-aligned
1679           fetch/store instructions will be emulated in software if you say
1680           here, which has a severe performance impact. This is necessary for
1681           correct operation of some network protocols. With an IP-only
1682           configuration it is safe to say N, otherwise say Y.
1683
1684 config UACCESS_WITH_MEMCPY
1685         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1686         depends on MMU && EXPERIMENTAL
1687         default y if CPU_FEROCEON
1688         help
1689           Implement faster copy_to_user and clear_user methods for CPU
1690           cores where a 8-word STM instruction give significantly higher
1691           memory write throughput than a sequence of individual 32bit stores.
1692
1693           A possible side effect is a slight increase in scheduling latency
1694           between threads sharing the same address space if they invoke
1695           such copy operations with large buffers.
1696
1697           However, if the CPU data cache is using a write-allocate mode,
1698           this option is unlikely to provide any performance gain.
1699
1700 config SECCOMP
1701         bool
1702         prompt "Enable seccomp to safely compute untrusted bytecode"
1703         ---help---
1704           This kernel feature is useful for number crunching applications
1705           that may need to compute untrusted bytecode during their
1706           execution. By using pipes or other transports made available to
1707           the process as file descriptors supporting the read/write
1708           syscalls, it's possible to isolate those applications in
1709           their own address space using seccomp. Once seccomp is
1710           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1711           and the task is only allowed to execute a few safe syscalls
1712           defined by each seccomp mode.
1713
1714 config CC_STACKPROTECTOR
1715         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1716         depends on EXPERIMENTAL
1717         help
1718           This option turns on the -fstack-protector GCC feature. This
1719           feature puts, at the beginning of functions, a canary value on
1720           the stack just before the return address, and validates
1721           the value just before actually returning.  Stack based buffer
1722           overflows (that need to overwrite this return address) now also
1723           overwrite the canary, which gets detected and the attack is then
1724           neutralized via a kernel panic.
1725           This feature requires gcc version 4.2 or above.
1726
1727 config DEPRECATED_PARAM_STRUCT
1728         bool "Provide old way to pass kernel parameters"
1729         help
1730           This was deprecated in 2001 and announced to live on for 5 years.
1731           Some old boot loaders still use this way.
1732
1733 endmenu
1734
1735 menu "Boot options"
1736
1737 config USE_OF
1738         bool "Flattened Device Tree support"
1739         select OF
1740         select OF_EARLY_FLATTREE
1741         select IRQ_DOMAIN
1742         help
1743           Include support for flattened device tree machine descriptions.
1744
1745 # Compressed boot loader in ROM.  Yes, we really want to ask about
1746 # TEXT and BSS so we preserve their values in the config files.
1747 config ZBOOT_ROM_TEXT
1748         hex "Compressed ROM boot loader base address"
1749         default "0"
1750         help
1751           The physical address at which the ROM-able zImage is to be
1752           placed in the target.  Platforms which normally make use of
1753           ROM-able zImage formats normally set this to a suitable
1754           value in their defconfig file.
1755
1756           If ZBOOT_ROM is not enabled, this has no effect.
1757
1758 config ZBOOT_ROM_BSS
1759         hex "Compressed ROM boot loader BSS address"
1760         default "0"
1761         help
1762           The base address of an area of read/write memory in the target
1763           for the ROM-able zImage which must be available while the
1764           decompressor is running. It must be large enough to hold the
1765           entire decompressed kernel plus an additional 128 KiB.
1766           Platforms which normally make use of ROM-able zImage formats
1767           normally set this to a suitable value in their defconfig file.
1768
1769           If ZBOOT_ROM is not enabled, this has no effect.
1770
1771 config ZBOOT_ROM
1772         bool "Compressed boot loader in ROM/flash"
1773         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1774         help
1775           Say Y here if you intend to execute your compressed kernel image
1776           (zImage) directly from ROM or flash.  If unsure, say N.
1777
1778 choice
1779         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1780         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1781         default ZBOOT_ROM_NONE
1782         help
1783           Include experimental SD/MMC loading code in the ROM-able zImage.
1784           With this enabled it is possible to write the the ROM-able zImage
1785           kernel image to an MMC or SD card and boot the kernel straight
1786           from the reset vector. At reset the processor Mask ROM will load
1787           the first part of the the ROM-able zImage which in turn loads the
1788           rest the kernel image to RAM.
1789
1790 config ZBOOT_ROM_NONE
1791         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1792         help
1793           Do not load image from SD or MMC
1794
1795 config ZBOOT_ROM_MMCIF
1796         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1797         help
1798           Load image from MMCIF hardware block.
1799
1800 config ZBOOT_ROM_SH_MOBILE_SDHI
1801         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1802         help
1803           Load image from SDHI hardware block
1804
1805 endchoice
1806
1807 config CMDLINE
1808         string "Default kernel command string"
1809         default ""
1810         help
1811           On some architectures (EBSA110 and CATS), there is currently no way
1812           for the boot loader to pass arguments to the kernel. For these
1813           architectures, you should supply some command-line options at build
1814           time by entering them here. As a minimum, you should specify the
1815           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1816
1817 choice
1818         prompt "Kernel command line type" if CMDLINE != ""
1819         default CMDLINE_FROM_BOOTLOADER
1820
1821 config CMDLINE_FROM_BOOTLOADER
1822         bool "Use bootloader kernel arguments if available"
1823         help
1824           Uses the command-line options passed by the boot loader. If
1825           the boot loader doesn't provide any, the default kernel command
1826           string provided in CMDLINE will be used.
1827
1828 config CMDLINE_EXTEND
1829         bool "Extend bootloader kernel arguments"
1830         help
1831           The command-line arguments provided by the boot loader will be
1832           appended to the default kernel command string.
1833
1834 config CMDLINE_FORCE
1835         bool "Always use the default kernel command string"
1836         help
1837           Always use the default kernel command string, even if the boot
1838           loader passes other arguments to the kernel.
1839           This is useful if you cannot or don't want to change the
1840           command-line options your boot loader passes to the kernel.
1841 endchoice
1842
1843 config XIP_KERNEL
1844         bool "Kernel Execute-In-Place from ROM"
1845         depends on !ZBOOT_ROM
1846         help
1847           Execute-In-Place allows the kernel to run from non-volatile storage
1848           directly addressable by the CPU, such as NOR flash. This saves RAM
1849           space since the text section of the kernel is not loaded from flash
1850           to RAM.  Read-write sections, such as the data section and stack,
1851           are still copied to RAM.  The XIP kernel is not compressed since
1852           it has to run directly from flash, so it will take more space to
1853           store it.  The flash address used to link the kernel object files,
1854           and for storing it, is configuration dependent. Therefore, if you
1855           say Y here, you must know the proper physical address where to
1856           store the kernel image depending on your own flash memory usage.
1857
1858           Also note that the make target becomes "make xipImage" rather than
1859           "make zImage" or "make Image".  The final kernel binary to put in
1860           ROM memory will be arch/arm/boot/xipImage.
1861
1862           If unsure, say N.
1863
1864 config XIP_PHYS_ADDR
1865         hex "XIP Kernel Physical Location"
1866         depends on XIP_KERNEL
1867         default "0x00080000"
1868         help
1869           This is the physical address in your flash memory the kernel will
1870           be linked for and stored to.  This address is dependent on your
1871           own flash usage.
1872
1873 config KEXEC
1874         bool "Kexec system call (EXPERIMENTAL)"
1875         depends on EXPERIMENTAL
1876         help
1877           kexec is a system call that implements the ability to shutdown your
1878           current kernel, and to start another kernel.  It is like a reboot
1879           but it is independent of the system firmware.   And like a reboot
1880           you can start any kernel with it, not just Linux.
1881
1882           It is an ongoing process to be certain the hardware in a machine
1883           is properly shutdown, so do not be surprised if this code does not
1884           initially work for you.  It may help to enable device hotplugging
1885           support.
1886
1887 config ATAGS_PROC
1888         bool "Export atags in procfs"
1889         depends on KEXEC
1890         default y
1891         help
1892           Should the atags used to boot the kernel be exported in an "atags"
1893           file in procfs. Useful with kexec.
1894
1895 config CRASH_DUMP
1896         bool "Build kdump crash kernel (EXPERIMENTAL)"
1897         depends on EXPERIMENTAL
1898         help
1899           Generate crash dump after being started by kexec. This should
1900           be normally only set in special crash dump kernels which are
1901           loaded in the main kernel with kexec-tools into a specially
1902           reserved region and then later executed after a crash by
1903           kdump/kexec. The crash dump kernel must be compiled to a
1904           memory address not used by the main kernel
1905
1906           For more details see Documentation/kdump/kdump.txt
1907
1908 config AUTO_ZRELADDR
1909         bool "Auto calculation of the decompressed kernel image address"
1910         depends on !ZBOOT_ROM && !ARCH_U300
1911         help
1912           ZRELADDR is the physical address where the decompressed kernel
1913           image will be placed. If AUTO_ZRELADDR is selected, the address
1914           will be determined at run-time by masking the current IP with
1915           0xf8000000. This assumes the zImage being placed in the first 128MB
1916           from start of memory.
1917
1918 endmenu
1919
1920 menu "CPU Power Management"
1921
1922 if ARCH_HAS_CPUFREQ
1923
1924 source "drivers/cpufreq/Kconfig"
1925
1926 config CPU_FREQ_IMX
1927         tristate "CPUfreq driver for i.MX CPUs"
1928         depends on ARCH_MXC && CPU_FREQ
1929         help
1930           This enables the CPUfreq driver for i.MX CPUs.
1931
1932 config CPU_FREQ_SA1100
1933         bool
1934
1935 config CPU_FREQ_SA1110
1936         bool
1937
1938 config CPU_FREQ_INTEGRATOR
1939         tristate "CPUfreq driver for ARM Integrator CPUs"
1940         depends on ARCH_INTEGRATOR && CPU_FREQ
1941         default y
1942         help
1943           This enables the CPUfreq driver for ARM Integrator CPUs.
1944
1945           For details, take a look at <file:Documentation/cpu-freq>.
1946
1947           If in doubt, say Y.
1948
1949 config CPU_FREQ_PXA
1950         bool
1951         depends on CPU_FREQ && ARCH_PXA && PXA25x
1952         default y
1953         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1954
1955 config CPU_FREQ_S3C
1956         bool
1957         help
1958           Internal configuration node for common cpufreq on Samsung SoC
1959
1960 config CPU_FREQ_S3C24XX
1961         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1962         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1963         select CPU_FREQ_S3C
1964         help
1965           This enables the CPUfreq driver for the Samsung S3C24XX family
1966           of CPUs.
1967
1968           For details, take a look at <file:Documentation/cpu-freq>.
1969
1970           If in doubt, say N.
1971
1972 config CPU_FREQ_S3C24XX_PLL
1973         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1974         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1975         help
1976           Compile in support for changing the PLL frequency from the
1977           S3C24XX series CPUfreq driver. The PLL takes time to settle
1978           after a frequency change, so by default it is not enabled.
1979
1980           This also means that the PLL tables for the selected CPU(s) will
1981           be built which may increase the size of the kernel image.
1982
1983 config CPU_FREQ_S3C24XX_DEBUG
1984         bool "Debug CPUfreq Samsung driver core"
1985         depends on CPU_FREQ_S3C24XX
1986         help
1987           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1988
1989 config CPU_FREQ_S3C24XX_IODEBUG
1990         bool "Debug CPUfreq Samsung driver IO timing"
1991         depends on CPU_FREQ_S3C24XX
1992         help
1993           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1994
1995 config CPU_FREQ_S3C24XX_DEBUGFS
1996         bool "Export debugfs for CPUFreq"
1997         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1998         help
1999           Export status information via debugfs.
2000
2001 endif
2002
2003 source "drivers/cpuidle/Kconfig"
2004
2005 endmenu
2006
2007 menu "Floating point emulation"
2008
2009 comment "At least one emulation must be selected"
2010
2011 config FPE_NWFPE
2012         bool "NWFPE math emulation"
2013         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2014         ---help---
2015           Say Y to include the NWFPE floating point emulator in the kernel.
2016           This is necessary to run most binaries. Linux does not currently
2017           support floating point hardware so you need to say Y here even if
2018           your machine has an FPA or floating point co-processor podule.
2019
2020           You may say N here if you are going to load the Acorn FPEmulator
2021           early in the bootup.
2022
2023 config FPE_NWFPE_XP
2024         bool "Support extended precision"
2025         depends on FPE_NWFPE
2026         help
2027           Say Y to include 80-bit support in the kernel floating-point
2028           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2029           Note that gcc does not generate 80-bit operations by default,
2030           so in most cases this option only enlarges the size of the
2031           floating point emulator without any good reason.
2032
2033           You almost surely want to say N here.
2034
2035 config FPE_FASTFPE
2036         bool "FastFPE math emulation (EXPERIMENTAL)"
2037         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2038         ---help---
2039           Say Y here to include the FAST floating point emulator in the kernel.
2040           This is an experimental much faster emulator which now also has full
2041           precision for the mantissa.  It does not support any exceptions.
2042           It is very simple, and approximately 3-6 times faster than NWFPE.
2043
2044           It should be sufficient for most programs.  It may be not suitable
2045           for scientific calculations, but you have to check this for yourself.
2046           If you do not feel you need a faster FP emulation you should better
2047           choose NWFPE.
2048
2049 config VFP
2050         bool "VFP-format floating point maths"
2051         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2052         help
2053           Say Y to include VFP support code in the kernel. This is needed
2054           if your hardware includes a VFP unit.
2055
2056           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2057           release notes and additional status information.
2058
2059           Say N if your target does not have VFP hardware.
2060
2061 config VFPv3
2062         bool
2063         depends on VFP
2064         default y if CPU_V7
2065
2066 config NEON
2067         bool "Advanced SIMD (NEON) Extension support"
2068         depends on VFPv3 && CPU_V7
2069         help
2070           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2071           Extension.
2072
2073 endmenu
2074
2075 menu "Userspace binary formats"
2076
2077 source "fs/Kconfig.binfmt"
2078
2079 config ARTHUR
2080         tristate "RISC OS personality"
2081         depends on !AEABI
2082         help
2083           Say Y here to include the kernel code necessary if you want to run
2084           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2085           experimental; if this sounds frightening, say N and sleep in peace.
2086           You can also say M here to compile this support as a module (which
2087           will be called arthur).
2088
2089 endmenu
2090
2091 menu "Power management options"
2092
2093 source "kernel/power/Kconfig"
2094
2095 config ARCH_SUSPEND_POSSIBLE
2096         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2097         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2098                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2099         def_bool y
2100
2101 endmenu
2102
2103 source "net/Kconfig"
2104
2105 source "drivers/Kconfig"
2106
2107 source "fs/Kconfig"
2108
2109 source "arch/arm/Kconfig.debug"
2110
2111 source "security/Kconfig"
2112
2113 source "crypto/Kconfig"
2114
2115 source "lib/Kconfig"