Merge branches 'consolidate-clksrc', 'consolidate-flash', 'consolidate-generic',...
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if (!XIP_KERNEL && !THUMB2_KERNEL)
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         help
33           The ARM series is a line of low-power-consumption RISC chip designs
34           licensed by ARM Ltd and targeted at embedded applications and
35           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
36           manufactured, but legacy ARM-based PC hardware remains popular in
37           Europe.  There is an ARM Linux project with a web page at
38           <http://www.arm.linux.org.uk/>.
39
40 config HAVE_PWM
41         bool
42
43 config MIGHT_HAVE_PCI
44         bool
45
46 config SYS_SUPPORTS_APM_EMULATION
47         bool
48
49 config HAVE_SCHED_CLOCK
50         bool
51
52 config GENERIC_GPIO
53         bool
54
55 config ARCH_USES_GETTIMEOFFSET
56         bool
57         default n
58
59 config GENERIC_CLOCKEVENTS
60         bool
61
62 config GENERIC_CLOCKEVENTS_BROADCAST
63         bool
64         depends on GENERIC_CLOCKEVENTS
65         default y if SMP
66
67 config KTIME_SCALAR
68         bool
69         default y
70
71 config HAVE_TCM
72         bool
73         select GENERIC_ALLOCATOR
74
75 config HAVE_PROC_CPU
76         bool
77
78 config NO_IOPORT
79         bool
80
81 config EISA
82         bool
83         ---help---
84           The Extended Industry Standard Architecture (EISA) bus was
85           developed as an open alternative to the IBM MicroChannel bus.
86
87           The EISA bus provided some of the features of the IBM MicroChannel
88           bus while maintaining backward compatibility with cards made for
89           the older ISA bus.  The EISA bus saw limited use between 1988 and
90           1995 when it was made obsolete by the PCI bus.
91
92           Say Y here if you are building a kernel for an EISA-based machine.
93
94           Otherwise, say N.
95
96 config SBUS
97         bool
98
99 config MCA
100         bool
101         help
102           MicroChannel Architecture is found in some IBM PS/2 machines and
103           laptops.  It is a bus system similar to PCI or ISA. See
104           <file:Documentation/mca.txt> (and especially the web page given
105           there) before attempting to build an MCA bus kernel.
106
107 config STACKTRACE_SUPPORT
108         bool
109         default y
110
111 config HAVE_LATENCYTOP_SUPPORT
112         bool
113         depends on !SMP
114         default y
115
116 config LOCKDEP_SUPPORT
117         bool
118         default y
119
120 config TRACE_IRQFLAGS_SUPPORT
121         bool
122         default y
123
124 config HARDIRQS_SW_RESEND
125         bool
126         default y
127
128 config GENERIC_IRQ_PROBE
129         bool
130         default y
131
132 config GENERIC_LOCKBREAK
133         bool
134         default y
135         depends on SMP && PREEMPT
136
137 config RWSEM_GENERIC_SPINLOCK
138         bool
139         default y
140
141 config RWSEM_XCHGADD_ALGORITHM
142         bool
143
144 config ARCH_HAS_ILOG2_U32
145         bool
146
147 config ARCH_HAS_ILOG2_U64
148         bool
149
150 config ARCH_HAS_CPUFREQ
151         bool
152         help
153           Internal node to signify that the ARCH has CPUFREQ support
154           and that the relevant menu configurations are displayed for
155           it.
156
157 config ARCH_HAS_CPU_IDLE_WAIT
158        def_bool y
159
160 config GENERIC_HWEIGHT
161         bool
162         default y
163
164 config GENERIC_CALIBRATE_DELAY
165         bool
166         default y
167
168 config ARCH_MAY_HAVE_PC_FDC
169         bool
170
171 config ZONE_DMA
172         bool
173
174 config NEED_DMA_MAP_STATE
175        def_bool y
176
177 config GENERIC_ISA_DMA
178         bool
179
180 config FIQ
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime (EXPERIMENTAL)"
196         depends on EXPERIMENTAL
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt translation functions at runtime according to
201           the position of the kernel in system memory.
202
203           This can only be used with non-XIP with MMU kernels where
204           the base of physical memory is at a 16MB boundary.
205
206 config ARM_PATCH_PHYS_VIRT_16BIT
207         def_bool y
208         depends on ARM_PATCH_PHYS_VIRT && ARCH_MSM
209
210 source "init/Kconfig"
211
212 source "kernel/Kconfig.freezer"
213
214 menu "System Type"
215
216 config MMU
217         bool "MMU-based Paged Memory Management Support"
218         default y
219         help
220           Select if you want MMU-based virtualised addressing space
221           support by paged memory management. If unsure, say 'Y'.
222
223 #
224 # The "ARM system type" choice list is ordered alphabetically by option
225 # text.  Please add new entries in the option alphabetic order.
226 #
227 choice
228         prompt "ARM system type"
229         default ARCH_VERSATILE
230
231 config ARCH_INTEGRATOR
232         bool "ARM Ltd. Integrator family"
233         select ARM_AMBA
234         select ARCH_HAS_CPUFREQ
235         select CLKDEV_LOOKUP
236         select ICST
237         select GENERIC_CLOCKEVENTS
238         select PLAT_VERSATILE
239         select PLAT_VERSATILE_FPGA_IRQ
240         help
241           Support for ARM's Integrator platform.
242
243 config ARCH_REALVIEW
244         bool "ARM Ltd. RealView family"
245         select ARM_AMBA
246         select CLKDEV_LOOKUP
247         select ICST
248         select GENERIC_CLOCKEVENTS
249         select ARCH_WANT_OPTIONAL_GPIOLIB
250         select PLAT_VERSATILE
251         select PLAT_VERSATILE_CLCD
252         select ARM_TIMER_SP804
253         select GPIO_PL061 if GPIOLIB
254         help
255           This enables support for ARM Ltd RealView boards.
256
257 config ARCH_VERSATILE
258         bool "ARM Ltd. Versatile family"
259         select ARM_AMBA
260         select ARM_VIC
261         select CLKDEV_LOOKUP
262         select ICST
263         select GENERIC_CLOCKEVENTS
264         select ARCH_WANT_OPTIONAL_GPIOLIB
265         select PLAT_VERSATILE
266         select PLAT_VERSATILE_CLCD
267         select PLAT_VERSATILE_FPGA_IRQ
268         select ARM_TIMER_SP804
269         help
270           This enables support for ARM Ltd Versatile board.
271
272 config ARCH_VEXPRESS
273         bool "ARM Ltd. Versatile Express family"
274         select ARCH_WANT_OPTIONAL_GPIOLIB
275         select ARM_AMBA
276         select ARM_TIMER_SP804
277         select CLKDEV_LOOKUP
278         select GENERIC_CLOCKEVENTS
279         select HAVE_CLK
280         select HAVE_PATA_PLATFORM
281         select ICST
282         select PLAT_VERSATILE
283         select PLAT_VERSATILE_CLCD
284         help
285           This enables support for the ARM Ltd Versatile Express boards.
286
287 config ARCH_AT91
288         bool "Atmel AT91"
289         select ARCH_REQUIRE_GPIOLIB
290         select HAVE_CLK
291         help
292           This enables support for systems based on the Atmel AT91RM9200,
293           AT91SAM9 and AT91CAP9 processors.
294
295 config ARCH_BCMRING
296         bool "Broadcom BCMRING"
297         depends on MMU
298         select CPU_V6
299         select ARM_AMBA
300         select ARM_TIMER_SP804
301         select CLKDEV_LOOKUP
302         select GENERIC_CLOCKEVENTS
303         select ARCH_WANT_OPTIONAL_GPIOLIB
304         help
305           Support for Broadcom's BCMRing platform.
306
307 config ARCH_CLPS711X
308         bool "Cirrus Logic CLPS711x/EP721x-based"
309         select CPU_ARM720T
310         select ARCH_USES_GETTIMEOFFSET
311         help
312           Support for Cirrus Logic 711x/721x based boards.
313
314 config ARCH_CNS3XXX
315         bool "Cavium Networks CNS3XXX family"
316         select CPU_V6
317         select GENERIC_CLOCKEVENTS
318         select ARM_GIC
319         select MIGHT_HAVE_PCI
320         select PCI_DOMAINS if PCI
321         help
322           Support for Cavium Networks CNS3XXX platform.
323
324 config ARCH_GEMINI
325         bool "Cortina Systems Gemini"
326         select CPU_FA526
327         select ARCH_REQUIRE_GPIOLIB
328         select ARCH_USES_GETTIMEOFFSET
329         help
330           Support for the Cortina Systems Gemini family SoCs
331
332 config ARCH_EBSA110
333         bool "EBSA-110"
334         select CPU_SA110
335         select ISA
336         select NO_IOPORT
337         select ARCH_USES_GETTIMEOFFSET
338         help
339           This is an evaluation board for the StrongARM processor available
340           from Digital. It has limited hardware on-board, including an
341           Ethernet interface, two PCMCIA sockets, two serial ports and a
342           parallel port.
343
344 config ARCH_EP93XX
345         bool "EP93xx-based"
346         select CPU_ARM920T
347         select ARM_AMBA
348         select ARM_VIC
349         select CLKDEV_LOOKUP
350         select ARCH_REQUIRE_GPIOLIB
351         select ARCH_HAS_HOLES_MEMORYMODEL
352         select ARCH_USES_GETTIMEOFFSET
353         help
354           This enables support for the Cirrus EP93xx series of CPUs.
355
356 config ARCH_FOOTBRIDGE
357         bool "FootBridge"
358         select CPU_SA110
359         select FOOTBRIDGE
360         select GENERIC_CLOCKEVENTS
361         help
362           Support for systems based on the DC21285 companion chip
363           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
364
365 config ARCH_MXC
366         bool "Freescale MXC/iMX-based"
367         select GENERIC_CLOCKEVENTS
368         select ARCH_REQUIRE_GPIOLIB
369         select CLKDEV_LOOKUP
370         select CLKSRC_MMIO
371         select HAVE_SCHED_CLOCK
372         help
373           Support for Freescale MXC/iMX-based family of processors
374
375 config ARCH_MXS
376         bool "Freescale MXS-based"
377         select GENERIC_CLOCKEVENTS
378         select ARCH_REQUIRE_GPIOLIB
379         select CLKDEV_LOOKUP
380         select CLKSRC_MMIO
381         help
382           Support for Freescale MXS-based family of processors
383
384 config ARCH_NETX
385         bool "Hilscher NetX based"
386         select CLKSRC_MMIO
387         select CPU_ARM926T
388         select ARM_VIC
389         select GENERIC_CLOCKEVENTS
390         help
391           This enables support for systems based on the Hilscher NetX Soc
392
393 config ARCH_H720X
394         bool "Hynix HMS720x-based"
395         select CPU_ARM720T
396         select ISA_DMA_API
397         select ARCH_USES_GETTIMEOFFSET
398         help
399           This enables support for systems based on the Hynix HMS720x
400
401 config ARCH_IOP13XX
402         bool "IOP13xx-based"
403         depends on MMU
404         select CPU_XSC3
405         select PLAT_IOP
406         select PCI
407         select ARCH_SUPPORTS_MSI
408         select VMSPLIT_1G
409         help
410           Support for Intel's IOP13XX (XScale) family of processors.
411
412 config ARCH_IOP32X
413         bool "IOP32x-based"
414         depends on MMU
415         select CPU_XSCALE
416         select PLAT_IOP
417         select PCI
418         select ARCH_REQUIRE_GPIOLIB
419         help
420           Support for Intel's 80219 and IOP32X (XScale) family of
421           processors.
422
423 config ARCH_IOP33X
424         bool "IOP33x-based"
425         depends on MMU
426         select CPU_XSCALE
427         select PLAT_IOP
428         select PCI
429         select ARCH_REQUIRE_GPIOLIB
430         help
431           Support for Intel's IOP33X (XScale) family of processors.
432
433 config ARCH_IXP23XX
434         bool "IXP23XX-based"
435         depends on MMU
436         select CPU_XSC3
437         select PCI
438         select ARCH_USES_GETTIMEOFFSET
439         help
440           Support for Intel's IXP23xx (XScale) family of processors.
441
442 config ARCH_IXP2000
443         bool "IXP2400/2800-based"
444         depends on MMU
445         select CPU_XSCALE
446         select PCI
447         select ARCH_USES_GETTIMEOFFSET
448         help
449           Support for Intel's IXP2400/2800 (XScale) family of processors.
450
451 config ARCH_IXP4XX
452         bool "IXP4xx-based"
453         depends on MMU
454         select CLKSRC_MMIO
455         select CPU_XSCALE
456         select GENERIC_GPIO
457         select GENERIC_CLOCKEVENTS
458         select HAVE_SCHED_CLOCK
459         select MIGHT_HAVE_PCI
460         select DMABOUNCE if PCI
461         help
462           Support for Intel's IXP4XX (XScale) family of processors.
463
464 config ARCH_DOVE
465         bool "Marvell Dove"
466         select CPU_V6K
467         select PCI
468         select ARCH_REQUIRE_GPIOLIB
469         select GENERIC_CLOCKEVENTS
470         select PLAT_ORION
471         help
472           Support for the Marvell Dove SoC 88AP510
473
474 config ARCH_KIRKWOOD
475         bool "Marvell Kirkwood"
476         select CPU_FEROCEON
477         select PCI
478         select ARCH_REQUIRE_GPIOLIB
479         select GENERIC_CLOCKEVENTS
480         select PLAT_ORION
481         help
482           Support for the following Marvell Kirkwood series SoCs:
483           88F6180, 88F6192 and 88F6281.
484
485 config ARCH_LOKI
486         bool "Marvell Loki (88RC8480)"
487         select CPU_FEROCEON
488         select GENERIC_CLOCKEVENTS
489         select PLAT_ORION
490         help
491           Support for the Marvell Loki (88RC8480) SoC.
492
493 config ARCH_LPC32XX
494         bool "NXP LPC32XX"
495         select CLKSRC_MMIO
496         select CPU_ARM926T
497         select ARCH_REQUIRE_GPIOLIB
498         select HAVE_IDE
499         select ARM_AMBA
500         select USB_ARCH_HAS_OHCI
501         select CLKDEV_LOOKUP
502         select GENERIC_TIME
503         select GENERIC_CLOCKEVENTS
504         help
505           Support for the NXP LPC32XX family of processors
506
507 config ARCH_MV78XX0
508         bool "Marvell MV78xx0"
509         select CPU_FEROCEON
510         select PCI
511         select ARCH_REQUIRE_GPIOLIB
512         select GENERIC_CLOCKEVENTS
513         select PLAT_ORION
514         help
515           Support for the following Marvell MV78xx0 series SoCs:
516           MV781x0, MV782x0.
517
518 config ARCH_ORION5X
519         bool "Marvell Orion"
520         depends on MMU
521         select CPU_FEROCEON
522         select PCI
523         select ARCH_REQUIRE_GPIOLIB
524         select GENERIC_CLOCKEVENTS
525         select PLAT_ORION
526         help
527           Support for the following Marvell Orion 5x series SoCs:
528           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
529           Orion-2 (5281), Orion-1-90 (6183).
530
531 config ARCH_MMP
532         bool "Marvell PXA168/910/MMP2"
533         depends on MMU
534         select ARCH_REQUIRE_GPIOLIB
535         select CLKDEV_LOOKUP
536         select GENERIC_CLOCKEVENTS
537         select HAVE_SCHED_CLOCK
538         select TICK_ONESHOT
539         select PLAT_PXA
540         select SPARSE_IRQ
541         help
542           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
543
544 config ARCH_KS8695
545         bool "Micrel/Kendin KS8695"
546         select CPU_ARM922T
547         select ARCH_REQUIRE_GPIOLIB
548         select ARCH_USES_GETTIMEOFFSET
549         help
550           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
551           System-on-Chip devices.
552
553 config ARCH_NS9XXX
554         bool "NetSilicon NS9xxx"
555         select CPU_ARM926T
556         select GENERIC_GPIO
557         select GENERIC_CLOCKEVENTS
558         select HAVE_CLK
559         help
560           Say Y here if you intend to run this kernel on a NetSilicon NS9xxx
561           System.
562
563           <http://www.digi.com/products/microprocessors/index.jsp>
564
565 config ARCH_W90X900
566         bool "Nuvoton W90X900 CPU"
567         select CPU_ARM926T
568         select ARCH_REQUIRE_GPIOLIB
569         select CLKDEV_LOOKUP
570         select CLKSRC_MMIO
571         select GENERIC_CLOCKEVENTS
572         help
573           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
574           At present, the w90x900 has been renamed nuc900, regarding
575           the ARM series product line, you can login the following
576           link address to know more.
577
578           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
579                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
580
581 config ARCH_NUC93X
582         bool "Nuvoton NUC93X CPU"
583         select CPU_ARM926T
584         select CLKDEV_LOOKUP
585         help
586           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
587           low-power and high performance MPEG-4/JPEG multimedia controller chip.
588
589 config ARCH_TEGRA
590         bool "NVIDIA Tegra"
591         select CLKDEV_LOOKUP
592         select CLKSRC_MMIO
593         select GENERIC_TIME
594         select GENERIC_CLOCKEVENTS
595         select GENERIC_GPIO
596         select HAVE_CLK
597         select HAVE_SCHED_CLOCK
598         select ARCH_HAS_BARRIERS if CACHE_L2X0
599         select ARCH_HAS_CPUFREQ
600         help
601           This enables support for NVIDIA Tegra based systems (Tegra APX,
602           Tegra 6xx and Tegra 2 series).
603
604 config ARCH_PNX4008
605         bool "Philips Nexperia PNX4008 Mobile"
606         select CPU_ARM926T
607         select CLKDEV_LOOKUP
608         select ARCH_USES_GETTIMEOFFSET
609         help
610           This enables support for Philips PNX4008 mobile platform.
611
612 config ARCH_PXA
613         bool "PXA2xx/PXA3xx-based"
614         depends on MMU
615         select ARCH_MTD_XIP
616         select ARCH_HAS_CPUFREQ
617         select CLKDEV_LOOKUP
618         select CLKSRC_MMIO
619         select ARCH_REQUIRE_GPIOLIB
620         select GENERIC_CLOCKEVENTS
621         select HAVE_SCHED_CLOCK
622         select TICK_ONESHOT
623         select PLAT_PXA
624         select SPARSE_IRQ
625         help
626           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
627
628 config ARCH_MSM
629         bool "Qualcomm MSM"
630         select HAVE_CLK
631         select GENERIC_CLOCKEVENTS
632         select ARCH_REQUIRE_GPIOLIB
633         select CLKDEV_LOOKUP
634         help
635           Support for Qualcomm MSM/QSD based systems.  This runs on the
636           apps processor of the MSM/QSD and depends on a shared memory
637           interface to the modem processor which runs the baseband
638           stack and controls some vital subsystems
639           (clock and power control, etc).
640
641 config ARCH_SHMOBILE
642         bool "Renesas SH-Mobile / R-Mobile"
643         select HAVE_CLK
644         select CLKDEV_LOOKUP
645         select GENERIC_CLOCKEVENTS
646         select NO_IOPORT
647         select SPARSE_IRQ
648         select MULTI_IRQ_HANDLER
649         help
650           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
651
652 config ARCH_RPC
653         bool "RiscPC"
654         select ARCH_ACORN
655         select FIQ
656         select TIMER_ACORN
657         select ARCH_MAY_HAVE_PC_FDC
658         select HAVE_PATA_PLATFORM
659         select ISA_DMA_API
660         select NO_IOPORT
661         select ARCH_SPARSEMEM_ENABLE
662         select ARCH_USES_GETTIMEOFFSET
663         help
664           On the Acorn Risc-PC, Linux can support the internal IDE disk and
665           CD-ROM interface, serial and parallel port, and the floppy drive.
666
667 config ARCH_SA1100
668         bool "SA1100-based"
669         select CLKSRC_MMIO
670         select CPU_SA1100
671         select ISA
672         select ARCH_SPARSEMEM_ENABLE
673         select ARCH_MTD_XIP
674         select ARCH_HAS_CPUFREQ
675         select CPU_FREQ
676         select GENERIC_CLOCKEVENTS
677         select HAVE_CLK
678         select HAVE_SCHED_CLOCK
679         select TICK_ONESHOT
680         select ARCH_REQUIRE_GPIOLIB
681         help
682           Support for StrongARM 11x0 based boards.
683
684 config ARCH_S3C2410
685         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
686         select GENERIC_GPIO
687         select ARCH_HAS_CPUFREQ
688         select HAVE_CLK
689         select ARCH_USES_GETTIMEOFFSET
690         select HAVE_S3C2410_I2C if I2C
691         help
692           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
693           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
694           the Samsung SMDK2410 development board (and derivatives).
695
696           Note, the S3C2416 and the S3C2450 are so close that they even share
697           the same SoC ID code. This means that there is no separate machine
698           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
699
700 config ARCH_S3C64XX
701         bool "Samsung S3C64XX"
702         select PLAT_SAMSUNG
703         select CPU_V6
704         select ARM_VIC
705         select HAVE_CLK
706         select NO_IOPORT
707         select ARCH_USES_GETTIMEOFFSET
708         select ARCH_HAS_CPUFREQ
709         select ARCH_REQUIRE_GPIOLIB
710         select SAMSUNG_CLKSRC
711         select SAMSUNG_IRQ_VIC_TIMER
712         select SAMSUNG_IRQ_UART
713         select S3C_GPIO_TRACK
714         select S3C_GPIO_PULL_UPDOWN
715         select S3C_GPIO_CFG_S3C24XX
716         select S3C_GPIO_CFG_S3C64XX
717         select S3C_DEV_NAND
718         select USB_ARCH_HAS_OHCI
719         select SAMSUNG_GPIOLIB_4BIT
720         select HAVE_S3C2410_I2C if I2C
721         select HAVE_S3C2410_WATCHDOG if WATCHDOG
722         help
723           Samsung S3C64XX series based systems
724
725 config ARCH_S5P64X0
726         bool "Samsung S5P6440 S5P6450"
727         select CPU_V6
728         select GENERIC_GPIO
729         select HAVE_CLK
730         select HAVE_S3C2410_WATCHDOG if WATCHDOG
731         select GENERIC_CLOCKEVENTS
732         select HAVE_SCHED_CLOCK
733         select HAVE_S3C2410_I2C if I2C
734         select HAVE_S3C_RTC if RTC_CLASS
735         help
736           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
737           SMDK6450.
738
739 config ARCH_S5P6442
740         bool "Samsung S5P6442"
741         select CPU_V6
742         select GENERIC_GPIO
743         select HAVE_CLK
744         select ARCH_USES_GETTIMEOFFSET
745         select HAVE_S3C2410_WATCHDOG if WATCHDOG
746         help
747           Samsung S5P6442 CPU based systems
748
749 config ARCH_S5PC100
750         bool "Samsung S5PC100"
751         select GENERIC_GPIO
752         select HAVE_CLK
753         select CPU_V7
754         select ARM_L1_CACHE_SHIFT_6
755         select ARCH_USES_GETTIMEOFFSET
756         select HAVE_S3C2410_I2C if I2C
757         select HAVE_S3C_RTC if RTC_CLASS
758         select HAVE_S3C2410_WATCHDOG if WATCHDOG
759         help
760           Samsung S5PC100 series based systems
761
762 config ARCH_S5PV210
763         bool "Samsung S5PV210/S5PC110"
764         select CPU_V7
765         select ARCH_SPARSEMEM_ENABLE
766         select GENERIC_GPIO
767         select HAVE_CLK
768         select ARM_L1_CACHE_SHIFT_6
769         select ARCH_HAS_CPUFREQ
770         select GENERIC_CLOCKEVENTS
771         select HAVE_SCHED_CLOCK
772         select HAVE_S3C2410_I2C if I2C
773         select HAVE_S3C_RTC if RTC_CLASS
774         select HAVE_S3C2410_WATCHDOG if WATCHDOG
775         help
776           Samsung S5PV210/S5PC110 series based systems
777
778 config ARCH_EXYNOS4
779         bool "Samsung EXYNOS4"
780         select CPU_V7
781         select ARCH_SPARSEMEM_ENABLE
782         select GENERIC_GPIO
783         select HAVE_CLK
784         select ARCH_HAS_CPUFREQ
785         select GENERIC_CLOCKEVENTS
786         select HAVE_S3C_RTC if RTC_CLASS
787         select HAVE_S3C2410_I2C if I2C
788         select HAVE_S3C2410_WATCHDOG if WATCHDOG
789         help
790           Samsung EXYNOS4 series based systems
791
792 config ARCH_SHARK
793         bool "Shark"
794         select CPU_SA110
795         select ISA
796         select ISA_DMA
797         select ZONE_DMA
798         select PCI
799         select ARCH_USES_GETTIMEOFFSET
800         help
801           Support for the StrongARM based Digital DNARD machine, also known
802           as "Shark" (<http://www.shark-linux.de/shark.html>).
803
804 config ARCH_TCC_926
805         bool "Telechips TCC ARM926-based systems"
806         select CLKSRC_MMIO
807         select CPU_ARM926T
808         select HAVE_CLK
809         select CLKDEV_LOOKUP
810         select GENERIC_CLOCKEVENTS
811         help
812           Support for Telechips TCC ARM926-based systems.
813
814 config ARCH_U300
815         bool "ST-Ericsson U300 Series"
816         depends on MMU
817         select CLKSRC_MMIO
818         select CPU_ARM926T
819         select HAVE_SCHED_CLOCK
820         select HAVE_TCM
821         select ARM_AMBA
822         select ARM_VIC
823         select GENERIC_CLOCKEVENTS
824         select CLKDEV_LOOKUP
825         select GENERIC_GPIO
826         help
827           Support for ST-Ericsson U300 series mobile platforms.
828
829 config ARCH_U8500
830         bool "ST-Ericsson U8500 Series"
831         select CPU_V7
832         select ARM_AMBA
833         select GENERIC_CLOCKEVENTS
834         select CLKDEV_LOOKUP
835         select ARCH_REQUIRE_GPIOLIB
836         select ARCH_HAS_CPUFREQ
837         help
838           Support for ST-Ericsson's Ux500 architecture
839
840 config ARCH_NOMADIK
841         bool "STMicroelectronics Nomadik"
842         select ARM_AMBA
843         select ARM_VIC
844         select CPU_ARM926T
845         select CLKDEV_LOOKUP
846         select GENERIC_CLOCKEVENTS
847         select ARCH_REQUIRE_GPIOLIB
848         help
849           Support for the Nomadik platform by ST-Ericsson
850
851 config ARCH_DAVINCI
852         bool "TI DaVinci"
853         select GENERIC_CLOCKEVENTS
854         select ARCH_REQUIRE_GPIOLIB
855         select ZONE_DMA
856         select HAVE_IDE
857         select CLKDEV_LOOKUP
858         select GENERIC_ALLOCATOR
859         select ARCH_HAS_HOLES_MEMORYMODEL
860         help
861           Support for TI's DaVinci platform.
862
863 config ARCH_OMAP
864         bool "TI OMAP"
865         select HAVE_CLK
866         select ARCH_REQUIRE_GPIOLIB
867         select ARCH_HAS_CPUFREQ
868         select GENERIC_CLOCKEVENTS
869         select HAVE_SCHED_CLOCK
870         select ARCH_HAS_HOLES_MEMORYMODEL
871         help
872           Support for TI's OMAP platform (OMAP1/2/3/4).
873
874 config PLAT_SPEAR
875         bool "ST SPEAr"
876         select ARM_AMBA
877         select ARCH_REQUIRE_GPIOLIB
878         select CLKDEV_LOOKUP
879         select CLKSRC_MMIO
880         select GENERIC_CLOCKEVENTS
881         select HAVE_CLK
882         help
883           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
884
885 config ARCH_VT8500
886         bool "VIA/WonderMedia 85xx"
887         select CPU_ARM926T
888         select GENERIC_GPIO
889         select ARCH_HAS_CPUFREQ
890         select GENERIC_CLOCKEVENTS
891         select ARCH_REQUIRE_GPIOLIB
892         select HAVE_PWM
893         help
894           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
895 endchoice
896
897 #
898 # This is sorted alphabetically by mach-* pathname.  However, plat-*
899 # Kconfigs may be included either alphabetically (according to the
900 # plat- suffix) or along side the corresponding mach-* source.
901 #
902 source "arch/arm/mach-at91/Kconfig"
903
904 source "arch/arm/mach-bcmring/Kconfig"
905
906 source "arch/arm/mach-clps711x/Kconfig"
907
908 source "arch/arm/mach-cns3xxx/Kconfig"
909
910 source "arch/arm/mach-davinci/Kconfig"
911
912 source "arch/arm/mach-dove/Kconfig"
913
914 source "arch/arm/mach-ep93xx/Kconfig"
915
916 source "arch/arm/mach-footbridge/Kconfig"
917
918 source "arch/arm/mach-gemini/Kconfig"
919
920 source "arch/arm/mach-h720x/Kconfig"
921
922 source "arch/arm/mach-integrator/Kconfig"
923
924 source "arch/arm/mach-iop32x/Kconfig"
925
926 source "arch/arm/mach-iop33x/Kconfig"
927
928 source "arch/arm/mach-iop13xx/Kconfig"
929
930 source "arch/arm/mach-ixp4xx/Kconfig"
931
932 source "arch/arm/mach-ixp2000/Kconfig"
933
934 source "arch/arm/mach-ixp23xx/Kconfig"
935
936 source "arch/arm/mach-kirkwood/Kconfig"
937
938 source "arch/arm/mach-ks8695/Kconfig"
939
940 source "arch/arm/mach-loki/Kconfig"
941
942 source "arch/arm/mach-lpc32xx/Kconfig"
943
944 source "arch/arm/mach-msm/Kconfig"
945
946 source "arch/arm/mach-mv78xx0/Kconfig"
947
948 source "arch/arm/plat-mxc/Kconfig"
949
950 source "arch/arm/mach-mxs/Kconfig"
951
952 source "arch/arm/mach-netx/Kconfig"
953
954 source "arch/arm/mach-nomadik/Kconfig"
955 source "arch/arm/plat-nomadik/Kconfig"
956
957 source "arch/arm/mach-ns9xxx/Kconfig"
958
959 source "arch/arm/mach-nuc93x/Kconfig"
960
961 source "arch/arm/plat-omap/Kconfig"
962
963 source "arch/arm/mach-omap1/Kconfig"
964
965 source "arch/arm/mach-omap2/Kconfig"
966
967 source "arch/arm/mach-orion5x/Kconfig"
968
969 source "arch/arm/mach-pxa/Kconfig"
970 source "arch/arm/plat-pxa/Kconfig"
971
972 source "arch/arm/mach-mmp/Kconfig"
973
974 source "arch/arm/mach-realview/Kconfig"
975
976 source "arch/arm/mach-sa1100/Kconfig"
977
978 source "arch/arm/plat-samsung/Kconfig"
979 source "arch/arm/plat-s3c24xx/Kconfig"
980 source "arch/arm/plat-s5p/Kconfig"
981
982 source "arch/arm/plat-spear/Kconfig"
983
984 source "arch/arm/plat-tcc/Kconfig"
985
986 if ARCH_S3C2410
987 source "arch/arm/mach-s3c2400/Kconfig"
988 source "arch/arm/mach-s3c2410/Kconfig"
989 source "arch/arm/mach-s3c2412/Kconfig"
990 source "arch/arm/mach-s3c2416/Kconfig"
991 source "arch/arm/mach-s3c2440/Kconfig"
992 source "arch/arm/mach-s3c2443/Kconfig"
993 endif
994
995 if ARCH_S3C64XX
996 source "arch/arm/mach-s3c64xx/Kconfig"
997 endif
998
999 source "arch/arm/mach-s5p64x0/Kconfig"
1000
1001 source "arch/arm/mach-s5p6442/Kconfig"
1002
1003 source "arch/arm/mach-s5pc100/Kconfig"
1004
1005 source "arch/arm/mach-s5pv210/Kconfig"
1006
1007 source "arch/arm/mach-exynos4/Kconfig"
1008
1009 source "arch/arm/mach-shmobile/Kconfig"
1010
1011 source "arch/arm/mach-tegra/Kconfig"
1012
1013 source "arch/arm/mach-u300/Kconfig"
1014
1015 source "arch/arm/mach-ux500/Kconfig"
1016
1017 source "arch/arm/mach-versatile/Kconfig"
1018
1019 source "arch/arm/mach-vexpress/Kconfig"
1020 source "arch/arm/plat-versatile/Kconfig"
1021
1022 source "arch/arm/mach-vt8500/Kconfig"
1023
1024 source "arch/arm/mach-w90x900/Kconfig"
1025
1026 # Definitions to make life easier
1027 config ARCH_ACORN
1028         bool
1029
1030 config PLAT_IOP
1031         bool
1032         select GENERIC_CLOCKEVENTS
1033         select HAVE_SCHED_CLOCK
1034
1035 config PLAT_ORION
1036         bool
1037         select CLKSRC_MMIO
1038         select HAVE_SCHED_CLOCK
1039
1040 config PLAT_PXA
1041         bool
1042
1043 config PLAT_VERSATILE
1044         bool
1045
1046 config ARM_TIMER_SP804
1047         bool
1048         select CLKSRC_MMIO
1049
1050 source arch/arm/mm/Kconfig
1051
1052 config IWMMXT
1053         bool "Enable iWMMXt support"
1054         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1055         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1056         help
1057           Enable support for iWMMXt context switching at run time if
1058           running on a CPU that supports it.
1059
1060 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1061 config XSCALE_PMU
1062         bool
1063         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1064         default y
1065
1066 config CPU_HAS_PMU
1067         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1068                    (!ARCH_OMAP3 || OMAP3_EMU)
1069         default y
1070         bool
1071
1072 config MULTI_IRQ_HANDLER
1073         bool
1074         help
1075           Allow each machine to specify it's own IRQ handler at run time.
1076
1077 if !MMU
1078 source "arch/arm/Kconfig-nommu"
1079 endif
1080
1081 config ARM_ERRATA_411920
1082         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1083         depends on CPU_V6 || CPU_V6K
1084         help
1085           Invalidation of the Instruction Cache operation can
1086           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1087           It does not affect the MPCore. This option enables the ARM Ltd.
1088           recommended workaround.
1089
1090 config ARM_ERRATA_430973
1091         bool "ARM errata: Stale prediction on replaced interworking branch"
1092         depends on CPU_V7
1093         help
1094           This option enables the workaround for the 430973 Cortex-A8
1095           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1096           interworking branch is replaced with another code sequence at the
1097           same virtual address, whether due to self-modifying code or virtual
1098           to physical address re-mapping, Cortex-A8 does not recover from the
1099           stale interworking branch prediction. This results in Cortex-A8
1100           executing the new code sequence in the incorrect ARM or Thumb state.
1101           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1102           and also flushes the branch target cache at every context switch.
1103           Note that setting specific bits in the ACTLR register may not be
1104           available in non-secure mode.
1105
1106 config ARM_ERRATA_458693
1107         bool "ARM errata: Processor deadlock when a false hazard is created"
1108         depends on CPU_V7
1109         help
1110           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1111           erratum. For very specific sequences of memory operations, it is
1112           possible for a hazard condition intended for a cache line to instead
1113           be incorrectly associated with a different cache line. This false
1114           hazard might then cause a processor deadlock. The workaround enables
1115           the L1 caching of the NEON accesses and disables the PLD instruction
1116           in the ACTLR register. Note that setting specific bits in the ACTLR
1117           register may not be available in non-secure mode.
1118
1119 config ARM_ERRATA_460075
1120         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1121         depends on CPU_V7
1122         help
1123           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1124           erratum. Any asynchronous access to the L2 cache may encounter a
1125           situation in which recent store transactions to the L2 cache are lost
1126           and overwritten with stale memory contents from external memory. The
1127           workaround disables the write-allocate mode for the L2 cache via the
1128           ACTLR register. Note that setting specific bits in the ACTLR register
1129           may not be available in non-secure mode.
1130
1131 config ARM_ERRATA_742230
1132         bool "ARM errata: DMB operation may be faulty"
1133         depends on CPU_V7 && SMP
1134         help
1135           This option enables the workaround for the 742230 Cortex-A9
1136           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1137           between two write operations may not ensure the correct visibility
1138           ordering of the two writes. This workaround sets a specific bit in
1139           the diagnostic register of the Cortex-A9 which causes the DMB
1140           instruction to behave as a DSB, ensuring the correct behaviour of
1141           the two writes.
1142
1143 config ARM_ERRATA_742231
1144         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1145         depends on CPU_V7 && SMP
1146         help
1147           This option enables the workaround for the 742231 Cortex-A9
1148           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1149           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1150           accessing some data located in the same cache line, may get corrupted
1151           data due to bad handling of the address hazard when the line gets
1152           replaced from one of the CPUs at the same time as another CPU is
1153           accessing it. This workaround sets specific bits in the diagnostic
1154           register of the Cortex-A9 which reduces the linefill issuing
1155           capabilities of the processor.
1156
1157 config PL310_ERRATA_588369
1158         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1159         depends on CACHE_L2X0
1160         help
1161            The PL310 L2 cache controller implements three types of Clean &
1162            Invalidate maintenance operations: by Physical Address
1163            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1164            They are architecturally defined to behave as the execution of a
1165            clean operation followed immediately by an invalidate operation,
1166            both performing to the same memory location. This functionality
1167            is not correctly implemented in PL310 as clean lines are not
1168            invalidated as a result of these operations.
1169
1170 config ARM_ERRATA_720789
1171         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1172         depends on CPU_V7 && SMP
1173         help
1174           This option enables the workaround for the 720789 Cortex-A9 (prior to
1175           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1176           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1177           As a consequence of this erratum, some TLB entries which should be
1178           invalidated are not, resulting in an incoherency in the system page
1179           tables. The workaround changes the TLB flushing routines to invalidate
1180           entries regardless of the ASID.
1181
1182 config PL310_ERRATA_727915
1183         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1184         depends on CACHE_L2X0
1185         help
1186           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1187           operation (offset 0x7FC). This operation runs in background so that
1188           PL310 can handle normal accesses while it is in progress. Under very
1189           rare circumstances, due to this erratum, write data can be lost when
1190           PL310 treats a cacheable write transaction during a Clean &
1191           Invalidate by Way operation.
1192
1193 config ARM_ERRATA_743622
1194         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1195         depends on CPU_V7
1196         help
1197           This option enables the workaround for the 743622 Cortex-A9
1198           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1199           optimisation in the Cortex-A9 Store Buffer may lead to data
1200           corruption. This workaround sets a specific bit in the diagnostic
1201           register of the Cortex-A9 which disables the Store Buffer
1202           optimisation, preventing the defect from occurring. This has no
1203           visible impact on the overall performance or power consumption of the
1204           processor.
1205
1206 config ARM_ERRATA_751472
1207         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1208         depends on CPU_V7 && SMP
1209         help
1210           This option enables the workaround for the 751472 Cortex-A9 (prior
1211           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1212           completion of a following broadcasted operation if the second
1213           operation is received by a CPU before the ICIALLUIS has completed,
1214           potentially leading to corrupted entries in the cache or TLB.
1215
1216 config ARM_ERRATA_753970
1217         bool "ARM errata: cache sync operation may be faulty"
1218         depends on CACHE_PL310
1219         help
1220           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1221
1222           Under some condition the effect of cache sync operation on
1223           the store buffer still remains when the operation completes.
1224           This means that the store buffer is always asked to drain and
1225           this prevents it from merging any further writes. The workaround
1226           is to replace the normal offset of cache sync operation (0x730)
1227           by another offset targeting an unmapped PL310 register 0x740.
1228           This has the same effect as the cache sync operation: store buffer
1229           drain and waiting for all buffers empty.
1230
1231 config ARM_ERRATA_754322
1232         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1233         depends on CPU_V7
1234         help
1235           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1236           r3p*) erratum. A speculative memory access may cause a page table walk
1237           which starts prior to an ASID switch but completes afterwards. This
1238           can populate the micro-TLB with a stale entry which may be hit with
1239           the new ASID. This workaround places two dsb instructions in the mm
1240           switching code so that no page table walks can cross the ASID switch.
1241
1242 config ARM_ERRATA_754327
1243         bool "ARM errata: no automatic Store Buffer drain"
1244         depends on CPU_V7 && SMP
1245         help
1246           This option enables the workaround for the 754327 Cortex-A9 (prior to
1247           r2p0) erratum. The Store Buffer does not have any automatic draining
1248           mechanism and therefore a livelock may occur if an external agent
1249           continuously polls a memory location waiting to observe an update.
1250           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1251           written polling loops from denying visibility of updates to memory.
1252
1253 endmenu
1254
1255 source "arch/arm/common/Kconfig"
1256
1257 menu "Bus support"
1258
1259 config ARM_AMBA
1260         bool
1261
1262 config ISA
1263         bool
1264         help
1265           Find out whether you have ISA slots on your motherboard.  ISA is the
1266           name of a bus system, i.e. the way the CPU talks to the other stuff
1267           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1268           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1269           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1270
1271 # Select ISA DMA controller support
1272 config ISA_DMA
1273         bool
1274         select ISA_DMA_API
1275
1276 # Select ISA DMA interface
1277 config ISA_DMA_API
1278         bool
1279
1280 config PCI
1281         bool "PCI support" if MIGHT_HAVE_PCI
1282         help
1283           Find out whether you have a PCI motherboard. PCI is the name of a
1284           bus system, i.e. the way the CPU talks to the other stuff inside
1285           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1286           VESA. If you have PCI, say Y, otherwise N.
1287
1288 config PCI_DOMAINS
1289         bool
1290         depends on PCI
1291
1292 config PCI_NANOENGINE
1293         bool "BSE nanoEngine PCI support"
1294         depends on SA1100_NANOENGINE
1295         help
1296           Enable PCI on the BSE nanoEngine board.
1297
1298 config PCI_SYSCALL
1299         def_bool PCI
1300
1301 # Select the host bridge type
1302 config PCI_HOST_VIA82C505
1303         bool
1304         depends on PCI && ARCH_SHARK
1305         default y
1306
1307 config PCI_HOST_ITE8152
1308         bool
1309         depends on PCI && MACH_ARMCORE
1310         default y
1311         select DMABOUNCE
1312
1313 source "drivers/pci/Kconfig"
1314
1315 source "drivers/pcmcia/Kconfig"
1316
1317 endmenu
1318
1319 menu "Kernel Features"
1320
1321 source "kernel/time/Kconfig"
1322
1323 config SMP
1324         bool "Symmetric Multi-Processing (EXPERIMENTAL)"
1325         depends on EXPERIMENTAL
1326         depends on CPU_V6K || CPU_V7
1327         depends on GENERIC_CLOCKEVENTS
1328         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1329                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1330                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1331                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE
1332         select USE_GENERIC_SMP_HELPERS
1333         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1334         help
1335           This enables support for systems with more than one CPU. If you have
1336           a system with only one CPU, like most personal computers, say N. If
1337           you have a system with more than one CPU, say Y.
1338
1339           If you say N here, the kernel will run on single and multiprocessor
1340           machines, but will use only one CPU of a multiprocessor machine. If
1341           you say Y here, the kernel will run on many, but not all, single
1342           processor machines. On a single processor machine, the kernel will
1343           run faster if you say N here.
1344
1345           See also <file:Documentation/i386/IO-APIC.txt>,
1346           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1347           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1348
1349           If you don't know what to do here, say N.
1350
1351 config SMP_ON_UP
1352         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1353         depends on EXPERIMENTAL
1354         depends on SMP && !XIP_KERNEL
1355         default y
1356         help
1357           SMP kernels contain instructions which fail on non-SMP processors.
1358           Enabling this option allows the kernel to modify itself to make
1359           these instructions safe.  Disabling it allows about 1K of space
1360           savings.
1361
1362           If you don't know what to do here, say Y.
1363
1364 config HAVE_ARM_SCU
1365         bool
1366         depends on SMP
1367         help
1368           This option enables support for the ARM system coherency unit
1369
1370 config HAVE_ARM_TWD
1371         bool
1372         depends on SMP
1373         select TICK_ONESHOT
1374         help
1375           This options enables support for the ARM timer and watchdog unit
1376
1377 choice
1378         prompt "Memory split"
1379         default VMSPLIT_3G
1380         help
1381           Select the desired split between kernel and user memory.
1382
1383           If you are not absolutely sure what you are doing, leave this
1384           option alone!
1385
1386         config VMSPLIT_3G
1387                 bool "3G/1G user/kernel split"
1388         config VMSPLIT_2G
1389                 bool "2G/2G user/kernel split"
1390         config VMSPLIT_1G
1391                 bool "1G/3G user/kernel split"
1392 endchoice
1393
1394 config PAGE_OFFSET
1395         hex
1396         default 0x40000000 if VMSPLIT_1G
1397         default 0x80000000 if VMSPLIT_2G
1398         default 0xC0000000
1399
1400 config NR_CPUS
1401         int "Maximum number of CPUs (2-32)"
1402         range 2 32
1403         depends on SMP
1404         default "4"
1405
1406 config HOTPLUG_CPU
1407         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1408         depends on SMP && HOTPLUG && EXPERIMENTAL
1409         depends on !ARCH_MSM
1410         help
1411           Say Y here to experiment with turning CPUs off and on.  CPUs
1412           can be controlled through /sys/devices/system/cpu.
1413
1414 config LOCAL_TIMERS
1415         bool "Use local timer interrupts"
1416         depends on SMP
1417         default y
1418         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1419         help
1420           Enable support for local timers on SMP platforms, rather then the
1421           legacy IPI broadcast method.  Local timers allows the system
1422           accounting to be spread across the timer interval, preventing a
1423           "thundering herd" at every timer tick.
1424
1425 source kernel/Kconfig.preempt
1426
1427 config HZ
1428         int
1429         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1430                 ARCH_S5P6442 || ARCH_S5PV210 || ARCH_EXYNOS4
1431         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1432         default AT91_TIMER_HZ if ARCH_AT91
1433         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1434         default 100
1435
1436 config THUMB2_KERNEL
1437         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1438         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1439         select AEABI
1440         select ARM_ASM_UNIFIED
1441         help
1442           By enabling this option, the kernel will be compiled in
1443           Thumb-2 mode. A compiler/assembler that understand the unified
1444           ARM-Thumb syntax is needed.
1445
1446           If unsure, say N.
1447
1448 config THUMB2_AVOID_R_ARM_THM_JUMP11
1449         bool "Work around buggy Thumb-2 short branch relocations in gas"
1450         depends on THUMB2_KERNEL && MODULES
1451         default y
1452         help
1453           Various binutils versions can resolve Thumb-2 branches to
1454           locally-defined, preemptible global symbols as short-range "b.n"
1455           branch instructions.
1456
1457           This is a problem, because there's no guarantee the final
1458           destination of the symbol, or any candidate locations for a
1459           trampoline, are within range of the branch.  For this reason, the
1460           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1461           relocation in modules at all, and it makes little sense to add
1462           support.
1463
1464           The symptom is that the kernel fails with an "unsupported
1465           relocation" error when loading some modules.
1466
1467           Until fixed tools are available, passing
1468           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1469           code which hits this problem, at the cost of a bit of extra runtime
1470           stack usage in some cases.
1471
1472           The problem is described in more detail at:
1473               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1474
1475           Only Thumb-2 kernels are affected.
1476
1477           Unless you are sure your tools don't have this problem, say Y.
1478
1479 config ARM_ASM_UNIFIED
1480         bool
1481
1482 config AEABI
1483         bool "Use the ARM EABI to compile the kernel"
1484         help
1485           This option allows for the kernel to be compiled using the latest
1486           ARM ABI (aka EABI).  This is only useful if you are using a user
1487           space environment that is also compiled with EABI.
1488
1489           Since there are major incompatibilities between the legacy ABI and
1490           EABI, especially with regard to structure member alignment, this
1491           option also changes the kernel syscall calling convention to
1492           disambiguate both ABIs and allow for backward compatibility support
1493           (selected with CONFIG_OABI_COMPAT).
1494
1495           To use this you need GCC version 4.0.0 or later.
1496
1497 config OABI_COMPAT
1498         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1499         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1500         default y
1501         help
1502           This option preserves the old syscall interface along with the
1503           new (ARM EABI) one. It also provides a compatibility layer to
1504           intercept syscalls that have structure arguments which layout
1505           in memory differs between the legacy ABI and the new ARM EABI
1506           (only for non "thumb" binaries). This option adds a tiny
1507           overhead to all syscalls and produces a slightly larger kernel.
1508           If you know you'll be using only pure EABI user space then you
1509           can say N here. If this option is not selected and you attempt
1510           to execute a legacy ABI binary then the result will be
1511           UNPREDICTABLE (in fact it can be predicted that it won't work
1512           at all). If in doubt say Y.
1513
1514 config ARCH_HAS_HOLES_MEMORYMODEL
1515         bool
1516
1517 config ARCH_SPARSEMEM_ENABLE
1518         bool
1519
1520 config ARCH_SPARSEMEM_DEFAULT
1521         def_bool ARCH_SPARSEMEM_ENABLE
1522
1523 config ARCH_SELECT_MEMORY_MODEL
1524         def_bool ARCH_SPARSEMEM_ENABLE
1525
1526 config HIGHMEM
1527         bool "High Memory Support (EXPERIMENTAL)"
1528         depends on MMU && EXPERIMENTAL
1529         help
1530           The address space of ARM processors is only 4 Gigabytes large
1531           and it has to accommodate user address space, kernel address
1532           space as well as some memory mapped IO. That means that, if you
1533           have a large amount of physical memory and/or IO, not all of the
1534           memory can be "permanently mapped" by the kernel. The physical
1535           memory that is not permanently mapped is called "high memory".
1536
1537           Depending on the selected kernel/user memory split, minimum
1538           vmalloc space and actual amount of RAM, you may not need this
1539           option which should result in a slightly faster kernel.
1540
1541           If unsure, say n.
1542
1543 config HIGHPTE
1544         bool "Allocate 2nd-level pagetables from highmem"
1545         depends on HIGHMEM
1546
1547 config HW_PERF_EVENTS
1548         bool "Enable hardware performance counter support for perf events"
1549         depends on PERF_EVENTS && CPU_HAS_PMU
1550         default y
1551         help
1552           Enable hardware performance counter support for perf events. If
1553           disabled, perf events will use software events only.
1554
1555 source "mm/Kconfig"
1556
1557 config FORCE_MAX_ZONEORDER
1558         int "Maximum zone order" if ARCH_SHMOBILE
1559         range 11 64 if ARCH_SHMOBILE
1560         default "9" if SA1111
1561         default "11"
1562         help
1563           The kernel memory allocator divides physically contiguous memory
1564           blocks into "zones", where each zone is a power of two number of
1565           pages.  This option selects the largest power of two that the kernel
1566           keeps in the memory allocator.  If you need to allocate very large
1567           blocks of physically contiguous memory, then you may need to
1568           increase this value.
1569
1570           This config option is actually maximum order plus one. For example,
1571           a value of 11 means that the largest free memory block is 2^10 pages.
1572
1573 config LEDS
1574         bool "Timer and CPU usage LEDs"
1575         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1576                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1577                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1578                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1579                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1580                    ARCH_AT91 || ARCH_DAVINCI || \
1581                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1582         help
1583           If you say Y here, the LEDs on your machine will be used
1584           to provide useful information about your current system status.
1585
1586           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1587           be able to select which LEDs are active using the options below. If
1588           you are compiling a kernel for the EBSA-110 or the LART however, the
1589           red LED will simply flash regularly to indicate that the system is
1590           still functional. It is safe to say Y here if you have a CATS
1591           system, but the driver will do nothing.
1592
1593 config LEDS_TIMER
1594         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1595                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1596                             || MACH_OMAP_PERSEUS2
1597         depends on LEDS
1598         depends on !GENERIC_CLOCKEVENTS
1599         default y if ARCH_EBSA110
1600         help
1601           If you say Y here, one of the system LEDs (the green one on the
1602           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1603           will flash regularly to indicate that the system is still
1604           operational. This is mainly useful to kernel hackers who are
1605           debugging unstable kernels.
1606
1607           The LART uses the same LED for both Timer LED and CPU usage LED
1608           functions. You may choose to use both, but the Timer LED function
1609           will overrule the CPU usage LED.
1610
1611 config LEDS_CPU
1612         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1613                         !ARCH_OMAP) \
1614                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1615                         || MACH_OMAP_PERSEUS2
1616         depends on LEDS
1617         help
1618           If you say Y here, the red LED will be used to give a good real
1619           time indication of CPU usage, by lighting whenever the idle task
1620           is not currently executing.
1621
1622           The LART uses the same LED for both Timer LED and CPU usage LED
1623           functions. You may choose to use both, but the Timer LED function
1624           will overrule the CPU usage LED.
1625
1626 config ALIGNMENT_TRAP
1627         bool
1628         depends on CPU_CP15_MMU
1629         default y if !ARCH_EBSA110
1630         select HAVE_PROC_CPU if PROC_FS
1631         help
1632           ARM processors cannot fetch/store information which is not
1633           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1634           address divisible by 4. On 32-bit ARM processors, these non-aligned
1635           fetch/store instructions will be emulated in software if you say
1636           here, which has a severe performance impact. This is necessary for
1637           correct operation of some network protocols. With an IP-only
1638           configuration it is safe to say N, otherwise say Y.
1639
1640 config UACCESS_WITH_MEMCPY
1641         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1642         depends on MMU && EXPERIMENTAL
1643         default y if CPU_FEROCEON
1644         help
1645           Implement faster copy_to_user and clear_user methods for CPU
1646           cores where a 8-word STM instruction give significantly higher
1647           memory write throughput than a sequence of individual 32bit stores.
1648
1649           A possible side effect is a slight increase in scheduling latency
1650           between threads sharing the same address space if they invoke
1651           such copy operations with large buffers.
1652
1653           However, if the CPU data cache is using a write-allocate mode,
1654           this option is unlikely to provide any performance gain.
1655
1656 config SECCOMP
1657         bool
1658         prompt "Enable seccomp to safely compute untrusted bytecode"
1659         ---help---
1660           This kernel feature is useful for number crunching applications
1661           that may need to compute untrusted bytecode during their
1662           execution. By using pipes or other transports made available to
1663           the process as file descriptors supporting the read/write
1664           syscalls, it's possible to isolate those applications in
1665           their own address space using seccomp. Once seccomp is
1666           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1667           and the task is only allowed to execute a few safe syscalls
1668           defined by each seccomp mode.
1669
1670 config CC_STACKPROTECTOR
1671         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1672         depends on EXPERIMENTAL
1673         help
1674           This option turns on the -fstack-protector GCC feature. This
1675           feature puts, at the beginning of functions, a canary value on
1676           the stack just before the return address, and validates
1677           the value just before actually returning.  Stack based buffer
1678           overflows (that need to overwrite this return address) now also
1679           overwrite the canary, which gets detected and the attack is then
1680           neutralized via a kernel panic.
1681           This feature requires gcc version 4.2 or above.
1682
1683 config DEPRECATED_PARAM_STRUCT
1684         bool "Provide old way to pass kernel parameters"
1685         help
1686           This was deprecated in 2001 and announced to live on for 5 years.
1687           Some old boot loaders still use this way.
1688
1689 endmenu
1690
1691 menu "Boot options"
1692
1693 # Compressed boot loader in ROM.  Yes, we really want to ask about
1694 # TEXT and BSS so we preserve their values in the config files.
1695 config ZBOOT_ROM_TEXT
1696         hex "Compressed ROM boot loader base address"
1697         default "0"
1698         help
1699           The physical address at which the ROM-able zImage is to be
1700           placed in the target.  Platforms which normally make use of
1701           ROM-able zImage formats normally set this to a suitable
1702           value in their defconfig file.
1703
1704           If ZBOOT_ROM is not enabled, this has no effect.
1705
1706 config ZBOOT_ROM_BSS
1707         hex "Compressed ROM boot loader BSS address"
1708         default "0"
1709         help
1710           The base address of an area of read/write memory in the target
1711           for the ROM-able zImage which must be available while the
1712           decompressor is running. It must be large enough to hold the
1713           entire decompressed kernel plus an additional 128 KiB.
1714           Platforms which normally make use of ROM-able zImage formats
1715           normally set this to a suitable value in their defconfig file.
1716
1717           If ZBOOT_ROM is not enabled, this has no effect.
1718
1719 config ZBOOT_ROM
1720         bool "Compressed boot loader in ROM/flash"
1721         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1722         help
1723           Say Y here if you intend to execute your compressed kernel image
1724           (zImage) directly from ROM or flash.  If unsure, say N.
1725
1726 config ZBOOT_ROM_MMCIF
1727         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1728         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1729         help
1730           Say Y here to include experimental MMCIF loading code in the
1731           ROM-able zImage. With this enabled it is possible to write the
1732           the ROM-able zImage kernel image to an MMC card and boot the
1733           kernel straight from the reset vector. At reset the processor
1734           Mask ROM will load the first part of the the ROM-able zImage
1735           which in turn loads the rest the kernel image to RAM using the
1736           MMCIF hardware block.
1737
1738 config CMDLINE
1739         string "Default kernel command string"
1740         default ""
1741         help
1742           On some architectures (EBSA110 and CATS), there is currently no way
1743           for the boot loader to pass arguments to the kernel. For these
1744           architectures, you should supply some command-line options at build
1745           time by entering them here. As a minimum, you should specify the
1746           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1747
1748 config CMDLINE_FORCE
1749         bool "Always use the default kernel command string"
1750         depends on CMDLINE != ""
1751         help
1752           Always use the default kernel command string, even if the boot
1753           loader passes other arguments to the kernel.
1754           This is useful if you cannot or don't want to change the
1755           command-line options your boot loader passes to the kernel.
1756
1757           If unsure, say N.
1758
1759 config XIP_KERNEL
1760         bool "Kernel Execute-In-Place from ROM"
1761         depends on !ZBOOT_ROM
1762         help
1763           Execute-In-Place allows the kernel to run from non-volatile storage
1764           directly addressable by the CPU, such as NOR flash. This saves RAM
1765           space since the text section of the kernel is not loaded from flash
1766           to RAM.  Read-write sections, such as the data section and stack,
1767           are still copied to RAM.  The XIP kernel is not compressed since
1768           it has to run directly from flash, so it will take more space to
1769           store it.  The flash address used to link the kernel object files,
1770           and for storing it, is configuration dependent. Therefore, if you
1771           say Y here, you must know the proper physical address where to
1772           store the kernel image depending on your own flash memory usage.
1773
1774           Also note that the make target becomes "make xipImage" rather than
1775           "make zImage" or "make Image".  The final kernel binary to put in
1776           ROM memory will be arch/arm/boot/xipImage.
1777
1778           If unsure, say N.
1779
1780 config XIP_PHYS_ADDR
1781         hex "XIP Kernel Physical Location"
1782         depends on XIP_KERNEL
1783         default "0x00080000"
1784         help
1785           This is the physical address in your flash memory the kernel will
1786           be linked for and stored to.  This address is dependent on your
1787           own flash usage.
1788
1789 config KEXEC
1790         bool "Kexec system call (EXPERIMENTAL)"
1791         depends on EXPERIMENTAL
1792         help
1793           kexec is a system call that implements the ability to shutdown your
1794           current kernel, and to start another kernel.  It is like a reboot
1795           but it is independent of the system firmware.   And like a reboot
1796           you can start any kernel with it, not just Linux.
1797
1798           It is an ongoing process to be certain the hardware in a machine
1799           is properly shutdown, so do not be surprised if this code does not
1800           initially work for you.  It may help to enable device hotplugging
1801           support.
1802
1803 config ATAGS_PROC
1804         bool "Export atags in procfs"
1805         depends on KEXEC
1806         default y
1807         help
1808           Should the atags used to boot the kernel be exported in an "atags"
1809           file in procfs. Useful with kexec.
1810
1811 config CRASH_DUMP
1812         bool "Build kdump crash kernel (EXPERIMENTAL)"
1813         depends on EXPERIMENTAL
1814         help
1815           Generate crash dump after being started by kexec. This should
1816           be normally only set in special crash dump kernels which are
1817           loaded in the main kernel with kexec-tools into a specially
1818           reserved region and then later executed after a crash by
1819           kdump/kexec. The crash dump kernel must be compiled to a
1820           memory address not used by the main kernel
1821
1822           For more details see Documentation/kdump/kdump.txt
1823
1824 config AUTO_ZRELADDR
1825         bool "Auto calculation of the decompressed kernel image address"
1826         depends on !ZBOOT_ROM && !ARCH_U300
1827         help
1828           ZRELADDR is the physical address where the decompressed kernel
1829           image will be placed. If AUTO_ZRELADDR is selected, the address
1830           will be determined at run-time by masking the current IP with
1831           0xf8000000. This assumes the zImage being placed in the first 128MB
1832           from start of memory.
1833
1834 endmenu
1835
1836 menu "CPU Power Management"
1837
1838 if ARCH_HAS_CPUFREQ
1839
1840 source "drivers/cpufreq/Kconfig"
1841
1842 config CPU_FREQ_IMX
1843         tristate "CPUfreq driver for i.MX CPUs"
1844         depends on ARCH_MXC && CPU_FREQ
1845         help
1846           This enables the CPUfreq driver for i.MX CPUs.
1847
1848 config CPU_FREQ_SA1100
1849         bool
1850
1851 config CPU_FREQ_SA1110
1852         bool
1853
1854 config CPU_FREQ_INTEGRATOR
1855         tristate "CPUfreq driver for ARM Integrator CPUs"
1856         depends on ARCH_INTEGRATOR && CPU_FREQ
1857         default y
1858         help
1859           This enables the CPUfreq driver for ARM Integrator CPUs.
1860
1861           For details, take a look at <file:Documentation/cpu-freq>.
1862
1863           If in doubt, say Y.
1864
1865 config CPU_FREQ_PXA
1866         bool
1867         depends on CPU_FREQ && ARCH_PXA && PXA25x
1868         default y
1869         select CPU_FREQ_DEFAULT_GOV_USERSPACE
1870
1871 config CPU_FREQ_S3C64XX
1872         bool "CPUfreq support for Samsung S3C64XX CPUs"
1873         depends on CPU_FREQ && CPU_S3C6410
1874
1875 config CPU_FREQ_S3C
1876         bool
1877         help
1878           Internal configuration node for common cpufreq on Samsung SoC
1879
1880 config CPU_FREQ_S3C24XX
1881         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
1882         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
1883         select CPU_FREQ_S3C
1884         help
1885           This enables the CPUfreq driver for the Samsung S3C24XX family
1886           of CPUs.
1887
1888           For details, take a look at <file:Documentation/cpu-freq>.
1889
1890           If in doubt, say N.
1891
1892 config CPU_FREQ_S3C24XX_PLL
1893         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
1894         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
1895         help
1896           Compile in support for changing the PLL frequency from the
1897           S3C24XX series CPUfreq driver. The PLL takes time to settle
1898           after a frequency change, so by default it is not enabled.
1899
1900           This also means that the PLL tables for the selected CPU(s) will
1901           be built which may increase the size of the kernel image.
1902
1903 config CPU_FREQ_S3C24XX_DEBUG
1904         bool "Debug CPUfreq Samsung driver core"
1905         depends on CPU_FREQ_S3C24XX
1906         help
1907           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
1908
1909 config CPU_FREQ_S3C24XX_IODEBUG
1910         bool "Debug CPUfreq Samsung driver IO timing"
1911         depends on CPU_FREQ_S3C24XX
1912         help
1913           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
1914
1915 config CPU_FREQ_S3C24XX_DEBUGFS
1916         bool "Export debugfs for CPUFreq"
1917         depends on CPU_FREQ_S3C24XX && DEBUG_FS
1918         help
1919           Export status information via debugfs.
1920
1921 endif
1922
1923 source "drivers/cpuidle/Kconfig"
1924
1925 endmenu
1926
1927 menu "Floating point emulation"
1928
1929 comment "At least one emulation must be selected"
1930
1931 config FPE_NWFPE
1932         bool "NWFPE math emulation"
1933         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
1934         ---help---
1935           Say Y to include the NWFPE floating point emulator in the kernel.
1936           This is necessary to run most binaries. Linux does not currently
1937           support floating point hardware so you need to say Y here even if
1938           your machine has an FPA or floating point co-processor podule.
1939
1940           You may say N here if you are going to load the Acorn FPEmulator
1941           early in the bootup.
1942
1943 config FPE_NWFPE_XP
1944         bool "Support extended precision"
1945         depends on FPE_NWFPE
1946         help
1947           Say Y to include 80-bit support in the kernel floating-point
1948           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
1949           Note that gcc does not generate 80-bit operations by default,
1950           so in most cases this option only enlarges the size of the
1951           floating point emulator without any good reason.
1952
1953           You almost surely want to say N here.
1954
1955 config FPE_FASTFPE
1956         bool "FastFPE math emulation (EXPERIMENTAL)"
1957         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
1958         ---help---
1959           Say Y here to include the FAST floating point emulator in the kernel.
1960           This is an experimental much faster emulator which now also has full
1961           precision for the mantissa.  It does not support any exceptions.
1962           It is very simple, and approximately 3-6 times faster than NWFPE.
1963
1964           It should be sufficient for most programs.  It may be not suitable
1965           for scientific calculations, but you have to check this for yourself.
1966           If you do not feel you need a faster FP emulation you should better
1967           choose NWFPE.
1968
1969 config VFP
1970         bool "VFP-format floating point maths"
1971         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
1972         help
1973           Say Y to include VFP support code in the kernel. This is needed
1974           if your hardware includes a VFP unit.
1975
1976           Please see <file:Documentation/arm/VFP/release-notes.txt> for
1977           release notes and additional status information.
1978
1979           Say N if your target does not have VFP hardware.
1980
1981 config VFPv3
1982         bool
1983         depends on VFP
1984         default y if CPU_V7
1985
1986 config NEON
1987         bool "Advanced SIMD (NEON) Extension support"
1988         depends on VFPv3 && CPU_V7
1989         help
1990           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
1991           Extension.
1992
1993 endmenu
1994
1995 menu "Userspace binary formats"
1996
1997 source "fs/Kconfig.binfmt"
1998
1999 config ARTHUR
2000         tristate "RISC OS personality"
2001         depends on !AEABI
2002         help
2003           Say Y here to include the kernel code necessary if you want to run
2004           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2005           experimental; if this sounds frightening, say N and sleep in peace.
2006           You can also say M here to compile this support as a module (which
2007           will be called arthur).
2008
2009 endmenu
2010
2011 menu "Power management options"
2012
2013 source "kernel/power/Kconfig"
2014
2015 config ARCH_SUSPEND_POSSIBLE
2016         depends on !ARCH_S5P64X0 && !ARCH_S5P6442
2017         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2018                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2019         def_bool y
2020
2021 endmenu
2022
2023 source "net/Kconfig"
2024
2025 source "drivers/Kconfig"
2026
2027 source "fs/Kconfig"
2028
2029 source "arch/arm/Kconfig.debug"
2030
2031 source "security/Kconfig"
2032
2033 source "crypto/Kconfig"
2034
2035 source "lib/Kconfig"