Merge branch 'picoxcell/soc' into next/soc
[pandora-kernel.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select HAVE_GENERIC_DMA_COHERENT
20         select HAVE_KERNEL_GZIP
21         select HAVE_KERNEL_LZO
22         select HAVE_KERNEL_LZMA
23         select HAVE_IRQ_WORK
24         select HAVE_PERF_EVENTS
25         select PERF_USE_VMALLOC
26         select HAVE_REGS_AND_STACK_ACCESS_API
27         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
28         select HAVE_C_RECORDMCOUNT
29         select HAVE_GENERIC_HARDIRQS
30         select HAVE_SPARSE_IRQ
31         select GENERIC_IRQ_SHOW
32         select CPU_PM if (SUSPEND || CPU_IDLE)
33         help
34           The ARM series is a line of low-power-consumption RISC chip designs
35           licensed by ARM Ltd and targeted at embedded applications and
36           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
37           manufactured, but legacy ARM-based PC hardware remains popular in
38           Europe.  There is an ARM Linux project with a web page at
39           <http://www.arm.linux.org.uk/>.
40
41 config ARM_HAS_SG_CHAIN
42         bool
43
44 config HAVE_PWM
45         bool
46
47 config MIGHT_HAVE_PCI
48         bool
49
50 config SYS_SUPPORTS_APM_EMULATION
51         bool
52
53 config HAVE_SCHED_CLOCK
54         bool
55
56 config GENERIC_GPIO
57         bool
58
59 config ARCH_USES_GETTIMEOFFSET
60         bool
61         default n
62
63 config GENERIC_CLOCKEVENTS
64         bool
65
66 config GENERIC_CLOCKEVENTS_BROADCAST
67         bool
68         depends on GENERIC_CLOCKEVENTS
69         default y if SMP
70
71 config KTIME_SCALAR
72         bool
73         default y
74
75 config HAVE_TCM
76         bool
77         select GENERIC_ALLOCATOR
78
79 config HAVE_PROC_CPU
80         bool
81
82 config NO_IOPORT
83         bool
84
85 config EISA
86         bool
87         ---help---
88           The Extended Industry Standard Architecture (EISA) bus was
89           developed as an open alternative to the IBM MicroChannel bus.
90
91           The EISA bus provided some of the features of the IBM MicroChannel
92           bus while maintaining backward compatibility with cards made for
93           the older ISA bus.  The EISA bus saw limited use between 1988 and
94           1995 when it was made obsolete by the PCI bus.
95
96           Say Y here if you are building a kernel for an EISA-based machine.
97
98           Otherwise, say N.
99
100 config SBUS
101         bool
102
103 config MCA
104         bool
105         help
106           MicroChannel Architecture is found in some IBM PS/2 machines and
107           laptops.  It is a bus system similar to PCI or ISA. See
108           <file:Documentation/mca.txt> (and especially the web page given
109           there) before attempting to build an MCA bus kernel.
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config HARDIRQS_SW_RESEND
129         bool
130         default y
131
132 config GENERIC_IRQ_PROBE
133         bool
134         default y
135
136 config GENERIC_LOCKBREAK
137         bool
138         default y
139         depends on SMP && PREEMPT
140
141 config RWSEM_GENERIC_SPINLOCK
142         bool
143         default y
144
145 config RWSEM_XCHGADD_ALGORITHM
146         bool
147
148 config ARCH_HAS_ILOG2_U32
149         bool
150
151 config ARCH_HAS_ILOG2_U64
152         bool
153
154 config ARCH_HAS_CPUFREQ
155         bool
156         help
157           Internal node to signify that the ARCH has CPUFREQ support
158           and that the relevant menu configurations are displayed for
159           it.
160
161 config ARCH_HAS_CPU_IDLE_WAIT
162        def_bool y
163
164 config GENERIC_HWEIGHT
165         bool
166         default y
167
168 config GENERIC_CALIBRATE_DELAY
169         bool
170         default y
171
172 config ARCH_MAY_HAVE_PC_FDC
173         bool
174
175 config ZONE_DMA
176         bool
177
178 config NEED_DMA_MAP_STATE
179        def_bool y
180
181 config GENERIC_ISA_DMA
182         bool
183
184 config FIQ
185         bool
186
187 config ARCH_MTD_XIP
188         bool
189
190 config VECTORS_BASE
191         hex
192         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
193         default DRAM_BASE if REMAP_VECTORS_TO_RAM
194         default 0x00000000
195         help
196           The base address of exception vectors.
197
198 config ARM_PATCH_PHYS_VIRT
199         bool "Patch physical to virtual translations at runtime" if EMBEDDED
200         default y
201         depends on !XIP_KERNEL && MMU
202         depends on !ARCH_REALVIEW || !SPARSEMEM
203         help
204           Patch phys-to-virt and virt-to-phys translation functions at
205           boot and module load time according to the position of the
206           kernel in system memory.
207
208           This can only be used with non-XIP MMU kernels where the base
209           of physical memory is at a 16MB boundary.
210
211           Only disable this option if you know that you do not require
212           this feature (eg, building a kernel for a single machine) and
213           you need to shrink the kernel to the minimal size.
214
215 config NEED_MACH_MEMORY_H
216         bool
217         help
218           Select this when mach/memory.h is required to provide special
219           definitions for this platform.  The need for mach/memory.h should
220           be avoided when possible.
221
222 config PHYS_OFFSET
223         hex "Physical address of main memory"
224         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
225         help
226           Please provide the physical address corresponding to the
227           location of main memory in your system.
228
229 source "init/Kconfig"
230
231 source "kernel/Kconfig.freezer"
232
233 menu "System Type"
234
235 config MMU
236         bool "MMU-based Paged Memory Management Support"
237         default y
238         help
239           Select if you want MMU-based virtualised addressing space
240           support by paged memory management. If unsure, say 'Y'.
241
242 #
243 # The "ARM system type" choice list is ordered alphabetically by option
244 # text.  Please add new entries in the option alphabetic order.
245 #
246 choice
247         prompt "ARM system type"
248         default ARCH_VERSATILE
249
250 config ARCH_INTEGRATOR
251         bool "ARM Ltd. Integrator family"
252         select ARM_AMBA
253         select ARCH_HAS_CPUFREQ
254         select CLKDEV_LOOKUP
255         select HAVE_MACH_CLKDEV
256         select ICST
257         select GENERIC_CLOCKEVENTS
258         select PLAT_VERSATILE
259         select PLAT_VERSATILE_FPGA_IRQ
260         select NEED_MACH_MEMORY_H
261         help
262           Support for ARM's Integrator platform.
263
264 config ARCH_REALVIEW
265         bool "ARM Ltd. RealView family"
266         select ARM_AMBA
267         select CLKDEV_LOOKUP
268         select HAVE_MACH_CLKDEV
269         select ICST
270         select GENERIC_CLOCKEVENTS
271         select ARCH_WANT_OPTIONAL_GPIOLIB
272         select PLAT_VERSATILE
273         select PLAT_VERSATILE_CLCD
274         select ARM_TIMER_SP804
275         select GPIO_PL061 if GPIOLIB
276         select NEED_MACH_MEMORY_H
277         help
278           This enables support for ARM Ltd RealView boards.
279
280 config ARCH_VERSATILE
281         bool "ARM Ltd. Versatile family"
282         select ARM_AMBA
283         select ARM_VIC
284         select CLKDEV_LOOKUP
285         select HAVE_MACH_CLKDEV
286         select ICST
287         select GENERIC_CLOCKEVENTS
288         select ARCH_WANT_OPTIONAL_GPIOLIB
289         select PLAT_VERSATILE
290         select PLAT_VERSATILE_CLCD
291         select PLAT_VERSATILE_FPGA_IRQ
292         select ARM_TIMER_SP804
293         help
294           This enables support for ARM Ltd Versatile board.
295
296 config ARCH_VEXPRESS
297         bool "ARM Ltd. Versatile Express family"
298         select ARCH_WANT_OPTIONAL_GPIOLIB
299         select ARM_AMBA
300         select ARM_TIMER_SP804
301         select CLKDEV_LOOKUP
302         select HAVE_MACH_CLKDEV
303         select GENERIC_CLOCKEVENTS
304         select HAVE_CLK
305         select HAVE_PATA_PLATFORM
306         select ICST
307         select PLAT_VERSATILE
308         select PLAT_VERSATILE_CLCD
309         help
310           This enables support for the ARM Ltd Versatile Express boards.
311
312 config ARCH_AT91
313         bool "Atmel AT91"
314         select ARCH_REQUIRE_GPIOLIB
315         select HAVE_CLK
316         select CLKDEV_LOOKUP
317         help
318           This enables support for systems based on the Atmel AT91RM9200,
319           AT91SAM9 and AT91CAP9 processors.
320
321 config ARCH_BCMRING
322         bool "Broadcom BCMRING"
323         depends on MMU
324         select CPU_V6
325         select ARM_AMBA
326         select ARM_TIMER_SP804
327         select CLKDEV_LOOKUP
328         select GENERIC_CLOCKEVENTS
329         select ARCH_WANT_OPTIONAL_GPIOLIB
330         help
331           Support for Broadcom's BCMRing platform.
332
333 config ARCH_HIGHBANK
334         bool "Calxeda Highbank-based"
335         select ARCH_WANT_OPTIONAL_GPIOLIB
336         select ARM_AMBA
337         select ARM_GIC
338         select ARM_TIMER_SP804
339         select CLKDEV_LOOKUP
340         select CPU_V7
341         select GENERIC_CLOCKEVENTS
342         select HAVE_ARM_SCU
343         select USE_OF
344         help
345           Support for the Calxeda Highbank SoC based boards.
346
347 config ARCH_CLPS711X
348         bool "Cirrus Logic CLPS711x/EP721x-based"
349         select CPU_ARM720T
350         select ARCH_USES_GETTIMEOFFSET
351         select NEED_MACH_MEMORY_H
352         help
353           Support for Cirrus Logic 711x/721x based boards.
354
355 config ARCH_CNS3XXX
356         bool "Cavium Networks CNS3XXX family"
357         select CPU_V6K
358         select GENERIC_CLOCKEVENTS
359         select ARM_GIC
360         select MIGHT_HAVE_PCI
361         select PCI_DOMAINS if PCI
362         help
363           Support for Cavium Networks CNS3XXX platform.
364
365 config ARCH_GEMINI
366         bool "Cortina Systems Gemini"
367         select CPU_FA526
368         select ARCH_REQUIRE_GPIOLIB
369         select ARCH_USES_GETTIMEOFFSET
370         help
371           Support for the Cortina Systems Gemini family SoCs
372
373 config ARCH_PRIMA2
374         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
375         select CPU_V7
376         select GENERIC_TIME
377         select NO_IOPORT
378         select GENERIC_CLOCKEVENTS
379         select CLKDEV_LOOKUP
380         select GENERIC_IRQ_CHIP
381         select USE_OF
382         select ZONE_DMA
383         help
384           Support for CSR SiRFSoC ARM Cortex A9 Platform
385
386 config ARCH_EBSA110
387         bool "EBSA-110"
388         select CPU_SA110
389         select ISA
390         select NO_IOPORT
391         select ARCH_USES_GETTIMEOFFSET
392         select NEED_MACH_MEMORY_H
393         help
394           This is an evaluation board for the StrongARM processor available
395           from Digital. It has limited hardware on-board, including an
396           Ethernet interface, two PCMCIA sockets, two serial ports and a
397           parallel port.
398
399 config ARCH_EP93XX
400         bool "EP93xx-based"
401         select CPU_ARM920T
402         select ARM_AMBA
403         select ARM_VIC
404         select CLKDEV_LOOKUP
405         select ARCH_REQUIRE_GPIOLIB
406         select ARCH_HAS_HOLES_MEMORYMODEL
407         select ARCH_USES_GETTIMEOFFSET
408         select NEED_MEMORY_H
409         help
410           This enables support for the Cirrus EP93xx series of CPUs.
411
412 config ARCH_FOOTBRIDGE
413         bool "FootBridge"
414         select CPU_SA110
415         select FOOTBRIDGE
416         select GENERIC_CLOCKEVENTS
417         select NEED_MACH_MEMORY_H
418         help
419           Support for systems based on the DC21285 companion chip
420           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
421
422 config ARCH_MXC
423         bool "Freescale MXC/iMX-based"
424         select GENERIC_CLOCKEVENTS
425         select ARCH_REQUIRE_GPIOLIB
426         select CLKDEV_LOOKUP
427         select CLKSRC_MMIO
428         select GENERIC_IRQ_CHIP
429         select HAVE_SCHED_CLOCK
430         select MULTI_IRQ_HANDLER
431         help
432           Support for Freescale MXC/iMX-based family of processors
433
434 config ARCH_MXS
435         bool "Freescale MXS-based"
436         select GENERIC_CLOCKEVENTS
437         select ARCH_REQUIRE_GPIOLIB
438         select CLKDEV_LOOKUP
439         select CLKSRC_MMIO
440         help
441           Support for Freescale MXS-based family of processors
442
443 config ARCH_NETX
444         bool "Hilscher NetX based"
445         select CLKSRC_MMIO
446         select CPU_ARM926T
447         select ARM_VIC
448         select GENERIC_CLOCKEVENTS
449         help
450           This enables support for systems based on the Hilscher NetX Soc
451
452 config ARCH_H720X
453         bool "Hynix HMS720x-based"
454         select CPU_ARM720T
455         select ISA_DMA_API
456         select ARCH_USES_GETTIMEOFFSET
457         help
458           This enables support for systems based on the Hynix HMS720x
459
460 config ARCH_IOP13XX
461         bool "IOP13xx-based"
462         depends on MMU
463         select CPU_XSC3
464         select PLAT_IOP
465         select PCI
466         select ARCH_SUPPORTS_MSI
467         select VMSPLIT_1G
468         select NEED_MACH_MEMORY_H
469         help
470           Support for Intel's IOP13XX (XScale) family of processors.
471
472 config ARCH_IOP32X
473         bool "IOP32x-based"
474         depends on MMU
475         select CPU_XSCALE
476         select PLAT_IOP
477         select PCI
478         select ARCH_REQUIRE_GPIOLIB
479         help
480           Support for Intel's 80219 and IOP32X (XScale) family of
481           processors.
482
483 config ARCH_IOP33X
484         bool "IOP33x-based"
485         depends on MMU
486         select CPU_XSCALE
487         select PLAT_IOP
488         select PCI
489         select ARCH_REQUIRE_GPIOLIB
490         help
491           Support for Intel's IOP33X (XScale) family of processors.
492
493 config ARCH_IXP23XX
494         bool "IXP23XX-based"
495         depends on MMU
496         select CPU_XSC3
497         select PCI
498         select ARCH_USES_GETTIMEOFFSET
499         select NEED_MACH_MEMORY_H
500         help
501           Support for Intel's IXP23xx (XScale) family of processors.
502
503 config ARCH_IXP2000
504         bool "IXP2400/2800-based"
505         depends on MMU
506         select CPU_XSCALE
507         select PCI
508         select ARCH_USES_GETTIMEOFFSET
509         select NEED_MACH_MEMORY_H
510         help
511           Support for Intel's IXP2400/2800 (XScale) family of processors.
512
513 config ARCH_IXP4XX
514         bool "IXP4xx-based"
515         depends on MMU
516         select CLKSRC_MMIO
517         select CPU_XSCALE
518         select GENERIC_GPIO
519         select GENERIC_CLOCKEVENTS
520         select HAVE_SCHED_CLOCK
521         select MIGHT_HAVE_PCI
522         select DMABOUNCE if PCI
523         help
524           Support for Intel's IXP4XX (XScale) family of processors.
525
526 config ARCH_DOVE
527         bool "Marvell Dove"
528         select CPU_V7
529         select PCI
530         select ARCH_REQUIRE_GPIOLIB
531         select GENERIC_CLOCKEVENTS
532         select PLAT_ORION
533         help
534           Support for the Marvell Dove SoC 88AP510
535
536 config ARCH_KIRKWOOD
537         bool "Marvell Kirkwood"
538         select CPU_FEROCEON
539         select PCI
540         select ARCH_REQUIRE_GPIOLIB
541         select GENERIC_CLOCKEVENTS
542         select PLAT_ORION
543         help
544           Support for the following Marvell Kirkwood series SoCs:
545           88F6180, 88F6192 and 88F6281.
546
547 config ARCH_LPC32XX
548         bool "NXP LPC32XX"
549         select CLKSRC_MMIO
550         select CPU_ARM926T
551         select ARCH_REQUIRE_GPIOLIB
552         select HAVE_IDE
553         select ARM_AMBA
554         select USB_ARCH_HAS_OHCI
555         select CLKDEV_LOOKUP
556         select GENERIC_TIME
557         select GENERIC_CLOCKEVENTS
558         help
559           Support for the NXP LPC32XX family of processors
560
561 config ARCH_MV78XX0
562         bool "Marvell MV78xx0"
563         select CPU_FEROCEON
564         select PCI
565         select ARCH_REQUIRE_GPIOLIB
566         select GENERIC_CLOCKEVENTS
567         select PLAT_ORION
568         help
569           Support for the following Marvell MV78xx0 series SoCs:
570           MV781x0, MV782x0.
571
572 config ARCH_ORION5X
573         bool "Marvell Orion"
574         depends on MMU
575         select CPU_FEROCEON
576         select PCI
577         select ARCH_REQUIRE_GPIOLIB
578         select GENERIC_CLOCKEVENTS
579         select PLAT_ORION
580         help
581           Support for the following Marvell Orion 5x series SoCs:
582           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
583           Orion-2 (5281), Orion-1-90 (6183).
584
585 config ARCH_MMP
586         bool "Marvell PXA168/910/MMP2"
587         depends on MMU
588         select ARCH_REQUIRE_GPIOLIB
589         select CLKDEV_LOOKUP
590         select GENERIC_CLOCKEVENTS
591         select HAVE_SCHED_CLOCK
592         select TICK_ONESHOT
593         select PLAT_PXA
594         select SPARSE_IRQ
595         help
596           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
597
598 config ARCH_KS8695
599         bool "Micrel/Kendin KS8695"
600         select CPU_ARM922T
601         select ARCH_REQUIRE_GPIOLIB
602         select ARCH_USES_GETTIMEOFFSET
603         select NEED_MACH_MEMORY_H
604         help
605           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
606           System-on-Chip devices.
607
608 config ARCH_W90X900
609         bool "Nuvoton W90X900 CPU"
610         select CPU_ARM926T
611         select ARCH_REQUIRE_GPIOLIB
612         select CLKDEV_LOOKUP
613         select CLKSRC_MMIO
614         select GENERIC_CLOCKEVENTS
615         help
616           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
617           At present, the w90x900 has been renamed nuc900, regarding
618           the ARM series product line, you can login the following
619           link address to know more.
620
621           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
622                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
623
624 config ARCH_NUC93X
625         bool "Nuvoton NUC93X CPU"
626         select CPU_ARM926T
627         select CLKDEV_LOOKUP
628         help
629           Support for Nuvoton (Winbond logic dept.) NUC93X MCU,The NUC93X is a
630           low-power and high performance MPEG-4/JPEG multimedia controller chip.
631
632 config ARCH_TEGRA
633         bool "NVIDIA Tegra"
634         select CLKDEV_LOOKUP
635         select CLKSRC_MMIO
636         select GENERIC_TIME
637         select GENERIC_CLOCKEVENTS
638         select GENERIC_GPIO
639         select HAVE_CLK
640         select HAVE_SCHED_CLOCK
641         select ARCH_HAS_CPUFREQ
642         help
643           This enables support for NVIDIA Tegra based systems (Tegra APX,
644           Tegra 6xx and Tegra 2 series).
645
646 config ARCH_PICOXCELL
647         bool "Picochip picoXcell"
648         select ARCH_REQUIRE_GPIOLIB
649         select ARM_PATCH_PHYS_VIRT
650         select ARM_VIC
651         select CPU_V6K
652         select DW_APB_TIMER
653         select GENERIC_CLOCKEVENTS
654         select GENERIC_GPIO
655         select HAVE_SCHED_CLOCK
656         select HAVE_TCM
657         select NO_IOPORT
658         select USE_OF
659         help
660           This enables support for systems based on the Picochip picoXcell
661           family of Femtocell devices.  The picoxcell support requires device tree
662           for all boards.
663
664 config ARCH_PNX4008
665         bool "Philips Nexperia PNX4008 Mobile"
666         select CPU_ARM926T
667         select CLKDEV_LOOKUP
668         select ARCH_USES_GETTIMEOFFSET
669         help
670           This enables support for Philips PNX4008 mobile platform.
671
672 config ARCH_PXA
673         bool "PXA2xx/PXA3xx-based"
674         depends on MMU
675         select ARCH_MTD_XIP
676         select ARCH_HAS_CPUFREQ
677         select CLKDEV_LOOKUP
678         select CLKSRC_MMIO
679         select ARCH_REQUIRE_GPIOLIB
680         select GENERIC_CLOCKEVENTS
681         select HAVE_SCHED_CLOCK
682         select TICK_ONESHOT
683         select PLAT_PXA
684         select SPARSE_IRQ
685         select AUTO_ZRELADDR
686         select MULTI_IRQ_HANDLER
687         help
688           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
689
690 config ARCH_MSM
691         bool "Qualcomm MSM"
692         select HAVE_CLK
693         select GENERIC_CLOCKEVENTS
694         select ARCH_REQUIRE_GPIOLIB
695         select CLKDEV_LOOKUP
696         help
697           Support for Qualcomm MSM/QSD based systems.  This runs on the
698           apps processor of the MSM/QSD and depends on a shared memory
699           interface to the modem processor which runs the baseband
700           stack and controls some vital subsystems
701           (clock and power control, etc).
702
703 config ARCH_SHMOBILE
704         bool "Renesas SH-Mobile / R-Mobile"
705         select HAVE_CLK
706         select CLKDEV_LOOKUP
707         select HAVE_MACH_CLKDEV
708         select GENERIC_CLOCKEVENTS
709         select NO_IOPORT
710         select SPARSE_IRQ
711         select MULTI_IRQ_HANDLER
712         select PM_GENERIC_DOMAINS if PM
713         select NEED_MACH_MEMORY_H
714         help
715           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
716
717 config ARCH_RPC
718         bool "RiscPC"
719         select ARCH_ACORN
720         select FIQ
721         select TIMER_ACORN
722         select ARCH_MAY_HAVE_PC_FDC
723         select HAVE_PATA_PLATFORM
724         select ISA_DMA_API
725         select NO_IOPORT
726         select ARCH_SPARSEMEM_ENABLE
727         select ARCH_USES_GETTIMEOFFSET
728         select NEED_MACH_MEMORY_H
729         help
730           On the Acorn Risc-PC, Linux can support the internal IDE disk and
731           CD-ROM interface, serial and parallel port, and the floppy drive.
732
733 config ARCH_SA1100
734         bool "SA1100-based"
735         select CLKSRC_MMIO
736         select CPU_SA1100
737         select ISA
738         select ARCH_SPARSEMEM_ENABLE
739         select ARCH_MTD_XIP
740         select ARCH_HAS_CPUFREQ
741         select CPU_FREQ
742         select GENERIC_CLOCKEVENTS
743         select HAVE_CLK
744         select HAVE_SCHED_CLOCK
745         select TICK_ONESHOT
746         select ARCH_REQUIRE_GPIOLIB
747         select NEED_MACH_MEMORY_H
748         help
749           Support for StrongARM 11x0 based boards.
750
751 config ARCH_S3C2410
752         bool "Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443, S3C2450"
753         select GENERIC_GPIO
754         select ARCH_HAS_CPUFREQ
755         select HAVE_CLK
756         select CLKDEV_LOOKUP
757         select ARCH_USES_GETTIMEOFFSET
758         select HAVE_S3C2410_I2C if I2C
759         help
760           Samsung S3C2410X CPU based systems, such as the Simtec Electronics
761           BAST (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or
762           the Samsung SMDK2410 development board (and derivatives).
763
764           Note, the S3C2416 and the S3C2450 are so close that they even share
765           the same SoC ID code. This means that there is no separate machine
766           directory (no arch/arm/mach-s3c2450) as the S3C2416 was first.
767
768 config ARCH_S3C64XX
769         bool "Samsung S3C64XX"
770         select PLAT_SAMSUNG
771         select CPU_V6
772         select ARM_VIC
773         select HAVE_CLK
774         select CLKDEV_LOOKUP
775         select NO_IOPORT
776         select ARCH_USES_GETTIMEOFFSET
777         select ARCH_HAS_CPUFREQ
778         select ARCH_REQUIRE_GPIOLIB
779         select SAMSUNG_CLKSRC
780         select SAMSUNG_IRQ_VIC_TIMER
781         select SAMSUNG_IRQ_UART
782         select S3C_GPIO_TRACK
783         select S3C_GPIO_PULL_UPDOWN
784         select S3C_GPIO_CFG_S3C24XX
785         select S3C_GPIO_CFG_S3C64XX
786         select S3C_DEV_NAND
787         select USB_ARCH_HAS_OHCI
788         select SAMSUNG_GPIOLIB_4BIT
789         select HAVE_S3C2410_I2C if I2C
790         select HAVE_S3C2410_WATCHDOG if WATCHDOG
791         help
792           Samsung S3C64XX series based systems
793
794 config ARCH_S5P64X0
795         bool "Samsung S5P6440 S5P6450"
796         select CPU_V6
797         select GENERIC_GPIO
798         select HAVE_CLK
799         select CLKDEV_LOOKUP
800         select CLKSRC_MMIO
801         select HAVE_S3C2410_WATCHDOG if WATCHDOG
802         select GENERIC_CLOCKEVENTS
803         select HAVE_SCHED_CLOCK
804         select HAVE_S3C2410_I2C if I2C
805         select HAVE_S3C_RTC if RTC_CLASS
806         help
807           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
808           SMDK6450.
809
810 config ARCH_S5PC100
811         bool "Samsung S5PC100"
812         select GENERIC_GPIO
813         select HAVE_CLK
814         select CLKDEV_LOOKUP
815         select CPU_V7
816         select ARM_L1_CACHE_SHIFT_6
817         select ARCH_USES_GETTIMEOFFSET
818         select HAVE_S3C2410_I2C if I2C
819         select HAVE_S3C_RTC if RTC_CLASS
820         select HAVE_S3C2410_WATCHDOG if WATCHDOG
821         help
822           Samsung S5PC100 series based systems
823
824 config ARCH_S5PV210
825         bool "Samsung S5PV210/S5PC110"
826         select CPU_V7
827         select ARCH_SPARSEMEM_ENABLE
828         select ARCH_HAS_HOLES_MEMORYMODEL
829         select GENERIC_GPIO
830         select HAVE_CLK
831         select CLKDEV_LOOKUP
832         select CLKSRC_MMIO
833         select ARM_L1_CACHE_SHIFT_6
834         select ARCH_HAS_CPUFREQ
835         select GENERIC_CLOCKEVENTS
836         select HAVE_SCHED_CLOCK
837         select HAVE_S3C2410_I2C if I2C
838         select HAVE_S3C_RTC if RTC_CLASS
839         select HAVE_S3C2410_WATCHDOG if WATCHDOG
840         select NEED_MACH_MEMORY_H
841         help
842           Samsung S5PV210/S5PC110 series based systems
843
844 config ARCH_EXYNOS4
845         bool "Samsung EXYNOS4"
846         select CPU_V7
847         select ARCH_SPARSEMEM_ENABLE
848         select ARCH_HAS_HOLES_MEMORYMODEL
849         select GENERIC_GPIO
850         select HAVE_CLK
851         select CLKDEV_LOOKUP
852         select ARCH_HAS_CPUFREQ
853         select GENERIC_CLOCKEVENTS
854         select HAVE_S3C_RTC if RTC_CLASS
855         select HAVE_S3C2410_I2C if I2C
856         select HAVE_S3C2410_WATCHDOG if WATCHDOG
857         select NEED_MACH_MEMORY_H
858         help
859           Samsung EXYNOS4 series based systems
860
861 config ARCH_SHARK
862         bool "Shark"
863         select CPU_SA110
864         select ISA
865         select ISA_DMA
866         select ZONE_DMA
867         select PCI
868         select ARCH_USES_GETTIMEOFFSET
869         select NEED_MACH_MEMORY_H
870         help
871           Support for the StrongARM based Digital DNARD machine, also known
872           as "Shark" (<http://www.shark-linux.de/shark.html>).
873
874 config ARCH_TCC_926
875         bool "Telechips TCC ARM926-based systems"
876         select CLKSRC_MMIO
877         select CPU_ARM926T
878         select HAVE_CLK
879         select CLKDEV_LOOKUP
880         select GENERIC_CLOCKEVENTS
881         help
882           Support for Telechips TCC ARM926-based systems.
883
884 config ARCH_U300
885         bool "ST-Ericsson U300 Series"
886         depends on MMU
887         select CLKSRC_MMIO
888         select CPU_ARM926T
889         select HAVE_SCHED_CLOCK
890         select HAVE_TCM
891         select ARM_AMBA
892         select ARM_VIC
893         select GENERIC_CLOCKEVENTS
894         select CLKDEV_LOOKUP
895         select HAVE_MACH_CLKDEV
896         select GENERIC_GPIO
897         select ARCH_REQUIRE_GPIOLIB
898         select NEED_MACH_MEMORY_H
899         help
900           Support for ST-Ericsson U300 series mobile platforms.
901
902 config ARCH_U8500
903         bool "ST-Ericsson U8500 Series"
904         select CPU_V7
905         select ARM_AMBA
906         select GENERIC_CLOCKEVENTS
907         select CLKDEV_LOOKUP
908         select ARCH_REQUIRE_GPIOLIB
909         select ARCH_HAS_CPUFREQ
910         help
911           Support for ST-Ericsson's Ux500 architecture
912
913 config ARCH_NOMADIK
914         bool "STMicroelectronics Nomadik"
915         select ARM_AMBA
916         select ARM_VIC
917         select CPU_ARM926T
918         select CLKDEV_LOOKUP
919         select GENERIC_CLOCKEVENTS
920         select ARCH_REQUIRE_GPIOLIB
921         help
922           Support for the Nomadik platform by ST-Ericsson
923
924 config ARCH_DAVINCI
925         bool "TI DaVinci"
926         select GENERIC_CLOCKEVENTS
927         select ARCH_REQUIRE_GPIOLIB
928         select ZONE_DMA
929         select HAVE_IDE
930         select CLKDEV_LOOKUP
931         select GENERIC_ALLOCATOR
932         select GENERIC_IRQ_CHIP
933         select ARCH_HAS_HOLES_MEMORYMODEL
934         help
935           Support for TI's DaVinci platform.
936
937 config ARCH_OMAP
938         bool "TI OMAP"
939         select HAVE_CLK
940         select ARCH_REQUIRE_GPIOLIB
941         select ARCH_HAS_CPUFREQ
942         select CLKSRC_MMIO
943         select GENERIC_CLOCKEVENTS
944         select HAVE_SCHED_CLOCK
945         select ARCH_HAS_HOLES_MEMORYMODEL
946         help
947           Support for TI's OMAP platform (OMAP1/2/3/4).
948
949 config PLAT_SPEAR
950         bool "ST SPEAr"
951         select ARM_AMBA
952         select ARCH_REQUIRE_GPIOLIB
953         select CLKDEV_LOOKUP
954         select CLKSRC_MMIO
955         select GENERIC_CLOCKEVENTS
956         select HAVE_CLK
957         help
958           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
959
960 config ARCH_VT8500
961         bool "VIA/WonderMedia 85xx"
962         select CPU_ARM926T
963         select GENERIC_GPIO
964         select ARCH_HAS_CPUFREQ
965         select GENERIC_CLOCKEVENTS
966         select ARCH_REQUIRE_GPIOLIB
967         select HAVE_PWM
968         help
969           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
970
971 config ARCH_ZYNQ
972         bool "Xilinx Zynq ARM Cortex A9 Platform"
973         select CPU_V7
974         select GENERIC_TIME
975         select GENERIC_CLOCKEVENTS
976         select CLKDEV_LOOKUP
977         select ARM_GIC
978         select ARM_AMBA
979         select ICST
980         select USE_OF
981         help
982           Support for Xilinx Zynq ARM Cortex A9 Platform
983 endchoice
984
985 #
986 # This is sorted alphabetically by mach-* pathname.  However, plat-*
987 # Kconfigs may be included either alphabetically (according to the
988 # plat- suffix) or along side the corresponding mach-* source.
989 #
990 source "arch/arm/mach-at91/Kconfig"
991
992 source "arch/arm/mach-bcmring/Kconfig"
993
994 source "arch/arm/mach-clps711x/Kconfig"
995
996 source "arch/arm/mach-cns3xxx/Kconfig"
997
998 source "arch/arm/mach-davinci/Kconfig"
999
1000 source "arch/arm/mach-dove/Kconfig"
1001
1002 source "arch/arm/mach-ep93xx/Kconfig"
1003
1004 source "arch/arm/mach-footbridge/Kconfig"
1005
1006 source "arch/arm/mach-gemini/Kconfig"
1007
1008 source "arch/arm/mach-h720x/Kconfig"
1009
1010 source "arch/arm/mach-integrator/Kconfig"
1011
1012 source "arch/arm/mach-iop32x/Kconfig"
1013
1014 source "arch/arm/mach-iop33x/Kconfig"
1015
1016 source "arch/arm/mach-iop13xx/Kconfig"
1017
1018 source "arch/arm/mach-ixp4xx/Kconfig"
1019
1020 source "arch/arm/mach-ixp2000/Kconfig"
1021
1022 source "arch/arm/mach-ixp23xx/Kconfig"
1023
1024 source "arch/arm/mach-kirkwood/Kconfig"
1025
1026 source "arch/arm/mach-ks8695/Kconfig"
1027
1028 source "arch/arm/mach-lpc32xx/Kconfig"
1029
1030 source "arch/arm/mach-msm/Kconfig"
1031
1032 source "arch/arm/mach-mv78xx0/Kconfig"
1033
1034 source "arch/arm/plat-mxc/Kconfig"
1035
1036 source "arch/arm/mach-mxs/Kconfig"
1037
1038 source "arch/arm/mach-netx/Kconfig"
1039
1040 source "arch/arm/mach-nomadik/Kconfig"
1041 source "arch/arm/plat-nomadik/Kconfig"
1042
1043 source "arch/arm/mach-nuc93x/Kconfig"
1044
1045 source "arch/arm/plat-omap/Kconfig"
1046
1047 source "arch/arm/mach-omap1/Kconfig"
1048
1049 source "arch/arm/mach-omap2/Kconfig"
1050
1051 source "arch/arm/mach-orion5x/Kconfig"
1052
1053 source "arch/arm/mach-pxa/Kconfig"
1054 source "arch/arm/plat-pxa/Kconfig"
1055
1056 source "arch/arm/mach-mmp/Kconfig"
1057
1058 source "arch/arm/mach-realview/Kconfig"
1059
1060 source "arch/arm/mach-sa1100/Kconfig"
1061
1062 source "arch/arm/plat-samsung/Kconfig"
1063 source "arch/arm/plat-s3c24xx/Kconfig"
1064 source "arch/arm/plat-s5p/Kconfig"
1065
1066 source "arch/arm/plat-spear/Kconfig"
1067
1068 source "arch/arm/plat-tcc/Kconfig"
1069
1070 if ARCH_S3C2410
1071 source "arch/arm/mach-s3c2410/Kconfig"
1072 source "arch/arm/mach-s3c2412/Kconfig"
1073 source "arch/arm/mach-s3c2416/Kconfig"
1074 source "arch/arm/mach-s3c2440/Kconfig"
1075 source "arch/arm/mach-s3c2443/Kconfig"
1076 endif
1077
1078 if ARCH_S3C64XX
1079 source "arch/arm/mach-s3c64xx/Kconfig"
1080 endif
1081
1082 source "arch/arm/mach-s5p64x0/Kconfig"
1083
1084 source "arch/arm/mach-s5pc100/Kconfig"
1085
1086 source "arch/arm/mach-s5pv210/Kconfig"
1087
1088 source "arch/arm/mach-exynos4/Kconfig"
1089
1090 source "arch/arm/mach-shmobile/Kconfig"
1091
1092 source "arch/arm/mach-tegra/Kconfig"
1093
1094 source "arch/arm/mach-u300/Kconfig"
1095
1096 source "arch/arm/mach-ux500/Kconfig"
1097
1098 source "arch/arm/mach-versatile/Kconfig"
1099
1100 source "arch/arm/mach-vexpress/Kconfig"
1101 source "arch/arm/plat-versatile/Kconfig"
1102
1103 source "arch/arm/mach-vt8500/Kconfig"
1104
1105 source "arch/arm/mach-w90x900/Kconfig"
1106
1107 # Definitions to make life easier
1108 config ARCH_ACORN
1109         bool
1110
1111 config PLAT_IOP
1112         bool
1113         select GENERIC_CLOCKEVENTS
1114         select HAVE_SCHED_CLOCK
1115
1116 config PLAT_ORION
1117         bool
1118         select CLKSRC_MMIO
1119         select GENERIC_IRQ_CHIP
1120         select HAVE_SCHED_CLOCK
1121
1122 config PLAT_PXA
1123         bool
1124
1125 config PLAT_VERSATILE
1126         bool
1127
1128 config ARM_TIMER_SP804
1129         bool
1130         select CLKSRC_MMIO
1131
1132 source arch/arm/mm/Kconfig
1133
1134 config IWMMXT
1135         bool "Enable iWMMXt support"
1136         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1137         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1138         help
1139           Enable support for iWMMXt context switching at run time if
1140           running on a CPU that supports it.
1141
1142 #  bool 'Use XScale PMU as timer source' CONFIG_XSCALE_PMU_TIMER
1143 config XSCALE_PMU
1144         bool
1145         depends on CPU_XSCALE && !XSCALE_PMU_TIMER
1146         default y
1147
1148 config CPU_HAS_PMU
1149         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1150                    (!ARCH_OMAP3 || OMAP3_EMU)
1151         default y
1152         bool
1153
1154 config MULTI_IRQ_HANDLER
1155         bool
1156         help
1157           Allow each machine to specify it's own IRQ handler at run time.
1158
1159 if !MMU
1160 source "arch/arm/Kconfig-nommu"
1161 endif
1162
1163 config ARM_ERRATA_411920
1164         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1165         depends on CPU_V6 || CPU_V6K
1166         help
1167           Invalidation of the Instruction Cache operation can
1168           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1169           It does not affect the MPCore. This option enables the ARM Ltd.
1170           recommended workaround.
1171
1172 config ARM_ERRATA_430973
1173         bool "ARM errata: Stale prediction on replaced interworking branch"
1174         depends on CPU_V7
1175         help
1176           This option enables the workaround for the 430973 Cortex-A8
1177           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1178           interworking branch is replaced with another code sequence at the
1179           same virtual address, whether due to self-modifying code or virtual
1180           to physical address re-mapping, Cortex-A8 does not recover from the
1181           stale interworking branch prediction. This results in Cortex-A8
1182           executing the new code sequence in the incorrect ARM or Thumb state.
1183           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1184           and also flushes the branch target cache at every context switch.
1185           Note that setting specific bits in the ACTLR register may not be
1186           available in non-secure mode.
1187
1188 config ARM_ERRATA_458693
1189         bool "ARM errata: Processor deadlock when a false hazard is created"
1190         depends on CPU_V7
1191         help
1192           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1193           erratum. For very specific sequences of memory operations, it is
1194           possible for a hazard condition intended for a cache line to instead
1195           be incorrectly associated with a different cache line. This false
1196           hazard might then cause a processor deadlock. The workaround enables
1197           the L1 caching of the NEON accesses and disables the PLD instruction
1198           in the ACTLR register. Note that setting specific bits in the ACTLR
1199           register may not be available in non-secure mode.
1200
1201 config ARM_ERRATA_460075
1202         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1203         depends on CPU_V7
1204         help
1205           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1206           erratum. Any asynchronous access to the L2 cache may encounter a
1207           situation in which recent store transactions to the L2 cache are lost
1208           and overwritten with stale memory contents from external memory. The
1209           workaround disables the write-allocate mode for the L2 cache via the
1210           ACTLR register. Note that setting specific bits in the ACTLR register
1211           may not be available in non-secure mode.
1212
1213 config ARM_ERRATA_742230
1214         bool "ARM errata: DMB operation may be faulty"
1215         depends on CPU_V7 && SMP
1216         help
1217           This option enables the workaround for the 742230 Cortex-A9
1218           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1219           between two write operations may not ensure the correct visibility
1220           ordering of the two writes. This workaround sets a specific bit in
1221           the diagnostic register of the Cortex-A9 which causes the DMB
1222           instruction to behave as a DSB, ensuring the correct behaviour of
1223           the two writes.
1224
1225 config ARM_ERRATA_742231
1226         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1227         depends on CPU_V7 && SMP
1228         help
1229           This option enables the workaround for the 742231 Cortex-A9
1230           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1231           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1232           accessing some data located in the same cache line, may get corrupted
1233           data due to bad handling of the address hazard when the line gets
1234           replaced from one of the CPUs at the same time as another CPU is
1235           accessing it. This workaround sets specific bits in the diagnostic
1236           register of the Cortex-A9 which reduces the linefill issuing
1237           capabilities of the processor.
1238
1239 config PL310_ERRATA_588369
1240         bool "Clean & Invalidate maintenance operations do not invalidate clean lines"
1241         depends on CACHE_L2X0
1242         help
1243            The PL310 L2 cache controller implements three types of Clean &
1244            Invalidate maintenance operations: by Physical Address
1245            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1246            They are architecturally defined to behave as the execution of a
1247            clean operation followed immediately by an invalidate operation,
1248            both performing to the same memory location. This functionality
1249            is not correctly implemented in PL310 as clean lines are not
1250            invalidated as a result of these operations.
1251
1252 config ARM_ERRATA_720789
1253         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1254         depends on CPU_V7 && SMP
1255         help
1256           This option enables the workaround for the 720789 Cortex-A9 (prior to
1257           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1258           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1259           As a consequence of this erratum, some TLB entries which should be
1260           invalidated are not, resulting in an incoherency in the system page
1261           tables. The workaround changes the TLB flushing routines to invalidate
1262           entries regardless of the ASID.
1263
1264 config PL310_ERRATA_727915
1265         bool "Background Clean & Invalidate by Way operation can cause data corruption"
1266         depends on CACHE_L2X0
1267         help
1268           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1269           operation (offset 0x7FC). This operation runs in background so that
1270           PL310 can handle normal accesses while it is in progress. Under very
1271           rare circumstances, due to this erratum, write data can be lost when
1272           PL310 treats a cacheable write transaction during a Clean &
1273           Invalidate by Way operation.
1274
1275 config ARM_ERRATA_743622
1276         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1277         depends on CPU_V7
1278         help
1279           This option enables the workaround for the 743622 Cortex-A9
1280           (r2p0..r2p2) erratum. Under very rare conditions, a faulty
1281           optimisation in the Cortex-A9 Store Buffer may lead to data
1282           corruption. This workaround sets a specific bit in the diagnostic
1283           register of the Cortex-A9 which disables the Store Buffer
1284           optimisation, preventing the defect from occurring. This has no
1285           visible impact on the overall performance or power consumption of the
1286           processor.
1287
1288 config ARM_ERRATA_751472
1289         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1290         depends on CPU_V7 && SMP
1291         help
1292           This option enables the workaround for the 751472 Cortex-A9 (prior
1293           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1294           completion of a following broadcasted operation if the second
1295           operation is received by a CPU before the ICIALLUIS has completed,
1296           potentially leading to corrupted entries in the cache or TLB.
1297
1298 config ARM_ERRATA_753970
1299         bool "ARM errata: cache sync operation may be faulty"
1300         depends on CACHE_PL310
1301         help
1302           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1303
1304           Under some condition the effect of cache sync operation on
1305           the store buffer still remains when the operation completes.
1306           This means that the store buffer is always asked to drain and
1307           this prevents it from merging any further writes. The workaround
1308           is to replace the normal offset of cache sync operation (0x730)
1309           by another offset targeting an unmapped PL310 register 0x740.
1310           This has the same effect as the cache sync operation: store buffer
1311           drain and waiting for all buffers empty.
1312
1313 config ARM_ERRATA_754322
1314         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1315         depends on CPU_V7
1316         help
1317           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1318           r3p*) erratum. A speculative memory access may cause a page table walk
1319           which starts prior to an ASID switch but completes afterwards. This
1320           can populate the micro-TLB with a stale entry which may be hit with
1321           the new ASID. This workaround places two dsb instructions in the mm
1322           switching code so that no page table walks can cross the ASID switch.
1323
1324 config ARM_ERRATA_754327
1325         bool "ARM errata: no automatic Store Buffer drain"
1326         depends on CPU_V7 && SMP
1327         help
1328           This option enables the workaround for the 754327 Cortex-A9 (prior to
1329           r2p0) erratum. The Store Buffer does not have any automatic draining
1330           mechanism and therefore a livelock may occur if an external agent
1331           continuously polls a memory location waiting to observe an update.
1332           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1333           written polling loops from denying visibility of updates to memory.
1334
1335 config ARM_ERRATA_364296
1336         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1337         depends on CPU_V6 && !SMP
1338         help
1339           This options enables the workaround for the 364296 ARM1136
1340           r0p2 erratum (possible cache data corruption with
1341           hit-under-miss enabled). It sets the undocumented bit 31 in
1342           the auxiliary control register and the FI bit in the control
1343           register, thus disabling hit-under-miss without putting the
1344           processor into full low interrupt latency mode. ARM11MPCore
1345           is not affected.
1346
1347 config ARM_ERRATA_764369
1348         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1349         depends on CPU_V7 && SMP
1350         help
1351           This option enables the workaround for erratum 764369
1352           affecting Cortex-A9 MPCore with two or more processors (all
1353           current revisions). Under certain timing circumstances, a data
1354           cache line maintenance operation by MVA targeting an Inner
1355           Shareable memory region may fail to proceed up to either the
1356           Point of Coherency or to the Point of Unification of the
1357           system. This workaround adds a DSB instruction before the
1358           relevant cache maintenance functions and sets a specific bit
1359           in the diagnostic control register of the SCU.
1360
1361 endmenu
1362
1363 source "arch/arm/common/Kconfig"
1364
1365 menu "Bus support"
1366
1367 config ARM_AMBA
1368         bool
1369
1370 config ISA
1371         bool
1372         help
1373           Find out whether you have ISA slots on your motherboard.  ISA is the
1374           name of a bus system, i.e. the way the CPU talks to the other stuff
1375           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1376           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1377           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1378
1379 # Select ISA DMA controller support
1380 config ISA_DMA
1381         bool
1382         select ISA_DMA_API
1383
1384 # Select ISA DMA interface
1385 config ISA_DMA_API
1386         bool
1387
1388 config PCI
1389         bool "PCI support" if MIGHT_HAVE_PCI
1390         help
1391           Find out whether you have a PCI motherboard. PCI is the name of a
1392           bus system, i.e. the way the CPU talks to the other stuff inside
1393           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1394           VESA. If you have PCI, say Y, otherwise N.
1395
1396 config PCI_DOMAINS
1397         bool
1398         depends on PCI
1399
1400 config PCI_NANOENGINE
1401         bool "BSE nanoEngine PCI support"
1402         depends on SA1100_NANOENGINE
1403         help
1404           Enable PCI on the BSE nanoEngine board.
1405
1406 config PCI_SYSCALL
1407         def_bool PCI
1408
1409 # Select the host bridge type
1410 config PCI_HOST_VIA82C505
1411         bool
1412         depends on PCI && ARCH_SHARK
1413         default y
1414
1415 config PCI_HOST_ITE8152
1416         bool
1417         depends on PCI && MACH_ARMCORE
1418         default y
1419         select DMABOUNCE
1420
1421 source "drivers/pci/Kconfig"
1422
1423 source "drivers/pcmcia/Kconfig"
1424
1425 endmenu
1426
1427 menu "Kernel Features"
1428
1429 source "kernel/time/Kconfig"
1430
1431 config SMP
1432         bool "Symmetric Multi-Processing"
1433         depends on CPU_V6K || CPU_V7
1434         depends on GENERIC_CLOCKEVENTS
1435         depends on REALVIEW_EB_ARM11MP || REALVIEW_EB_A9MP || \
1436                  MACH_REALVIEW_PB11MP || MACH_REALVIEW_PBX || ARCH_OMAP4 || \
1437                  ARCH_EXYNOS4 || ARCH_TEGRA || ARCH_U8500 || ARCH_VEXPRESS_CA9X4 || \
1438                  ARCH_MSM_SCORPIONMP || ARCH_SHMOBILE || ARCH_HIGHBANK
1439         select USE_GENERIC_SMP_HELPERS
1440         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1441         help
1442           This enables support for systems with more than one CPU. If you have
1443           a system with only one CPU, like most personal computers, say N. If
1444           you have a system with more than one CPU, say Y.
1445
1446           If you say N here, the kernel will run on single and multiprocessor
1447           machines, but will use only one CPU of a multiprocessor machine. If
1448           you say Y here, the kernel will run on many, but not all, single
1449           processor machines. On a single processor machine, the kernel will
1450           run faster if you say N here.
1451
1452           See also <file:Documentation/i386/IO-APIC.txt>,
1453           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1454           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1455
1456           If you don't know what to do here, say N.
1457
1458 config SMP_ON_UP
1459         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1460         depends on EXPERIMENTAL
1461         depends on SMP && !XIP_KERNEL
1462         default y
1463         help
1464           SMP kernels contain instructions which fail on non-SMP processors.
1465           Enabling this option allows the kernel to modify itself to make
1466           these instructions safe.  Disabling it allows about 1K of space
1467           savings.
1468
1469           If you don't know what to do here, say Y.
1470
1471 config ARM_CPU_TOPOLOGY
1472         bool "Support cpu topology definition"
1473         depends on SMP && CPU_V7
1474         default y
1475         help
1476           Support ARM cpu topology definition. The MPIDR register defines
1477           affinity between processors which is then used to describe the cpu
1478           topology of an ARM System.
1479
1480 config SCHED_MC
1481         bool "Multi-core scheduler support"
1482         depends on ARM_CPU_TOPOLOGY
1483         help
1484           Multi-core scheduler support improves the CPU scheduler's decision
1485           making when dealing with multi-core CPU chips at a cost of slightly
1486           increased overhead in some places. If unsure say N here.
1487
1488 config SCHED_SMT
1489         bool "SMT scheduler support"
1490         depends on ARM_CPU_TOPOLOGY
1491         help
1492           Improves the CPU scheduler's decision making when dealing with
1493           MultiThreading at a cost of slightly increased overhead in some
1494           places. If unsure say N here.
1495
1496 config HAVE_ARM_SCU
1497         bool
1498         help
1499           This option enables support for the ARM system coherency unit
1500
1501 config HAVE_ARM_TWD
1502         bool
1503         depends on SMP
1504         select TICK_ONESHOT
1505         help
1506           This options enables support for the ARM timer and watchdog unit
1507
1508 choice
1509         prompt "Memory split"
1510         default VMSPLIT_3G
1511         help
1512           Select the desired split between kernel and user memory.
1513
1514           If you are not absolutely sure what you are doing, leave this
1515           option alone!
1516
1517         config VMSPLIT_3G
1518                 bool "3G/1G user/kernel split"
1519         config VMSPLIT_2G
1520                 bool "2G/2G user/kernel split"
1521         config VMSPLIT_1G
1522                 bool "1G/3G user/kernel split"
1523 endchoice
1524
1525 config PAGE_OFFSET
1526         hex
1527         default 0x40000000 if VMSPLIT_1G
1528         default 0x80000000 if VMSPLIT_2G
1529         default 0xC0000000
1530
1531 config NR_CPUS
1532         int "Maximum number of CPUs (2-32)"
1533         range 2 32
1534         depends on SMP
1535         default "4"
1536
1537 config HOTPLUG_CPU
1538         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1539         depends on SMP && HOTPLUG && EXPERIMENTAL
1540         help
1541           Say Y here to experiment with turning CPUs off and on.  CPUs
1542           can be controlled through /sys/devices/system/cpu.
1543
1544 config LOCAL_TIMERS
1545         bool "Use local timer interrupts"
1546         depends on SMP
1547         default y
1548         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1549         help
1550           Enable support for local timers on SMP platforms, rather then the
1551           legacy IPI broadcast method.  Local timers allows the system
1552           accounting to be spread across the timer interval, preventing a
1553           "thundering herd" at every timer tick.
1554
1555 source kernel/Kconfig.preempt
1556
1557 config HZ
1558         int
1559         default 200 if ARCH_EBSA110 || ARCH_S3C2410 || ARCH_S5P64X0 || \
1560                 ARCH_S5PV210 || ARCH_EXYNOS4
1561         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1562         default AT91_TIMER_HZ if ARCH_AT91
1563         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1564         default 100
1565
1566 config THUMB2_KERNEL
1567         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1568         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1569         select AEABI
1570         select ARM_ASM_UNIFIED
1571         help
1572           By enabling this option, the kernel will be compiled in
1573           Thumb-2 mode. A compiler/assembler that understand the unified
1574           ARM-Thumb syntax is needed.
1575
1576           If unsure, say N.
1577
1578 config THUMB2_AVOID_R_ARM_THM_JUMP11
1579         bool "Work around buggy Thumb-2 short branch relocations in gas"
1580         depends on THUMB2_KERNEL && MODULES
1581         default y
1582         help
1583           Various binutils versions can resolve Thumb-2 branches to
1584           locally-defined, preemptible global symbols as short-range "b.n"
1585           branch instructions.
1586
1587           This is a problem, because there's no guarantee the final
1588           destination of the symbol, or any candidate locations for a
1589           trampoline, are within range of the branch.  For this reason, the
1590           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1591           relocation in modules at all, and it makes little sense to add
1592           support.
1593
1594           The symptom is that the kernel fails with an "unsupported
1595           relocation" error when loading some modules.
1596
1597           Until fixed tools are available, passing
1598           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1599           code which hits this problem, at the cost of a bit of extra runtime
1600           stack usage in some cases.
1601
1602           The problem is described in more detail at:
1603               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1604
1605           Only Thumb-2 kernels are affected.
1606
1607           Unless you are sure your tools don't have this problem, say Y.
1608
1609 config ARM_ASM_UNIFIED
1610         bool
1611
1612 config AEABI
1613         bool "Use the ARM EABI to compile the kernel"
1614         help
1615           This option allows for the kernel to be compiled using the latest
1616           ARM ABI (aka EABI).  This is only useful if you are using a user
1617           space environment that is also compiled with EABI.
1618
1619           Since there are major incompatibilities between the legacy ABI and
1620           EABI, especially with regard to structure member alignment, this
1621           option also changes the kernel syscall calling convention to
1622           disambiguate both ABIs and allow for backward compatibility support
1623           (selected with CONFIG_OABI_COMPAT).
1624
1625           To use this you need GCC version 4.0.0 or later.
1626
1627 config OABI_COMPAT
1628         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1629         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1630         default y
1631         help
1632           This option preserves the old syscall interface along with the
1633           new (ARM EABI) one. It also provides a compatibility layer to
1634           intercept syscalls that have structure arguments which layout
1635           in memory differs between the legacy ABI and the new ARM EABI
1636           (only for non "thumb" binaries). This option adds a tiny
1637           overhead to all syscalls and produces a slightly larger kernel.
1638           If you know you'll be using only pure EABI user space then you
1639           can say N here. If this option is not selected and you attempt
1640           to execute a legacy ABI binary then the result will be
1641           UNPREDICTABLE (in fact it can be predicted that it won't work
1642           at all). If in doubt say Y.
1643
1644 config ARCH_HAS_HOLES_MEMORYMODEL
1645         bool
1646
1647 config ARCH_SPARSEMEM_ENABLE
1648         bool
1649
1650 config ARCH_SPARSEMEM_DEFAULT
1651         def_bool ARCH_SPARSEMEM_ENABLE
1652
1653 config ARCH_SELECT_MEMORY_MODEL
1654         def_bool ARCH_SPARSEMEM_ENABLE
1655
1656 config HAVE_ARCH_PFN_VALID
1657         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1658
1659 config HIGHMEM
1660         bool "High Memory Support"
1661         depends on MMU
1662         help
1663           The address space of ARM processors is only 4 Gigabytes large
1664           and it has to accommodate user address space, kernel address
1665           space as well as some memory mapped IO. That means that, if you
1666           have a large amount of physical memory and/or IO, not all of the
1667           memory can be "permanently mapped" by the kernel. The physical
1668           memory that is not permanently mapped is called "high memory".
1669
1670           Depending on the selected kernel/user memory split, minimum
1671           vmalloc space and actual amount of RAM, you may not need this
1672           option which should result in a slightly faster kernel.
1673
1674           If unsure, say n.
1675
1676 config HIGHPTE
1677         bool "Allocate 2nd-level pagetables from highmem"
1678         depends on HIGHMEM
1679
1680 config HW_PERF_EVENTS
1681         bool "Enable hardware performance counter support for perf events"
1682         depends on PERF_EVENTS && CPU_HAS_PMU
1683         default y
1684         help
1685           Enable hardware performance counter support for perf events. If
1686           disabled, perf events will use software events only.
1687
1688 source "mm/Kconfig"
1689
1690 config FORCE_MAX_ZONEORDER
1691         int "Maximum zone order" if ARCH_SHMOBILE
1692         range 11 64 if ARCH_SHMOBILE
1693         default "9" if SA1111
1694         default "11"
1695         help
1696           The kernel memory allocator divides physically contiguous memory
1697           blocks into "zones", where each zone is a power of two number of
1698           pages.  This option selects the largest power of two that the kernel
1699           keeps in the memory allocator.  If you need to allocate very large
1700           blocks of physically contiguous memory, then you may need to
1701           increase this value.
1702
1703           This config option is actually maximum order plus one. For example,
1704           a value of 11 means that the largest free memory block is 2^10 pages.
1705
1706 config LEDS
1707         bool "Timer and CPU usage LEDs"
1708         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1709                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1710                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1711                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1712                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1713                    ARCH_AT91 || ARCH_DAVINCI || \
1714                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1715         help
1716           If you say Y here, the LEDs on your machine will be used
1717           to provide useful information about your current system status.
1718
1719           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1720           be able to select which LEDs are active using the options below. If
1721           you are compiling a kernel for the EBSA-110 or the LART however, the
1722           red LED will simply flash regularly to indicate that the system is
1723           still functional. It is safe to say Y here if you have a CATS
1724           system, but the driver will do nothing.
1725
1726 config LEDS_TIMER
1727         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1728                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1729                             || MACH_OMAP_PERSEUS2
1730         depends on LEDS
1731         depends on !GENERIC_CLOCKEVENTS
1732         default y if ARCH_EBSA110
1733         help
1734           If you say Y here, one of the system LEDs (the green one on the
1735           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1736           will flash regularly to indicate that the system is still
1737           operational. This is mainly useful to kernel hackers who are
1738           debugging unstable kernels.
1739
1740           The LART uses the same LED for both Timer LED and CPU usage LED
1741           functions. You may choose to use both, but the Timer LED function
1742           will overrule the CPU usage LED.
1743
1744 config LEDS_CPU
1745         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1746                         !ARCH_OMAP) \
1747                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1748                         || MACH_OMAP_PERSEUS2
1749         depends on LEDS
1750         help
1751           If you say Y here, the red LED will be used to give a good real
1752           time indication of CPU usage, by lighting whenever the idle task
1753           is not currently executing.
1754
1755           The LART uses the same LED for both Timer LED and CPU usage LED
1756           functions. You may choose to use both, but the Timer LED function
1757           will overrule the CPU usage LED.
1758
1759 config ALIGNMENT_TRAP
1760         bool
1761         depends on CPU_CP15_MMU
1762         default y if !ARCH_EBSA110
1763         select HAVE_PROC_CPU if PROC_FS
1764         help
1765           ARM processors cannot fetch/store information which is not
1766           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1767           address divisible by 4. On 32-bit ARM processors, these non-aligned
1768           fetch/store instructions will be emulated in software if you say
1769           here, which has a severe performance impact. This is necessary for
1770           correct operation of some network protocols. With an IP-only
1771           configuration it is safe to say N, otherwise say Y.
1772
1773 config UACCESS_WITH_MEMCPY
1774         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1775         depends on MMU && EXPERIMENTAL
1776         default y if CPU_FEROCEON
1777         help
1778           Implement faster copy_to_user and clear_user methods for CPU
1779           cores where a 8-word STM instruction give significantly higher
1780           memory write throughput than a sequence of individual 32bit stores.
1781
1782           A possible side effect is a slight increase in scheduling latency
1783           between threads sharing the same address space if they invoke
1784           such copy operations with large buffers.
1785
1786           However, if the CPU data cache is using a write-allocate mode,
1787           this option is unlikely to provide any performance gain.
1788
1789 config SECCOMP
1790         bool
1791         prompt "Enable seccomp to safely compute untrusted bytecode"
1792         ---help---
1793           This kernel feature is useful for number crunching applications
1794           that may need to compute untrusted bytecode during their
1795           execution. By using pipes or other transports made available to
1796           the process as file descriptors supporting the read/write
1797           syscalls, it's possible to isolate those applications in
1798           their own address space using seccomp. Once seccomp is
1799           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1800           and the task is only allowed to execute a few safe syscalls
1801           defined by each seccomp mode.
1802
1803 config CC_STACKPROTECTOR
1804         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1805         depends on EXPERIMENTAL
1806         help
1807           This option turns on the -fstack-protector GCC feature. This
1808           feature puts, at the beginning of functions, a canary value on
1809           the stack just before the return address, and validates
1810           the value just before actually returning.  Stack based buffer
1811           overflows (that need to overwrite this return address) now also
1812           overwrite the canary, which gets detected and the attack is then
1813           neutralized via a kernel panic.
1814           This feature requires gcc version 4.2 or above.
1815
1816 config DEPRECATED_PARAM_STRUCT
1817         bool "Provide old way to pass kernel parameters"
1818         help
1819           This was deprecated in 2001 and announced to live on for 5 years.
1820           Some old boot loaders still use this way.
1821
1822 endmenu
1823
1824 menu "Boot options"
1825
1826 config USE_OF
1827         bool "Flattened Device Tree support"
1828         select OF
1829         select OF_EARLY_FLATTREE
1830         select IRQ_DOMAIN
1831         help
1832           Include support for flattened device tree machine descriptions.
1833
1834 # Compressed boot loader in ROM.  Yes, we really want to ask about
1835 # TEXT and BSS so we preserve their values in the config files.
1836 config ZBOOT_ROM_TEXT
1837         hex "Compressed ROM boot loader base address"
1838         default "0"
1839         help
1840           The physical address at which the ROM-able zImage is to be
1841           placed in the target.  Platforms which normally make use of
1842           ROM-able zImage formats normally set this to a suitable
1843           value in their defconfig file.
1844
1845           If ZBOOT_ROM is not enabled, this has no effect.
1846
1847 config ZBOOT_ROM_BSS
1848         hex "Compressed ROM boot loader BSS address"
1849         default "0"
1850         help
1851           The base address of an area of read/write memory in the target
1852           for the ROM-able zImage which must be available while the
1853           decompressor is running. It must be large enough to hold the
1854           entire decompressed kernel plus an additional 128 KiB.
1855           Platforms which normally make use of ROM-able zImage formats
1856           normally set this to a suitable value in their defconfig file.
1857
1858           If ZBOOT_ROM is not enabled, this has no effect.
1859
1860 config ZBOOT_ROM
1861         bool "Compressed boot loader in ROM/flash"
1862         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1863         help
1864           Say Y here if you intend to execute your compressed kernel image
1865           (zImage) directly from ROM or flash.  If unsure, say N.
1866
1867 choice
1868         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1869         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1870         default ZBOOT_ROM_NONE
1871         help
1872           Include experimental SD/MMC loading code in the ROM-able zImage.
1873           With this enabled it is possible to write the the ROM-able zImage
1874           kernel image to an MMC or SD card and boot the kernel straight
1875           from the reset vector. At reset the processor Mask ROM will load
1876           the first part of the the ROM-able zImage which in turn loads the
1877           rest the kernel image to RAM.
1878
1879 config ZBOOT_ROM_NONE
1880         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1881         help
1882           Do not load image from SD or MMC
1883
1884 config ZBOOT_ROM_MMCIF
1885         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1886         help
1887           Load image from MMCIF hardware block.
1888
1889 config ZBOOT_ROM_SH_MOBILE_SDHI
1890         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1891         help
1892           Load image from SDHI hardware block
1893
1894 endchoice
1895
1896 config ARM_APPENDED_DTB
1897         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1898         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1899         help
1900           With this option, the boot code will look for a device tree binary
1901           (DTB) appended to zImage
1902           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1903
1904           This is meant as a backward compatibility convenience for those
1905           systems with a bootloader that can't be upgraded to accommodate
1906           the documented boot protocol using a device tree.
1907
1908           Beware that there is very little in terms of protection against
1909           this option being confused by leftover garbage in memory that might
1910           look like a DTB header after a reboot if no actual DTB is appended
1911           to zImage.  Do not leave this option active in a production kernel
1912           if you don't intend to always append a DTB.  Proper passing of the
1913           location into r2 of a bootloader provided DTB is always preferable
1914           to this option.
1915
1916 config ARM_ATAG_DTB_COMPAT
1917         bool "Supplement the appended DTB with traditional ATAG information"
1918         depends on ARM_APPENDED_DTB
1919         help
1920           Some old bootloaders can't be updated to a DTB capable one, yet
1921           they provide ATAGs with memory configuration, the ramdisk address,
1922           the kernel cmdline string, etc.  Such information is dynamically
1923           provided by the bootloader and can't always be stored in a static
1924           DTB.  To allow a device tree enabled kernel to be used with such
1925           bootloaders, this option allows zImage to extract the information
1926           from the ATAG list and store it at run time into the appended DTB.
1927
1928 config CMDLINE
1929         string "Default kernel command string"
1930         default ""
1931         help
1932           On some architectures (EBSA110 and CATS), there is currently no way
1933           for the boot loader to pass arguments to the kernel. For these
1934           architectures, you should supply some command-line options at build
1935           time by entering them here. As a minimum, you should specify the
1936           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1937
1938 choice
1939         prompt "Kernel command line type" if CMDLINE != ""
1940         default CMDLINE_FROM_BOOTLOADER
1941
1942 config CMDLINE_FROM_BOOTLOADER
1943         bool "Use bootloader kernel arguments if available"
1944         help
1945           Uses the command-line options passed by the boot loader. If
1946           the boot loader doesn't provide any, the default kernel command
1947           string provided in CMDLINE will be used.
1948
1949 config CMDLINE_EXTEND
1950         bool "Extend bootloader kernel arguments"
1951         help
1952           The command-line arguments provided by the boot loader will be
1953           appended to the default kernel command string.
1954
1955 config CMDLINE_FORCE
1956         bool "Always use the default kernel command string"
1957         help
1958           Always use the default kernel command string, even if the boot
1959           loader passes other arguments to the kernel.
1960           This is useful if you cannot or don't want to change the
1961           command-line options your boot loader passes to the kernel.
1962 endchoice
1963
1964 config XIP_KERNEL
1965         bool "Kernel Execute-In-Place from ROM"
1966         depends on !ZBOOT_ROM
1967         help
1968           Execute-In-Place allows the kernel to run from non-volatile storage
1969           directly addressable by the CPU, such as NOR flash. This saves RAM
1970           space since the text section of the kernel is not loaded from flash
1971           to RAM.  Read-write sections, such as the data section and stack,
1972           are still copied to RAM.  The XIP kernel is not compressed since
1973           it has to run directly from flash, so it will take more space to
1974           store it.  The flash address used to link the kernel object files,
1975           and for storing it, is configuration dependent. Therefore, if you
1976           say Y here, you must know the proper physical address where to
1977           store the kernel image depending on your own flash memory usage.
1978
1979           Also note that the make target becomes "make xipImage" rather than
1980           "make zImage" or "make Image".  The final kernel binary to put in
1981           ROM memory will be arch/arm/boot/xipImage.
1982
1983           If unsure, say N.
1984
1985 config XIP_PHYS_ADDR
1986         hex "XIP Kernel Physical Location"
1987         depends on XIP_KERNEL
1988         default "0x00080000"
1989         help
1990           This is the physical address in your flash memory the kernel will
1991           be linked for and stored to.  This address is dependent on your
1992           own flash usage.
1993
1994 config KEXEC
1995         bool "Kexec system call (EXPERIMENTAL)"
1996         depends on EXPERIMENTAL
1997         help
1998           kexec is a system call that implements the ability to shutdown your
1999           current kernel, and to start another kernel.  It is like a reboot
2000           but it is independent of the system firmware.   And like a reboot
2001           you can start any kernel with it, not just Linux.
2002
2003           It is an ongoing process to be certain the hardware in a machine
2004           is properly shutdown, so do not be surprised if this code does not
2005           initially work for you.  It may help to enable device hotplugging
2006           support.
2007
2008 config ATAGS_PROC
2009         bool "Export atags in procfs"
2010         depends on KEXEC
2011         default y
2012         help
2013           Should the atags used to boot the kernel be exported in an "atags"
2014           file in procfs. Useful with kexec.
2015
2016 config CRASH_DUMP
2017         bool "Build kdump crash kernel (EXPERIMENTAL)"
2018         depends on EXPERIMENTAL
2019         help
2020           Generate crash dump after being started by kexec. This should
2021           be normally only set in special crash dump kernels which are
2022           loaded in the main kernel with kexec-tools into a specially
2023           reserved region and then later executed after a crash by
2024           kdump/kexec. The crash dump kernel must be compiled to a
2025           memory address not used by the main kernel
2026
2027           For more details see Documentation/kdump/kdump.txt
2028
2029 config AUTO_ZRELADDR
2030         bool "Auto calculation of the decompressed kernel image address"
2031         depends on !ZBOOT_ROM && !ARCH_U300
2032         help
2033           ZRELADDR is the physical address where the decompressed kernel
2034           image will be placed. If AUTO_ZRELADDR is selected, the address
2035           will be determined at run-time by masking the current IP with
2036           0xf8000000. This assumes the zImage being placed in the first 128MB
2037           from start of memory.
2038
2039 endmenu
2040
2041 menu "CPU Power Management"
2042
2043 if ARCH_HAS_CPUFREQ
2044
2045 source "drivers/cpufreq/Kconfig"
2046
2047 config CPU_FREQ_IMX
2048         tristate "CPUfreq driver for i.MX CPUs"
2049         depends on ARCH_MXC && CPU_FREQ
2050         help
2051           This enables the CPUfreq driver for i.MX CPUs.
2052
2053 config CPU_FREQ_SA1100
2054         bool
2055
2056 config CPU_FREQ_SA1110
2057         bool
2058
2059 config CPU_FREQ_INTEGRATOR
2060         tristate "CPUfreq driver for ARM Integrator CPUs"
2061         depends on ARCH_INTEGRATOR && CPU_FREQ
2062         default y
2063         help
2064           This enables the CPUfreq driver for ARM Integrator CPUs.
2065
2066           For details, take a look at <file:Documentation/cpu-freq>.
2067
2068           If in doubt, say Y.
2069
2070 config CPU_FREQ_PXA
2071         bool
2072         depends on CPU_FREQ && ARCH_PXA && PXA25x
2073         default y
2074         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2075
2076 config CPU_FREQ_S3C
2077         bool
2078         help
2079           Internal configuration node for common cpufreq on Samsung SoC
2080
2081 config CPU_FREQ_S3C24XX
2082         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2083         depends on ARCH_S3C2410 && CPU_FREQ && EXPERIMENTAL
2084         select CPU_FREQ_S3C
2085         help
2086           This enables the CPUfreq driver for the Samsung S3C24XX family
2087           of CPUs.
2088
2089           For details, take a look at <file:Documentation/cpu-freq>.
2090
2091           If in doubt, say N.
2092
2093 config CPU_FREQ_S3C24XX_PLL
2094         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2095         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2096         help
2097           Compile in support for changing the PLL frequency from the
2098           S3C24XX series CPUfreq driver. The PLL takes time to settle
2099           after a frequency change, so by default it is not enabled.
2100
2101           This also means that the PLL tables for the selected CPU(s) will
2102           be built which may increase the size of the kernel image.
2103
2104 config CPU_FREQ_S3C24XX_DEBUG
2105         bool "Debug CPUfreq Samsung driver core"
2106         depends on CPU_FREQ_S3C24XX
2107         help
2108           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2109
2110 config CPU_FREQ_S3C24XX_IODEBUG
2111         bool "Debug CPUfreq Samsung driver IO timing"
2112         depends on CPU_FREQ_S3C24XX
2113         help
2114           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2115
2116 config CPU_FREQ_S3C24XX_DEBUGFS
2117         bool "Export debugfs for CPUFreq"
2118         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2119         help
2120           Export status information via debugfs.
2121
2122 endif
2123
2124 source "drivers/cpuidle/Kconfig"
2125
2126 endmenu
2127
2128 menu "Floating point emulation"
2129
2130 comment "At least one emulation must be selected"
2131
2132 config FPE_NWFPE
2133         bool "NWFPE math emulation"
2134         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2135         ---help---
2136           Say Y to include the NWFPE floating point emulator in the kernel.
2137           This is necessary to run most binaries. Linux does not currently
2138           support floating point hardware so you need to say Y here even if
2139           your machine has an FPA or floating point co-processor podule.
2140
2141           You may say N here if you are going to load the Acorn FPEmulator
2142           early in the bootup.
2143
2144 config FPE_NWFPE_XP
2145         bool "Support extended precision"
2146         depends on FPE_NWFPE
2147         help
2148           Say Y to include 80-bit support in the kernel floating-point
2149           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2150           Note that gcc does not generate 80-bit operations by default,
2151           so in most cases this option only enlarges the size of the
2152           floating point emulator without any good reason.
2153
2154           You almost surely want to say N here.
2155
2156 config FPE_FASTFPE
2157         bool "FastFPE math emulation (EXPERIMENTAL)"
2158         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2159         ---help---
2160           Say Y here to include the FAST floating point emulator in the kernel.
2161           This is an experimental much faster emulator which now also has full
2162           precision for the mantissa.  It does not support any exceptions.
2163           It is very simple, and approximately 3-6 times faster than NWFPE.
2164
2165           It should be sufficient for most programs.  It may be not suitable
2166           for scientific calculations, but you have to check this for yourself.
2167           If you do not feel you need a faster FP emulation you should better
2168           choose NWFPE.
2169
2170 config VFP
2171         bool "VFP-format floating point maths"
2172         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2173         help
2174           Say Y to include VFP support code in the kernel. This is needed
2175           if your hardware includes a VFP unit.
2176
2177           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2178           release notes and additional status information.
2179
2180           Say N if your target does not have VFP hardware.
2181
2182 config VFPv3
2183         bool
2184         depends on VFP
2185         default y if CPU_V7
2186
2187 config NEON
2188         bool "Advanced SIMD (NEON) Extension support"
2189         depends on VFPv3 && CPU_V7
2190         help
2191           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2192           Extension.
2193
2194 endmenu
2195
2196 menu "Userspace binary formats"
2197
2198 source "fs/Kconfig.binfmt"
2199
2200 config ARTHUR
2201         tristate "RISC OS personality"
2202         depends on !AEABI
2203         help
2204           Say Y here to include the kernel code necessary if you want to run
2205           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2206           experimental; if this sounds frightening, say N and sleep in peace.
2207           You can also say M here to compile this support as a module (which
2208           will be called arthur).
2209
2210 endmenu
2211
2212 menu "Power management options"
2213
2214 source "kernel/power/Kconfig"
2215
2216 config ARCH_SUSPEND_POSSIBLE
2217         depends on !ARCH_S5P64X0 && !ARCH_S5PC100
2218         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2219                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2220         def_bool y
2221
2222 endmenu
2223
2224 source "net/Kconfig"
2225
2226 source "drivers/Kconfig"
2227
2228 source "fs/Kconfig"
2229
2230 source "arch/arm/Kconfig.debug"
2231
2232 source "security/Kconfig"
2233
2234 source "crypto/Kconfig"
2235
2236 source "lib/Kconfig"