omap3evm: modify config to unbreak mmcboot
[pandora-x-loader.git] / include / configs / omap3evm.h
1 /*
2  * Copyright (C) 2007 Mistral Solutions Pvt Ltd.
3  *
4  * X-Loader Configuation settings for the OMAP3EVM board.
5  *
6  * Derived from /include/configs/omap3430sdp.h
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 #ifndef __CONFIG_H
28 #define __CONFIG_H
29
30 /* serial printf facility takes about 3.5K */
31 #define CFG_PRINTF
32 //#undef CFG_PRINTF
33
34 /*
35  * High Level Configuration Options
36  */
37 #define CONFIG_ARMCORTEXA8       1    /* This is an ARM V7 CPU core */
38 #define CONFIG_OMAP              1    /* in a TI OMAP core */
39 #define CONFIG_OMAP34XX          1    /* which is a 34XX */
40 #define CONFIG_OMAP3430          1    /* which is in a 3430 */
41 //#define CONFIG_3430SDP           1    /* working with SDP */
42 //#define CONFIG_3430_AS_3410    1    /* true for 3430 in 3410 mode */
43
44 #define CONFIG_OMAP3EVM          1    /* working with EVM */
45
46 /* Enable the below macro if MMC boot support is required */
47 #define CONFIG_MMC      1
48 #if defined(CONFIG_MMC)
49         #define CFG_CMD_MMC     1
50         #define CFG_CMD_FAT     1
51         #define CFG_I2C_SPEED           100000
52         #define CFG_I2C_SLAVE           1
53         #define CFG_I2C_BUS             0
54         #define CFG_I2C_BUS_SELECT      1
55         #define CONFIG_DRIVER_OMAP34XX_I2C 1
56 #endif
57
58 #include <asm/arch/cpu.h>        /* get chip and board defs */
59
60 /* uncomment it if you need timer based udelay(). it takes about 250 bytes */
61 //#define CFG_UDELAY
62
63 /* Clock Defines */
64 #define V_OSCK                   26000000  /* Clock output from T2 */
65
66 #if (V_OSCK > 19200000)
67 #define V_SCLK                   (V_OSCK >> 1)
68 #else
69 #define V_SCLK                   V_OSCK
70 #endif
71
72 //#define PRCM_CLK_CFG2_266MHZ   1    /* VDD2=1.15v - 133MHz DDR */
73 #define PRCM_CLK_CFG2_332MHZ     1    /* VDD2=1.15v - 166MHz DDR */
74 #define PRCM_PCLK_OPP2           1    /* ARM=381MHz - VDD1=1.20v */
75
76 /* Memory type */
77 #define CFG_3430SDRAM_DDR        1
78
79 /* The actual register values are defined in u-boot- mem.h */
80 /* SDRAM Bank Allocation method */
81 //#define SDRC_B_R_C             1
82 //#define SDRC_B1_R_B0_C         1
83 #define SDRC_R_B_C               1
84
85
86 # define NAND_BASE_ADR           NAND_BASE  /* NAND flash */
87 # define ONENAND_BASE            ONENAND_MAP  /* OneNand flash */
88
89 #define OMAP34XX_GPMC_CS0_SIZE GPMC_SIZE_128M
90 #define ONENAND_ADDR ONENAND_BASE  /* physical address of OneNAND at CS0*/
91
92 #ifdef CFG_PRINTF
93
94 #define CFG_NS16550
95 #define CFG_NS16550_SERIAL
96 #define CFG_NS16550_REG_SIZE     (-4)
97 #define CFG_NS16550_CLK          (48000000)
98 #define CFG_NS16550_COM1         OMAP34XX_UART1
99
100 /*
101  * select serial console configuration
102  */
103 #define CONFIG_SERIAL1           1    /* UART1 on OMAP3EVM */
104 #define CONFIG_CONS_INDEX        1
105
106 #define CONFIG_BAUDRATE          115200
107 #define CFG_PBSIZE               256
108
109 #endif /* CFG_PRINTF */
110
111 /*
112  * Miscellaneous configurable options
113  */
114 #define CFG_LOADADDR             0x80008000
115
116 #undef  CFG_CLKS_IN_HZ          /* everything, incl board info, in Hz */
117
118 /*-----------------------------------------------------------------------
119  * Stack sizes
120  *
121  * The stack sizes are set up in start.S using the settings below
122  */
123 #define CONFIG_STACKSIZE         (128*1024) /* regular stack */
124
125 /*-----------------------------------------------------------------------
126  * Board NAND Info.
127  */
128
129
130 #define CFG_NAND_K9F1G08R0A    /* Samsung 8-bit 128MB chip large page NAND chip*/
131 #define NAND_16BIT
132
133 /* NAND is partitioned:
134  * 0x00000000 - 0x0007FFFF  Booting Image
135  * 0x00080000 - 0x0023FFFF  U-Boot Image
136  * 0x00240000 - 0x0027FFFF  U-Boot Env Data (X-loader doesn't care)
137  * 0x00280000 - 0x0077FFFF  Kernel Image
138  * 0x00780000 - 0x08000000  depends on application
139  */
140 #define NAND_UBOOT_START         0x0080000 /* Leaving first 4 blocks for x-load */
141 #define NAND_UBOOT_END           0x0240000 /* Giving a space of 2 blocks = 256KB */
142 #define NAND_BLOCK_SIZE          0x20000
143
144 #define GPMC_CONFIG              (OMAP34XX_GPMC_BASE+0x50)
145 #define GPMC_NAND_COMMAND_0      (OMAP34XX_GPMC_BASE+0x7C)
146 #define GPMC_NAND_ADDRESS_0      (OMAP34XX_GPMC_BASE+0x80)
147 #define GPMC_NAND_DATA_0         (OMAP34XX_GPMC_BASE+0x84)
148
149 #ifdef NAND_16BIT
150 #define WRITE_NAND_COMMAND(d, adr) \
151         do {*(volatile u16 *)GPMC_NAND_COMMAND_0 = d;} while(0)
152 #define WRITE_NAND_ADDRESS(d, adr) \
153         do {*(volatile u16 *)GPMC_NAND_ADDRESS_0 = d;} while(0)
154 #define WRITE_NAND(d, adr) \
155         do {*(volatile u16 *)GPMC_NAND_DATA_0 = d;} while(0)
156 #define READ_NAND(adr) \
157         (*(volatile u16 *)GPMC_NAND_DATA_0)
158 #define NAND_WAIT_READY()
159 #define NAND_WP_OFF()  \
160         do {*(volatile u32 *)(GPMC_CONFIG) |= 0x00000010;} while(0)
161 #define NAND_WP_ON()  \
162         do {*(volatile u32 *)(GPMC_CONFIG) &= ~0x00000010;} while(0)
163
164 #else /* to support 8-bit NAND devices */
165 #define WRITE_NAND_COMMAND(d, adr) \
166         do {*(volatile u8 *)GPMC_NAND_COMMAND_0 = d;} while(0)
167 #define WRITE_NAND_ADDRESS(d, adr) \
168         do {*(volatile u8 *)GPMC_NAND_ADDRESS_0 = d;} while(0)
169 #define WRITE_NAND(d, adr) \
170         do {*(volatile u8 *)GPMC_NAND_DATA_0 = d;} while(0)
171 #define READ_NAND(adr) \
172         (*(volatile u8 *)GPMC_NAND_DATA_0);
173 #define NAND_WAIT_READY()
174 #define NAND_WP_OFF()  \
175         do {*(volatile u32 *)(GPMC_CONFIG) |= 0x00000010;} while(0)
176 #define NAND_WP_ON()  \
177         do {*(volatile u32 *)(GPMC_CONFIG) &= ~0x00000010;} while(0)
178
179 #endif
180
181 #define NAND_CTL_CLRALE(adr)
182 #define NAND_CTL_SETALE(adr)
183 #define NAND_CTL_CLRCLE(adr)
184 #define NAND_CTL_SETCLE(adr)
185 #define NAND_DISABLE_CE()
186 #define NAND_ENABLE_CE()
187
188 /*-----------------------------------------------------------------------
189  * Board oneNAND Info.
190  */
191 #define CFG_SYNC_BURST_READ      1
192
193 /* OneNAND is partitioned:
194  *   0x0000000 - 0x0080000  X-Loader
195  *   0x0080000 - 0x0240000   U-boot Image
196  *   0x0240000 - 0x0280000   U-Boot Env Data (X-loader doesn't care)
197  *   0x0280000 - 0x0780000   Kernel Image
198  *   0x0780000 - 0x8000000   depends on application
199  */
200
201 #define ONENAND_START_BLOCK      4
202 #define ONENAND_END_BLOCK        18
203 #define ONENAND_PAGE_SIZE        2048     /* 2KB */
204 #define ONENAND_BLOCK_SIZE       0x20000  /* 128KB */
205
206 #endif /* __CONFIG_H */
207