4c3a9e9bf28987a1929567c30b52b67253f7cc2c
[pandora-kernel.git] / drivers / pci / pci.c
1 /*
2  *      PCI Bus Services, see include/linux/pci.h for further explanation.
3  *
4  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
5  *      David Mosberger-Tang
6  *
7  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
8  */
9
10 #include <linux/kernel.h>
11 #include <linux/delay.h>
12 #include <linux/init.h>
13 #include <linux/pci.h>
14 #include <linux/pm.h>
15 #include <linux/slab.h>
16 #include <linux/module.h>
17 #include <linux/spinlock.h>
18 #include <linux/string.h>
19 #include <linux/log2.h>
20 #include <linux/pci-aspm.h>
21 #include <linux/pm_wakeup.h>
22 #include <linux/interrupt.h>
23 #include <linux/device.h>
24 #include <linux/pm_runtime.h>
25 #include <asm/setup.h>
26 #include "pci.h"
27
28 const char *pci_power_names[] = {
29         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
30 };
31 EXPORT_SYMBOL_GPL(pci_power_names);
32
33 int isa_dma_bridge_buggy;
34 EXPORT_SYMBOL(isa_dma_bridge_buggy);
35
36 int pci_pci_problems;
37 EXPORT_SYMBOL(pci_pci_problems);
38
39 unsigned int pci_pm_d3_delay;
40
41 static void pci_pme_list_scan(struct work_struct *work);
42
43 static LIST_HEAD(pci_pme_list);
44 static DEFINE_MUTEX(pci_pme_list_mutex);
45 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
46
47 struct pci_pme_device {
48         struct list_head list;
49         struct pci_dev *dev;
50 };
51
52 #define PME_TIMEOUT 1000 /* How long between PME checks */
53
54 static void pci_dev_d3_sleep(struct pci_dev *dev)
55 {
56         unsigned int delay = dev->d3_delay;
57
58         if (delay < pci_pm_d3_delay)
59                 delay = pci_pm_d3_delay;
60
61         msleep(delay);
62 }
63
64 #ifdef CONFIG_PCI_DOMAINS
65 int pci_domains_supported = 1;
66 #endif
67
68 #define DEFAULT_CARDBUS_IO_SIZE         (256)
69 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
70 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
71 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
72 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
73
74 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
75 #define DEFAULT_HOTPLUG_MEM_SIZE        (2*1024*1024)
76 /* pci=hpmemsize=nnM,hpiosize=nn can override this */
77 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
78 unsigned long pci_hotplug_mem_size = DEFAULT_HOTPLUG_MEM_SIZE;
79
80 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
81
82 /*
83  * The default CLS is used if arch didn't set CLS explicitly and not
84  * all pci devices agree on the same value.  Arch can override either
85  * the dfl or actual value as it sees fit.  Don't forget this is
86  * measured in 32-bit words, not bytes.
87  */
88 u8 pci_dfl_cache_line_size __devinitdata = L1_CACHE_BYTES >> 2;
89 u8 pci_cache_line_size;
90
91 /**
92  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
93  * @bus: pointer to PCI bus structure to search
94  *
95  * Given a PCI bus, returns the highest PCI bus number present in the set
96  * including the given PCI bus and its list of child PCI buses.
97  */
98 unsigned char pci_bus_max_busnr(struct pci_bus* bus)
99 {
100         struct list_head *tmp;
101         unsigned char max, n;
102
103         max = bus->subordinate;
104         list_for_each(tmp, &bus->children) {
105                 n = pci_bus_max_busnr(pci_bus_b(tmp));
106                 if(n > max)
107                         max = n;
108         }
109         return max;
110 }
111 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
112
113 #ifdef CONFIG_HAS_IOMEM
114 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
115 {
116         /*
117          * Make sure the BAR is actually a memory resource, not an IO resource
118          */
119         if (!(pci_resource_flags(pdev, bar) & IORESOURCE_MEM)) {
120                 WARN_ON(1);
121                 return NULL;
122         }
123         return ioremap_nocache(pci_resource_start(pdev, bar),
124                                      pci_resource_len(pdev, bar));
125 }
126 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
127 #endif
128
129 #if 0
130 /**
131  * pci_max_busnr - returns maximum PCI bus number
132  *
133  * Returns the highest PCI bus number present in the system global list of
134  * PCI buses.
135  */
136 unsigned char __devinit
137 pci_max_busnr(void)
138 {
139         struct pci_bus *bus = NULL;
140         unsigned char max, n;
141
142         max = 0;
143         while ((bus = pci_find_next_bus(bus)) != NULL) {
144                 n = pci_bus_max_busnr(bus);
145                 if(n > max)
146                         max = n;
147         }
148         return max;
149 }
150
151 #endif  /*  0  */
152
153 #define PCI_FIND_CAP_TTL        48
154
155 static int __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
156                                    u8 pos, int cap, int *ttl)
157 {
158         u8 id;
159
160         while ((*ttl)--) {
161                 pci_bus_read_config_byte(bus, devfn, pos, &pos);
162                 if (pos < 0x40)
163                         break;
164                 pos &= ~3;
165                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID,
166                                          &id);
167                 if (id == 0xff)
168                         break;
169                 if (id == cap)
170                         return pos;
171                 pos += PCI_CAP_LIST_NEXT;
172         }
173         return 0;
174 }
175
176 static int __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
177                                u8 pos, int cap)
178 {
179         int ttl = PCI_FIND_CAP_TTL;
180
181         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
182 }
183
184 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
185 {
186         return __pci_find_next_cap(dev->bus, dev->devfn,
187                                    pos + PCI_CAP_LIST_NEXT, cap);
188 }
189 EXPORT_SYMBOL_GPL(pci_find_next_capability);
190
191 static int __pci_bus_find_cap_start(struct pci_bus *bus,
192                                     unsigned int devfn, u8 hdr_type)
193 {
194         u16 status;
195
196         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
197         if (!(status & PCI_STATUS_CAP_LIST))
198                 return 0;
199
200         switch (hdr_type) {
201         case PCI_HEADER_TYPE_NORMAL:
202         case PCI_HEADER_TYPE_BRIDGE:
203                 return PCI_CAPABILITY_LIST;
204         case PCI_HEADER_TYPE_CARDBUS:
205                 return PCI_CB_CAPABILITY_LIST;
206         default:
207                 return 0;
208         }
209
210         return 0;
211 }
212
213 /**
214  * pci_find_capability - query for devices' capabilities 
215  * @dev: PCI device to query
216  * @cap: capability code
217  *
218  * Tell if a device supports a given PCI capability.
219  * Returns the address of the requested capability structure within the
220  * device's PCI configuration space or 0 in case the device does not
221  * support it.  Possible values for @cap:
222  *
223  *  %PCI_CAP_ID_PM           Power Management 
224  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
225  *  %PCI_CAP_ID_VPD          Vital Product Data 
226  *  %PCI_CAP_ID_SLOTID       Slot Identification 
227  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
228  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
229  *  %PCI_CAP_ID_PCIX         PCI-X
230  *  %PCI_CAP_ID_EXP          PCI Express
231  */
232 int pci_find_capability(struct pci_dev *dev, int cap)
233 {
234         int pos;
235
236         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
237         if (pos)
238                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
239
240         return pos;
241 }
242
243 /**
244  * pci_bus_find_capability - query for devices' capabilities 
245  * @bus:   the PCI bus to query
246  * @devfn: PCI device to query
247  * @cap:   capability code
248  *
249  * Like pci_find_capability() but works for pci devices that do not have a
250  * pci_dev structure set up yet. 
251  *
252  * Returns the address of the requested capability structure within the
253  * device's PCI configuration space or 0 in case the device does not
254  * support it.
255  */
256 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
257 {
258         int pos;
259         u8 hdr_type;
260
261         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
262
263         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
264         if (pos)
265                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
266
267         return pos;
268 }
269
270 /**
271  * pci_find_ext_capability - Find an extended capability
272  * @dev: PCI device to query
273  * @cap: capability code
274  *
275  * Returns the address of the requested extended capability structure
276  * within the device's PCI configuration space or 0 if the device does
277  * not support it.  Possible values for @cap:
278  *
279  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
280  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
281  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
282  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
283  */
284 int pci_find_ext_capability(struct pci_dev *dev, int cap)
285 {
286         u32 header;
287         int ttl;
288         int pos = PCI_CFG_SPACE_SIZE;
289
290         /* minimum 8 bytes per capability */
291         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
292
293         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
294                 return 0;
295
296         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
297                 return 0;
298
299         /*
300          * If we have no capabilities, this is indicated by cap ID,
301          * cap version and next pointer all being 0.
302          */
303         if (header == 0)
304                 return 0;
305
306         while (ttl-- > 0) {
307                 if (PCI_EXT_CAP_ID(header) == cap)
308                         return pos;
309
310                 pos = PCI_EXT_CAP_NEXT(header);
311                 if (pos < PCI_CFG_SPACE_SIZE)
312                         break;
313
314                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
315                         break;
316         }
317
318         return 0;
319 }
320 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
321
322 /**
323  * pci_bus_find_ext_capability - find an extended capability
324  * @bus:   the PCI bus to query
325  * @devfn: PCI device to query
326  * @cap:   capability code
327  *
328  * Like pci_find_ext_capability() but works for pci devices that do not have a
329  * pci_dev structure set up yet.
330  *
331  * Returns the address of the requested capability structure within the
332  * device's PCI configuration space or 0 in case the device does not
333  * support it.
334  */
335 int pci_bus_find_ext_capability(struct pci_bus *bus, unsigned int devfn,
336                                 int cap)
337 {
338         u32 header;
339         int ttl;
340         int pos = PCI_CFG_SPACE_SIZE;
341
342         /* minimum 8 bytes per capability */
343         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
344
345         if (!pci_bus_read_config_dword(bus, devfn, pos, &header))
346                 return 0;
347         if (header == 0xffffffff || header == 0)
348                 return 0;
349
350         while (ttl-- > 0) {
351                 if (PCI_EXT_CAP_ID(header) == cap)
352                         return pos;
353
354                 pos = PCI_EXT_CAP_NEXT(header);
355                 if (pos < PCI_CFG_SPACE_SIZE)
356                         break;
357
358                 if (!pci_bus_read_config_dword(bus, devfn, pos, &header))
359                         break;
360         }
361
362         return 0;
363 }
364
365 static int __pci_find_next_ht_cap(struct pci_dev *dev, int pos, int ht_cap)
366 {
367         int rc, ttl = PCI_FIND_CAP_TTL;
368         u8 cap, mask;
369
370         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
371                 mask = HT_3BIT_CAP_MASK;
372         else
373                 mask = HT_5BIT_CAP_MASK;
374
375         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
376                                       PCI_CAP_ID_HT, &ttl);
377         while (pos) {
378                 rc = pci_read_config_byte(dev, pos + 3, &cap);
379                 if (rc != PCIBIOS_SUCCESSFUL)
380                         return 0;
381
382                 if ((cap & mask) == ht_cap)
383                         return pos;
384
385                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
386                                               pos + PCI_CAP_LIST_NEXT,
387                                               PCI_CAP_ID_HT, &ttl);
388         }
389
390         return 0;
391 }
392 /**
393  * pci_find_next_ht_capability - query a device's Hypertransport capabilities
394  * @dev: PCI device to query
395  * @pos: Position from which to continue searching
396  * @ht_cap: Hypertransport capability code
397  *
398  * To be used in conjunction with pci_find_ht_capability() to search for
399  * all capabilities matching @ht_cap. @pos should always be a value returned
400  * from pci_find_ht_capability().
401  *
402  * NB. To be 100% safe against broken PCI devices, the caller should take
403  * steps to avoid an infinite loop.
404  */
405 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap)
406 {
407         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
408 }
409 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
410
411 /**
412  * pci_find_ht_capability - query a device's Hypertransport capabilities
413  * @dev: PCI device to query
414  * @ht_cap: Hypertransport capability code
415  *
416  * Tell if a device supports a given Hypertransport capability.
417  * Returns an address within the device's PCI configuration space
418  * or 0 in case the device does not support the request capability.
419  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
420  * which has a Hypertransport capability matching @ht_cap.
421  */
422 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
423 {
424         int pos;
425
426         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
427         if (pos)
428                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
429
430         return pos;
431 }
432 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
433
434 /**
435  * pci_find_parent_resource - return resource region of parent bus of given region
436  * @dev: PCI device structure contains resources to be searched
437  * @res: child resource record for which parent is sought
438  *
439  *  For given resource region of given device, return the resource
440  *  region of parent bus the given region is contained in or where
441  *  it should be allocated from.
442  */
443 struct resource *
444 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
445 {
446         const struct pci_bus *bus = dev->bus;
447         int i;
448         struct resource *best = NULL, *r;
449
450         pci_bus_for_each_resource(bus, r, i) {
451                 if (!r)
452                         continue;
453                 if (res->start && !(res->start >= r->start && res->end <= r->end))
454                         continue;       /* Not contained */
455                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
456                         continue;       /* Wrong type */
457                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
458                         return r;       /* Exact match */
459                 /* We can't insert a non-prefetch resource inside a prefetchable parent .. */
460                 if (r->flags & IORESOURCE_PREFETCH)
461                         continue;
462                 /* .. but we can put a prefetchable resource inside a non-prefetchable one */
463                 if (!best)
464                         best = r;
465         }
466         return best;
467 }
468
469 /**
470  * pci_restore_bars - restore a devices BAR values (e.g. after wake-up)
471  * @dev: PCI device to have its BARs restored
472  *
473  * Restore the BAR values for a given device, so as to make it
474  * accessible by its driver.
475  */
476 static void
477 pci_restore_bars(struct pci_dev *dev)
478 {
479         int i;
480
481         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
482                 pci_update_resource(dev, i);
483 }
484
485 static struct pci_platform_pm_ops *pci_platform_pm;
486
487 int pci_set_platform_pm(struct pci_platform_pm_ops *ops)
488 {
489         if (!ops->is_manageable || !ops->set_state || !ops->choose_state
490             || !ops->sleep_wake || !ops->can_wakeup)
491                 return -EINVAL;
492         pci_platform_pm = ops;
493         return 0;
494 }
495
496 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
497 {
498         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
499 }
500
501 static inline int platform_pci_set_power_state(struct pci_dev *dev,
502                                                 pci_power_t t)
503 {
504         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
505 }
506
507 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
508 {
509         return pci_platform_pm ?
510                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
511 }
512
513 static inline bool platform_pci_can_wakeup(struct pci_dev *dev)
514 {
515         return pci_platform_pm ? pci_platform_pm->can_wakeup(dev) : false;
516 }
517
518 static inline int platform_pci_sleep_wake(struct pci_dev *dev, bool enable)
519 {
520         return pci_platform_pm ?
521                         pci_platform_pm->sleep_wake(dev, enable) : -ENODEV;
522 }
523
524 static inline int platform_pci_run_wake(struct pci_dev *dev, bool enable)
525 {
526         return pci_platform_pm ?
527                         pci_platform_pm->run_wake(dev, enable) : -ENODEV;
528 }
529
530 /**
531  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
532  *                           given PCI device
533  * @dev: PCI device to handle.
534  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
535  *
536  * RETURN VALUE:
537  * -EINVAL if the requested state is invalid.
538  * -EIO if device does not support PCI PM or its PM capabilities register has a
539  * wrong version, or device doesn't support the requested state.
540  * 0 if device already is in the requested state.
541  * 0 if device's power state has been successfully changed.
542  */
543 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
544 {
545         u16 pmcsr;
546         bool need_restore = false;
547
548         /* Check if we're already there */
549         if (dev->current_state == state)
550                 return 0;
551
552         if (!dev->pm_cap)
553                 return -EIO;
554
555         if (state < PCI_D0 || state > PCI_D3hot)
556                 return -EINVAL;
557
558         /* Validate current state:
559          * Can enter D0 from any state, but if we can only go deeper 
560          * to sleep if we're already in a low power state
561          */
562         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
563             && dev->current_state > state) {
564                 dev_err(&dev->dev, "invalid power transition "
565                         "(from state %d to %d)\n", dev->current_state, state);
566                 return -EINVAL;
567         }
568
569         /* check if this device supports the desired state */
570         if ((state == PCI_D1 && !dev->d1_support)
571            || (state == PCI_D2 && !dev->d2_support))
572                 return -EIO;
573
574         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
575
576         /* If we're (effectively) in D3, force entire word to 0.
577          * This doesn't affect PME_Status, disables PME_En, and
578          * sets PowerState to 0.
579          */
580         switch (dev->current_state) {
581         case PCI_D0:
582         case PCI_D1:
583         case PCI_D2:
584                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
585                 pmcsr |= state;
586                 break;
587         case PCI_D3hot:
588         case PCI_D3cold:
589         case PCI_UNKNOWN: /* Boot-up */
590                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
591                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
592                         need_restore = true;
593                 /* Fall-through: force to D0 */
594         default:
595                 pmcsr = 0;
596                 break;
597         }
598
599         /* enter specified state */
600         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
601
602         /* Mandatory power management transition delays */
603         /* see PCI PM 1.1 5.6.1 table 18 */
604         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
605                 pci_dev_d3_sleep(dev);
606         else if (state == PCI_D2 || dev->current_state == PCI_D2)
607                 udelay(PCI_PM_D2_DELAY);
608
609         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
610         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
611         if (dev->current_state != state && printk_ratelimit())
612                 dev_info(&dev->dev, "Refused to change power state, "
613                         "currently in D%d\n", dev->current_state);
614
615         /* According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
616          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
617          * from D3hot to D0 _may_ perform an internal reset, thereby
618          * going to "D0 Uninitialized" rather than "D0 Initialized".
619          * For example, at least some versions of the 3c905B and the
620          * 3c556B exhibit this behaviour.
621          *
622          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
623          * devices in a D3hot state at boot.  Consequently, we need to
624          * restore at least the BARs so that the device will be
625          * accessible to its driver.
626          */
627         if (need_restore)
628                 pci_restore_bars(dev);
629
630         if (dev->bus->self)
631                 pcie_aspm_pm_state_change(dev->bus->self);
632
633         return 0;
634 }
635
636 /**
637  * pci_update_current_state - Read PCI power state of given device from its
638  *                            PCI PM registers and cache it
639  * @dev: PCI device to handle.
640  * @state: State to cache in case the device doesn't have the PM capability
641  */
642 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
643 {
644         if (dev->pm_cap) {
645                 u16 pmcsr;
646
647                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
648                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
649         } else {
650                 dev->current_state = state;
651         }
652 }
653
654 /**
655  * pci_platform_power_transition - Use platform to change device power state
656  * @dev: PCI device to handle.
657  * @state: State to put the device into.
658  */
659 static int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
660 {
661         int error;
662
663         if (platform_pci_power_manageable(dev)) {
664                 error = platform_pci_set_power_state(dev, state);
665                 if (!error)
666                         pci_update_current_state(dev, state);
667         } else
668                 error = -ENODEV;
669
670         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
671                 dev->current_state = PCI_D0;
672
673         return error;
674 }
675
676 /**
677  * __pci_start_power_transition - Start power transition of a PCI device
678  * @dev: PCI device to handle.
679  * @state: State to put the device into.
680  */
681 static void __pci_start_power_transition(struct pci_dev *dev, pci_power_t state)
682 {
683         if (state == PCI_D0)
684                 pci_platform_power_transition(dev, PCI_D0);
685 }
686
687 /**
688  * __pci_complete_power_transition - Complete power transition of a PCI device
689  * @dev: PCI device to handle.
690  * @state: State to put the device into.
691  *
692  * This function should not be called directly by device drivers.
693  */
694 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state)
695 {
696         return state >= PCI_D0 ?
697                         pci_platform_power_transition(dev, state) : -EINVAL;
698 }
699 EXPORT_SYMBOL_GPL(__pci_complete_power_transition);
700
701 /**
702  * pci_set_power_state - Set the power state of a PCI device
703  * @dev: PCI device to handle.
704  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
705  *
706  * Transition a device to a new power state, using the platform firmware and/or
707  * the device's PCI PM registers.
708  *
709  * RETURN VALUE:
710  * -EINVAL if the requested state is invalid.
711  * -EIO if device does not support PCI PM or its PM capabilities register has a
712  * wrong version, or device doesn't support the requested state.
713  * 0 if device already is in the requested state.
714  * 0 if device's power state has been successfully changed.
715  */
716 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
717 {
718         int error;
719
720         /* bound the state we're entering */
721         if (state > PCI_D3hot)
722                 state = PCI_D3hot;
723         else if (state < PCI_D0)
724                 state = PCI_D0;
725         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
726                 /*
727                  * If the device or the parent bridge do not support PCI PM,
728                  * ignore the request if we're doing anything other than putting
729                  * it into D0 (which would only happen on boot).
730                  */
731                 return 0;
732
733         __pci_start_power_transition(dev, state);
734
735         /* This device is quirked not to be put into D3, so
736            don't put it in D3 */
737         if (state == PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
738                 return 0;
739
740         error = pci_raw_set_power_state(dev, state);
741
742         if (!__pci_complete_power_transition(dev, state))
743                 error = 0;
744         /*
745          * When aspm_policy is "powersave" this call ensures
746          * that ASPM is configured.
747          */
748         if (!error && dev->bus->self)
749                 pcie_aspm_powersave_config_link(dev->bus->self);
750
751         return error;
752 }
753
754 /**
755  * pci_choose_state - Choose the power state of a PCI device
756  * @dev: PCI device to be suspended
757  * @state: target sleep state for the whole system. This is the value
758  *      that is passed to suspend() function.
759  *
760  * Returns PCI power state suitable for given device and given system
761  * message.
762  */
763
764 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
765 {
766         pci_power_t ret;
767
768         if (!pci_find_capability(dev, PCI_CAP_ID_PM))
769                 return PCI_D0;
770
771         ret = platform_pci_choose_state(dev);
772         if (ret != PCI_POWER_ERROR)
773                 return ret;
774
775         switch (state.event) {
776         case PM_EVENT_ON:
777                 return PCI_D0;
778         case PM_EVENT_FREEZE:
779         case PM_EVENT_PRETHAW:
780                 /* REVISIT both freeze and pre-thaw "should" use D0 */
781         case PM_EVENT_SUSPEND:
782         case PM_EVENT_HIBERNATE:
783                 return PCI_D3hot;
784         default:
785                 dev_info(&dev->dev, "unrecognized suspend event %d\n",
786                          state.event);
787                 BUG();
788         }
789         return PCI_D0;
790 }
791
792 EXPORT_SYMBOL(pci_choose_state);
793
794 #define PCI_EXP_SAVE_REGS       7
795
796 #define pcie_cap_has_devctl(type, flags)        1
797 #define pcie_cap_has_lnkctl(type, flags)                \
798                 ((flags & PCI_EXP_FLAGS_VERS) > 1 ||    \
799                  (type == PCI_EXP_TYPE_ROOT_PORT ||     \
800                   type == PCI_EXP_TYPE_ENDPOINT ||      \
801                   type == PCI_EXP_TYPE_LEG_END))
802 #define pcie_cap_has_sltctl(type, flags)                \
803                 ((flags & PCI_EXP_FLAGS_VERS) > 1 ||    \
804                  ((type == PCI_EXP_TYPE_ROOT_PORT) ||   \
805                   (type == PCI_EXP_TYPE_DOWNSTREAM &&   \
806                    (flags & PCI_EXP_FLAGS_SLOT))))
807 #define pcie_cap_has_rtctl(type, flags)                 \
808                 ((flags & PCI_EXP_FLAGS_VERS) > 1 ||    \
809                  (type == PCI_EXP_TYPE_ROOT_PORT ||     \
810                   type == PCI_EXP_TYPE_RC_EC))
811 #define pcie_cap_has_devctl2(type, flags)               \
812                 ((flags & PCI_EXP_FLAGS_VERS) > 1)
813 #define pcie_cap_has_lnkctl2(type, flags)               \
814                 ((flags & PCI_EXP_FLAGS_VERS) > 1)
815 #define pcie_cap_has_sltctl2(type, flags)               \
816                 ((flags & PCI_EXP_FLAGS_VERS) > 1)
817
818 static int pci_save_pcie_state(struct pci_dev *dev)
819 {
820         int pos, i = 0;
821         struct pci_cap_saved_state *save_state;
822         u16 *cap;
823         u16 flags;
824
825         pos = pci_pcie_cap(dev);
826         if (!pos)
827                 return 0;
828
829         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
830         if (!save_state) {
831                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
832                 return -ENOMEM;
833         }
834         cap = (u16 *)&save_state->cap.data[0];
835
836         pci_read_config_word(dev, pos + PCI_EXP_FLAGS, &flags);
837
838         if (pcie_cap_has_devctl(dev->pcie_type, flags))
839                 pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &cap[i++]);
840         if (pcie_cap_has_lnkctl(dev->pcie_type, flags))
841                 pci_read_config_word(dev, pos + PCI_EXP_LNKCTL, &cap[i++]);
842         if (pcie_cap_has_sltctl(dev->pcie_type, flags))
843                 pci_read_config_word(dev, pos + PCI_EXP_SLTCTL, &cap[i++]);
844         if (pcie_cap_has_rtctl(dev->pcie_type, flags))
845                 pci_read_config_word(dev, pos + PCI_EXP_RTCTL, &cap[i++]);
846         if (pcie_cap_has_devctl2(dev->pcie_type, flags))
847                 pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &cap[i++]);
848         if (pcie_cap_has_lnkctl2(dev->pcie_type, flags))
849                 pci_read_config_word(dev, pos + PCI_EXP_LNKCTL2, &cap[i++]);
850         if (pcie_cap_has_sltctl2(dev->pcie_type, flags))
851                 pci_read_config_word(dev, pos + PCI_EXP_SLTCTL2, &cap[i++]);
852
853         return 0;
854 }
855
856 static void pci_restore_pcie_state(struct pci_dev *dev)
857 {
858         int i = 0, pos;
859         struct pci_cap_saved_state *save_state;
860         u16 *cap;
861         u16 flags;
862
863         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
864         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
865         if (!save_state || pos <= 0)
866                 return;
867         cap = (u16 *)&save_state->cap.data[0];
868
869         pci_read_config_word(dev, pos + PCI_EXP_FLAGS, &flags);
870
871         if (pcie_cap_has_devctl(dev->pcie_type, flags))
872                 pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, cap[i++]);
873         if (pcie_cap_has_lnkctl(dev->pcie_type, flags))
874                 pci_write_config_word(dev, pos + PCI_EXP_LNKCTL, cap[i++]);
875         if (pcie_cap_has_sltctl(dev->pcie_type, flags))
876                 pci_write_config_word(dev, pos + PCI_EXP_SLTCTL, cap[i++]);
877         if (pcie_cap_has_rtctl(dev->pcie_type, flags))
878                 pci_write_config_word(dev, pos + PCI_EXP_RTCTL, cap[i++]);
879         if (pcie_cap_has_devctl2(dev->pcie_type, flags))
880                 pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, cap[i++]);
881         if (pcie_cap_has_lnkctl2(dev->pcie_type, flags))
882                 pci_write_config_word(dev, pos + PCI_EXP_LNKCTL2, cap[i++]);
883         if (pcie_cap_has_sltctl2(dev->pcie_type, flags))
884                 pci_write_config_word(dev, pos + PCI_EXP_SLTCTL2, cap[i++]);
885 }
886
887
888 static int pci_save_pcix_state(struct pci_dev *dev)
889 {
890         int pos;
891         struct pci_cap_saved_state *save_state;
892
893         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
894         if (pos <= 0)
895                 return 0;
896
897         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
898         if (!save_state) {
899                 dev_err(&dev->dev, "buffer not found in %s\n", __func__);
900                 return -ENOMEM;
901         }
902
903         pci_read_config_word(dev, pos + PCI_X_CMD,
904                              (u16 *)save_state->cap.data);
905
906         return 0;
907 }
908
909 static void pci_restore_pcix_state(struct pci_dev *dev)
910 {
911         int i = 0, pos;
912         struct pci_cap_saved_state *save_state;
913         u16 *cap;
914
915         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
916         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
917         if (!save_state || pos <= 0)
918                 return;
919         cap = (u16 *)&save_state->cap.data[0];
920
921         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
922 }
923
924
925 /**
926  * pci_save_state - save the PCI configuration space of a device before suspending
927  * @dev: - PCI device that we're dealing with
928  */
929 int
930 pci_save_state(struct pci_dev *dev)
931 {
932         int i;
933         /* XXX: 100% dword access ok here? */
934         for (i = 0; i < 16; i++)
935                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
936         dev->state_saved = true;
937         if ((i = pci_save_pcie_state(dev)) != 0)
938                 return i;
939         if ((i = pci_save_pcix_state(dev)) != 0)
940                 return i;
941         return 0;
942 }
943
944 /** 
945  * pci_restore_state - Restore the saved state of a PCI device
946  * @dev: - PCI device that we're dealing with
947  */
948 void pci_restore_state(struct pci_dev *dev)
949 {
950         int i;
951         u32 val;
952
953         if (!dev->state_saved)
954                 return;
955
956         /* PCI Express register must be restored first */
957         pci_restore_pcie_state(dev);
958
959         /*
960          * The Base Address register should be programmed before the command
961          * register(s)
962          */
963         for (i = 15; i >= 0; i--) {
964                 pci_read_config_dword(dev, i * 4, &val);
965                 if (val != dev->saved_config_space[i]) {
966                         dev_printk(KERN_DEBUG, &dev->dev, "restoring config "
967                                 "space at offset %#x (was %#x, writing %#x)\n",
968                                 i, val, (int)dev->saved_config_space[i]);
969                         pci_write_config_dword(dev,i * 4,
970                                 dev->saved_config_space[i]);
971                 }
972         }
973         pci_restore_pcix_state(dev);
974         pci_restore_msi_state(dev);
975         pci_restore_iov_state(dev);
976
977         dev->state_saved = false;
978 }
979
980 struct pci_saved_state {
981         u32 config_space[16];
982         struct pci_cap_saved_data cap[0];
983 };
984
985 /**
986  * pci_store_saved_state - Allocate and return an opaque struct containing
987  *                         the device saved state.
988  * @dev: PCI device that we're dealing with
989  *
990  * Rerturn NULL if no state or error.
991  */
992 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
993 {
994         struct pci_saved_state *state;
995         struct pci_cap_saved_state *tmp;
996         struct pci_cap_saved_data *cap;
997         struct hlist_node *pos;
998         size_t size;
999
1000         if (!dev->state_saved)
1001                 return NULL;
1002
1003         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1004
1005         hlist_for_each_entry(tmp, pos, &dev->saved_cap_space, next)
1006                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1007
1008         state = kzalloc(size, GFP_KERNEL);
1009         if (!state)
1010                 return NULL;
1011
1012         memcpy(state->config_space, dev->saved_config_space,
1013                sizeof(state->config_space));
1014
1015         cap = state->cap;
1016         hlist_for_each_entry(tmp, pos, &dev->saved_cap_space, next) {
1017                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1018                 memcpy(cap, &tmp->cap, len);
1019                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1020         }
1021         /* Empty cap_save terminates list */
1022
1023         return state;
1024 }
1025 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1026
1027 /**
1028  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1029  * @dev: PCI device that we're dealing with
1030  * @state: Saved state returned from pci_store_saved_state()
1031  */
1032 int pci_load_saved_state(struct pci_dev *dev, struct pci_saved_state *state)
1033 {
1034         struct pci_cap_saved_data *cap;
1035
1036         dev->state_saved = false;
1037
1038         if (!state)
1039                 return 0;
1040
1041         memcpy(dev->saved_config_space, state->config_space,
1042                sizeof(state->config_space));
1043
1044         cap = state->cap;
1045         while (cap->size) {
1046                 struct pci_cap_saved_state *tmp;
1047
1048                 tmp = pci_find_saved_cap(dev, cap->cap_nr);
1049                 if (!tmp || tmp->cap.size != cap->size)
1050                         return -EINVAL;
1051
1052                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1053                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1054                        sizeof(struct pci_cap_saved_data) + cap->size);
1055         }
1056
1057         dev->state_saved = true;
1058         return 0;
1059 }
1060 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1061
1062 /**
1063  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1064  *                                 and free the memory allocated for it.
1065  * @dev: PCI device that we're dealing with
1066  * @state: Pointer to saved state returned from pci_store_saved_state()
1067  */
1068 int pci_load_and_free_saved_state(struct pci_dev *dev,
1069                                   struct pci_saved_state **state)
1070 {
1071         int ret = pci_load_saved_state(dev, *state);
1072         kfree(*state);
1073         *state = NULL;
1074         return ret;
1075 }
1076 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1077
1078 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1079 {
1080         int err;
1081         u16 cmd;
1082         u8 pin;
1083
1084         err = pci_set_power_state(dev, PCI_D0);
1085         if (err < 0 && err != -EIO)
1086                 return err;
1087         err = pcibios_enable_device(dev, bars);
1088         if (err < 0)
1089                 return err;
1090         pci_fixup_device(pci_fixup_enable, dev);
1091
1092         if (dev->msi_enabled || dev->msix_enabled)
1093                 return 0;
1094
1095         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1096         if (pin) {
1097                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1098                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1099                         pci_write_config_word(dev, PCI_COMMAND,
1100                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1101         }
1102
1103         return 0;
1104 }
1105
1106 /**
1107  * pci_reenable_device - Resume abandoned device
1108  * @dev: PCI device to be resumed
1109  *
1110  *  Note this function is a backend of pci_default_resume and is not supposed
1111  *  to be called by normal code, write proper resume handler and use it instead.
1112  */
1113 int pci_reenable_device(struct pci_dev *dev)
1114 {
1115         if (pci_is_enabled(dev))
1116                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1117         return 0;
1118 }
1119
1120 static int __pci_enable_device_flags(struct pci_dev *dev,
1121                                      resource_size_t flags)
1122 {
1123         int err;
1124         int i, bars = 0;
1125
1126         /*
1127          * Power state could be unknown at this point, either due to a fresh
1128          * boot or a device removal call.  So get the current power state
1129          * so that things like MSI message writing will behave as expected
1130          * (e.g. if the device really is in D0 at enable time).
1131          */
1132         if (dev->pm_cap) {
1133                 u16 pmcsr;
1134                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1135                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1136         }
1137
1138         if (atomic_add_return(1, &dev->enable_cnt) > 1)
1139                 return 0;               /* already enabled */
1140
1141         /* only skip sriov related */
1142         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1143                 if (dev->resource[i].flags & flags)
1144                         bars |= (1 << i);
1145         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1146                 if (dev->resource[i].flags & flags)
1147                         bars |= (1 << i);
1148
1149         err = do_pci_enable_device(dev, bars);
1150         if (err < 0)
1151                 atomic_dec(&dev->enable_cnt);
1152         return err;
1153 }
1154
1155 /**
1156  * pci_enable_device_io - Initialize a device for use with IO space
1157  * @dev: PCI device to be initialized
1158  *
1159  *  Initialize device before it's used by a driver. Ask low-level code
1160  *  to enable I/O resources. Wake up the device if it was suspended.
1161  *  Beware, this function can fail.
1162  */
1163 int pci_enable_device_io(struct pci_dev *dev)
1164 {
1165         return __pci_enable_device_flags(dev, IORESOURCE_IO);
1166 }
1167
1168 /**
1169  * pci_enable_device_mem - Initialize a device for use with Memory space
1170  * @dev: PCI device to be initialized
1171  *
1172  *  Initialize device before it's used by a driver. Ask low-level code
1173  *  to enable Memory resources. Wake up the device if it was suspended.
1174  *  Beware, this function can fail.
1175  */
1176 int pci_enable_device_mem(struct pci_dev *dev)
1177 {
1178         return __pci_enable_device_flags(dev, IORESOURCE_MEM);
1179 }
1180
1181 /**
1182  * pci_enable_device - Initialize device before it's used by a driver.
1183  * @dev: PCI device to be initialized
1184  *
1185  *  Initialize device before it's used by a driver. Ask low-level code
1186  *  to enable I/O and memory. Wake up the device if it was suspended.
1187  *  Beware, this function can fail.
1188  *
1189  *  Note we don't actually enable the device many times if we call
1190  *  this function repeatedly (we just increment the count).
1191  */
1192 int pci_enable_device(struct pci_dev *dev)
1193 {
1194         return __pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1195 }
1196
1197 /*
1198  * Managed PCI resources.  This manages device on/off, intx/msi/msix
1199  * on/off and BAR regions.  pci_dev itself records msi/msix status, so
1200  * there's no need to track it separately.  pci_devres is initialized
1201  * when a device is enabled using managed PCI device enable interface.
1202  */
1203 struct pci_devres {
1204         unsigned int enabled:1;
1205         unsigned int pinned:1;
1206         unsigned int orig_intx:1;
1207         unsigned int restore_intx:1;
1208         u32 region_mask;
1209 };
1210
1211 static void pcim_release(struct device *gendev, void *res)
1212 {
1213         struct pci_dev *dev = container_of(gendev, struct pci_dev, dev);
1214         struct pci_devres *this = res;
1215         int i;
1216
1217         if (dev->msi_enabled)
1218                 pci_disable_msi(dev);
1219         if (dev->msix_enabled)
1220                 pci_disable_msix(dev);
1221
1222         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
1223                 if (this->region_mask & (1 << i))
1224                         pci_release_region(dev, i);
1225
1226         if (this->restore_intx)
1227                 pci_intx(dev, this->orig_intx);
1228
1229         if (this->enabled && !this->pinned)
1230                 pci_disable_device(dev);
1231 }
1232
1233 static struct pci_devres * get_pci_dr(struct pci_dev *pdev)
1234 {
1235         struct pci_devres *dr, *new_dr;
1236
1237         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
1238         if (dr)
1239                 return dr;
1240
1241         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
1242         if (!new_dr)
1243                 return NULL;
1244         return devres_get(&pdev->dev, new_dr, NULL, NULL);
1245 }
1246
1247 static struct pci_devres * find_pci_dr(struct pci_dev *pdev)
1248 {
1249         if (pci_is_managed(pdev))
1250                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
1251         return NULL;
1252 }
1253
1254 /**
1255  * pcim_enable_device - Managed pci_enable_device()
1256  * @pdev: PCI device to be initialized
1257  *
1258  * Managed pci_enable_device().
1259  */
1260 int pcim_enable_device(struct pci_dev *pdev)
1261 {
1262         struct pci_devres *dr;
1263         int rc;
1264
1265         dr = get_pci_dr(pdev);
1266         if (unlikely(!dr))
1267                 return -ENOMEM;
1268         if (dr->enabled)
1269                 return 0;
1270
1271         rc = pci_enable_device(pdev);
1272         if (!rc) {
1273                 pdev->is_managed = 1;
1274                 dr->enabled = 1;
1275         }
1276         return rc;
1277 }
1278
1279 /**
1280  * pcim_pin_device - Pin managed PCI device
1281  * @pdev: PCI device to pin
1282  *
1283  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
1284  * driver detach.  @pdev must have been enabled with
1285  * pcim_enable_device().
1286  */
1287 void pcim_pin_device(struct pci_dev *pdev)
1288 {
1289         struct pci_devres *dr;
1290
1291         dr = find_pci_dr(pdev);
1292         WARN_ON(!dr || !dr->enabled);
1293         if (dr)
1294                 dr->pinned = 1;
1295 }
1296
1297 /**
1298  * pcibios_disable_device - disable arch specific PCI resources for device dev
1299  * @dev: the PCI device to disable
1300  *
1301  * Disables architecture specific PCI resources for the device. This
1302  * is the default implementation. Architecture implementations can
1303  * override this.
1304  */
1305 void __attribute__ ((weak)) pcibios_disable_device (struct pci_dev *dev) {}
1306
1307 static void do_pci_disable_device(struct pci_dev *dev)
1308 {
1309         u16 pci_command;
1310
1311         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
1312         if (pci_command & PCI_COMMAND_MASTER) {
1313                 pci_command &= ~PCI_COMMAND_MASTER;
1314                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
1315         }
1316
1317         pcibios_disable_device(dev);
1318 }
1319
1320 /**
1321  * pci_disable_enabled_device - Disable device without updating enable_cnt
1322  * @dev: PCI device to disable
1323  *
1324  * NOTE: This function is a backend of PCI power management routines and is
1325  * not supposed to be called drivers.
1326  */
1327 void pci_disable_enabled_device(struct pci_dev *dev)
1328 {
1329         if (pci_is_enabled(dev))
1330                 do_pci_disable_device(dev);
1331 }
1332
1333 /**
1334  * pci_disable_device - Disable PCI device after use
1335  * @dev: PCI device to be disabled
1336  *
1337  * Signal to the system that the PCI device is not in use by the system
1338  * anymore.  This only involves disabling PCI bus-mastering, if active.
1339  *
1340  * Note we don't actually disable the device until all callers of
1341  * pci_enable_device() have called pci_disable_device().
1342  */
1343 void
1344 pci_disable_device(struct pci_dev *dev)
1345 {
1346         struct pci_devres *dr;
1347
1348         dr = find_pci_dr(dev);
1349         if (dr)
1350                 dr->enabled = 0;
1351
1352         if (atomic_sub_return(1, &dev->enable_cnt) != 0)
1353                 return;
1354
1355         do_pci_disable_device(dev);
1356
1357         dev->is_busmaster = 0;
1358 }
1359
1360 /**
1361  * pcibios_set_pcie_reset_state - set reset state for device dev
1362  * @dev: the PCIe device reset
1363  * @state: Reset state to enter into
1364  *
1365  *
1366  * Sets the PCIe reset state for the device. This is the default
1367  * implementation. Architecture implementations can override this.
1368  */
1369 int __attribute__ ((weak)) pcibios_set_pcie_reset_state(struct pci_dev *dev,
1370                                                         enum pcie_reset_state state)
1371 {
1372         return -EINVAL;
1373 }
1374
1375 /**
1376  * pci_set_pcie_reset_state - set reset state for device dev
1377  * @dev: the PCIe device reset
1378  * @state: Reset state to enter into
1379  *
1380  *
1381  * Sets the PCI reset state for the device.
1382  */
1383 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
1384 {
1385         return pcibios_set_pcie_reset_state(dev, state);
1386 }
1387
1388 /**
1389  * pci_check_pme_status - Check if given device has generated PME.
1390  * @dev: Device to check.
1391  *
1392  * Check the PME status of the device and if set, clear it and clear PME enable
1393  * (if set).  Return 'true' if PME status and PME enable were both set or
1394  * 'false' otherwise.
1395  */
1396 bool pci_check_pme_status(struct pci_dev *dev)
1397 {
1398         int pmcsr_pos;
1399         u16 pmcsr;
1400         bool ret = false;
1401
1402         if (!dev->pm_cap)
1403                 return false;
1404
1405         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
1406         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
1407         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
1408                 return false;
1409
1410         /* Clear PME status. */
1411         pmcsr |= PCI_PM_CTRL_PME_STATUS;
1412         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
1413                 /* Disable PME to avoid interrupt flood. */
1414                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1415                 ret = true;
1416         }
1417
1418         pci_write_config_word(dev, pmcsr_pos, pmcsr);
1419
1420         return ret;
1421 }
1422
1423 /**
1424  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
1425  * @dev: Device to handle.
1426  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
1427  *
1428  * Check if @dev has generated PME and queue a resume request for it in that
1429  * case.
1430  */
1431 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
1432 {
1433         if (pme_poll_reset && dev->pme_poll)
1434                 dev->pme_poll = false;
1435
1436         if (pci_check_pme_status(dev)) {
1437                 pci_wakeup_event(dev);
1438                 pm_request_resume(&dev->dev);
1439         }
1440         return 0;
1441 }
1442
1443 /**
1444  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
1445  * @bus: Top bus of the subtree to walk.
1446  */
1447 void pci_pme_wakeup_bus(struct pci_bus *bus)
1448 {
1449         if (bus)
1450                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
1451 }
1452
1453 /**
1454  * pci_pme_capable - check the capability of PCI device to generate PME#
1455  * @dev: PCI device to handle.
1456  * @state: PCI state from which device will issue PME#.
1457  */
1458 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
1459 {
1460         if (!dev->pm_cap)
1461                 return false;
1462
1463         return !!(dev->pme_support & (1 << state));
1464 }
1465
1466 static void pci_pme_list_scan(struct work_struct *work)
1467 {
1468         struct pci_pme_device *pme_dev, *n;
1469
1470         mutex_lock(&pci_pme_list_mutex);
1471         if (!list_empty(&pci_pme_list)) {
1472                 list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
1473                         if (pme_dev->dev->pme_poll) {
1474                                 pci_pme_wakeup(pme_dev->dev, NULL);
1475                         } else {
1476                                 list_del(&pme_dev->list);
1477                                 kfree(pme_dev);
1478                         }
1479                 }
1480                 if (!list_empty(&pci_pme_list))
1481                         schedule_delayed_work(&pci_pme_work,
1482                                               msecs_to_jiffies(PME_TIMEOUT));
1483         }
1484         mutex_unlock(&pci_pme_list_mutex);
1485 }
1486
1487 /**
1488  * pci_pme_active - enable or disable PCI device's PME# function
1489  * @dev: PCI device to handle.
1490  * @enable: 'true' to enable PME# generation; 'false' to disable it.
1491  *
1492  * The caller must verify that the device is capable of generating PME# before
1493  * calling this function with @enable equal to 'true'.
1494  */
1495 void pci_pme_active(struct pci_dev *dev, bool enable)
1496 {
1497         u16 pmcsr;
1498
1499         if (!dev->pm_cap)
1500                 return;
1501
1502         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1503         /* Clear PME_Status by writing 1 to it and enable PME# */
1504         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
1505         if (!enable)
1506                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
1507
1508         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1509
1510         /* PCI (as opposed to PCIe) PME requires that the device have
1511            its PME# line hooked up correctly. Not all hardware vendors
1512            do this, so the PME never gets delivered and the device
1513            remains asleep. The easiest way around this is to
1514            periodically walk the list of suspended devices and check
1515            whether any have their PME flag set. The assumption is that
1516            we'll wake up often enough anyway that this won't be a huge
1517            hit, and the power savings from the devices will still be a
1518            win. */
1519
1520         if (dev->pme_poll) {
1521                 struct pci_pme_device *pme_dev;
1522                 if (enable) {
1523                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
1524                                           GFP_KERNEL);
1525                         if (!pme_dev)
1526                                 goto out;
1527                         pme_dev->dev = dev;
1528                         mutex_lock(&pci_pme_list_mutex);
1529                         list_add(&pme_dev->list, &pci_pme_list);
1530                         if (list_is_singular(&pci_pme_list))
1531                                 schedule_delayed_work(&pci_pme_work,
1532                                                       msecs_to_jiffies(PME_TIMEOUT));
1533                         mutex_unlock(&pci_pme_list_mutex);
1534                 } else {
1535                         mutex_lock(&pci_pme_list_mutex);
1536                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
1537                                 if (pme_dev->dev == dev) {
1538                                         list_del(&pme_dev->list);
1539                                         kfree(pme_dev);
1540                                         break;
1541                                 }
1542                         }
1543                         mutex_unlock(&pci_pme_list_mutex);
1544                 }
1545         }
1546
1547 out:
1548         dev_printk(KERN_DEBUG, &dev->dev, "PME# %s\n",
1549                         enable ? "enabled" : "disabled");
1550 }
1551
1552 /**
1553  * __pci_enable_wake - enable PCI device as wakeup event source
1554  * @dev: PCI device affected
1555  * @state: PCI state from which device will issue wakeup events
1556  * @runtime: True if the events are to be generated at run time
1557  * @enable: True to enable event generation; false to disable
1558  *
1559  * This enables the device as a wakeup event source, or disables it.
1560  * When such events involves platform-specific hooks, those hooks are
1561  * called automatically by this routine.
1562  *
1563  * Devices with legacy power management (no standard PCI PM capabilities)
1564  * always require such platform hooks.
1565  *
1566  * RETURN VALUE:
1567  * 0 is returned on success
1568  * -EINVAL is returned if device is not supposed to wake up the system
1569  * Error code depending on the platform is returned if both the platform and
1570  * the native mechanism fail to enable the generation of wake-up events
1571  */
1572 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1573                       bool runtime, bool enable)
1574 {
1575         int ret = 0;
1576
1577         if (enable && !runtime && !device_may_wakeup(&dev->dev))
1578                 return -EINVAL;
1579
1580         /* Don't do the same thing twice in a row for one device. */
1581         if (!!enable == !!dev->wakeup_prepared)
1582                 return 0;
1583
1584         /*
1585          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
1586          * Anderson we should be doing PME# wake enable followed by ACPI wake
1587          * enable.  To disable wake-up we call the platform first, for symmetry.
1588          */
1589
1590         if (enable) {
1591                 int error;
1592
1593                 if (pci_pme_capable(dev, state))
1594                         pci_pme_active(dev, true);
1595                 else
1596                         ret = 1;
1597                 error = runtime ? platform_pci_run_wake(dev, true) :
1598                                         platform_pci_sleep_wake(dev, true);
1599                 if (ret)
1600                         ret = error;
1601                 if (!ret)
1602                         dev->wakeup_prepared = true;
1603         } else {
1604                 if (runtime)
1605                         platform_pci_run_wake(dev, false);
1606                 else
1607                         platform_pci_sleep_wake(dev, false);
1608                 pci_pme_active(dev, false);
1609                 dev->wakeup_prepared = false;
1610         }
1611
1612         return ret;
1613 }
1614 EXPORT_SYMBOL(__pci_enable_wake);
1615
1616 /**
1617  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
1618  * @dev: PCI device to prepare
1619  * @enable: True to enable wake-up event generation; false to disable
1620  *
1621  * Many drivers want the device to wake up the system from D3_hot or D3_cold
1622  * and this function allows them to set that up cleanly - pci_enable_wake()
1623  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
1624  * ordering constraints.
1625  *
1626  * This function only returns error code if the device is not capable of
1627  * generating PME# from both D3_hot and D3_cold, and the platform is unable to
1628  * enable wake-up power for it.
1629  */
1630 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1631 {
1632         return pci_pme_capable(dev, PCI_D3cold) ?
1633                         pci_enable_wake(dev, PCI_D3cold, enable) :
1634                         pci_enable_wake(dev, PCI_D3hot, enable);
1635 }
1636
1637 /**
1638  * pci_target_state - find an appropriate low power state for a given PCI dev
1639  * @dev: PCI device
1640  *
1641  * Use underlying platform code to find a supported low power state for @dev.
1642  * If the platform can't manage @dev, return the deepest state from which it
1643  * can generate wake events, based on any available PME info.
1644  */
1645 pci_power_t pci_target_state(struct pci_dev *dev)
1646 {
1647         pci_power_t target_state = PCI_D3hot;
1648
1649         if (platform_pci_power_manageable(dev)) {
1650                 /*
1651                  * Call the platform to choose the target state of the device
1652                  * and enable wake-up from this state if supported.
1653                  */
1654                 pci_power_t state = platform_pci_choose_state(dev);
1655
1656                 switch (state) {
1657                 case PCI_POWER_ERROR:
1658                 case PCI_UNKNOWN:
1659                         break;
1660                 case PCI_D1:
1661                 case PCI_D2:
1662                         if (pci_no_d1d2(dev))
1663                                 break;
1664                 default:
1665                         target_state = state;
1666                 }
1667         } else if (!dev->pm_cap) {
1668                 target_state = PCI_D0;
1669         } else if (device_may_wakeup(&dev->dev)) {
1670                 /*
1671                  * Find the deepest state from which the device can generate
1672                  * wake-up events, make it the target state and enable device
1673                  * to generate PME#.
1674                  */
1675                 if (dev->pme_support) {
1676                         while (target_state
1677                               && !(dev->pme_support & (1 << target_state)))
1678                                 target_state--;
1679                 }
1680         }
1681
1682         return target_state;
1683 }
1684
1685 /**
1686  * pci_prepare_to_sleep - prepare PCI device for system-wide transition into a sleep state
1687  * @dev: Device to handle.
1688  *
1689  * Choose the power state appropriate for the device depending on whether
1690  * it can wake up the system and/or is power manageable by the platform
1691  * (PCI_D3hot is the default) and put the device into that state.
1692  */
1693 int pci_prepare_to_sleep(struct pci_dev *dev)
1694 {
1695         pci_power_t target_state = pci_target_state(dev);
1696         int error;
1697
1698         if (target_state == PCI_POWER_ERROR)
1699                 return -EIO;
1700
1701         pci_enable_wake(dev, target_state, device_may_wakeup(&dev->dev));
1702
1703         error = pci_set_power_state(dev, target_state);
1704
1705         if (error)
1706                 pci_enable_wake(dev, target_state, false);
1707
1708         return error;
1709 }
1710
1711 /**
1712  * pci_back_from_sleep - turn PCI device on during system-wide transition into working state
1713  * @dev: Device to handle.
1714  *
1715  * Disable device's system wake-up capability and put it into D0.
1716  */
1717 int pci_back_from_sleep(struct pci_dev *dev)
1718 {
1719         pci_enable_wake(dev, PCI_D0, false);
1720         return pci_set_power_state(dev, PCI_D0);
1721 }
1722
1723 /**
1724  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
1725  * @dev: PCI device being suspended.
1726  *
1727  * Prepare @dev to generate wake-up events at run time and put it into a low
1728  * power state.
1729  */
1730 int pci_finish_runtime_suspend(struct pci_dev *dev)
1731 {
1732         pci_power_t target_state = pci_target_state(dev);
1733         int error;
1734
1735         if (target_state == PCI_POWER_ERROR)
1736                 return -EIO;
1737
1738         __pci_enable_wake(dev, target_state, true, pci_dev_run_wake(dev));
1739
1740         error = pci_set_power_state(dev, target_state);
1741
1742         if (error)
1743                 __pci_enable_wake(dev, target_state, true, false);
1744
1745         return error;
1746 }
1747
1748 /**
1749  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
1750  * @dev: Device to check.
1751  *
1752  * Return true if the device itself is cabable of generating wake-up events
1753  * (through the platform or using the native PCIe PME) or if the device supports
1754  * PME and one of its upstream bridges can generate wake-up events.
1755  */
1756 bool pci_dev_run_wake(struct pci_dev *dev)
1757 {
1758         struct pci_bus *bus = dev->bus;
1759
1760         if (device_run_wake(&dev->dev))
1761                 return true;
1762
1763         if (!dev->pme_support)
1764                 return false;
1765
1766         while (bus->parent) {
1767                 struct pci_dev *bridge = bus->self;
1768
1769                 if (device_run_wake(&bridge->dev))
1770                         return true;
1771
1772                 bus = bus->parent;
1773         }
1774
1775         /* We have reached the root bus. */
1776         if (bus->bridge)
1777                 return device_run_wake(bus->bridge);
1778
1779         return false;
1780 }
1781 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
1782
1783 /**
1784  * pci_pm_init - Initialize PM functions of given PCI device
1785  * @dev: PCI device to handle.
1786  */
1787 void pci_pm_init(struct pci_dev *dev)
1788 {
1789         int pm;
1790         u16 pmc;
1791
1792         pm_runtime_forbid(&dev->dev);
1793         device_enable_async_suspend(&dev->dev);
1794         dev->wakeup_prepared = false;
1795
1796         dev->pm_cap = 0;
1797
1798         /* find PCI PM capability in list */
1799         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
1800         if (!pm)
1801                 return;
1802         /* Check device's ability to generate PME# */
1803         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
1804
1805         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
1806                 dev_err(&dev->dev, "unsupported PM cap regs version (%u)\n",
1807                         pmc & PCI_PM_CAP_VER_MASK);
1808                 return;
1809         }
1810
1811         dev->pm_cap = pm;
1812         dev->d3_delay = PCI_PM_D3_WAIT;
1813
1814         dev->d1_support = false;
1815         dev->d2_support = false;
1816         if (!pci_no_d1d2(dev)) {
1817                 if (pmc & PCI_PM_CAP_D1)
1818                         dev->d1_support = true;
1819                 if (pmc & PCI_PM_CAP_D2)
1820                         dev->d2_support = true;
1821
1822                 if (dev->d1_support || dev->d2_support)
1823                         dev_printk(KERN_DEBUG, &dev->dev, "supports%s%s\n",
1824                                    dev->d1_support ? " D1" : "",
1825                                    dev->d2_support ? " D2" : "");
1826         }
1827
1828         pmc &= PCI_PM_CAP_PME_MASK;
1829         if (pmc) {
1830                 dev_printk(KERN_DEBUG, &dev->dev,
1831                          "PME# supported from%s%s%s%s%s\n",
1832                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
1833                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
1834                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
1835                          (pmc & PCI_PM_CAP_PME_D3) ? " D3hot" : "",
1836                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
1837                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
1838                 dev->pme_poll = true;
1839                 /*
1840                  * Make device's PM flags reflect the wake-up capability, but
1841                  * let the user space enable it to wake up the system as needed.
1842                  */
1843                 device_set_wakeup_capable(&dev->dev, true);
1844                 /* Disable the PME# generation functionality */
1845                 pci_pme_active(dev, false);
1846         } else {
1847                 dev->pme_support = 0;
1848         }
1849 }
1850
1851 /**
1852  * platform_pci_wakeup_init - init platform wakeup if present
1853  * @dev: PCI device
1854  *
1855  * Some devices don't have PCI PM caps but can still generate wakeup
1856  * events through platform methods (like ACPI events).  If @dev supports
1857  * platform wakeup events, set the device flag to indicate as much.  This
1858  * may be redundant if the device also supports PCI PM caps, but double
1859  * initialization should be safe in that case.
1860  */
1861 void platform_pci_wakeup_init(struct pci_dev *dev)
1862 {
1863         if (!platform_pci_can_wakeup(dev))
1864                 return;
1865
1866         device_set_wakeup_capable(&dev->dev, true);
1867         platform_pci_sleep_wake(dev, false);
1868 }
1869
1870 /**
1871  * pci_add_save_buffer - allocate buffer for saving given capability registers
1872  * @dev: the PCI device
1873  * @cap: the capability to allocate the buffer for
1874  * @size: requested size of the buffer
1875  */
1876 static int pci_add_cap_save_buffer(
1877         struct pci_dev *dev, char cap, unsigned int size)
1878 {
1879         int pos;
1880         struct pci_cap_saved_state *save_state;
1881
1882         pos = pci_find_capability(dev, cap);
1883         if (pos <= 0)
1884                 return 0;
1885
1886         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
1887         if (!save_state)
1888                 return -ENOMEM;
1889
1890         save_state->cap.cap_nr = cap;
1891         save_state->cap.size = size;
1892         pci_add_saved_cap(dev, save_state);
1893
1894         return 0;
1895 }
1896
1897 /**
1898  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
1899  * @dev: the PCI device
1900  */
1901 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
1902 {
1903         int error;
1904
1905         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
1906                                         PCI_EXP_SAVE_REGS * sizeof(u16));
1907         if (error)
1908                 dev_err(&dev->dev,
1909                         "unable to preallocate PCI Express save buffer\n");
1910
1911         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
1912         if (error)
1913                 dev_err(&dev->dev,
1914                         "unable to preallocate PCI-X save buffer\n");
1915 }
1916
1917 /**
1918  * pci_enable_ari - enable ARI forwarding if hardware support it
1919  * @dev: the PCI device
1920  */
1921 void pci_enable_ari(struct pci_dev *dev)
1922 {
1923         int pos;
1924         u32 cap;
1925         u16 flags, ctrl;
1926         struct pci_dev *bridge;
1927
1928         if (!pci_is_pcie(dev) || dev->devfn)
1929                 return;
1930
1931         bridge = dev->bus->self;
1932         if (!bridge || !pci_is_pcie(bridge))
1933                 return;
1934
1935         pos = pci_pcie_cap(bridge);
1936         if (!pos)
1937                 return;
1938
1939         /* ARI is a PCIe v2 feature */
1940         pci_read_config_word(bridge, pos + PCI_EXP_FLAGS, &flags);
1941         if ((flags & PCI_EXP_FLAGS_VERS) < 2)
1942                 return;
1943
1944         pci_read_config_dword(bridge, pos + PCI_EXP_DEVCAP2, &cap);
1945         if (!(cap & PCI_EXP_DEVCAP2_ARI))
1946                 return;
1947
1948         pci_read_config_word(bridge, pos + PCI_EXP_DEVCTL2, &ctrl);
1949         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
1950                 ctrl |= PCI_EXP_DEVCTL2_ARI;
1951                 bridge->ari_enabled = 1;
1952         } else {
1953                 ctrl &= ~PCI_EXP_DEVCTL2_ARI;
1954                 bridge->ari_enabled = 0;
1955         }
1956         pci_write_config_word(bridge, pos + PCI_EXP_DEVCTL2, ctrl);
1957 }
1958
1959 /**
1960  * pci_enable_ido - enable ID-based ordering on a device
1961  * @dev: the PCI device
1962  * @type: which types of IDO to enable
1963  *
1964  * Enable ID-based ordering on @dev.  @type can contain the bits
1965  * %PCI_EXP_IDO_REQUEST and/or %PCI_EXP_IDO_COMPLETION to indicate
1966  * which types of transactions are allowed to be re-ordered.
1967  */
1968 void pci_enable_ido(struct pci_dev *dev, unsigned long type)
1969 {
1970         int pos;
1971         u16 ctrl;
1972
1973         pos = pci_pcie_cap(dev);
1974         if (!pos)
1975                 return;
1976
1977         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
1978         if (type & PCI_EXP_IDO_REQUEST)
1979                 ctrl |= PCI_EXP_IDO_REQ_EN;
1980         if (type & PCI_EXP_IDO_COMPLETION)
1981                 ctrl |= PCI_EXP_IDO_CMP_EN;
1982         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
1983 }
1984 EXPORT_SYMBOL(pci_enable_ido);
1985
1986 /**
1987  * pci_disable_ido - disable ID-based ordering on a device
1988  * @dev: the PCI device
1989  * @type: which types of IDO to disable
1990  */
1991 void pci_disable_ido(struct pci_dev *dev, unsigned long type)
1992 {
1993         int pos;
1994         u16 ctrl;
1995
1996         if (!pci_is_pcie(dev))
1997                 return;
1998
1999         pos = pci_pcie_cap(dev);
2000         if (!pos)
2001                 return;
2002
2003         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
2004         if (type & PCI_EXP_IDO_REQUEST)
2005                 ctrl &= ~PCI_EXP_IDO_REQ_EN;
2006         if (type & PCI_EXP_IDO_COMPLETION)
2007                 ctrl &= ~PCI_EXP_IDO_CMP_EN;
2008         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
2009 }
2010 EXPORT_SYMBOL(pci_disable_ido);
2011
2012 /**
2013  * pci_enable_obff - enable optimized buffer flush/fill
2014  * @dev: PCI device
2015  * @type: type of signaling to use
2016  *
2017  * Try to enable @type OBFF signaling on @dev.  It will try using WAKE#
2018  * signaling if possible, falling back to message signaling only if
2019  * WAKE# isn't supported.  @type should indicate whether the PCIe link
2020  * be brought out of L0s or L1 to send the message.  It should be either
2021  * %PCI_EXP_OBFF_SIGNAL_ALWAYS or %PCI_OBFF_SIGNAL_L0.
2022  *
2023  * If your device can benefit from receiving all messages, even at the
2024  * power cost of bringing the link back up from a low power state, use
2025  * %PCI_EXP_OBFF_SIGNAL_ALWAYS.  Otherwise, use %PCI_OBFF_SIGNAL_L0 (the
2026  * preferred type).
2027  *
2028  * RETURNS:
2029  * Zero on success, appropriate error number on failure.
2030  */
2031 int pci_enable_obff(struct pci_dev *dev, enum pci_obff_signal_type type)
2032 {
2033         int pos;
2034         u32 cap;
2035         u16 ctrl;
2036         int ret;
2037
2038         if (!pci_is_pcie(dev))
2039                 return -ENOTSUPP;
2040
2041         pos = pci_pcie_cap(dev);
2042         if (!pos)
2043                 return -ENOTSUPP;
2044
2045         pci_read_config_dword(dev, pos + PCI_EXP_DEVCAP2, &cap);
2046         if (!(cap & PCI_EXP_OBFF_MASK))
2047                 return -ENOTSUPP; /* no OBFF support at all */
2048
2049         /* Make sure the topology supports OBFF as well */
2050         if (dev->bus) {
2051                 ret = pci_enable_obff(dev->bus->self, type);
2052                 if (ret)
2053                         return ret;
2054         }
2055
2056         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
2057         if (cap & PCI_EXP_OBFF_WAKE)
2058                 ctrl |= PCI_EXP_OBFF_WAKE_EN;
2059         else {
2060                 switch (type) {
2061                 case PCI_EXP_OBFF_SIGNAL_L0:
2062                         if (!(ctrl & PCI_EXP_OBFF_WAKE_EN))
2063                                 ctrl |= PCI_EXP_OBFF_MSGA_EN;
2064                         break;
2065                 case PCI_EXP_OBFF_SIGNAL_ALWAYS:
2066                         ctrl &= ~PCI_EXP_OBFF_WAKE_EN;
2067                         ctrl |= PCI_EXP_OBFF_MSGB_EN;
2068                         break;
2069                 default:
2070                         WARN(1, "bad OBFF signal type\n");
2071                         return -ENOTSUPP;
2072                 }
2073         }
2074         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
2075
2076         return 0;
2077 }
2078 EXPORT_SYMBOL(pci_enable_obff);
2079
2080 /**
2081  * pci_disable_obff - disable optimized buffer flush/fill
2082  * @dev: PCI device
2083  *
2084  * Disable OBFF on @dev.
2085  */
2086 void pci_disable_obff(struct pci_dev *dev)
2087 {
2088         int pos;
2089         u16 ctrl;
2090
2091         if (!pci_is_pcie(dev))
2092                 return;
2093
2094         pos = pci_pcie_cap(dev);
2095         if (!pos)
2096                 return;
2097
2098         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
2099         ctrl &= ~PCI_EXP_OBFF_WAKE_EN;
2100         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
2101 }
2102 EXPORT_SYMBOL(pci_disable_obff);
2103
2104 /**
2105  * pci_ltr_supported - check whether a device supports LTR
2106  * @dev: PCI device
2107  *
2108  * RETURNS:
2109  * True if @dev supports latency tolerance reporting, false otherwise.
2110  */
2111 bool pci_ltr_supported(struct pci_dev *dev)
2112 {
2113         int pos;
2114         u32 cap;
2115
2116         if (!pci_is_pcie(dev))
2117                 return false;
2118
2119         pos = pci_pcie_cap(dev);
2120         if (!pos)
2121                 return false;
2122
2123         pci_read_config_dword(dev, pos + PCI_EXP_DEVCAP2, &cap);
2124
2125         return cap & PCI_EXP_DEVCAP2_LTR;
2126 }
2127 EXPORT_SYMBOL(pci_ltr_supported);
2128
2129 /**
2130  * pci_enable_ltr - enable latency tolerance reporting
2131  * @dev: PCI device
2132  *
2133  * Enable LTR on @dev if possible, which means enabling it first on
2134  * upstream ports.
2135  *
2136  * RETURNS:
2137  * Zero on success, errno on failure.
2138  */
2139 int pci_enable_ltr(struct pci_dev *dev)
2140 {
2141         int pos;
2142         u16 ctrl;
2143         int ret;
2144
2145         if (!pci_ltr_supported(dev))
2146                 return -ENOTSUPP;
2147
2148         pos = pci_pcie_cap(dev);
2149         if (!pos)
2150                 return -ENOTSUPP;
2151
2152         /* Only primary function can enable/disable LTR */
2153         if (PCI_FUNC(dev->devfn) != 0)
2154                 return -EINVAL;
2155
2156         /* Enable upstream ports first */
2157         if (dev->bus) {
2158                 ret = pci_enable_ltr(dev->bus->self);
2159                 if (ret)
2160                         return ret;
2161         }
2162
2163         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
2164         ctrl |= PCI_EXP_LTR_EN;
2165         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
2166
2167         return 0;
2168 }
2169 EXPORT_SYMBOL(pci_enable_ltr);
2170
2171 /**
2172  * pci_disable_ltr - disable latency tolerance reporting
2173  * @dev: PCI device
2174  */
2175 void pci_disable_ltr(struct pci_dev *dev)
2176 {
2177         int pos;
2178         u16 ctrl;
2179
2180         if (!pci_ltr_supported(dev))
2181                 return;
2182
2183         pos = pci_pcie_cap(dev);
2184         if (!pos)
2185                 return;
2186
2187         /* Only primary function can enable/disable LTR */
2188         if (PCI_FUNC(dev->devfn) != 0)
2189                 return;
2190
2191         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL2, &ctrl);
2192         ctrl &= ~PCI_EXP_LTR_EN;
2193         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL2, ctrl);
2194 }
2195 EXPORT_SYMBOL(pci_disable_ltr);
2196
2197 static int __pci_ltr_scale(int *val)
2198 {
2199         int scale = 0;
2200
2201         while (*val > 1023) {
2202                 *val = (*val + 31) / 32;
2203                 scale++;
2204         }
2205         return scale;
2206 }
2207
2208 /**
2209  * pci_set_ltr - set LTR latency values
2210  * @dev: PCI device
2211  * @snoop_lat_ns: snoop latency in nanoseconds
2212  * @nosnoop_lat_ns: nosnoop latency in nanoseconds
2213  *
2214  * Figure out the scale and set the LTR values accordingly.
2215  */
2216 int pci_set_ltr(struct pci_dev *dev, int snoop_lat_ns, int nosnoop_lat_ns)
2217 {
2218         int pos, ret, snoop_scale, nosnoop_scale;
2219         u16 val;
2220
2221         if (!pci_ltr_supported(dev))
2222                 return -ENOTSUPP;
2223
2224         snoop_scale = __pci_ltr_scale(&snoop_lat_ns);
2225         nosnoop_scale = __pci_ltr_scale(&nosnoop_lat_ns);
2226
2227         if (snoop_lat_ns > PCI_LTR_VALUE_MASK ||
2228             nosnoop_lat_ns > PCI_LTR_VALUE_MASK)
2229                 return -EINVAL;
2230
2231         if ((snoop_scale > (PCI_LTR_SCALE_MASK >> PCI_LTR_SCALE_SHIFT)) ||
2232             (nosnoop_scale > (PCI_LTR_SCALE_MASK >> PCI_LTR_SCALE_SHIFT)))
2233                 return -EINVAL;
2234
2235         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
2236         if (!pos)
2237                 return -ENOTSUPP;
2238
2239         val = (snoop_scale << PCI_LTR_SCALE_SHIFT) | snoop_lat_ns;
2240         ret = pci_write_config_word(dev, pos + PCI_LTR_MAX_SNOOP_LAT, val);
2241         if (ret != 4)
2242                 return -EIO;
2243
2244         val = (nosnoop_scale << PCI_LTR_SCALE_SHIFT) | nosnoop_lat_ns;
2245         ret = pci_write_config_word(dev, pos + PCI_LTR_MAX_NOSNOOP_LAT, val);
2246         if (ret != 4)
2247                 return -EIO;
2248
2249         return 0;
2250 }
2251 EXPORT_SYMBOL(pci_set_ltr);
2252
2253 static int pci_acs_enable;
2254
2255 /**
2256  * pci_request_acs - ask for ACS to be enabled if supported
2257  */
2258 void pci_request_acs(void)
2259 {
2260         pci_acs_enable = 1;
2261 }
2262
2263 /**
2264  * pci_enable_acs - enable ACS if hardware support it
2265  * @dev: the PCI device
2266  */
2267 void pci_enable_acs(struct pci_dev *dev)
2268 {
2269         int pos;
2270         u16 cap;
2271         u16 ctrl;
2272
2273         if (!pci_acs_enable)
2274                 return;
2275
2276         if (!pci_is_pcie(dev))
2277                 return;
2278
2279         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
2280         if (!pos)
2281                 return;
2282
2283         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
2284         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
2285
2286         /* Source Validation */
2287         ctrl |= (cap & PCI_ACS_SV);
2288
2289         /* P2P Request Redirect */
2290         ctrl |= (cap & PCI_ACS_RR);
2291
2292         /* P2P Completion Redirect */
2293         ctrl |= (cap & PCI_ACS_CR);
2294
2295         /* Upstream Forwarding */
2296         ctrl |= (cap & PCI_ACS_UF);
2297
2298         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
2299 }
2300
2301 /**
2302  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
2303  * @dev: the PCI device
2304  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2305  *
2306  * Perform INTx swizzling for a device behind one level of bridge.  This is
2307  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
2308  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
2309  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
2310  * the PCI Express Base Specification, Revision 2.1)
2311  */
2312 u8 pci_swizzle_interrupt_pin(struct pci_dev *dev, u8 pin)
2313 {
2314         int slot;
2315
2316         if (pci_ari_enabled(dev->bus))
2317                 slot = 0;
2318         else
2319                 slot = PCI_SLOT(dev->devfn);
2320
2321         return (((pin - 1) + slot) % 4) + 1;
2322 }
2323
2324 int
2325 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
2326 {
2327         u8 pin;
2328
2329         pin = dev->pin;
2330         if (!pin)
2331                 return -1;
2332
2333         while (!pci_is_root_bus(dev->bus)) {
2334                 pin = pci_swizzle_interrupt_pin(dev, pin);
2335                 dev = dev->bus->self;
2336         }
2337         *bridge = dev;
2338         return pin;
2339 }
2340
2341 /**
2342  * pci_common_swizzle - swizzle INTx all the way to root bridge
2343  * @dev: the PCI device
2344  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
2345  *
2346  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
2347  * bridges all the way up to a PCI root bus.
2348  */
2349 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
2350 {
2351         u8 pin = *pinp;
2352
2353         while (!pci_is_root_bus(dev->bus)) {
2354                 pin = pci_swizzle_interrupt_pin(dev, pin);
2355                 dev = dev->bus->self;
2356         }
2357         *pinp = pin;
2358         return PCI_SLOT(dev->devfn);
2359 }
2360
2361 /**
2362  *      pci_release_region - Release a PCI bar
2363  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
2364  *      @bar: BAR to release
2365  *
2366  *      Releases the PCI I/O and memory resources previously reserved by a
2367  *      successful call to pci_request_region.  Call this function only
2368  *      after all use of the PCI regions has ceased.
2369  */
2370 void pci_release_region(struct pci_dev *pdev, int bar)
2371 {
2372         struct pci_devres *dr;
2373
2374         if (pci_resource_len(pdev, bar) == 0)
2375                 return;
2376         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
2377                 release_region(pci_resource_start(pdev, bar),
2378                                 pci_resource_len(pdev, bar));
2379         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
2380                 release_mem_region(pci_resource_start(pdev, bar),
2381                                 pci_resource_len(pdev, bar));
2382
2383         dr = find_pci_dr(pdev);
2384         if (dr)
2385                 dr->region_mask &= ~(1 << bar);
2386 }
2387
2388 /**
2389  *      __pci_request_region - Reserved PCI I/O and memory resource
2390  *      @pdev: PCI device whose resources are to be reserved
2391  *      @bar: BAR to be reserved
2392  *      @res_name: Name to be associated with resource.
2393  *      @exclusive: whether the region access is exclusive or not
2394  *
2395  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2396  *      being reserved by owner @res_name.  Do not access any
2397  *      address inside the PCI regions unless this call returns
2398  *      successfully.
2399  *
2400  *      If @exclusive is set, then the region is marked so that userspace
2401  *      is explicitly not allowed to map the resource via /dev/mem or
2402  *      sysfs MMIO access.
2403  *
2404  *      Returns 0 on success, or %EBUSY on error.  A warning
2405  *      message is also printed on failure.
2406  */
2407 static int __pci_request_region(struct pci_dev *pdev, int bar, const char *res_name,
2408                                                                         int exclusive)
2409 {
2410         struct pci_devres *dr;
2411
2412         if (pci_resource_len(pdev, bar) == 0)
2413                 return 0;
2414                 
2415         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
2416                 if (!request_region(pci_resource_start(pdev, bar),
2417                             pci_resource_len(pdev, bar), res_name))
2418                         goto err_out;
2419         }
2420         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
2421                 if (!__request_mem_region(pci_resource_start(pdev, bar),
2422                                         pci_resource_len(pdev, bar), res_name,
2423                                         exclusive))
2424                         goto err_out;
2425         }
2426
2427         dr = find_pci_dr(pdev);
2428         if (dr)
2429                 dr->region_mask |= 1 << bar;
2430
2431         return 0;
2432
2433 err_out:
2434         dev_warn(&pdev->dev, "BAR %d: can't reserve %pR\n", bar,
2435                  &pdev->resource[bar]);
2436         return -EBUSY;
2437 }
2438
2439 /**
2440  *      pci_request_region - Reserve PCI I/O and memory resource
2441  *      @pdev: PCI device whose resources are to be reserved
2442  *      @bar: BAR to be reserved
2443  *      @res_name: Name to be associated with resource
2444  *
2445  *      Mark the PCI region associated with PCI device @pdev BAR @bar as
2446  *      being reserved by owner @res_name.  Do not access any
2447  *      address inside the PCI regions unless this call returns
2448  *      successfully.
2449  *
2450  *      Returns 0 on success, or %EBUSY on error.  A warning
2451  *      message is also printed on failure.
2452  */
2453 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
2454 {
2455         return __pci_request_region(pdev, bar, res_name, 0);
2456 }
2457
2458 /**
2459  *      pci_request_region_exclusive - Reserved PCI I/O and memory resource
2460  *      @pdev: PCI device whose resources are to be reserved
2461  *      @bar: BAR to be reserved
2462  *      @res_name: Name to be associated with resource.
2463  *
2464  *      Mark the PCI region associated with PCI device @pdev BR @bar as
2465  *      being reserved by owner @res_name.  Do not access any
2466  *      address inside the PCI regions unless this call returns
2467  *      successfully.
2468  *
2469  *      Returns 0 on success, or %EBUSY on error.  A warning
2470  *      message is also printed on failure.
2471  *
2472  *      The key difference that _exclusive makes it that userspace is
2473  *      explicitly not allowed to map the resource via /dev/mem or
2474  *      sysfs.
2475  */
2476 int pci_request_region_exclusive(struct pci_dev *pdev, int bar, const char *res_name)
2477 {
2478         return __pci_request_region(pdev, bar, res_name, IORESOURCE_EXCLUSIVE);
2479 }
2480 /**
2481  * pci_release_selected_regions - Release selected PCI I/O and memory resources
2482  * @pdev: PCI device whose resources were previously reserved
2483  * @bars: Bitmask of BARs to be released
2484  *
2485  * Release selected PCI I/O and memory resources previously reserved.
2486  * Call this function only after all use of the PCI regions has ceased.
2487  */
2488 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
2489 {
2490         int i;
2491
2492         for (i = 0; i < 6; i++)
2493                 if (bars & (1 << i))
2494                         pci_release_region(pdev, i);
2495 }
2496
2497 int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
2498                                  const char *res_name, int excl)
2499 {
2500         int i;
2501
2502         for (i = 0; i < 6; i++)
2503                 if (bars & (1 << i))
2504                         if (__pci_request_region(pdev, i, res_name, excl))
2505                                 goto err_out;
2506         return 0;
2507
2508 err_out:
2509         while(--i >= 0)
2510                 if (bars & (1 << i))
2511                         pci_release_region(pdev, i);
2512
2513         return -EBUSY;
2514 }
2515
2516
2517 /**
2518  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
2519  * @pdev: PCI device whose resources are to be reserved
2520  * @bars: Bitmask of BARs to be requested
2521  * @res_name: Name to be associated with resource
2522  */
2523 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
2524                                  const char *res_name)
2525 {
2526         return __pci_request_selected_regions(pdev, bars, res_name, 0);
2527 }
2528
2529 int pci_request_selected_regions_exclusive(struct pci_dev *pdev,
2530                                  int bars, const char *res_name)
2531 {
2532         return __pci_request_selected_regions(pdev, bars, res_name,
2533                         IORESOURCE_EXCLUSIVE);
2534 }
2535
2536 /**
2537  *      pci_release_regions - Release reserved PCI I/O and memory resources
2538  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
2539  *
2540  *      Releases all PCI I/O and memory resources previously reserved by a
2541  *      successful call to pci_request_regions.  Call this function only
2542  *      after all use of the PCI regions has ceased.
2543  */
2544
2545 void pci_release_regions(struct pci_dev *pdev)
2546 {
2547         pci_release_selected_regions(pdev, (1 << 6) - 1);
2548 }
2549
2550 /**
2551  *      pci_request_regions - Reserved PCI I/O and memory resources
2552  *      @pdev: PCI device whose resources are to be reserved
2553  *      @res_name: Name to be associated with resource.
2554  *
2555  *      Mark all PCI regions associated with PCI device @pdev as
2556  *      being reserved by owner @res_name.  Do not access any
2557  *      address inside the PCI regions unless this call returns
2558  *      successfully.
2559  *
2560  *      Returns 0 on success, or %EBUSY on error.  A warning
2561  *      message is also printed on failure.
2562  */
2563 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
2564 {
2565         return pci_request_selected_regions(pdev, ((1 << 6) - 1), res_name);
2566 }
2567
2568 /**
2569  *      pci_request_regions_exclusive - Reserved PCI I/O and memory resources
2570  *      @pdev: PCI device whose resources are to be reserved
2571  *      @res_name: Name to be associated with resource.
2572  *
2573  *      Mark all PCI regions associated with PCI device @pdev as
2574  *      being reserved by owner @res_name.  Do not access any
2575  *      address inside the PCI regions unless this call returns
2576  *      successfully.
2577  *
2578  *      pci_request_regions_exclusive() will mark the region so that
2579  *      /dev/mem and the sysfs MMIO access will not be allowed.
2580  *
2581  *      Returns 0 on success, or %EBUSY on error.  A warning
2582  *      message is also printed on failure.
2583  */
2584 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
2585 {
2586         return pci_request_selected_regions_exclusive(pdev,
2587                                         ((1 << 6) - 1), res_name);
2588 }
2589
2590 static void __pci_set_master(struct pci_dev *dev, bool enable)
2591 {
2592         u16 old_cmd, cmd;
2593
2594         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
2595         if (enable)
2596                 cmd = old_cmd | PCI_COMMAND_MASTER;
2597         else
2598                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
2599         if (cmd != old_cmd) {
2600                 dev_dbg(&dev->dev, "%s bus mastering\n",
2601                         enable ? "enabling" : "disabling");
2602                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2603         }
2604         dev->is_busmaster = enable;
2605 }
2606
2607 /**
2608  * pci_set_master - enables bus-mastering for device dev
2609  * @dev: the PCI device to enable
2610  *
2611  * Enables bus-mastering on the device and calls pcibios_set_master()
2612  * to do the needed arch specific settings.
2613  */
2614 void pci_set_master(struct pci_dev *dev)
2615 {
2616         __pci_set_master(dev, true);
2617         pcibios_set_master(dev);
2618 }
2619
2620 /**
2621  * pci_clear_master - disables bus-mastering for device dev
2622  * @dev: the PCI device to disable
2623  */
2624 void pci_clear_master(struct pci_dev *dev)
2625 {
2626         __pci_set_master(dev, false);
2627 }
2628
2629 /**
2630  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
2631  * @dev: the PCI device for which MWI is to be enabled
2632  *
2633  * Helper function for pci_set_mwi.
2634  * Originally copied from drivers/net/acenic.c.
2635  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
2636  *
2637  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2638  */
2639 int pci_set_cacheline_size(struct pci_dev *dev)
2640 {
2641         u8 cacheline_size;
2642
2643         if (!pci_cache_line_size)
2644                 return -EINVAL;
2645
2646         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
2647            equal to or multiple of the right value. */
2648         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2649         if (cacheline_size >= pci_cache_line_size &&
2650             (cacheline_size % pci_cache_line_size) == 0)
2651                 return 0;
2652
2653         /* Write the correct value. */
2654         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
2655         /* Read it back. */
2656         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
2657         if (cacheline_size == pci_cache_line_size)
2658                 return 0;
2659
2660         dev_printk(KERN_DEBUG, &dev->dev, "cache line size of %d is not "
2661                    "supported\n", pci_cache_line_size << 2);
2662
2663         return -EINVAL;
2664 }
2665 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
2666
2667 #ifdef PCI_DISABLE_MWI
2668 int pci_set_mwi(struct pci_dev *dev)
2669 {
2670         return 0;
2671 }
2672
2673 int pci_try_set_mwi(struct pci_dev *dev)
2674 {
2675         return 0;
2676 }
2677
2678 void pci_clear_mwi(struct pci_dev *dev)
2679 {
2680 }
2681
2682 #else
2683
2684 /**
2685  * pci_set_mwi - enables memory-write-invalidate PCI transaction
2686  * @dev: the PCI device for which MWI is enabled
2687  *
2688  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2689  *
2690  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2691  */
2692 int
2693 pci_set_mwi(struct pci_dev *dev)
2694 {
2695         int rc;
2696         u16 cmd;
2697
2698         rc = pci_set_cacheline_size(dev);
2699         if (rc)
2700                 return rc;
2701
2702         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2703         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
2704                 dev_dbg(&dev->dev, "enabling Mem-Wr-Inval\n");
2705                 cmd |= PCI_COMMAND_INVALIDATE;
2706                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2707         }
2708         
2709         return 0;
2710 }
2711
2712 /**
2713  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
2714  * @dev: the PCI device for which MWI is enabled
2715  *
2716  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
2717  * Callers are not required to check the return value.
2718  *
2719  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
2720  */
2721 int pci_try_set_mwi(struct pci_dev *dev)
2722 {
2723         int rc = pci_set_mwi(dev);
2724         return rc;
2725 }
2726
2727 /**
2728  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
2729  * @dev: the PCI device to disable
2730  *
2731  * Disables PCI Memory-Write-Invalidate transaction on the device
2732  */
2733 void
2734 pci_clear_mwi(struct pci_dev *dev)
2735 {
2736         u16 cmd;
2737
2738         pci_read_config_word(dev, PCI_COMMAND, &cmd);
2739         if (cmd & PCI_COMMAND_INVALIDATE) {
2740                 cmd &= ~PCI_COMMAND_INVALIDATE;
2741                 pci_write_config_word(dev, PCI_COMMAND, cmd);
2742         }
2743 }
2744 #endif /* ! PCI_DISABLE_MWI */
2745
2746 /**
2747  * pci_intx - enables/disables PCI INTx for device dev
2748  * @pdev: the PCI device to operate on
2749  * @enable: boolean: whether to enable or disable PCI INTx
2750  *
2751  * Enables/disables PCI INTx for device dev
2752  */
2753 void
2754 pci_intx(struct pci_dev *pdev, int enable)
2755 {
2756         u16 pci_command, new;
2757
2758         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
2759
2760         if (enable) {
2761                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
2762         } else {
2763                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
2764         }
2765
2766         if (new != pci_command) {
2767                 struct pci_devres *dr;
2768
2769                 pci_write_config_word(pdev, PCI_COMMAND, new);
2770
2771                 dr = find_pci_dr(pdev);
2772                 if (dr && !dr->restore_intx) {
2773                         dr->restore_intx = 1;
2774                         dr->orig_intx = !enable;
2775                 }
2776         }
2777 }
2778
2779 /**
2780  * pci_msi_off - disables any msi or msix capabilities
2781  * @dev: the PCI device to operate on
2782  *
2783  * If you want to use msi see pci_enable_msi and friends.
2784  * This is a lower level primitive that allows us to disable
2785  * msi operation at the device level.
2786  */
2787 void pci_msi_off(struct pci_dev *dev)
2788 {
2789         int pos;
2790         u16 control;
2791
2792         pos = pci_find_capability(dev, PCI_CAP_ID_MSI);
2793         if (pos) {
2794                 pci_read_config_word(dev, pos + PCI_MSI_FLAGS, &control);
2795                 control &= ~PCI_MSI_FLAGS_ENABLE;
2796                 pci_write_config_word(dev, pos + PCI_MSI_FLAGS, control);
2797         }
2798         pos = pci_find_capability(dev, PCI_CAP_ID_MSIX);
2799         if (pos) {
2800                 pci_read_config_word(dev, pos + PCI_MSIX_FLAGS, &control);
2801                 control &= ~PCI_MSIX_FLAGS_ENABLE;
2802                 pci_write_config_word(dev, pos + PCI_MSIX_FLAGS, control);
2803         }
2804 }
2805 EXPORT_SYMBOL_GPL(pci_msi_off);
2806
2807 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size)
2808 {
2809         return dma_set_max_seg_size(&dev->dev, size);
2810 }
2811 EXPORT_SYMBOL(pci_set_dma_max_seg_size);
2812
2813 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask)
2814 {
2815         return dma_set_seg_boundary(&dev->dev, mask);
2816 }
2817 EXPORT_SYMBOL(pci_set_dma_seg_boundary);
2818
2819 static int pcie_flr(struct pci_dev *dev, int probe)
2820 {
2821         int i;
2822         int pos;
2823         u32 cap;
2824         u16 status, control;
2825
2826         pos = pci_pcie_cap(dev);
2827         if (!pos)
2828                 return -ENOTTY;
2829
2830         pci_read_config_dword(dev, pos + PCI_EXP_DEVCAP, &cap);
2831         if (!(cap & PCI_EXP_DEVCAP_FLR))
2832                 return -ENOTTY;
2833
2834         if (probe)
2835                 return 0;
2836
2837         /* Wait for Transaction Pending bit clean */
2838         for (i = 0; i < 4; i++) {
2839                 if (i)
2840                         msleep((1 << (i - 1)) * 100);
2841
2842                 pci_read_config_word(dev, pos + PCI_EXP_DEVSTA, &status);
2843                 if (!(status & PCI_EXP_DEVSTA_TRPND))
2844                         goto clear;
2845         }
2846
2847         dev_err(&dev->dev, "transaction is not cleared; "
2848                         "proceeding with reset anyway\n");
2849
2850 clear:
2851         pci_read_config_word(dev, pos + PCI_EXP_DEVCTL, &control);
2852         control |= PCI_EXP_DEVCTL_BCR_FLR;
2853         pci_write_config_word(dev, pos + PCI_EXP_DEVCTL, control);
2854
2855         msleep(100);
2856
2857         return 0;
2858 }
2859
2860 static int pci_af_flr(struct pci_dev *dev, int probe)
2861 {
2862         int i;
2863         int pos;
2864         u8 cap;
2865         u8 status;
2866
2867         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
2868         if (!pos)
2869                 return -ENOTTY;
2870
2871         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
2872         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
2873                 return -ENOTTY;
2874
2875         if (probe)
2876                 return 0;
2877
2878         /* Wait for Transaction Pending bit clean */
2879         for (i = 0; i < 4; i++) {
2880                 if (i)
2881                         msleep((1 << (i - 1)) * 100);
2882
2883                 pci_read_config_byte(dev, pos + PCI_AF_STATUS, &status);
2884                 if (!(status & PCI_AF_STATUS_TP))
2885                         goto clear;
2886         }
2887
2888         dev_err(&dev->dev, "transaction is not cleared; "
2889                         "proceeding with reset anyway\n");
2890
2891 clear:
2892         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
2893         msleep(100);
2894
2895         return 0;
2896 }
2897
2898 /**
2899  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
2900  * @dev: Device to reset.
2901  * @probe: If set, only check if the device can be reset this way.
2902  *
2903  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
2904  * unset, it will be reinitialized internally when going from PCI_D3hot to
2905  * PCI_D0.  If that's the case and the device is not in a low-power state
2906  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
2907  *
2908  * NOTE: This causes the caller to sleep for twice the device power transition
2909  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
2910  * by devault (i.e. unless the @dev's d3_delay field has a different value).
2911  * Moreover, only devices in D0 can be reset by this function.
2912  */
2913 static int pci_pm_reset(struct pci_dev *dev, int probe)
2914 {
2915         u16 csr;
2916
2917         if (!dev->pm_cap)
2918                 return -ENOTTY;
2919
2920         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
2921         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
2922                 return -ENOTTY;
2923
2924         if (probe)
2925                 return 0;
2926
2927         if (dev->current_state != PCI_D0)
2928                 return -EINVAL;
2929
2930         csr &= ~PCI_PM_CTRL_STATE_MASK;
2931         csr |= PCI_D3hot;
2932         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
2933         pci_dev_d3_sleep(dev);
2934
2935         csr &= ~PCI_PM_CTRL_STATE_MASK;
2936         csr |= PCI_D0;
2937         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
2938         pci_dev_d3_sleep(dev);
2939
2940         return 0;
2941 }
2942
2943 static int pci_parent_bus_reset(struct pci_dev *dev, int probe)
2944 {
2945         u16 ctrl;
2946         struct pci_dev *pdev;
2947
2948         if (pci_is_root_bus(dev->bus) || dev->subordinate || !dev->bus->self)
2949                 return -ENOTTY;
2950
2951         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
2952                 if (pdev != dev)
2953                         return -ENOTTY;
2954
2955         if (probe)
2956                 return 0;
2957
2958         pci_read_config_word(dev->bus->self, PCI_BRIDGE_CONTROL, &ctrl);
2959         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
2960         pci_write_config_word(dev->bus->self, PCI_BRIDGE_CONTROL, ctrl);
2961         msleep(100);
2962
2963         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
2964         pci_write_config_word(dev->bus->self, PCI_BRIDGE_CONTROL, ctrl);
2965         msleep(100);
2966
2967         return 0;
2968 }
2969
2970 static int pci_dev_reset(struct pci_dev *dev, int probe)
2971 {
2972         int rc;
2973
2974         might_sleep();
2975
2976         if (!probe) {
2977                 pci_block_user_cfg_access(dev);
2978                 /* block PM suspend, driver probe, etc. */
2979                 device_lock(&dev->dev);
2980         }
2981
2982         rc = pci_dev_specific_reset(dev, probe);
2983         if (rc != -ENOTTY)
2984                 goto done;
2985
2986         rc = pcie_flr(dev, probe);
2987         if (rc != -ENOTTY)
2988                 goto done;
2989
2990         rc = pci_af_flr(dev, probe);
2991         if (rc != -ENOTTY)
2992                 goto done;
2993
2994         rc = pci_pm_reset(dev, probe);
2995         if (rc != -ENOTTY)
2996                 goto done;
2997
2998         rc = pci_parent_bus_reset(dev, probe);
2999 done:
3000         if (!probe) {
3001                 device_unlock(&dev->dev);
3002                 pci_unblock_user_cfg_access(dev);
3003         }
3004
3005         return rc;
3006 }
3007
3008 /**
3009  * __pci_reset_function - reset a PCI device function
3010  * @dev: PCI device to reset
3011  *
3012  * Some devices allow an individual function to be reset without affecting
3013  * other functions in the same device.  The PCI device must be responsive
3014  * to PCI config space in order to use this function.
3015  *
3016  * The device function is presumed to be unused when this function is called.
3017  * Resetting the device will make the contents of PCI configuration space
3018  * random, so any caller of this must be prepared to reinitialise the
3019  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
3020  * etc.
3021  *
3022  * Returns 0 if the device function was successfully reset or negative if the
3023  * device doesn't support resetting a single function.
3024  */
3025 int __pci_reset_function(struct pci_dev *dev)
3026 {
3027         return pci_dev_reset(dev, 0);
3028 }
3029 EXPORT_SYMBOL_GPL(__pci_reset_function);
3030
3031 /**
3032  * pci_probe_reset_function - check whether the device can be safely reset
3033  * @dev: PCI device to reset
3034  *
3035  * Some devices allow an individual function to be reset without affecting
3036  * other functions in the same device.  The PCI device must be responsive
3037  * to PCI config space in order to use this function.
3038  *
3039  * Returns 0 if the device function can be reset or negative if the
3040  * device doesn't support resetting a single function.
3041  */
3042 int pci_probe_reset_function(struct pci_dev *dev)
3043 {
3044         return pci_dev_reset(dev, 1);
3045 }
3046
3047 /**
3048  * pci_reset_function - quiesce and reset a PCI device function
3049  * @dev: PCI device to reset
3050  *
3051  * Some devices allow an individual function to be reset without affecting
3052  * other functions in the same device.  The PCI device must be responsive
3053  * to PCI config space in order to use this function.
3054  *
3055  * This function does not just reset the PCI portion of a device, but
3056  * clears all the state associated with the device.  This function differs
3057  * from __pci_reset_function in that it saves and restores device state
3058  * over the reset.
3059  *
3060  * Returns 0 if the device function was successfully reset or negative if the
3061  * device doesn't support resetting a single function.
3062  */
3063 int pci_reset_function(struct pci_dev *dev)
3064 {
3065         int rc;
3066
3067         rc = pci_dev_reset(dev, 1);
3068         if (rc)
3069                 return rc;
3070
3071         pci_save_state(dev);
3072
3073         /*
3074          * both INTx and MSI are disabled after the Interrupt Disable bit
3075          * is set and the Bus Master bit is cleared.
3076          */
3077         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
3078
3079         rc = pci_dev_reset(dev, 0);
3080
3081         pci_restore_state(dev);
3082
3083         return rc;
3084 }
3085 EXPORT_SYMBOL_GPL(pci_reset_function);
3086
3087 /**
3088  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
3089  * @dev: PCI device to query
3090  *
3091  * Returns mmrbc: maximum designed memory read count in bytes
3092  *    or appropriate error value.
3093  */
3094 int pcix_get_max_mmrbc(struct pci_dev *dev)
3095 {
3096         int cap;
3097         u32 stat;
3098
3099         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3100         if (!cap)
3101                 return -EINVAL;
3102
3103         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3104                 return -EINVAL;
3105
3106         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
3107 }
3108 EXPORT_SYMBOL(pcix_get_max_mmrbc);
3109
3110 /**
3111  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
3112  * @dev: PCI device to query
3113  *
3114  * Returns mmrbc: maximum memory read count in bytes
3115  *    or appropriate error value.
3116  */
3117 int pcix_get_mmrbc(struct pci_dev *dev)
3118 {
3119         int cap;
3120         u16 cmd;
3121
3122         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3123         if (!cap)
3124                 return -EINVAL;
3125
3126         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3127                 return -EINVAL;
3128
3129         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
3130 }
3131 EXPORT_SYMBOL(pcix_get_mmrbc);
3132
3133 /**
3134  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
3135  * @dev: PCI device to query
3136  * @mmrbc: maximum memory read count in bytes
3137  *    valid values are 512, 1024, 2048, 4096
3138  *
3139  * If possible sets maximum memory read byte count, some bridges have erratas
3140  * that prevent this.
3141  */
3142 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
3143 {
3144         int cap;
3145         u32 stat, v, o;
3146         u16 cmd;
3147
3148         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
3149                 return -EINVAL;
3150
3151         v = ffs(mmrbc) - 10;
3152
3153         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
3154         if (!cap)
3155                 return -EINVAL;
3156
3157         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
3158                 return -EINVAL;
3159
3160         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
3161                 return -E2BIG;
3162
3163         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
3164                 return -EINVAL;
3165
3166         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
3167         if (o != v) {
3168                 if (v > o && dev->bus &&
3169                    (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
3170                         return -EIO;
3171
3172                 cmd &= ~PCI_X_CMD_MAX_READ;
3173                 cmd |= v << 2;
3174                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
3175                         return -EIO;
3176         }
3177         return 0;
3178 }
3179 EXPORT_SYMBOL(pcix_set_mmrbc);
3180
3181 /**
3182  * pcie_get_readrq - get PCI Express read request size
3183  * @dev: PCI device to query
3184  *
3185  * Returns maximum memory read request in bytes
3186  *    or appropriate error value.
3187  */
3188 int pcie_get_readrq(struct pci_dev *dev)
3189 {
3190         int ret, cap;
3191         u16 ctl;
3192
3193         cap = pci_pcie_cap(dev);
3194         if (!cap)
3195                 return -EINVAL;
3196
3197         ret = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
3198         if (!ret)
3199                 ret = 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
3200
3201         return ret;
3202 }
3203 EXPORT_SYMBOL(pcie_get_readrq);
3204
3205 /**
3206  * pcie_set_readrq - set PCI Express maximum memory read request
3207  * @dev: PCI device to query
3208  * @rq: maximum memory read count in bytes
3209  *    valid values are 128, 256, 512, 1024, 2048, 4096
3210  *
3211  * If possible sets maximum memory read request in bytes
3212  */
3213 int pcie_set_readrq(struct pci_dev *dev, int rq)
3214 {
3215         int cap, err = -EINVAL;
3216         u16 ctl, v;
3217
3218         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
3219                 goto out;
3220
3221         cap = pci_pcie_cap(dev);
3222         if (!cap)
3223                 goto out;
3224
3225         err = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
3226         if (err)
3227                 goto out;
3228         /*
3229          * If using the "performance" PCIe config, we clamp the
3230          * read rq size to the max packet size to prevent the
3231          * host bridge generating requests larger than we can
3232          * cope with
3233          */
3234         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
3235                 int mps = pcie_get_mps(dev);
3236
3237                 if (mps < 0)
3238                         return mps;
3239                 if (mps < rq)
3240                         rq = mps;
3241         }
3242
3243         v = (ffs(rq) - 8) << 12;
3244
3245         if ((ctl & PCI_EXP_DEVCTL_READRQ) != v) {
3246                 ctl &= ~PCI_EXP_DEVCTL_READRQ;
3247                 ctl |= v;
3248                 err = pci_write_config_word(dev, cap + PCI_EXP_DEVCTL, ctl);
3249         }
3250
3251 out:
3252         return err;
3253 }
3254 EXPORT_SYMBOL(pcie_set_readrq);
3255
3256 /**
3257  * pcie_get_mps - get PCI Express maximum payload size
3258  * @dev: PCI device to query
3259  *
3260  * Returns maximum payload size in bytes
3261  *    or appropriate error value.
3262  */
3263 int pcie_get_mps(struct pci_dev *dev)
3264 {
3265         int ret, cap;
3266         u16 ctl;
3267
3268         cap = pci_pcie_cap(dev);
3269         if (!cap)
3270                 return -EINVAL;
3271
3272         ret = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
3273         if (!ret)
3274                 ret = 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
3275
3276         return ret;
3277 }
3278
3279 /**
3280  * pcie_set_mps - set PCI Express maximum payload size
3281  * @dev: PCI device to query
3282  * @mps: maximum payload size in bytes
3283  *    valid values are 128, 256, 512, 1024, 2048, 4096
3284  *
3285  * If possible sets maximum payload size
3286  */
3287 int pcie_set_mps(struct pci_dev *dev, int mps)
3288 {
3289         int cap, err = -EINVAL;
3290         u16 ctl, v;
3291
3292         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
3293                 goto out;
3294
3295         v = ffs(mps) - 8;
3296         if (v > dev->pcie_mpss) 
3297                 goto out;
3298         v <<= 5;
3299
3300         cap = pci_pcie_cap(dev);
3301         if (!cap)
3302                 goto out;
3303
3304         err = pci_read_config_word(dev, cap + PCI_EXP_DEVCTL, &ctl);
3305         if (err)
3306                 goto out;
3307
3308         if ((ctl & PCI_EXP_DEVCTL_PAYLOAD) != v) {
3309                 ctl &= ~PCI_EXP_DEVCTL_PAYLOAD;
3310                 ctl |= v;
3311                 err = pci_write_config_word(dev, cap + PCI_EXP_DEVCTL, ctl);
3312         }
3313 out:
3314         return err;
3315 }
3316
3317 /**
3318  * pci_select_bars - Make BAR mask from the type of resource
3319  * @dev: the PCI device for which BAR mask is made
3320  * @flags: resource type mask to be selected
3321  *
3322  * This helper routine makes bar mask from the type of resource.
3323  */
3324 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
3325 {
3326         int i, bars = 0;
3327         for (i = 0; i < PCI_NUM_RESOURCES; i++)
3328                 if (pci_resource_flags(dev, i) & flags)
3329                         bars |= (1 << i);
3330         return bars;
3331 }
3332
3333 /**
3334  * pci_resource_bar - get position of the BAR associated with a resource
3335  * @dev: the PCI device
3336  * @resno: the resource number
3337  * @type: the BAR type to be filled in
3338  *
3339  * Returns BAR position in config space, or 0 if the BAR is invalid.
3340  */
3341 int pci_resource_bar(struct pci_dev *dev, int resno, enum pci_bar_type *type)
3342 {
3343         int reg;
3344
3345         if (resno < PCI_ROM_RESOURCE) {
3346                 *type = pci_bar_unknown;
3347                 return PCI_BASE_ADDRESS_0 + 4 * resno;
3348         } else if (resno == PCI_ROM_RESOURCE) {
3349                 *type = pci_bar_mem32;
3350                 return dev->rom_base_reg;
3351         } else if (resno < PCI_BRIDGE_RESOURCES) {
3352                 /* device specific resource */
3353                 reg = pci_iov_resource_bar(dev, resno, type);
3354                 if (reg)
3355                         return reg;
3356         }
3357
3358         dev_err(&dev->dev, "BAR %d: invalid resource\n", resno);
3359         return 0;
3360 }
3361
3362 /* Some architectures require additional programming to enable VGA */
3363 static arch_set_vga_state_t arch_set_vga_state;
3364
3365 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
3366 {
3367         arch_set_vga_state = func;      /* NULL disables */
3368 }
3369
3370 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
3371                       unsigned int command_bits, u32 flags)
3372 {
3373         if (arch_set_vga_state)
3374                 return arch_set_vga_state(dev, decode, command_bits,
3375                                                 flags);
3376         return 0;
3377 }
3378
3379 /**
3380  * pci_set_vga_state - set VGA decode state on device and parents if requested
3381  * @dev: the PCI device
3382  * @decode: true = enable decoding, false = disable decoding
3383  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
3384  * @flags: traverse ancestors and change bridges
3385  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
3386  */
3387 int pci_set_vga_state(struct pci_dev *dev, bool decode,
3388                       unsigned int command_bits, u32 flags)
3389 {
3390         struct pci_bus *bus;
3391         struct pci_dev *bridge;
3392         u16 cmd;
3393         int rc;
3394
3395         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) & (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
3396
3397         /* ARCH specific VGA enables */
3398         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
3399         if (rc)
3400                 return rc;
3401
3402         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
3403                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
3404                 if (decode == true)
3405                         cmd |= command_bits;
3406                 else
3407                         cmd &= ~command_bits;
3408                 pci_write_config_word(dev, PCI_COMMAND, cmd);
3409         }
3410
3411         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
3412                 return 0;
3413
3414         bus = dev->bus;
3415         while (bus) {
3416                 bridge = bus->self;
3417                 if (bridge) {
3418                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
3419                                              &cmd);
3420                         if (decode == true)
3421                                 cmd |= PCI_BRIDGE_CTL_VGA;
3422                         else
3423                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
3424                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
3425                                               cmd);
3426                 }
3427                 bus = bus->parent;
3428         }
3429         return 0;
3430 }
3431
3432 #define RESOURCE_ALIGNMENT_PARAM_SIZE COMMAND_LINE_SIZE
3433 static char resource_alignment_param[RESOURCE_ALIGNMENT_PARAM_SIZE] = {0};
3434 static DEFINE_SPINLOCK(resource_alignment_lock);
3435
3436 /**
3437  * pci_specified_resource_alignment - get resource alignment specified by user.
3438  * @dev: the PCI device to get
3439  *
3440  * RETURNS: Resource alignment if it is specified.
3441  *          Zero if it is not specified.
3442  */
3443 resource_size_t pci_specified_resource_alignment(struct pci_dev *dev)
3444 {
3445         int seg, bus, slot, func, align_order, count;
3446         resource_size_t align = 0;
3447         char *p;
3448
3449         spin_lock(&resource_alignment_lock);
3450         p = resource_alignment_param;
3451         while (*p) {
3452                 count = 0;
3453                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
3454                                                         p[count] == '@') {
3455                         p += count + 1;
3456                 } else {
3457                         align_order = -1;
3458                 }
3459                 if (sscanf(p, "%x:%x:%x.%x%n",
3460                         &seg, &bus, &slot, &func, &count) != 4) {
3461                         seg = 0;
3462                         if (sscanf(p, "%x:%x.%x%n",
3463                                         &bus, &slot, &func, &count) != 3) {
3464                                 /* Invalid format */
3465                                 printk(KERN_ERR "PCI: Can't parse resource_alignment parameter: %s\n",
3466                                         p);
3467                                 break;
3468                         }
3469                 }
3470                 p += count;
3471                 if (seg == pci_domain_nr(dev->bus) &&
3472                         bus == dev->bus->number &&
3473                         slot == PCI_SLOT(dev->devfn) &&
3474                         func == PCI_FUNC(dev->devfn)) {
3475                         if (align_order == -1) {
3476                                 align = PAGE_SIZE;
3477                         } else {
3478                                 align = 1 << align_order;
3479                         }
3480                         /* Found */
3481                         break;
3482                 }
3483                 if (*p != ';' && *p != ',') {
3484                         /* End of param or invalid format */
3485                         break;
3486                 }
3487                 p++;
3488         }
3489         spin_unlock(&resource_alignment_lock);
3490         return align;
3491 }
3492
3493 /**
3494  * pci_is_reassigndev - check if specified PCI is target device to reassign
3495  * @dev: the PCI device to check
3496  *
3497  * RETURNS: non-zero for PCI device is a target device to reassign,
3498  *          or zero is not.
3499  */
3500 int pci_is_reassigndev(struct pci_dev *dev)
3501 {
3502         return (pci_specified_resource_alignment(dev) != 0);
3503 }
3504
3505 ssize_t pci_set_resource_alignment_param(const char *buf, size_t count)
3506 {
3507         if (count > RESOURCE_ALIGNMENT_PARAM_SIZE - 1)
3508                 count = RESOURCE_ALIGNMENT_PARAM_SIZE - 1;
3509         spin_lock(&resource_alignment_lock);
3510         strncpy(resource_alignment_param, buf, count);
3511         resource_alignment_param[count] = '\0';
3512         spin_unlock(&resource_alignment_lock);
3513         return count;
3514 }
3515
3516 ssize_t pci_get_resource_alignment_param(char *buf, size_t size)
3517 {
3518         size_t count;
3519         spin_lock(&resource_alignment_lock);
3520         count = snprintf(buf, size, "%s", resource_alignment_param);
3521         spin_unlock(&resource_alignment_lock);
3522         return count;
3523 }
3524
3525 static ssize_t pci_resource_alignment_show(struct bus_type *bus, char *buf)
3526 {
3527         return pci_get_resource_alignment_param(buf, PAGE_SIZE);
3528 }
3529
3530 static ssize_t pci_resource_alignment_store(struct bus_type *bus,
3531                                         const char *buf, size_t count)
3532 {
3533         return pci_set_resource_alignment_param(buf, count);
3534 }
3535
3536 BUS_ATTR(resource_alignment, 0644, pci_resource_alignment_show,
3537                                         pci_resource_alignment_store);
3538
3539 static int __init pci_resource_alignment_sysfs_init(void)
3540 {
3541         return bus_create_file(&pci_bus_type,
3542                                         &bus_attr_resource_alignment);
3543 }
3544
3545 late_initcall(pci_resource_alignment_sysfs_init);
3546
3547 static void __devinit pci_no_domains(void)
3548 {
3549 #ifdef CONFIG_PCI_DOMAINS
3550         pci_domains_supported = 0;
3551 #endif
3552 }
3553
3554 /**
3555  * pci_ext_cfg_enabled - can we access extended PCI config space?
3556  * @dev: The PCI device of the root bridge.
3557  *
3558  * Returns 1 if we can access PCI extended config space (offsets
3559  * greater than 0xff). This is the default implementation. Architecture
3560  * implementations can override this.
3561  */
3562 int __attribute__ ((weak)) pci_ext_cfg_avail(struct pci_dev *dev)
3563 {
3564         return 1;
3565 }
3566
3567 void __weak pci_fixup_cardbus(struct pci_bus *bus)
3568 {
3569 }
3570 EXPORT_SYMBOL(pci_fixup_cardbus);
3571
3572 static int __init pci_setup(char *str)
3573 {
3574         while (str) {
3575                 char *k = strchr(str, ',');
3576                 if (k)
3577                         *k++ = 0;
3578                 if (*str && (str = pcibios_setup(str)) && *str) {
3579                         if (!strcmp(str, "nomsi")) {
3580                                 pci_no_msi();
3581                         } else if (!strcmp(str, "noaer")) {
3582                                 pci_no_aer();
3583                         } else if (!strncmp(str, "realloc", 7)) {
3584                                 pci_realloc();
3585                         } else if (!strcmp(str, "nodomains")) {
3586                                 pci_no_domains();
3587                         } else if (!strncmp(str, "cbiosize=", 9)) {
3588                                 pci_cardbus_io_size = memparse(str + 9, &str);
3589                         } else if (!strncmp(str, "cbmemsize=", 10)) {
3590                                 pci_cardbus_mem_size = memparse(str + 10, &str);
3591                         } else if (!strncmp(str, "resource_alignment=", 19)) {
3592                                 pci_set_resource_alignment_param(str + 19,
3593                                                         strlen(str + 19));
3594                         } else if (!strncmp(str, "ecrc=", 5)) {
3595                                 pcie_ecrc_get_policy(str + 5);
3596                         } else if (!strncmp(str, "hpiosize=", 9)) {
3597                                 pci_hotplug_io_size = memparse(str + 9, &str);
3598                         } else if (!strncmp(str, "hpmemsize=", 10)) {
3599                                 pci_hotplug_mem_size = memparse(str + 10, &str);
3600                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
3601                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
3602                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
3603                                 pcie_bus_config = PCIE_BUS_SAFE;
3604                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
3605                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
3606                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
3607                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
3608                         } else {
3609                                 printk(KERN_ERR "PCI: Unknown option `%s'\n",
3610                                                 str);
3611                         }
3612                 }
3613                 str = k;
3614         }
3615         return 0;
3616 }
3617 early_param("pci", pci_setup);
3618
3619 EXPORT_SYMBOL(pci_reenable_device);
3620 EXPORT_SYMBOL(pci_enable_device_io);
3621 EXPORT_SYMBOL(pci_enable_device_mem);
3622 EXPORT_SYMBOL(pci_enable_device);
3623 EXPORT_SYMBOL(pcim_enable_device);
3624 EXPORT_SYMBOL(pcim_pin_device);
3625 EXPORT_SYMBOL(pci_disable_device);
3626 EXPORT_SYMBOL(pci_find_capability);
3627 EXPORT_SYMBOL(pci_bus_find_capability);
3628 EXPORT_SYMBOL(pci_release_regions);
3629 EXPORT_SYMBOL(pci_request_regions);
3630 EXPORT_SYMBOL(pci_request_regions_exclusive);
3631 EXPORT_SYMBOL(pci_release_region);
3632 EXPORT_SYMBOL(pci_request_region);
3633 EXPORT_SYMBOL(pci_request_region_exclusive);
3634 EXPORT_SYMBOL(pci_release_selected_regions);
3635 EXPORT_SYMBOL(pci_request_selected_regions);
3636 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3637 EXPORT_SYMBOL(pci_set_master);
3638 EXPORT_SYMBOL(pci_clear_master);
3639 EXPORT_SYMBOL(pci_set_mwi);
3640 EXPORT_SYMBOL(pci_try_set_mwi);
3641 EXPORT_SYMBOL(pci_clear_mwi);
3642 EXPORT_SYMBOL_GPL(pci_intx);
3643 EXPORT_SYMBOL(pci_assign_resource);
3644 EXPORT_SYMBOL(pci_find_parent_resource);
3645 EXPORT_SYMBOL(pci_select_bars);
3646
3647 EXPORT_SYMBOL(pci_set_power_state);
3648 EXPORT_SYMBOL(pci_save_state);
3649 EXPORT_SYMBOL(pci_restore_state);
3650 EXPORT_SYMBOL(pci_pme_capable);
3651 EXPORT_SYMBOL(pci_pme_active);
3652 EXPORT_SYMBOL(pci_wake_from_d3);
3653 EXPORT_SYMBOL(pci_target_state);
3654 EXPORT_SYMBOL(pci_prepare_to_sleep);
3655 EXPORT_SYMBOL(pci_back_from_sleep);
3656 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);