220ce53d4a9c47f3a2f12ac223aa5e595922d562
[pandora-kernel.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include "i915_reg.h"
34 #include "intel_bios.h"
35 #include "i915_trace.h"
36 #include "intel_ringbuffer.h"
37 #include <linux/io-mapping.h>
38 #include <linux/i2c.h>
39 #include <drm/intel-gtt.h>
40
41 /* General customization:
42  */
43
44 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
45
46 #define DRIVER_NAME             "i915"
47 #define DRIVER_DESC             "Intel Graphics"
48 #define DRIVER_DATE             "20080730"
49
50 enum pipe {
51         PIPE_A = 0,
52         PIPE_B,
53 };
54
55 enum plane {
56         PLANE_A = 0,
57         PLANE_B,
58 };
59
60 #define I915_NUM_PIPE   2
61
62 #define I915_GEM_GPU_DOMAINS    (~(I915_GEM_DOMAIN_CPU | I915_GEM_DOMAIN_GTT))
63
64 /* Interface history:
65  *
66  * 1.1: Original.
67  * 1.2: Add Power Management
68  * 1.3: Add vblank support
69  * 1.4: Fix cmdbuffer path, add heap destroy
70  * 1.5: Add vblank pipe configuration
71  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
72  *      - Support vertical blank on secondary display pipe
73  */
74 #define DRIVER_MAJOR            1
75 #define DRIVER_MINOR            6
76 #define DRIVER_PATCHLEVEL       0
77
78 #define WATCH_COHERENCY 0
79 #define WATCH_EXEC      0
80 #define WATCH_RELOC     0
81 #define WATCH_LISTS     0
82 #define WATCH_PWRITE    0
83
84 #define I915_GEM_PHYS_CURSOR_0 1
85 #define I915_GEM_PHYS_CURSOR_1 2
86 #define I915_GEM_PHYS_OVERLAY_REGS 3
87 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
88
89 struct drm_i915_gem_phys_object {
90         int id;
91         struct page **page_list;
92         drm_dma_handle_t *handle;
93         struct drm_gem_object *cur_obj;
94 };
95
96 struct mem_block {
97         struct mem_block *next;
98         struct mem_block *prev;
99         int start;
100         int size;
101         struct drm_file *file_priv; /* NULL: free, -1: heap, other: real files */
102 };
103
104 struct opregion_header;
105 struct opregion_acpi;
106 struct opregion_swsci;
107 struct opregion_asle;
108
109 struct intel_opregion {
110         struct opregion_header *header;
111         struct opregion_acpi *acpi;
112         struct opregion_swsci *swsci;
113         struct opregion_asle *asle;
114         void *vbt;
115 };
116 #define OPREGION_SIZE            (8*1024)
117
118 struct intel_overlay;
119 struct intel_overlay_error_state;
120
121 struct drm_i915_master_private {
122         drm_local_map_t *sarea;
123         struct _drm_i915_sarea *sarea_priv;
124 };
125 #define I915_FENCE_REG_NONE -1
126
127 struct drm_i915_fence_reg {
128         struct drm_gem_object *obj;
129         struct list_head lru_list;
130         bool gpu;
131 };
132
133 struct sdvo_device_mapping {
134         u8 initialized;
135         u8 dvo_port;
136         u8 slave_addr;
137         u8 dvo_wiring;
138         u8 i2c_pin;
139         u8 i2c_speed;
140         u8 ddc_pin;
141 };
142
143 struct drm_i915_error_state {
144         u32 eir;
145         u32 pgtbl_er;
146         u32 pipeastat;
147         u32 pipebstat;
148         u32 ipeir;
149         u32 ipehr;
150         u32 instdone;
151         u32 acthd;
152         u32 error; /* gen6+ */
153         u32 bcs_acthd; /* gen6+ blt engine */
154         u32 bcs_ipehr;
155         u32 bcs_ipeir;
156         u32 bcs_instdone;
157         u32 bcs_seqno;
158         u32 vcs_acthd; /* gen6+ bsd engine */
159         u32 vcs_ipehr;
160         u32 vcs_ipeir;
161         u32 vcs_instdone;
162         u32 vcs_seqno;
163         u32 instpm;
164         u32 instps;
165         u32 instdone1;
166         u32 seqno;
167         u64 bbaddr;
168         struct timeval time;
169         struct drm_i915_error_object {
170                 int page_count;
171                 u32 gtt_offset;
172                 u32 *pages[0];
173         } *ringbuffer, *batchbuffer[2];
174         struct drm_i915_error_buffer {
175                 size_t size;
176                 u32 name;
177                 u32 seqno;
178                 u32 gtt_offset;
179                 u32 read_domains;
180                 u32 write_domain;
181                 u32 fence_reg;
182                 s32 pinned:2;
183                 u32 tiling:2;
184                 u32 dirty:1;
185                 u32 purgeable:1;
186                 u32 ring:4;
187         } *active_bo;
188         u32 active_bo_count;
189         struct intel_overlay_error_state *overlay;
190 };
191
192 struct drm_i915_display_funcs {
193         void (*dpms)(struct drm_crtc *crtc, int mode);
194         bool (*fbc_enabled)(struct drm_device *dev);
195         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
196         void (*disable_fbc)(struct drm_device *dev);
197         int (*get_display_clock_speed)(struct drm_device *dev);
198         int (*get_fifo_size)(struct drm_device *dev, int plane);
199         void (*update_wm)(struct drm_device *dev, int planea_clock,
200                           int planeb_clock, int sr_hdisplay, int sr_htotal,
201                           int pixel_size);
202         /* clock updates for mode set */
203         /* cursor updates */
204         /* render clock increase/decrease */
205         /* display clock increase/decrease */
206         /* pll clock increase/decrease */
207         /* clock gating init */
208 };
209
210 struct intel_device_info {
211         u8 gen;
212         u8 is_mobile : 1;
213         u8 is_i85x : 1;
214         u8 is_i915g : 1;
215         u8 is_i945gm : 1;
216         u8 is_g33 : 1;
217         u8 need_gfx_hws : 1;
218         u8 is_g4x : 1;
219         u8 is_pineview : 1;
220         u8 is_broadwater : 1;
221         u8 is_crestline : 1;
222         u8 has_fbc : 1;
223         u8 has_rc6 : 1;
224         u8 has_pipe_cxsr : 1;
225         u8 has_hotplug : 1;
226         u8 cursor_needs_physical : 1;
227         u8 has_overlay : 1;
228         u8 overlay_needs_physical : 1;
229         u8 supports_tv : 1;
230         u8 has_bsd_ring : 1;
231         u8 has_blt_ring : 1;
232 };
233
234 enum no_fbc_reason {
235         FBC_NO_OUTPUT, /* no outputs enabled to compress */
236         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
237         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
238         FBC_MODE_TOO_LARGE, /* mode too large for compression */
239         FBC_BAD_PLANE, /* fbc not supported on plane */
240         FBC_NOT_TILED, /* buffer not tiled */
241         FBC_MULTIPLE_PIPES, /* more than one pipe active */
242 };
243
244 enum intel_pch {
245         PCH_IBX,        /* Ibexpeak PCH */
246         PCH_CPT,        /* Cougarpoint PCH */
247 };
248
249 #define QUIRK_PIPEA_FORCE (1<<0)
250
251 struct intel_fbdev;
252
253 typedef struct drm_i915_private {
254         struct drm_device *dev;
255
256         const struct intel_device_info *info;
257
258         int has_gem;
259
260         void __iomem *regs;
261
262         struct intel_gmbus {
263                 struct i2c_adapter adapter;
264                 struct i2c_adapter *force_bit;
265                 u32 reg0;
266         } *gmbus;
267
268         struct pci_dev *bridge_dev;
269         struct intel_ring_buffer render_ring;
270         struct intel_ring_buffer bsd_ring;
271         struct intel_ring_buffer blt_ring;
272         uint32_t next_seqno;
273
274         drm_dma_handle_t *status_page_dmah;
275         void *seqno_page;
276         dma_addr_t dma_status_page;
277         uint32_t counter;
278         unsigned int seqno_gfx_addr;
279         drm_local_map_t hws_map;
280         struct drm_gem_object *seqno_obj;
281         struct drm_gem_object *pwrctx;
282         struct drm_gem_object *renderctx;
283
284         struct resource mch_res;
285
286         unsigned int cpp;
287         int back_offset;
288         int front_offset;
289         int current_page;
290         int page_flipping;
291
292         wait_queue_head_t irq_queue;
293         atomic_t irq_received;
294         /** Protects user_irq_refcount and irq_mask_reg */
295         spinlock_t user_irq_lock;
296         u32 trace_irq_seqno;
297         /** Cached value of IMR to avoid reads in updating the bitfield */
298         u32 irq_mask_reg;
299         u32 pipestat[2];
300         /** splitted irq regs for graphics and display engine on Ironlake,
301             irq_mask_reg is still used for display irq. */
302         u32 gt_irq_mask_reg;
303         u32 gt_irq_enable_reg;
304         u32 de_irq_enable_reg;
305         u32 pch_irq_mask_reg;
306         u32 pch_irq_enable_reg;
307
308         u32 hotplug_supported_mask;
309         struct work_struct hotplug_work;
310
311         int tex_lru_log_granularity;
312         int allow_batchbuffer;
313         struct mem_block *agp_heap;
314         unsigned int sr01, adpa, ppcr, dvob, dvoc, lvds;
315         int vblank_pipe;
316         int num_pipe;
317
318         /* For hangcheck timer */
319 #define DRM_I915_HANGCHECK_PERIOD 250 /* in ms */
320         struct timer_list hangcheck_timer;
321         int hangcheck_count;
322         uint32_t last_acthd;
323         uint32_t last_instdone;
324         uint32_t last_instdone1;
325
326         unsigned long cfb_size;
327         unsigned long cfb_pitch;
328         unsigned long cfb_offset;
329         int cfb_fence;
330         int cfb_plane;
331         int cfb_y;
332
333         int irq_enabled;
334
335         struct intel_opregion opregion;
336
337         /* overlay */
338         struct intel_overlay *overlay;
339
340         /* LVDS info */
341         int backlight_level;  /* restore backlight to this value */
342         struct drm_display_mode *panel_fixed_mode;
343         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
344         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
345
346         /* Feature bits from the VBIOS */
347         unsigned int int_tv_support:1;
348         unsigned int lvds_dither:1;
349         unsigned int lvds_vbt:1;
350         unsigned int int_crt_support:1;
351         unsigned int lvds_use_ssc:1;
352         int lvds_ssc_freq;
353         struct {
354                 int rate;
355                 int lanes;
356                 int preemphasis;
357                 int vswing;
358
359                 bool initialized;
360                 bool support;
361                 int bpp;
362                 struct edp_power_seq pps;
363         } edp;
364         bool no_aux_handshake;
365
366         struct notifier_block lid_notifier;
367
368         int crt_ddc_pin;
369         struct drm_i915_fence_reg fence_regs[16]; /* assume 965 */
370         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
371         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
372
373         unsigned int fsb_freq, mem_freq, is_ddr3;
374
375         spinlock_t error_lock;
376         struct drm_i915_error_state *first_error;
377         struct work_struct error_work;
378         struct completion error_completion;
379         struct workqueue_struct *wq;
380
381         /* Display functions */
382         struct drm_i915_display_funcs display;
383
384         /* PCH chipset type */
385         enum intel_pch pch_type;
386
387         unsigned long quirks;
388
389         /* Register state */
390         bool modeset_on_lid;
391         u8 saveLBB;
392         u32 saveDSPACNTR;
393         u32 saveDSPBCNTR;
394         u32 saveDSPARB;
395         u32 saveHWS;
396         u32 savePIPEACONF;
397         u32 savePIPEBCONF;
398         u32 savePIPEASRC;
399         u32 savePIPEBSRC;
400         u32 saveFPA0;
401         u32 saveFPA1;
402         u32 saveDPLL_A;
403         u32 saveDPLL_A_MD;
404         u32 saveHTOTAL_A;
405         u32 saveHBLANK_A;
406         u32 saveHSYNC_A;
407         u32 saveVTOTAL_A;
408         u32 saveVBLANK_A;
409         u32 saveVSYNC_A;
410         u32 saveBCLRPAT_A;
411         u32 saveTRANSACONF;
412         u32 saveTRANS_HTOTAL_A;
413         u32 saveTRANS_HBLANK_A;
414         u32 saveTRANS_HSYNC_A;
415         u32 saveTRANS_VTOTAL_A;
416         u32 saveTRANS_VBLANK_A;
417         u32 saveTRANS_VSYNC_A;
418         u32 savePIPEASTAT;
419         u32 saveDSPASTRIDE;
420         u32 saveDSPASIZE;
421         u32 saveDSPAPOS;
422         u32 saveDSPAADDR;
423         u32 saveDSPASURF;
424         u32 saveDSPATILEOFF;
425         u32 savePFIT_PGM_RATIOS;
426         u32 saveBLC_HIST_CTL;
427         u32 saveBLC_PWM_CTL;
428         u32 saveBLC_PWM_CTL2;
429         u32 saveBLC_CPU_PWM_CTL;
430         u32 saveBLC_CPU_PWM_CTL2;
431         u32 saveFPB0;
432         u32 saveFPB1;
433         u32 saveDPLL_B;
434         u32 saveDPLL_B_MD;
435         u32 saveHTOTAL_B;
436         u32 saveHBLANK_B;
437         u32 saveHSYNC_B;
438         u32 saveVTOTAL_B;
439         u32 saveVBLANK_B;
440         u32 saveVSYNC_B;
441         u32 saveBCLRPAT_B;
442         u32 saveTRANSBCONF;
443         u32 saveTRANS_HTOTAL_B;
444         u32 saveTRANS_HBLANK_B;
445         u32 saveTRANS_HSYNC_B;
446         u32 saveTRANS_VTOTAL_B;
447         u32 saveTRANS_VBLANK_B;
448         u32 saveTRANS_VSYNC_B;
449         u32 savePIPEBSTAT;
450         u32 saveDSPBSTRIDE;
451         u32 saveDSPBSIZE;
452         u32 saveDSPBPOS;
453         u32 saveDSPBADDR;
454         u32 saveDSPBSURF;
455         u32 saveDSPBTILEOFF;
456         u32 saveVGA0;
457         u32 saveVGA1;
458         u32 saveVGA_PD;
459         u32 saveVGACNTRL;
460         u32 saveADPA;
461         u32 saveLVDS;
462         u32 savePP_ON_DELAYS;
463         u32 savePP_OFF_DELAYS;
464         u32 saveDVOA;
465         u32 saveDVOB;
466         u32 saveDVOC;
467         u32 savePP_ON;
468         u32 savePP_OFF;
469         u32 savePP_CONTROL;
470         u32 savePP_DIVISOR;
471         u32 savePFIT_CONTROL;
472         u32 save_palette_a[256];
473         u32 save_palette_b[256];
474         u32 saveDPFC_CB_BASE;
475         u32 saveFBC_CFB_BASE;
476         u32 saveFBC_LL_BASE;
477         u32 saveFBC_CONTROL;
478         u32 saveFBC_CONTROL2;
479         u32 saveIER;
480         u32 saveIIR;
481         u32 saveIMR;
482         u32 saveDEIER;
483         u32 saveDEIMR;
484         u32 saveGTIER;
485         u32 saveGTIMR;
486         u32 saveFDI_RXA_IMR;
487         u32 saveFDI_RXB_IMR;
488         u32 saveCACHE_MODE_0;
489         u32 saveMI_ARB_STATE;
490         u32 saveSWF0[16];
491         u32 saveSWF1[16];
492         u32 saveSWF2[3];
493         u8 saveMSR;
494         u8 saveSR[8];
495         u8 saveGR[25];
496         u8 saveAR_INDEX;
497         u8 saveAR[21];
498         u8 saveDACMASK;
499         u8 saveCR[37];
500         uint64_t saveFENCE[16];
501         u32 saveCURACNTR;
502         u32 saveCURAPOS;
503         u32 saveCURABASE;
504         u32 saveCURBCNTR;
505         u32 saveCURBPOS;
506         u32 saveCURBBASE;
507         u32 saveCURSIZE;
508         u32 saveDP_B;
509         u32 saveDP_C;
510         u32 saveDP_D;
511         u32 savePIPEA_GMCH_DATA_M;
512         u32 savePIPEB_GMCH_DATA_M;
513         u32 savePIPEA_GMCH_DATA_N;
514         u32 savePIPEB_GMCH_DATA_N;
515         u32 savePIPEA_DP_LINK_M;
516         u32 savePIPEB_DP_LINK_M;
517         u32 savePIPEA_DP_LINK_N;
518         u32 savePIPEB_DP_LINK_N;
519         u32 saveFDI_RXA_CTL;
520         u32 saveFDI_TXA_CTL;
521         u32 saveFDI_RXB_CTL;
522         u32 saveFDI_TXB_CTL;
523         u32 savePFA_CTL_1;
524         u32 savePFB_CTL_1;
525         u32 savePFA_WIN_SZ;
526         u32 savePFB_WIN_SZ;
527         u32 savePFA_WIN_POS;
528         u32 savePFB_WIN_POS;
529         u32 savePCH_DREF_CONTROL;
530         u32 saveDISP_ARB_CTL;
531         u32 savePIPEA_DATA_M1;
532         u32 savePIPEA_DATA_N1;
533         u32 savePIPEA_LINK_M1;
534         u32 savePIPEA_LINK_N1;
535         u32 savePIPEB_DATA_M1;
536         u32 savePIPEB_DATA_N1;
537         u32 savePIPEB_LINK_M1;
538         u32 savePIPEB_LINK_N1;
539         u32 saveMCHBAR_RENDER_STANDBY;
540
541         struct {
542                 /** Bridge to intel-gtt-ko */
543                 struct intel_gtt *gtt;
544                 /** Memory allocator for GTT stolen memory */
545                 struct drm_mm vram;
546                 /** Memory allocator for GTT */
547                 struct drm_mm gtt_space;
548                 /** End of mappable part of GTT */
549                 unsigned long gtt_mappable_end;
550
551                 struct io_mapping *gtt_mapping;
552                 int gtt_mtrr;
553
554                 struct shrinker inactive_shrinker;
555
556                 /**
557                  * List of objects currently involved in rendering.
558                  *
559                  * Includes buffers having the contents of their GPU caches
560                  * flushed, not necessarily primitives.  last_rendering_seqno
561                  * represents when the rendering involved will be completed.
562                  *
563                  * A reference is held on the buffer while on this list.
564                  */
565                 struct list_head active_list;
566
567                 /**
568                  * List of objects which are not in the ringbuffer but which
569                  * still have a write_domain which needs to be flushed before
570                  * unbinding.
571                  *
572                  * last_rendering_seqno is 0 while an object is in this list.
573                  *
574                  * A reference is held on the buffer while on this list.
575                  */
576                 struct list_head flushing_list;
577
578                 /**
579                  * LRU list of objects which are not in the ringbuffer and
580                  * are ready to unbind, but are still in the GTT.
581                  *
582                  * last_rendering_seqno is 0 while an object is in this list.
583                  *
584                  * A reference is not held on the buffer while on this list,
585                  * as merely being GTT-bound shouldn't prevent its being
586                  * freed, and we'll pull it off the list in the free path.
587                  */
588                 struct list_head inactive_list;
589
590                 /**
591                  * LRU list of objects which are not in the ringbuffer but
592                  * are still pinned in the GTT.
593                  */
594                 struct list_head pinned_list;
595
596                 /** LRU list of objects with fence regs on them. */
597                 struct list_head fence_list;
598
599                 /**
600                  * List of objects currently pending being freed.
601                  *
602                  * These objects are no longer in use, but due to a signal
603                  * we were prevented from freeing them at the appointed time.
604                  */
605                 struct list_head deferred_free_list;
606
607                 /**
608                  * We leave the user IRQ off as much as possible,
609                  * but this means that requests will finish and never
610                  * be retired once the system goes idle. Set a timer to
611                  * fire periodically while the ring is running. When it
612                  * fires, go retire requests.
613                  */
614                 struct delayed_work retire_work;
615
616                 /**
617                  * Flag if the X Server, and thus DRM, is not currently in
618                  * control of the device.
619                  *
620                  * This is set between LeaveVT and EnterVT.  It needs to be
621                  * replaced with a semaphore.  It also needs to be
622                  * transitioned away from for kernel modesetting.
623                  */
624                 int suspended;
625
626                 /**
627                  * Flag if the hardware appears to be wedged.
628                  *
629                  * This is set when attempts to idle the device timeout.
630                  * It prevents command submission from occuring and makes
631                  * every pending request fail
632                  */
633                 atomic_t wedged;
634
635                 /** Bit 6 swizzling required for X tiling */
636                 uint32_t bit_6_swizzle_x;
637                 /** Bit 6 swizzling required for Y tiling */
638                 uint32_t bit_6_swizzle_y;
639
640                 /* storage for physical objects */
641                 struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
642
643                 /* accounting, useful for userland debugging */
644                 size_t object_memory;
645                 size_t pin_memory;
646                 size_t gtt_memory;
647                 size_t gtt_mappable_memory;
648                 size_t mappable_gtt_used;
649                 size_t mappable_gtt_total;
650                 size_t gtt_total;
651                 u32 object_count;
652                 u32 pin_count;
653                 u32 gtt_mappable_count;
654                 u32 gtt_count;
655         } mm;
656         struct sdvo_device_mapping sdvo_mappings[2];
657         /* indicate whether the LVDS_BORDER should be enabled or not */
658         unsigned int lvds_border_bits;
659         /* Panel fitter placement and size for Ironlake+ */
660         u32 pch_pf_pos, pch_pf_size;
661
662         struct drm_crtc *plane_to_crtc_mapping[2];
663         struct drm_crtc *pipe_to_crtc_mapping[2];
664         wait_queue_head_t pending_flip_queue;
665         bool flip_pending_is_done;
666
667         /* Reclocking support */
668         bool render_reclock_avail;
669         bool lvds_downclock_avail;
670         /* indicates the reduced downclock for LVDS*/
671         int lvds_downclock;
672         struct work_struct idle_work;
673         struct timer_list idle_timer;
674         bool busy;
675         u16 orig_clock;
676         int child_dev_num;
677         struct child_device_config *child_dev;
678         struct drm_connector *int_lvds_connector;
679
680         bool mchbar_need_disable;
681
682         u8 cur_delay;
683         u8 min_delay;
684         u8 max_delay;
685         u8 fmax;
686         u8 fstart;
687
688         u64 last_count1;
689         unsigned long last_time1;
690         u64 last_count2;
691         struct timespec last_time2;
692         unsigned long gfx_power;
693         int c_m;
694         int r_t;
695         u8 corr;
696         spinlock_t *mchdev_lock;
697
698         enum no_fbc_reason no_fbc_reason;
699
700         struct drm_mm_node *compressed_fb;
701         struct drm_mm_node *compressed_llb;
702
703         unsigned long last_gpu_reset;
704
705         /* list of fbdev register on this device */
706         struct intel_fbdev *fbdev;
707 } drm_i915_private_t;
708
709 /** driver private structure attached to each drm_gem_object */
710 struct drm_i915_gem_object {
711         struct drm_gem_object base;
712
713         /** Current space allocated to this object in the GTT, if any. */
714         struct drm_mm_node *gtt_space;
715
716         /** This object's place on the active/flushing/inactive lists */
717         struct list_head ring_list;
718         struct list_head mm_list;
719         /** This object's place on GPU write list */
720         struct list_head gpu_write_list;
721         /** This object's place on eviction list */
722         struct list_head evict_list;
723
724         /**
725          * This is set if the object is on the active or flushing lists
726          * (has pending rendering), and is not set if it's on inactive (ready
727          * to be unbound).
728          */
729         unsigned int active : 1;
730
731         /**
732          * This is set if the object has been written to since last bound
733          * to the GTT
734          */
735         unsigned int dirty : 1;
736
737         /**
738          * Fence register bits (if any) for this object.  Will be set
739          * as needed when mapped into the GTT.
740          * Protected by dev->struct_mutex.
741          *
742          * Size: 4 bits for 16 fences + sign (for FENCE_REG_NONE)
743          */
744         signed int fence_reg : 5;
745
746         /**
747          * Used for checking the object doesn't appear more than once
748          * in an execbuffer object list.
749          */
750         unsigned int in_execbuffer : 1;
751
752         /**
753          * Advice: are the backing pages purgeable?
754          */
755         unsigned int madv : 2;
756
757         /**
758          * Current tiling mode for the object.
759          */
760         unsigned int tiling_mode : 2;
761
762         /** How many users have pinned this object in GTT space. The following
763          * users can each hold at most one reference: pwrite/pread, pin_ioctl
764          * (via user_pin_count), execbuffer (objects are not allowed multiple
765          * times for the same batchbuffer), and the framebuffer code. When
766          * switching/pageflipping, the framebuffer code has at most two buffers
767          * pinned per crtc.
768          *
769          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
770          * bits with absolutely no headroom. So use 4 bits. */
771         unsigned int pin_count : 4;
772 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
773
774         /**
775          * Is the object at the current location in the gtt mappable and
776          * fenceable? Used to avoid costly recalculations.
777          */
778         unsigned int map_and_fenceable : 1;
779
780         /**
781          * Whether the current gtt mapping needs to be mappable (and isn't just
782          * mappable by accident). Track pin and fault separate for a more
783          * accurate mappable working set.
784          */
785         unsigned int fault_mappable : 1;
786         unsigned int pin_mappable : 1;
787
788         /** AGP memory structure for our GTT binding. */
789         DRM_AGP_MEM *agp_mem;
790
791         struct page **pages;
792
793         /**
794          * Current offset of the object in GTT space.
795          *
796          * This is the same as gtt_space->start
797          */
798         uint32_t gtt_offset;
799
800         /* Which ring is refering to is this object */
801         struct intel_ring_buffer *ring;
802
803         /** Breadcrumb of last rendering to the buffer. */
804         uint32_t last_rendering_seqno;
805
806         /** Current tiling stride for the object, if it's tiled. */
807         uint32_t stride;
808
809         /** Record of address bit 17 of each page at last unbind. */
810         unsigned long *bit_17;
811
812         /** AGP mapping type (AGP_USER_MEMORY or AGP_USER_CACHED_MEMORY */
813         uint32_t agp_type;
814
815         /**
816          * If present, while GEM_DOMAIN_CPU is in the read domain this array
817          * flags which individual pages are valid.
818          */
819         uint8_t *page_cpu_valid;
820
821         /** User space pin count and filp owning the pin */
822         uint32_t user_pin_count;
823         struct drm_file *pin_filp;
824
825         /** for phy allocated objects */
826         struct drm_i915_gem_phys_object *phys_obj;
827
828         /**
829          * Number of crtcs where this object is currently the fb, but
830          * will be page flipped away on the next vblank.  When it
831          * reaches 0, dev_priv->pending_flip_queue will be woken up.
832          */
833         atomic_t pending_flip;
834 };
835
836 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
837
838 /**
839  * Request queue structure.
840  *
841  * The request queue allows us to note sequence numbers that have been emitted
842  * and may be associated with active buffers to be retired.
843  *
844  * By keeping this list, we can avoid having to do questionable
845  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
846  * an emission time with seqnos for tracking how far ahead of the GPU we are.
847  */
848 struct drm_i915_gem_request {
849         /** On Which ring this request was generated */
850         struct intel_ring_buffer *ring;
851
852         /** GEM sequence number associated with this request. */
853         uint32_t seqno;
854
855         /** Time at which this request was emitted, in jiffies. */
856         unsigned long emitted_jiffies;
857
858         /** global list entry for this request */
859         struct list_head list;
860
861         struct drm_i915_file_private *file_priv;
862         /** file_priv list entry for this request */
863         struct list_head client_list;
864 };
865
866 struct drm_i915_file_private {
867         struct {
868                 struct spinlock lock;
869                 struct list_head request_list;
870         } mm;
871 };
872
873 enum intel_chip_family {
874         CHIP_I8XX = 0x01,
875         CHIP_I9XX = 0x02,
876         CHIP_I915 = 0x04,
877         CHIP_I965 = 0x08,
878 };
879
880 extern struct drm_ioctl_desc i915_ioctls[];
881 extern int i915_max_ioctl;
882 extern unsigned int i915_fbpercrtc;
883 extern unsigned int i915_powersave;
884 extern unsigned int i915_lvds_downclock;
885
886 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
887 extern int i915_resume(struct drm_device *dev);
888 extern void i915_save_display(struct drm_device *dev);
889 extern void i915_restore_display(struct drm_device *dev);
890 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
891 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
892
893                                 /* i915_dma.c */
894 extern void i915_kernel_lost_context(struct drm_device * dev);
895 extern int i915_driver_load(struct drm_device *, unsigned long flags);
896 extern int i915_driver_unload(struct drm_device *);
897 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
898 extern void i915_driver_lastclose(struct drm_device * dev);
899 extern void i915_driver_preclose(struct drm_device *dev,
900                                  struct drm_file *file_priv);
901 extern void i915_driver_postclose(struct drm_device *dev,
902                                   struct drm_file *file_priv);
903 extern int i915_driver_device_is_agp(struct drm_device * dev);
904 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
905                               unsigned long arg);
906 extern int i915_emit_box(struct drm_device *dev,
907                          struct drm_clip_rect *boxes,
908                          int i, int DR1, int DR4);
909 extern int i915_reset(struct drm_device *dev, u8 flags);
910 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
911 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
912 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
913 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
914
915
916 /* i915_irq.c */
917 void i915_hangcheck_elapsed(unsigned long data);
918 extern int i915_irq_emit(struct drm_device *dev, void *data,
919                          struct drm_file *file_priv);
920 extern int i915_irq_wait(struct drm_device *dev, void *data,
921                          struct drm_file *file_priv);
922 void i915_trace_irq_get(struct drm_device *dev, u32 seqno);
923 extern void i915_enable_interrupt (struct drm_device *dev);
924
925 extern irqreturn_t i915_driver_irq_handler(DRM_IRQ_ARGS);
926 extern void i915_driver_irq_preinstall(struct drm_device * dev);
927 extern int i915_driver_irq_postinstall(struct drm_device *dev);
928 extern void i915_driver_irq_uninstall(struct drm_device * dev);
929 extern int i915_vblank_pipe_set(struct drm_device *dev, void *data,
930                                 struct drm_file *file_priv);
931 extern int i915_vblank_pipe_get(struct drm_device *dev, void *data,
932                                 struct drm_file *file_priv);
933 extern int i915_enable_vblank(struct drm_device *dev, int crtc);
934 extern void i915_disable_vblank(struct drm_device *dev, int crtc);
935 extern u32 i915_get_vblank_counter(struct drm_device *dev, int crtc);
936 extern u32 gm45_get_vblank_counter(struct drm_device *dev, int crtc);
937 extern int i915_vblank_swap(struct drm_device *dev, void *data,
938                             struct drm_file *file_priv);
939 extern void i915_enable_irq(drm_i915_private_t *dev_priv, u32 mask);
940 extern void i915_disable_irq(drm_i915_private_t *dev_priv, u32 mask);
941 extern void ironlake_enable_graphics_irq(drm_i915_private_t *dev_priv,
942                 u32 mask);
943 extern void ironlake_disable_graphics_irq(drm_i915_private_t *dev_priv,
944                 u32 mask);
945
946 void
947 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
948
949 void
950 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
951
952 void intel_enable_asle (struct drm_device *dev);
953
954 #ifdef CONFIG_DEBUG_FS
955 extern void i915_destroy_error_state(struct drm_device *dev);
956 #else
957 #define i915_destroy_error_state(x)
958 #endif
959
960
961 /* i915_mem.c */
962 extern int i915_mem_alloc(struct drm_device *dev, void *data,
963                           struct drm_file *file_priv);
964 extern int i915_mem_free(struct drm_device *dev, void *data,
965                          struct drm_file *file_priv);
966 extern int i915_mem_init_heap(struct drm_device *dev, void *data,
967                               struct drm_file *file_priv);
968 extern int i915_mem_destroy_heap(struct drm_device *dev, void *data,
969                                  struct drm_file *file_priv);
970 extern void i915_mem_takedown(struct mem_block **heap);
971 extern void i915_mem_release(struct drm_device * dev,
972                              struct drm_file *file_priv, struct mem_block *heap);
973 /* i915_gem.c */
974 int i915_gem_check_is_wedged(struct drm_device *dev);
975 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
976                         struct drm_file *file_priv);
977 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
978                           struct drm_file *file_priv);
979 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
980                          struct drm_file *file_priv);
981 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
982                           struct drm_file *file_priv);
983 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
984                         struct drm_file *file_priv);
985 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
986                         struct drm_file *file_priv);
987 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
988                               struct drm_file *file_priv);
989 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
990                              struct drm_file *file_priv);
991 int i915_gem_execbuffer(struct drm_device *dev, void *data,
992                         struct drm_file *file_priv);
993 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
994                          struct drm_file *file_priv);
995 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
996                        struct drm_file *file_priv);
997 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
998                          struct drm_file *file_priv);
999 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1000                         struct drm_file *file_priv);
1001 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1002                             struct drm_file *file_priv);
1003 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1004                            struct drm_file *file_priv);
1005 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1006                            struct drm_file *file_priv);
1007 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1008                            struct drm_file *file_priv);
1009 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1010                         struct drm_file *file_priv);
1011 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1012                         struct drm_file *file_priv);
1013 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1014                                 struct drm_file *file_priv);
1015 void i915_gem_load(struct drm_device *dev);
1016 int i915_gem_init_object(struct drm_gem_object *obj);
1017 struct drm_gem_object * i915_gem_alloc_object(struct drm_device *dev,
1018                                               size_t size);
1019 void i915_gem_free_object(struct drm_gem_object *obj);
1020 int i915_gem_object_pin(struct drm_gem_object *obj, uint32_t alignment,
1021                         bool map_and_fenceable);
1022 void i915_gem_object_unpin(struct drm_gem_object *obj);
1023 int i915_gem_object_unbind(struct drm_gem_object *obj);
1024 void i915_gem_release_mmap(struct drm_gem_object *obj);
1025 void i915_gem_lastclose(struct drm_device *dev);
1026
1027 /**
1028  * Returns true if seq1 is later than seq2.
1029  */
1030 static inline bool
1031 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1032 {
1033         return (int32_t)(seq1 - seq2) >= 0;
1034 }
1035
1036 int i915_gem_object_get_fence_reg(struct drm_gem_object *obj,
1037                                   bool interruptible);
1038 int i915_gem_object_put_fence_reg(struct drm_gem_object *obj,
1039                                   bool interruptible);
1040 void i915_gem_retire_requests(struct drm_device *dev);
1041 void i915_gem_reset(struct drm_device *dev);
1042 void i915_gem_clflush_object(struct drm_gem_object *obj);
1043 int i915_gem_object_set_domain(struct drm_gem_object *obj,
1044                                uint32_t read_domains,
1045                                uint32_t write_domain);
1046 int i915_gem_init_ringbuffer(struct drm_device *dev);
1047 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1048 int i915_gem_do_init(struct drm_device *dev, unsigned long start,
1049                      unsigned long mappable_end, unsigned long end);
1050 int i915_gpu_idle(struct drm_device *dev);
1051 int i915_gem_idle(struct drm_device *dev);
1052 int i915_add_request(struct drm_device *dev,
1053                      struct drm_file *file_priv,
1054                      struct drm_i915_gem_request *request,
1055                      struct intel_ring_buffer *ring);
1056 int i915_do_wait_request(struct drm_device *dev,
1057                          uint32_t seqno,
1058                          bool interruptible,
1059                          struct intel_ring_buffer *ring);
1060 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1061 int i915_gem_object_set_to_gtt_domain(struct drm_gem_object *obj,
1062                                       int write);
1063 int i915_gem_object_set_to_display_plane(struct drm_gem_object *obj,
1064                                          bool pipelined);
1065 int i915_gem_attach_phys_object(struct drm_device *dev,
1066                                 struct drm_gem_object *obj,
1067                                 int id,
1068                                 int align);
1069 void i915_gem_detach_phys_object(struct drm_device *dev,
1070                                  struct drm_gem_object *obj);
1071 void i915_gem_free_all_phys_object(struct drm_device *dev);
1072 void i915_gem_release(struct drm_device * dev, struct drm_file *file_priv);
1073
1074 /* i915_gem_evict.c */
1075 int i915_gem_evict_something(struct drm_device *dev, int min_size,
1076                              unsigned alignment, bool mappable);
1077 int i915_gem_evict_everything(struct drm_device *dev, bool purgeable_only);
1078 int i915_gem_evict_inactive(struct drm_device *dev, bool purgeable_only);
1079
1080 /* i915_gem_tiling.c */
1081 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1082 void i915_gem_object_do_bit_17_swizzle(struct drm_gem_object *obj);
1083 void i915_gem_object_save_bit_17_swizzle(struct drm_gem_object *obj);
1084
1085 /* i915_gem_debug.c */
1086 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1087                           const char *where, uint32_t mark);
1088 #if WATCH_LISTS
1089 int i915_verify_lists(struct drm_device *dev);
1090 #else
1091 #define i915_verify_lists(dev) 0
1092 #endif
1093 void i915_gem_object_check_coherency(struct drm_gem_object *obj, int handle);
1094 void i915_gem_dump_object(struct drm_gem_object *obj, int len,
1095                           const char *where, uint32_t mark);
1096
1097 /* i915_debugfs.c */
1098 int i915_debugfs_init(struct drm_minor *minor);
1099 void i915_debugfs_cleanup(struct drm_minor *minor);
1100
1101 /* i915_suspend.c */
1102 extern int i915_save_state(struct drm_device *dev);
1103 extern int i915_restore_state(struct drm_device *dev);
1104
1105 /* i915_suspend.c */
1106 extern int i915_save_state(struct drm_device *dev);
1107 extern int i915_restore_state(struct drm_device *dev);
1108
1109 /* intel_i2c.c */
1110 extern int intel_setup_gmbus(struct drm_device *dev);
1111 extern void intel_teardown_gmbus(struct drm_device *dev);
1112 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1113 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1114 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1115 {
1116         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1117 }
1118 extern void intel_i2c_reset(struct drm_device *dev);
1119
1120 /* intel_opregion.c */
1121 extern int intel_opregion_setup(struct drm_device *dev);
1122 #ifdef CONFIG_ACPI
1123 extern void intel_opregion_init(struct drm_device *dev);
1124 extern void intel_opregion_fini(struct drm_device *dev);
1125 extern void intel_opregion_asle_intr(struct drm_device *dev);
1126 extern void intel_opregion_gse_intr(struct drm_device *dev);
1127 extern void intel_opregion_enable_asle(struct drm_device *dev);
1128 #else
1129 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1130 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1131 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1132 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1133 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1134 #endif
1135
1136 /* intel_acpi.c */
1137 #ifdef CONFIG_ACPI
1138 extern void intel_register_dsm_handler(void);
1139 extern void intel_unregister_dsm_handler(void);
1140 #else
1141 static inline void intel_register_dsm_handler(void) { return; }
1142 static inline void intel_unregister_dsm_handler(void) { return; }
1143 #endif /* CONFIG_ACPI */
1144
1145 /* modesetting */
1146 extern void intel_modeset_init(struct drm_device *dev);
1147 extern void intel_modeset_cleanup(struct drm_device *dev);
1148 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1149 extern void i8xx_disable_fbc(struct drm_device *dev);
1150 extern void g4x_disable_fbc(struct drm_device *dev);
1151 extern void ironlake_disable_fbc(struct drm_device *dev);
1152 extern void intel_disable_fbc(struct drm_device *dev);
1153 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
1154 extern bool intel_fbc_enabled(struct drm_device *dev);
1155 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1156 extern void intel_detect_pch (struct drm_device *dev);
1157 extern int intel_trans_dp_port_sel (struct drm_crtc *crtc);
1158
1159 /* overlay */
1160 #ifdef CONFIG_DEBUG_FS
1161 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1162 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1163 #endif
1164
1165 /**
1166  * Lock test for when it's just for synchronization of ring access.
1167  *
1168  * In that case, we don't need to do it when GEM is initialized as nobody else
1169  * has access to the ring.
1170  */
1171 #define RING_LOCK_TEST_WITH_RETURN(dev, file_priv) do {                 \
1172         if (((drm_i915_private_t *)dev->dev_private)->render_ring.gem_object \
1173                         == NULL)                                        \
1174                 LOCK_TEST_WITH_RETURN(dev, file_priv);                  \
1175 } while (0)
1176
1177 static inline u32 i915_read(struct drm_i915_private *dev_priv, u32 reg, int len)
1178 {
1179        u64 val = 0;
1180
1181        switch (len) {
1182        case 8:
1183                val = readq(dev_priv->regs + reg);
1184                break;
1185        case 4:
1186                val = readl(dev_priv->regs + reg);
1187                break;
1188        case 2:
1189                val = readw(dev_priv->regs + reg);
1190                break;
1191        case 1:
1192                val = readb(dev_priv->regs + reg);
1193                break;
1194        }
1195        trace_i915_reg_rw('R', reg, val, len);
1196
1197        return val;
1198 }
1199
1200 static inline void
1201 i915_write(struct drm_i915_private *dev_priv, u32 reg, u64 val, int len)
1202 {
1203        /* Trace down the write operation before the real write */
1204        trace_i915_reg_rw('W', reg, val, len);
1205        switch (len) {
1206        case 8:
1207                writeq(val, dev_priv->regs + reg);
1208                break;
1209        case 4:
1210                writel(val, dev_priv->regs + reg);
1211                break;
1212        case 2:
1213                writew(val, dev_priv->regs + reg);
1214                break;
1215        case 1:
1216                writeb(val, dev_priv->regs + reg);
1217                break;
1218        }
1219 }
1220
1221 #define I915_READ(reg)          i915_read(dev_priv, (reg), 4)
1222 #define I915_WRITE(reg, val)    i915_write(dev_priv, (reg), (val), 4)
1223 #define I915_READ16(reg)        i915_read(dev_priv, (reg), 2)
1224 #define I915_WRITE16(reg, val)  i915_write(dev_priv, (reg), (val), 2)
1225 #define I915_READ8(reg)         i915_read(dev_priv, (reg), 1)
1226 #define I915_WRITE8(reg, val)   i915_write(dev_priv, (reg), (val), 1)
1227 #define I915_WRITE64(reg, val)  i915_write(dev_priv, (reg), (val), 8)
1228 #define I915_READ64(reg)        i915_read(dev_priv, (reg), 8)
1229 #define POSTING_READ(reg)       (void)I915_READ(reg)
1230 #define POSTING_READ16(reg)     (void)I915_READ16(reg)
1231
1232 #define BEGIN_LP_RING(n) \
1233         intel_ring_begin(&dev_priv->render_ring, (n))
1234
1235 #define OUT_RING(x) \
1236         intel_ring_emit(&dev_priv->render_ring, x)
1237
1238 #define ADVANCE_LP_RING() \
1239         intel_ring_advance(&dev_priv->render_ring)
1240
1241 /**
1242  * Reads a dword out of the status page, which is written to from the command
1243  * queue by automatic updates, MI_REPORT_HEAD, MI_STORE_DATA_INDEX, or
1244  * MI_STORE_DATA_IMM.
1245  *
1246  * The following dwords have a reserved meaning:
1247  * 0x00: ISR copy, updated when an ISR bit not set in the HWSTAM changes.
1248  * 0x04: ring 0 head pointer
1249  * 0x05: ring 1 head pointer (915-class)
1250  * 0x06: ring 2 head pointer (915-class)
1251  * 0x10-0x1b: Context status DWords (GM45)
1252  * 0x1f: Last written status offset. (GM45)
1253  *
1254  * The area from dword 0x20 to 0x3ff is available for driver usage.
1255  */
1256 #define READ_HWSP(dev_priv, reg)  (((volatile u32 *)\
1257                         (dev_priv->render_ring.status_page.page_addr))[reg])
1258 #define READ_BREADCRUMB(dev_priv) READ_HWSP(dev_priv, I915_BREADCRUMB_INDEX)
1259 #define I915_GEM_HWS_INDEX              0x20
1260 #define I915_BREADCRUMB_INDEX           0x21
1261
1262 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1263
1264 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1265 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1266 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1267 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1268 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1269 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1270 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1271 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1272 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1273 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1274 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1275 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1276 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1277 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1278 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1279 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1280 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1281 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1282 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1283
1284 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1285 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1286 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1287 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1288 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1289
1290 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1291 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1292 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1293
1294 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1295 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1296
1297 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1298  * rows, which changed the alignment requirements and fence programming.
1299  */
1300 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1301                                                       IS_I915GM(dev)))
1302 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1303 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1304 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1305 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1306 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1307 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1308 /* dsparb controlled by hw only */
1309 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1310
1311 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1312 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1313 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1314 #define I915_HAS_RC6(dev) (INTEL_INFO(dev)->has_rc6)
1315
1316 #define HAS_PCH_SPLIT(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1317 #define HAS_PIPE_CONTROL(dev) (IS_GEN5(dev) || IS_GEN6(dev))
1318
1319 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1320 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1321 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1322
1323 #define PRIMARY_RINGBUFFER_SIZE         (128*1024)
1324
1325 #endif