ed11ee41673cd20d23d8071b8ecfe2297dce2556
[pandora-kernel.git] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <scsi/scsi.h>
53 #include <scsi/scsi_cmnd.h>
54 #include <scsi/scsi_host.h>
55 #include <linux/libata.h>
56 #include <asm/io.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62 #define DRV_VERSION     "2.10"  /* must be exactly four chars */
63
64
65 /* debounce timing parameters in msecs { interval, duration, timeout } */
66 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
67 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
68 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
69
70 static unsigned int ata_dev_init_params(struct ata_device *dev,
71                                         u16 heads, u16 sectors);
72 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
73 static void ata_dev_xfermask(struct ata_device *dev);
74
75 static unsigned int ata_unique_id = 1;
76 static struct workqueue_struct *ata_wq;
77
78 struct workqueue_struct *ata_aux_wq;
79
80 int atapi_enabled = 1;
81 module_param(atapi_enabled, int, 0444);
82 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
83
84 int atapi_dmadir = 0;
85 module_param(atapi_dmadir, int, 0444);
86 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
87
88 int libata_fua = 0;
89 module_param_named(fua, libata_fua, int, 0444);
90 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
91
92 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
93 module_param(ata_probe_timeout, int, 0444);
94 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
95
96 MODULE_AUTHOR("Jeff Garzik");
97 MODULE_DESCRIPTION("Library module for ATA devices");
98 MODULE_LICENSE("GPL");
99 MODULE_VERSION(DRV_VERSION);
100
101
102 /**
103  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
104  *      @tf: Taskfile to convert
105  *      @fis: Buffer into which data will output
106  *      @pmp: Port multiplier port
107  *
108  *      Converts a standard ATA taskfile to a Serial ATA
109  *      FIS structure (Register - Host to Device).
110  *
111  *      LOCKING:
112  *      Inherited from caller.
113  */
114
115 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 *fis, u8 pmp)
116 {
117         fis[0] = 0x27;  /* Register - Host to Device FIS */
118         fis[1] = (pmp & 0xf) | (1 << 7); /* Port multiplier number,
119                                             bit 7 indicates Command FIS */
120         fis[2] = tf->command;
121         fis[3] = tf->feature;
122
123         fis[4] = tf->lbal;
124         fis[5] = tf->lbam;
125         fis[6] = tf->lbah;
126         fis[7] = tf->device;
127
128         fis[8] = tf->hob_lbal;
129         fis[9] = tf->hob_lbam;
130         fis[10] = tf->hob_lbah;
131         fis[11] = tf->hob_feature;
132
133         fis[12] = tf->nsect;
134         fis[13] = tf->hob_nsect;
135         fis[14] = 0;
136         fis[15] = tf->ctl;
137
138         fis[16] = 0;
139         fis[17] = 0;
140         fis[18] = 0;
141         fis[19] = 0;
142 }
143
144 /**
145  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
146  *      @fis: Buffer from which data will be input
147  *      @tf: Taskfile to output
148  *
149  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
150  *
151  *      LOCKING:
152  *      Inherited from caller.
153  */
154
155 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
156 {
157         tf->command     = fis[2];       /* status */
158         tf->feature     = fis[3];       /* error */
159
160         tf->lbal        = fis[4];
161         tf->lbam        = fis[5];
162         tf->lbah        = fis[6];
163         tf->device      = fis[7];
164
165         tf->hob_lbal    = fis[8];
166         tf->hob_lbam    = fis[9];
167         tf->hob_lbah    = fis[10];
168
169         tf->nsect       = fis[12];
170         tf->hob_nsect   = fis[13];
171 }
172
173 static const u8 ata_rw_cmds[] = {
174         /* pio multi */
175         ATA_CMD_READ_MULTI,
176         ATA_CMD_WRITE_MULTI,
177         ATA_CMD_READ_MULTI_EXT,
178         ATA_CMD_WRITE_MULTI_EXT,
179         0,
180         0,
181         0,
182         ATA_CMD_WRITE_MULTI_FUA_EXT,
183         /* pio */
184         ATA_CMD_PIO_READ,
185         ATA_CMD_PIO_WRITE,
186         ATA_CMD_PIO_READ_EXT,
187         ATA_CMD_PIO_WRITE_EXT,
188         0,
189         0,
190         0,
191         0,
192         /* dma */
193         ATA_CMD_READ,
194         ATA_CMD_WRITE,
195         ATA_CMD_READ_EXT,
196         ATA_CMD_WRITE_EXT,
197         0,
198         0,
199         0,
200         ATA_CMD_WRITE_FUA_EXT
201 };
202
203 /**
204  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
205  *      @tf: command to examine and configure
206  *      @dev: device tf belongs to
207  *
208  *      Examine the device configuration and tf->flags to calculate
209  *      the proper read/write commands and protocol to use.
210  *
211  *      LOCKING:
212  *      caller.
213  */
214 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
215 {
216         u8 cmd;
217
218         int index, fua, lba48, write;
219
220         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
221         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
222         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
223
224         if (dev->flags & ATA_DFLAG_PIO) {
225                 tf->protocol = ATA_PROT_PIO;
226                 index = dev->multi_count ? 0 : 8;
227         } else if (lba48 && (dev->ap->flags & ATA_FLAG_PIO_LBA48)) {
228                 /* Unable to use DMA due to host limitation */
229                 tf->protocol = ATA_PROT_PIO;
230                 index = dev->multi_count ? 0 : 8;
231         } else {
232                 tf->protocol = ATA_PROT_DMA;
233                 index = 16;
234         }
235
236         cmd = ata_rw_cmds[index + fua + lba48 + write];
237         if (cmd) {
238                 tf->command = cmd;
239                 return 0;
240         }
241         return -1;
242 }
243
244 /**
245  *      ata_tf_read_block - Read block address from ATA taskfile
246  *      @tf: ATA taskfile of interest
247  *      @dev: ATA device @tf belongs to
248  *
249  *      LOCKING:
250  *      None.
251  *
252  *      Read block address from @tf.  This function can handle all
253  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
254  *      flags select the address format to use.
255  *
256  *      RETURNS:
257  *      Block address read from @tf.
258  */
259 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
260 {
261         u64 block = 0;
262
263         if (tf->flags & ATA_TFLAG_LBA) {
264                 if (tf->flags & ATA_TFLAG_LBA48) {
265                         block |= (u64)tf->hob_lbah << 40;
266                         block |= (u64)tf->hob_lbam << 32;
267                         block |= tf->hob_lbal << 24;
268                 } else
269                         block |= (tf->device & 0xf) << 24;
270
271                 block |= tf->lbah << 16;
272                 block |= tf->lbam << 8;
273                 block |= tf->lbal;
274         } else {
275                 u32 cyl, head, sect;
276
277                 cyl = tf->lbam | (tf->lbah << 8);
278                 head = tf->device & 0xf;
279                 sect = tf->lbal;
280
281                 block = (cyl * dev->heads + head) * dev->sectors + sect;
282         }
283
284         return block;
285 }
286
287 /**
288  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
289  *      @tf: Target ATA taskfile
290  *      @dev: ATA device @tf belongs to
291  *      @block: Block address
292  *      @n_block: Number of blocks
293  *      @tf_flags: RW/FUA etc...
294  *      @tag: tag
295  *
296  *      LOCKING:
297  *      None.
298  *
299  *      Build ATA taskfile @tf for read/write request described by
300  *      @block, @n_block, @tf_flags and @tag on @dev.
301  *
302  *      RETURNS:
303  *
304  *      0 on success, -ERANGE if the request is too large for @dev,
305  *      -EINVAL if the request is invalid.
306  */
307 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
308                     u64 block, u32 n_block, unsigned int tf_flags,
309                     unsigned int tag)
310 {
311         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
312         tf->flags |= tf_flags;
313
314         if ((dev->flags & (ATA_DFLAG_PIO | ATA_DFLAG_NCQ_OFF |
315                            ATA_DFLAG_NCQ)) == ATA_DFLAG_NCQ &&
316             likely(tag != ATA_TAG_INTERNAL)) {
317                 /* yay, NCQ */
318                 if (!lba_48_ok(block, n_block))
319                         return -ERANGE;
320
321                 tf->protocol = ATA_PROT_NCQ;
322                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
323
324                 if (tf->flags & ATA_TFLAG_WRITE)
325                         tf->command = ATA_CMD_FPDMA_WRITE;
326                 else
327                         tf->command = ATA_CMD_FPDMA_READ;
328
329                 tf->nsect = tag << 3;
330                 tf->hob_feature = (n_block >> 8) & 0xff;
331                 tf->feature = n_block & 0xff;
332
333                 tf->hob_lbah = (block >> 40) & 0xff;
334                 tf->hob_lbam = (block >> 32) & 0xff;
335                 tf->hob_lbal = (block >> 24) & 0xff;
336                 tf->lbah = (block >> 16) & 0xff;
337                 tf->lbam = (block >> 8) & 0xff;
338                 tf->lbal = block & 0xff;
339
340                 tf->device = 1 << 6;
341                 if (tf->flags & ATA_TFLAG_FUA)
342                         tf->device |= 1 << 7;
343         } else if (dev->flags & ATA_DFLAG_LBA) {
344                 tf->flags |= ATA_TFLAG_LBA;
345
346                 if (lba_28_ok(block, n_block)) {
347                         /* use LBA28 */
348                         tf->device |= (block >> 24) & 0xf;
349                 } else if (lba_48_ok(block, n_block)) {
350                         if (!(dev->flags & ATA_DFLAG_LBA48))
351                                 return -ERANGE;
352
353                         /* use LBA48 */
354                         tf->flags |= ATA_TFLAG_LBA48;
355
356                         tf->hob_nsect = (n_block >> 8) & 0xff;
357
358                         tf->hob_lbah = (block >> 40) & 0xff;
359                         tf->hob_lbam = (block >> 32) & 0xff;
360                         tf->hob_lbal = (block >> 24) & 0xff;
361                 } else
362                         /* request too large even for LBA48 */
363                         return -ERANGE;
364
365                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
366                         return -EINVAL;
367
368                 tf->nsect = n_block & 0xff;
369
370                 tf->lbah = (block >> 16) & 0xff;
371                 tf->lbam = (block >> 8) & 0xff;
372                 tf->lbal = block & 0xff;
373
374                 tf->device |= ATA_LBA;
375         } else {
376                 /* CHS */
377                 u32 sect, head, cyl, track;
378
379                 /* The request -may- be too large for CHS addressing. */
380                 if (!lba_28_ok(block, n_block))
381                         return -ERANGE;
382
383                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
384                         return -EINVAL;
385
386                 /* Convert LBA to CHS */
387                 track = (u32)block / dev->sectors;
388                 cyl   = track / dev->heads;
389                 head  = track % dev->heads;
390                 sect  = (u32)block % dev->sectors + 1;
391
392                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
393                         (u32)block, track, cyl, head, sect);
394
395                 /* Check whether the converted CHS can fit.
396                    Cylinder: 0-65535
397                    Head: 0-15
398                    Sector: 1-255*/
399                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
400                         return -ERANGE;
401
402                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
403                 tf->lbal = sect;
404                 tf->lbam = cyl;
405                 tf->lbah = cyl >> 8;
406                 tf->device |= head;
407         }
408
409         return 0;
410 }
411
412 /**
413  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
414  *      @pio_mask: pio_mask
415  *      @mwdma_mask: mwdma_mask
416  *      @udma_mask: udma_mask
417  *
418  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
419  *      unsigned int xfer_mask.
420  *
421  *      LOCKING:
422  *      None.
423  *
424  *      RETURNS:
425  *      Packed xfer_mask.
426  */
427 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
428                                       unsigned int mwdma_mask,
429                                       unsigned int udma_mask)
430 {
431         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
432                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
433                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
434 }
435
436 /**
437  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
438  *      @xfer_mask: xfer_mask to unpack
439  *      @pio_mask: resulting pio_mask
440  *      @mwdma_mask: resulting mwdma_mask
441  *      @udma_mask: resulting udma_mask
442  *
443  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
444  *      Any NULL distination masks will be ignored.
445  */
446 static void ata_unpack_xfermask(unsigned int xfer_mask,
447                                 unsigned int *pio_mask,
448                                 unsigned int *mwdma_mask,
449                                 unsigned int *udma_mask)
450 {
451         if (pio_mask)
452                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
453         if (mwdma_mask)
454                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
455         if (udma_mask)
456                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
457 }
458
459 static const struct ata_xfer_ent {
460         int shift, bits;
461         u8 base;
462 } ata_xfer_tbl[] = {
463         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
464         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
465         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
466         { -1, },
467 };
468
469 /**
470  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
471  *      @xfer_mask: xfer_mask of interest
472  *
473  *      Return matching XFER_* value for @xfer_mask.  Only the highest
474  *      bit of @xfer_mask is considered.
475  *
476  *      LOCKING:
477  *      None.
478  *
479  *      RETURNS:
480  *      Matching XFER_* value, 0 if no match found.
481  */
482 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
483 {
484         int highbit = fls(xfer_mask) - 1;
485         const struct ata_xfer_ent *ent;
486
487         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
488                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
489                         return ent->base + highbit - ent->shift;
490         return 0;
491 }
492
493 /**
494  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
495  *      @xfer_mode: XFER_* of interest
496  *
497  *      Return matching xfer_mask for @xfer_mode.
498  *
499  *      LOCKING:
500  *      None.
501  *
502  *      RETURNS:
503  *      Matching xfer_mask, 0 if no match found.
504  */
505 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
506 {
507         const struct ata_xfer_ent *ent;
508
509         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
510                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
511                         return 1 << (ent->shift + xfer_mode - ent->base);
512         return 0;
513 }
514
515 /**
516  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
517  *      @xfer_mode: XFER_* of interest
518  *
519  *      Return matching xfer_shift for @xfer_mode.
520  *
521  *      LOCKING:
522  *      None.
523  *
524  *      RETURNS:
525  *      Matching xfer_shift, -1 if no match found.
526  */
527 static int ata_xfer_mode2shift(unsigned int xfer_mode)
528 {
529         const struct ata_xfer_ent *ent;
530
531         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
532                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
533                         return ent->shift;
534         return -1;
535 }
536
537 /**
538  *      ata_mode_string - convert xfer_mask to string
539  *      @xfer_mask: mask of bits supported; only highest bit counts.
540  *
541  *      Determine string which represents the highest speed
542  *      (highest bit in @modemask).
543  *
544  *      LOCKING:
545  *      None.
546  *
547  *      RETURNS:
548  *      Constant C string representing highest speed listed in
549  *      @mode_mask, or the constant C string "<n/a>".
550  */
551 static const char *ata_mode_string(unsigned int xfer_mask)
552 {
553         static const char * const xfer_mode_str[] = {
554                 "PIO0",
555                 "PIO1",
556                 "PIO2",
557                 "PIO3",
558                 "PIO4",
559                 "PIO5",
560                 "PIO6",
561                 "MWDMA0",
562                 "MWDMA1",
563                 "MWDMA2",
564                 "MWDMA3",
565                 "MWDMA4",
566                 "UDMA/16",
567                 "UDMA/25",
568                 "UDMA/33",
569                 "UDMA/44",
570                 "UDMA/66",
571                 "UDMA/100",
572                 "UDMA/133",
573                 "UDMA7",
574         };
575         int highbit;
576
577         highbit = fls(xfer_mask) - 1;
578         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
579                 return xfer_mode_str[highbit];
580         return "<n/a>";
581 }
582
583 static const char *sata_spd_string(unsigned int spd)
584 {
585         static const char * const spd_str[] = {
586                 "1.5 Gbps",
587                 "3.0 Gbps",
588         };
589
590         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
591                 return "<unknown>";
592         return spd_str[spd - 1];
593 }
594
595 void ata_dev_disable(struct ata_device *dev)
596 {
597         if (ata_dev_enabled(dev) && ata_msg_drv(dev->ap)) {
598                 ata_dev_printk(dev, KERN_WARNING, "disabled\n");
599                 dev->class++;
600         }
601 }
602
603 /**
604  *      ata_pio_devchk - PATA device presence detection
605  *      @ap: ATA channel to examine
606  *      @device: Device to examine (starting at zero)
607  *
608  *      This technique was originally described in
609  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
610  *      later found its way into the ATA/ATAPI spec.
611  *
612  *      Write a pattern to the ATA shadow registers,
613  *      and if a device is present, it will respond by
614  *      correctly storing and echoing back the
615  *      ATA shadow register contents.
616  *
617  *      LOCKING:
618  *      caller.
619  */
620
621 static unsigned int ata_pio_devchk(struct ata_port *ap,
622                                    unsigned int device)
623 {
624         struct ata_ioports *ioaddr = &ap->ioaddr;
625         u8 nsect, lbal;
626
627         ap->ops->dev_select(ap, device);
628
629         outb(0x55, ioaddr->nsect_addr);
630         outb(0xaa, ioaddr->lbal_addr);
631
632         outb(0xaa, ioaddr->nsect_addr);
633         outb(0x55, ioaddr->lbal_addr);
634
635         outb(0x55, ioaddr->nsect_addr);
636         outb(0xaa, ioaddr->lbal_addr);
637
638         nsect = inb(ioaddr->nsect_addr);
639         lbal = inb(ioaddr->lbal_addr);
640
641         if ((nsect == 0x55) && (lbal == 0xaa))
642                 return 1;       /* we found a device */
643
644         return 0;               /* nothing found */
645 }
646
647 /**
648  *      ata_mmio_devchk - PATA device presence detection
649  *      @ap: ATA channel to examine
650  *      @device: Device to examine (starting at zero)
651  *
652  *      This technique was originally described in
653  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
654  *      later found its way into the ATA/ATAPI spec.
655  *
656  *      Write a pattern to the ATA shadow registers,
657  *      and if a device is present, it will respond by
658  *      correctly storing and echoing back the
659  *      ATA shadow register contents.
660  *
661  *      LOCKING:
662  *      caller.
663  */
664
665 static unsigned int ata_mmio_devchk(struct ata_port *ap,
666                                     unsigned int device)
667 {
668         struct ata_ioports *ioaddr = &ap->ioaddr;
669         u8 nsect, lbal;
670
671         ap->ops->dev_select(ap, device);
672
673         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
674         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
675
676         writeb(0xaa, (void __iomem *) ioaddr->nsect_addr);
677         writeb(0x55, (void __iomem *) ioaddr->lbal_addr);
678
679         writeb(0x55, (void __iomem *) ioaddr->nsect_addr);
680         writeb(0xaa, (void __iomem *) ioaddr->lbal_addr);
681
682         nsect = readb((void __iomem *) ioaddr->nsect_addr);
683         lbal = readb((void __iomem *) ioaddr->lbal_addr);
684
685         if ((nsect == 0x55) && (lbal == 0xaa))
686                 return 1;       /* we found a device */
687
688         return 0;               /* nothing found */
689 }
690
691 /**
692  *      ata_devchk - PATA device presence detection
693  *      @ap: ATA channel to examine
694  *      @device: Device to examine (starting at zero)
695  *
696  *      Dispatch ATA device presence detection, depending
697  *      on whether we are using PIO or MMIO to talk to the
698  *      ATA shadow registers.
699  *
700  *      LOCKING:
701  *      caller.
702  */
703
704 static unsigned int ata_devchk(struct ata_port *ap,
705                                     unsigned int device)
706 {
707         if (ap->flags & ATA_FLAG_MMIO)
708                 return ata_mmio_devchk(ap, device);
709         return ata_pio_devchk(ap, device);
710 }
711
712 /**
713  *      ata_dev_classify - determine device type based on ATA-spec signature
714  *      @tf: ATA taskfile register set for device to be identified
715  *
716  *      Determine from taskfile register contents whether a device is
717  *      ATA or ATAPI, as per "Signature and persistence" section
718  *      of ATA/PI spec (volume 1, sect 5.14).
719  *
720  *      LOCKING:
721  *      None.
722  *
723  *      RETURNS:
724  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
725  *      the event of failure.
726  */
727
728 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
729 {
730         /* Apple's open source Darwin code hints that some devices only
731          * put a proper signature into the LBA mid/high registers,
732          * So, we only check those.  It's sufficient for uniqueness.
733          */
734
735         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
736             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
737                 DPRINTK("found ATA device by sig\n");
738                 return ATA_DEV_ATA;
739         }
740
741         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
742             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
743                 DPRINTK("found ATAPI device by sig\n");
744                 return ATA_DEV_ATAPI;
745         }
746
747         DPRINTK("unknown device\n");
748         return ATA_DEV_UNKNOWN;
749 }
750
751 /**
752  *      ata_dev_try_classify - Parse returned ATA device signature
753  *      @ap: ATA channel to examine
754  *      @device: Device to examine (starting at zero)
755  *      @r_err: Value of error register on completion
756  *
757  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
758  *      an ATA/ATAPI-defined set of values is placed in the ATA
759  *      shadow registers, indicating the results of device detection
760  *      and diagnostics.
761  *
762  *      Select the ATA device, and read the values from the ATA shadow
763  *      registers.  Then parse according to the Error register value,
764  *      and the spec-defined values examined by ata_dev_classify().
765  *
766  *      LOCKING:
767  *      caller.
768  *
769  *      RETURNS:
770  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
771  */
772
773 static unsigned int
774 ata_dev_try_classify(struct ata_port *ap, unsigned int device, u8 *r_err)
775 {
776         struct ata_taskfile tf;
777         unsigned int class;
778         u8 err;
779
780         ap->ops->dev_select(ap, device);
781
782         memset(&tf, 0, sizeof(tf));
783
784         ap->ops->tf_read(ap, &tf);
785         err = tf.feature;
786         if (r_err)
787                 *r_err = err;
788
789         /* see if device passed diags: if master then continue and warn later */
790         if (err == 0 && device == 0)
791                 /* diagnostic fail : do nothing _YET_ */
792                 ap->device[device].horkage |= ATA_HORKAGE_DIAGNOSTIC;
793         else if (err == 1)
794                 /* do nothing */ ;
795         else if ((device == 0) && (err == 0x81))
796                 /* do nothing */ ;
797         else
798                 return ATA_DEV_NONE;
799
800         /* determine if device is ATA or ATAPI */
801         class = ata_dev_classify(&tf);
802
803         if (class == ATA_DEV_UNKNOWN)
804                 return ATA_DEV_NONE;
805         if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
806                 return ATA_DEV_NONE;
807         return class;
808 }
809
810 /**
811  *      ata_id_string - Convert IDENTIFY DEVICE page into string
812  *      @id: IDENTIFY DEVICE results we will examine
813  *      @s: string into which data is output
814  *      @ofs: offset into identify device page
815  *      @len: length of string to return. must be an even number.
816  *
817  *      The strings in the IDENTIFY DEVICE page are broken up into
818  *      16-bit chunks.  Run through the string, and output each
819  *      8-bit chunk linearly, regardless of platform.
820  *
821  *      LOCKING:
822  *      caller.
823  */
824
825 void ata_id_string(const u16 *id, unsigned char *s,
826                    unsigned int ofs, unsigned int len)
827 {
828         unsigned int c;
829
830         while (len > 0) {
831                 c = id[ofs] >> 8;
832                 *s = c;
833                 s++;
834
835                 c = id[ofs] & 0xff;
836                 *s = c;
837                 s++;
838
839                 ofs++;
840                 len -= 2;
841         }
842 }
843
844 /**
845  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
846  *      @id: IDENTIFY DEVICE results we will examine
847  *      @s: string into which data is output
848  *      @ofs: offset into identify device page
849  *      @len: length of string to return. must be an odd number.
850  *
851  *      This function is identical to ata_id_string except that it
852  *      trims trailing spaces and terminates the resulting string with
853  *      null.  @len must be actual maximum length (even number) + 1.
854  *
855  *      LOCKING:
856  *      caller.
857  */
858 void ata_id_c_string(const u16 *id, unsigned char *s,
859                      unsigned int ofs, unsigned int len)
860 {
861         unsigned char *p;
862
863         WARN_ON(!(len & 1));
864
865         ata_id_string(id, s, ofs, len - 1);
866
867         p = s + strnlen(s, len - 1);
868         while (p > s && p[-1] == ' ')
869                 p--;
870         *p = '\0';
871 }
872
873 static u64 ata_id_n_sectors(const u16 *id)
874 {
875         if (ata_id_has_lba(id)) {
876                 if (ata_id_has_lba48(id))
877                         return ata_id_u64(id, 100);
878                 else
879                         return ata_id_u32(id, 60);
880         } else {
881                 if (ata_id_current_chs_valid(id))
882                         return ata_id_u32(id, 57);
883                 else
884                         return id[1] * id[3] * id[6];
885         }
886 }
887
888 /**
889  *      ata_noop_dev_select - Select device 0/1 on ATA bus
890  *      @ap: ATA channel to manipulate
891  *      @device: ATA device (numbered from zero) to select
892  *
893  *      This function performs no actual function.
894  *
895  *      May be used as the dev_select() entry in ata_port_operations.
896  *
897  *      LOCKING:
898  *      caller.
899  */
900 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
901 {
902 }
903
904
905 /**
906  *      ata_std_dev_select - Select device 0/1 on ATA bus
907  *      @ap: ATA channel to manipulate
908  *      @device: ATA device (numbered from zero) to select
909  *
910  *      Use the method defined in the ATA specification to
911  *      make either device 0, or device 1, active on the
912  *      ATA channel.  Works with both PIO and MMIO.
913  *
914  *      May be used as the dev_select() entry in ata_port_operations.
915  *
916  *      LOCKING:
917  *      caller.
918  */
919
920 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
921 {
922         u8 tmp;
923
924         if (device == 0)
925                 tmp = ATA_DEVICE_OBS;
926         else
927                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
928
929         if (ap->flags & ATA_FLAG_MMIO) {
930                 writeb(tmp, (void __iomem *) ap->ioaddr.device_addr);
931         } else {
932                 outb(tmp, ap->ioaddr.device_addr);
933         }
934         ata_pause(ap);          /* needed; also flushes, for mmio */
935 }
936
937 /**
938  *      ata_dev_select - Select device 0/1 on ATA bus
939  *      @ap: ATA channel to manipulate
940  *      @device: ATA device (numbered from zero) to select
941  *      @wait: non-zero to wait for Status register BSY bit to clear
942  *      @can_sleep: non-zero if context allows sleeping
943  *
944  *      Use the method defined in the ATA specification to
945  *      make either device 0, or device 1, active on the
946  *      ATA channel.
947  *
948  *      This is a high-level version of ata_std_dev_select(),
949  *      which additionally provides the services of inserting
950  *      the proper pauses and status polling, where needed.
951  *
952  *      LOCKING:
953  *      caller.
954  */
955
956 void ata_dev_select(struct ata_port *ap, unsigned int device,
957                            unsigned int wait, unsigned int can_sleep)
958 {
959         if (ata_msg_probe(ap))
960                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, ata%u: "
961                                 "device %u, wait %u\n", ap->id, device, wait);
962
963         if (wait)
964                 ata_wait_idle(ap);
965
966         ap->ops->dev_select(ap, device);
967
968         if (wait) {
969                 if (can_sleep && ap->device[device].class == ATA_DEV_ATAPI)
970                         msleep(150);
971                 ata_wait_idle(ap);
972         }
973 }
974
975 /**
976  *      ata_dump_id - IDENTIFY DEVICE info debugging output
977  *      @id: IDENTIFY DEVICE page to dump
978  *
979  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
980  *      page.
981  *
982  *      LOCKING:
983  *      caller.
984  */
985
986 static inline void ata_dump_id(const u16 *id)
987 {
988         DPRINTK("49==0x%04x  "
989                 "53==0x%04x  "
990                 "63==0x%04x  "
991                 "64==0x%04x  "
992                 "75==0x%04x  \n",
993                 id[49],
994                 id[53],
995                 id[63],
996                 id[64],
997                 id[75]);
998         DPRINTK("80==0x%04x  "
999                 "81==0x%04x  "
1000                 "82==0x%04x  "
1001                 "83==0x%04x  "
1002                 "84==0x%04x  \n",
1003                 id[80],
1004                 id[81],
1005                 id[82],
1006                 id[83],
1007                 id[84]);
1008         DPRINTK("88==0x%04x  "
1009                 "93==0x%04x\n",
1010                 id[88],
1011                 id[93]);
1012 }
1013
1014 /**
1015  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
1016  *      @id: IDENTIFY data to compute xfer mask from
1017  *
1018  *      Compute the xfermask for this device. This is not as trivial
1019  *      as it seems if we must consider early devices correctly.
1020  *
1021  *      FIXME: pre IDE drive timing (do we care ?).
1022  *
1023  *      LOCKING:
1024  *      None.
1025  *
1026  *      RETURNS:
1027  *      Computed xfermask
1028  */
1029 static unsigned int ata_id_xfermask(const u16 *id)
1030 {
1031         unsigned int pio_mask, mwdma_mask, udma_mask;
1032
1033         /* Usual case. Word 53 indicates word 64 is valid */
1034         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1035                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1036                 pio_mask <<= 3;
1037                 pio_mask |= 0x7;
1038         } else {
1039                 /* If word 64 isn't valid then Word 51 high byte holds
1040                  * the PIO timing number for the maximum. Turn it into
1041                  * a mask.
1042                  */
1043                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1044                 if (mode < 5)   /* Valid PIO range */
1045                         pio_mask = (2 << mode) - 1;
1046                 else
1047                         pio_mask = 1;
1048
1049                 /* But wait.. there's more. Design your standards by
1050                  * committee and you too can get a free iordy field to
1051                  * process. However its the speeds not the modes that
1052                  * are supported... Note drivers using the timing API
1053                  * will get this right anyway
1054                  */
1055         }
1056
1057         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1058
1059         if (ata_id_is_cfa(id)) {
1060                 /*
1061                  *      Process compact flash extended modes
1062                  */
1063                 int pio = id[163] & 0x7;
1064                 int dma = (id[163] >> 3) & 7;
1065
1066                 if (pio)
1067                         pio_mask |= (1 << 5);
1068                 if (pio > 1)
1069                         pio_mask |= (1 << 6);
1070                 if (dma)
1071                         mwdma_mask |= (1 << 3);
1072                 if (dma > 1)
1073                         mwdma_mask |= (1 << 4);
1074         }
1075
1076         udma_mask = 0;
1077         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1078                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1079
1080         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1081 }
1082
1083 /**
1084  *      ata_port_queue_task - Queue port_task
1085  *      @ap: The ata_port to queue port_task for
1086  *      @fn: workqueue function to be scheduled
1087  *      @data: data for @fn to use
1088  *      @delay: delay time for workqueue function
1089  *
1090  *      Schedule @fn(@data) for execution after @delay jiffies using
1091  *      port_task.  There is one port_task per port and it's the
1092  *      user(low level driver)'s responsibility to make sure that only
1093  *      one task is active at any given time.
1094  *
1095  *      libata core layer takes care of synchronization between
1096  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1097  *      synchronization.
1098  *
1099  *      LOCKING:
1100  *      Inherited from caller.
1101  */
1102 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1103                          unsigned long delay)
1104 {
1105         int rc;
1106
1107         if (ap->pflags & ATA_PFLAG_FLUSH_PORT_TASK)
1108                 return;
1109
1110         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1111         ap->port_task_data = data;
1112
1113         rc = queue_delayed_work(ata_wq, &ap->port_task, delay);
1114
1115         /* rc == 0 means that another user is using port task */
1116         WARN_ON(rc == 0);
1117 }
1118
1119 /**
1120  *      ata_port_flush_task - Flush port_task
1121  *      @ap: The ata_port to flush port_task for
1122  *
1123  *      After this function completes, port_task is guranteed not to
1124  *      be running or scheduled.
1125  *
1126  *      LOCKING:
1127  *      Kernel thread context (may sleep)
1128  */
1129 void ata_port_flush_task(struct ata_port *ap)
1130 {
1131         unsigned long flags;
1132
1133         DPRINTK("ENTER\n");
1134
1135         spin_lock_irqsave(ap->lock, flags);
1136         ap->pflags |= ATA_PFLAG_FLUSH_PORT_TASK;
1137         spin_unlock_irqrestore(ap->lock, flags);
1138
1139         DPRINTK("flush #1\n");
1140         flush_workqueue(ata_wq);
1141
1142         /*
1143          * At this point, if a task is running, it's guaranteed to see
1144          * the FLUSH flag; thus, it will never queue pio tasks again.
1145          * Cancel and flush.
1146          */
1147         if (!cancel_delayed_work(&ap->port_task)) {
1148                 if (ata_msg_ctl(ap))
1149                         ata_port_printk(ap, KERN_DEBUG, "%s: flush #2\n",
1150                                         __FUNCTION__);
1151                 flush_workqueue(ata_wq);
1152         }
1153
1154         spin_lock_irqsave(ap->lock, flags);
1155         ap->pflags &= ~ATA_PFLAG_FLUSH_PORT_TASK;
1156         spin_unlock_irqrestore(ap->lock, flags);
1157
1158         if (ata_msg_ctl(ap))
1159                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1160 }
1161
1162 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1163 {
1164         struct completion *waiting = qc->private_data;
1165
1166         complete(waiting);
1167 }
1168
1169 /**
1170  *      ata_exec_internal_sg - execute libata internal command
1171  *      @dev: Device to which the command is sent
1172  *      @tf: Taskfile registers for the command and the result
1173  *      @cdb: CDB for packet command
1174  *      @dma_dir: Data tranfer direction of the command
1175  *      @sg: sg list for the data buffer of the command
1176  *      @n_elem: Number of sg entries
1177  *
1178  *      Executes libata internal command with timeout.  @tf contains
1179  *      command on entry and result on return.  Timeout and error
1180  *      conditions are reported via return value.  No recovery action
1181  *      is taken after a command times out.  It's caller's duty to
1182  *      clean up after timeout.
1183  *
1184  *      LOCKING:
1185  *      None.  Should be called with kernel context, might sleep.
1186  *
1187  *      RETURNS:
1188  *      Zero on success, AC_ERR_* mask on failure
1189  */
1190 unsigned ata_exec_internal_sg(struct ata_device *dev,
1191                               struct ata_taskfile *tf, const u8 *cdb,
1192                               int dma_dir, struct scatterlist *sg,
1193                               unsigned int n_elem)
1194 {
1195         struct ata_port *ap = dev->ap;
1196         u8 command = tf->command;
1197         struct ata_queued_cmd *qc;
1198         unsigned int tag, preempted_tag;
1199         u32 preempted_sactive, preempted_qc_active;
1200         DECLARE_COMPLETION_ONSTACK(wait);
1201         unsigned long flags;
1202         unsigned int err_mask;
1203         int rc;
1204
1205         spin_lock_irqsave(ap->lock, flags);
1206
1207         /* no internal command while frozen */
1208         if (ap->pflags & ATA_PFLAG_FROZEN) {
1209                 spin_unlock_irqrestore(ap->lock, flags);
1210                 return AC_ERR_SYSTEM;
1211         }
1212
1213         /* initialize internal qc */
1214
1215         /* XXX: Tag 0 is used for drivers with legacy EH as some
1216          * drivers choke if any other tag is given.  This breaks
1217          * ata_tag_internal() test for those drivers.  Don't use new
1218          * EH stuff without converting to it.
1219          */
1220         if (ap->ops->error_handler)
1221                 tag = ATA_TAG_INTERNAL;
1222         else
1223                 tag = 0;
1224
1225         if (test_and_set_bit(tag, &ap->qc_allocated))
1226                 BUG();
1227         qc = __ata_qc_from_tag(ap, tag);
1228
1229         qc->tag = tag;
1230         qc->scsicmd = NULL;
1231         qc->ap = ap;
1232         qc->dev = dev;
1233         ata_qc_reinit(qc);
1234
1235         preempted_tag = ap->active_tag;
1236         preempted_sactive = ap->sactive;
1237         preempted_qc_active = ap->qc_active;
1238         ap->active_tag = ATA_TAG_POISON;
1239         ap->sactive = 0;
1240         ap->qc_active = 0;
1241
1242         /* prepare & issue qc */
1243         qc->tf = *tf;
1244         if (cdb)
1245                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1246         qc->flags |= ATA_QCFLAG_RESULT_TF;
1247         qc->dma_dir = dma_dir;
1248         if (dma_dir != DMA_NONE) {
1249                 unsigned int i, buflen = 0;
1250
1251                 for (i = 0; i < n_elem; i++)
1252                         buflen += sg[i].length;
1253
1254                 ata_sg_init(qc, sg, n_elem);
1255                 qc->nbytes = buflen;
1256         }
1257
1258         qc->private_data = &wait;
1259         qc->complete_fn = ata_qc_complete_internal;
1260
1261         ata_qc_issue(qc);
1262
1263         spin_unlock_irqrestore(ap->lock, flags);
1264
1265         rc = wait_for_completion_timeout(&wait, ata_probe_timeout);
1266
1267         ata_port_flush_task(ap);
1268
1269         if (!rc) {
1270                 spin_lock_irqsave(ap->lock, flags);
1271
1272                 /* We're racing with irq here.  If we lose, the
1273                  * following test prevents us from completing the qc
1274                  * twice.  If we win, the port is frozen and will be
1275                  * cleaned up by ->post_internal_cmd().
1276                  */
1277                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1278                         qc->err_mask |= AC_ERR_TIMEOUT;
1279
1280                         if (ap->ops->error_handler)
1281                                 ata_port_freeze(ap);
1282                         else
1283                                 ata_qc_complete(qc);
1284
1285                         if (ata_msg_warn(ap))
1286                                 ata_dev_printk(dev, KERN_WARNING,
1287                                         "qc timeout (cmd 0x%x)\n", command);
1288                 }
1289
1290                 spin_unlock_irqrestore(ap->lock, flags);
1291         }
1292
1293         /* do post_internal_cmd */
1294         if (ap->ops->post_internal_cmd)
1295                 ap->ops->post_internal_cmd(qc);
1296
1297         if ((qc->flags & ATA_QCFLAG_FAILED) && !qc->err_mask) {
1298                 if (ata_msg_warn(ap))
1299                         ata_dev_printk(dev, KERN_WARNING,
1300                                 "zero err_mask for failed "
1301                                 "internal command, assuming AC_ERR_OTHER\n");
1302                 qc->err_mask |= AC_ERR_OTHER;
1303         }
1304
1305         /* finish up */
1306         spin_lock_irqsave(ap->lock, flags);
1307
1308         *tf = qc->result_tf;
1309         err_mask = qc->err_mask;
1310
1311         ata_qc_free(qc);
1312         ap->active_tag = preempted_tag;
1313         ap->sactive = preempted_sactive;
1314         ap->qc_active = preempted_qc_active;
1315
1316         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1317          * Until those drivers are fixed, we detect the condition
1318          * here, fail the command with AC_ERR_SYSTEM and reenable the
1319          * port.
1320          *
1321          * Note that this doesn't change any behavior as internal
1322          * command failure results in disabling the device in the
1323          * higher layer for LLDDs without new reset/EH callbacks.
1324          *
1325          * Kill the following code as soon as those drivers are fixed.
1326          */
1327         if (ap->flags & ATA_FLAG_DISABLED) {
1328                 err_mask |= AC_ERR_SYSTEM;
1329                 ata_port_probe(ap);
1330         }
1331
1332         spin_unlock_irqrestore(ap->lock, flags);
1333
1334         return err_mask;
1335 }
1336
1337 /**
1338  *      ata_exec_internal - execute libata internal command
1339  *      @dev: Device to which the command is sent
1340  *      @tf: Taskfile registers for the command and the result
1341  *      @cdb: CDB for packet command
1342  *      @dma_dir: Data tranfer direction of the command
1343  *      @buf: Data buffer of the command
1344  *      @buflen: Length of data buffer
1345  *
1346  *      Wrapper around ata_exec_internal_sg() which takes simple
1347  *      buffer instead of sg list.
1348  *
1349  *      LOCKING:
1350  *      None.  Should be called with kernel context, might sleep.
1351  *
1352  *      RETURNS:
1353  *      Zero on success, AC_ERR_* mask on failure
1354  */
1355 unsigned ata_exec_internal(struct ata_device *dev,
1356                            struct ata_taskfile *tf, const u8 *cdb,
1357                            int dma_dir, void *buf, unsigned int buflen)
1358 {
1359         struct scatterlist *psg = NULL, sg;
1360         unsigned int n_elem = 0;
1361
1362         if (dma_dir != DMA_NONE) {
1363                 WARN_ON(!buf);
1364                 sg_init_one(&sg, buf, buflen);
1365                 psg = &sg;
1366                 n_elem++;
1367         }
1368
1369         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem);
1370 }
1371
1372 /**
1373  *      ata_do_simple_cmd - execute simple internal command
1374  *      @dev: Device to which the command is sent
1375  *      @cmd: Opcode to execute
1376  *
1377  *      Execute a 'simple' command, that only consists of the opcode
1378  *      'cmd' itself, without filling any other registers
1379  *
1380  *      LOCKING:
1381  *      Kernel thread context (may sleep).
1382  *
1383  *      RETURNS:
1384  *      Zero on success, AC_ERR_* mask on failure
1385  */
1386 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1387 {
1388         struct ata_taskfile tf;
1389
1390         ata_tf_init(dev, &tf);
1391
1392         tf.command = cmd;
1393         tf.flags |= ATA_TFLAG_DEVICE;
1394         tf.protocol = ATA_PROT_NODATA;
1395
1396         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1397 }
1398
1399 /**
1400  *      ata_pio_need_iordy      -       check if iordy needed
1401  *      @adev: ATA device
1402  *
1403  *      Check if the current speed of the device requires IORDY. Used
1404  *      by various controllers for chip configuration.
1405  */
1406
1407 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1408 {
1409         int pio;
1410         int speed = adev->pio_mode - XFER_PIO_0;
1411
1412         if (speed < 2)
1413                 return 0;
1414         if (speed > 2)
1415                 return 1;
1416
1417         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1418
1419         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1420                 pio = adev->id[ATA_ID_EIDE_PIO];
1421                 /* Is the speed faster than the drive allows non IORDY ? */
1422                 if (pio) {
1423                         /* This is cycle times not frequency - watch the logic! */
1424                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1425                                 return 1;
1426                         return 0;
1427                 }
1428         }
1429         return 0;
1430 }
1431
1432 /**
1433  *      ata_dev_read_id - Read ID data from the specified device
1434  *      @dev: target device
1435  *      @p_class: pointer to class of the target device (may be changed)
1436  *      @flags: ATA_READID_* flags
1437  *      @id: buffer to read IDENTIFY data into
1438  *
1439  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1440  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1441  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1442  *      for pre-ATA4 drives.
1443  *
1444  *      LOCKING:
1445  *      Kernel thread context (may sleep)
1446  *
1447  *      RETURNS:
1448  *      0 on success, -errno otherwise.
1449  */
1450 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1451                     unsigned int flags, u16 *id)
1452 {
1453         struct ata_port *ap = dev->ap;
1454         unsigned int class = *p_class;
1455         struct ata_taskfile tf;
1456         unsigned int err_mask = 0;
1457         const char *reason;
1458         int rc;
1459
1460         if (ata_msg_ctl(ap))
1461                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER, host %u, dev %u\n",
1462                                __FUNCTION__, ap->id, dev->devno);
1463
1464         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1465
1466  retry:
1467         ata_tf_init(dev, &tf);
1468
1469         switch (class) {
1470         case ATA_DEV_ATA:
1471                 tf.command = ATA_CMD_ID_ATA;
1472                 break;
1473         case ATA_DEV_ATAPI:
1474                 tf.command = ATA_CMD_ID_ATAPI;
1475                 break;
1476         default:
1477                 rc = -ENODEV;
1478                 reason = "unsupported class";
1479                 goto err_out;
1480         }
1481
1482         tf.protocol = ATA_PROT_PIO;
1483         tf.flags |= ATA_TFLAG_POLLING; /* for polling presence detection */
1484
1485         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1486                                      id, sizeof(id[0]) * ATA_ID_WORDS);
1487         if (err_mask) {
1488                 if (err_mask & AC_ERR_NODEV_HINT) {
1489                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1490                                 ap->id, dev->devno);
1491                         return -ENOENT;
1492                 }
1493
1494                 rc = -EIO;
1495                 reason = "I/O error";
1496                 goto err_out;
1497         }
1498
1499         swap_buf_le16(id, ATA_ID_WORDS);
1500
1501         /* sanity check */
1502         rc = -EINVAL;
1503         reason = "device reports illegal type";
1504
1505         if (class == ATA_DEV_ATA) {
1506                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1507                         goto err_out;
1508         } else {
1509                 if (ata_id_is_ata(id))
1510                         goto err_out;
1511         }
1512
1513         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1514                 /*
1515                  * The exact sequence expected by certain pre-ATA4 drives is:
1516                  * SRST RESET
1517                  * IDENTIFY
1518                  * INITIALIZE DEVICE PARAMETERS
1519                  * anything else..
1520                  * Some drives were very specific about that exact sequence.
1521                  */
1522                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1523                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
1524                         if (err_mask) {
1525                                 rc = -EIO;
1526                                 reason = "INIT_DEV_PARAMS failed";
1527                                 goto err_out;
1528                         }
1529
1530                         /* current CHS translation info (id[53-58]) might be
1531                          * changed. reread the identify device info.
1532                          */
1533                         flags &= ~ATA_READID_POSTRESET;
1534                         goto retry;
1535                 }
1536         }
1537
1538         *p_class = class;
1539
1540         return 0;
1541
1542  err_out:
1543         if (ata_msg_warn(ap))
1544                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
1545                                "(%s, err_mask=0x%x)\n", reason, err_mask);
1546         return rc;
1547 }
1548
1549 static inline u8 ata_dev_knobble(struct ata_device *dev)
1550 {
1551         return ((dev->ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1552 }
1553
1554 static void ata_dev_config_ncq(struct ata_device *dev,
1555                                char *desc, size_t desc_sz)
1556 {
1557         struct ata_port *ap = dev->ap;
1558         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
1559
1560         if (!ata_id_has_ncq(dev->id)) {
1561                 desc[0] = '\0';
1562                 return;
1563         }
1564         if (ata_device_blacklisted(dev) & ATA_HORKAGE_NONCQ) {
1565                 snprintf(desc, desc_sz, "NCQ (not used)");
1566                 return;
1567         }
1568         if (ap->flags & ATA_FLAG_NCQ) {
1569                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
1570                 dev->flags |= ATA_DFLAG_NCQ;
1571         }
1572
1573         if (hdepth >= ddepth)
1574                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
1575         else
1576                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
1577 }
1578
1579 static void ata_set_port_max_cmd_len(struct ata_port *ap)
1580 {
1581         int i;
1582
1583         if (ap->scsi_host) {
1584                 unsigned int len = 0;
1585
1586                 for (i = 0; i < ATA_MAX_DEVICES; i++)
1587                         len = max(len, ap->device[i].cdb_len);
1588
1589                 ap->scsi_host->max_cmd_len = len;
1590         }
1591 }
1592
1593 /**
1594  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1595  *      @dev: Target device to configure
1596  *
1597  *      Configure @dev according to @dev->id.  Generic and low-level
1598  *      driver specific fixups are also applied.
1599  *
1600  *      LOCKING:
1601  *      Kernel thread context (may sleep)
1602  *
1603  *      RETURNS:
1604  *      0 on success, -errno otherwise
1605  */
1606 int ata_dev_configure(struct ata_device *dev)
1607 {
1608         struct ata_port *ap = dev->ap;
1609         int print_info = ap->eh_context.i.flags & ATA_EHI_PRINTINFO;
1610         const u16 *id = dev->id;
1611         unsigned int xfer_mask;
1612         char revbuf[7];         /* XYZ-99\0 */
1613         int rc;
1614
1615         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
1616                 ata_dev_printk(dev, KERN_INFO,
1617                                "%s: ENTER/EXIT (host %u, dev %u) -- nodev\n",
1618                                __FUNCTION__, ap->id, dev->devno);
1619                 return 0;
1620         }
1621
1622         if (ata_msg_probe(ap))
1623                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER, host %u, dev %u\n",
1624                                __FUNCTION__, ap->id, dev->devno);
1625
1626         /* print device capabilities */
1627         if (ata_msg_probe(ap))
1628                 ata_dev_printk(dev, KERN_DEBUG,
1629                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
1630                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
1631                                __FUNCTION__,
1632                                id[49], id[82], id[83], id[84],
1633                                id[85], id[86], id[87], id[88]);
1634
1635         /* initialize to-be-configured parameters */
1636         dev->flags &= ~ATA_DFLAG_CFG_MASK;
1637         dev->max_sectors = 0;
1638         dev->cdb_len = 0;
1639         dev->n_sectors = 0;
1640         dev->cylinders = 0;
1641         dev->heads = 0;
1642         dev->sectors = 0;
1643
1644         /*
1645          * common ATA, ATAPI feature tests
1646          */
1647
1648         /* find max transfer mode; for printk only */
1649         xfer_mask = ata_id_xfermask(id);
1650
1651         if (ata_msg_probe(ap))
1652                 ata_dump_id(id);
1653
1654         /* ATA-specific feature tests */
1655         if (dev->class == ATA_DEV_ATA) {
1656                 if (ata_id_is_cfa(id)) {
1657                         if (id[162] & 1) /* CPRM may make this media unusable */
1658                                 ata_dev_printk(dev, KERN_WARNING, "ata%u: device %u  supports DRM functions and may not be fully accessable.\n",
1659                                         ap->id, dev->devno);
1660                         snprintf(revbuf, 7, "CFA");
1661                 }
1662                 else
1663                         snprintf(revbuf, 7, "ATA-%d",  ata_id_major_version(id));
1664
1665                 dev->n_sectors = ata_id_n_sectors(id);
1666
1667                 if (ata_id_has_lba(id)) {
1668                         const char *lba_desc;
1669                         char ncq_desc[20];
1670
1671                         lba_desc = "LBA";
1672                         dev->flags |= ATA_DFLAG_LBA;
1673                         if (ata_id_has_lba48(id)) {
1674                                 dev->flags |= ATA_DFLAG_LBA48;
1675                                 lba_desc = "LBA48";
1676
1677                                 if (dev->n_sectors >= (1UL << 28) &&
1678                                     ata_id_has_flush_ext(id))
1679                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
1680                         }
1681
1682                         /* config NCQ */
1683                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
1684
1685                         /* print device info to dmesg */
1686                         if (ata_msg_drv(ap) && print_info)
1687                                 ata_dev_printk(dev, KERN_INFO, "%s, "
1688                                         "max %s, %Lu sectors: %s %s\n",
1689                                         revbuf,
1690                                         ata_mode_string(xfer_mask),
1691                                         (unsigned long long)dev->n_sectors,
1692                                         lba_desc, ncq_desc);
1693                 } else {
1694                         /* CHS */
1695
1696                         /* Default translation */
1697                         dev->cylinders  = id[1];
1698                         dev->heads      = id[3];
1699                         dev->sectors    = id[6];
1700
1701                         if (ata_id_current_chs_valid(id)) {
1702                                 /* Current CHS translation is valid. */
1703                                 dev->cylinders = id[54];
1704                                 dev->heads     = id[55];
1705                                 dev->sectors   = id[56];
1706                         }
1707
1708                         /* print device info to dmesg */
1709                         if (ata_msg_drv(ap) && print_info)
1710                                 ata_dev_printk(dev, KERN_INFO, "%s, "
1711                                         "max %s, %Lu sectors: CHS %u/%u/%u\n",
1712                                         revbuf,
1713                                         ata_mode_string(xfer_mask),
1714                                         (unsigned long long)dev->n_sectors,
1715                                         dev->cylinders, dev->heads,
1716                                         dev->sectors);
1717                 }
1718
1719                 if (dev->id[59] & 0x100) {
1720                         dev->multi_count = dev->id[59] & 0xff;
1721                         if (ata_msg_drv(ap) && print_info)
1722                                 ata_dev_printk(dev, KERN_INFO,
1723                                         "ata%u: dev %u multi count %u\n",
1724                                         ap->id, dev->devno, dev->multi_count);
1725                 }
1726
1727                 dev->cdb_len = 16;
1728         }
1729
1730         /* ATAPI-specific feature tests */
1731         else if (dev->class == ATA_DEV_ATAPI) {
1732                 char *cdb_intr_string = "";
1733
1734                 rc = atapi_cdb_len(id);
1735                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
1736                         if (ata_msg_warn(ap))
1737                                 ata_dev_printk(dev, KERN_WARNING,
1738                                                "unsupported CDB len\n");
1739                         rc = -EINVAL;
1740                         goto err_out_nosup;
1741                 }
1742                 dev->cdb_len = (unsigned int) rc;
1743
1744                 if (ata_id_cdb_intr(dev->id)) {
1745                         dev->flags |= ATA_DFLAG_CDB_INTR;
1746                         cdb_intr_string = ", CDB intr";
1747                 }
1748
1749                 /* print device info to dmesg */
1750                 if (ata_msg_drv(ap) && print_info)
1751                         ata_dev_printk(dev, KERN_INFO, "ATAPI, max %s%s\n",
1752                                        ata_mode_string(xfer_mask),
1753                                        cdb_intr_string);
1754         }
1755
1756         /* determine max_sectors */
1757         dev->max_sectors = ATA_MAX_SECTORS;
1758         if (dev->flags & ATA_DFLAG_LBA48)
1759                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
1760
1761         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
1762                 /* Let the user know. We don't want to disallow opens for
1763                    rescue purposes, or in case the vendor is just a blithering
1764                    idiot */
1765                 if (print_info) {
1766                         ata_dev_printk(dev, KERN_WARNING,
1767 "Drive reports diagnostics failure. This may indicate a drive\n");
1768                         ata_dev_printk(dev, KERN_WARNING,
1769 "fault or invalid emulation. Contact drive vendor for information.\n");
1770                 }
1771         }
1772
1773         ata_set_port_max_cmd_len(ap);
1774
1775         /* limit bridge transfers to udma5, 200 sectors */
1776         if (ata_dev_knobble(dev)) {
1777                 if (ata_msg_drv(ap) && print_info)
1778                         ata_dev_printk(dev, KERN_INFO,
1779                                        "applying bridge limits\n");
1780                 dev->udma_mask &= ATA_UDMA5;
1781                 dev->max_sectors = ATA_MAX_SECTORS;
1782         }
1783
1784         if (ap->ops->dev_config)
1785                 ap->ops->dev_config(ap, dev);
1786
1787         if (ata_msg_probe(ap))
1788                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
1789                         __FUNCTION__, ata_chk_status(ap));
1790         return 0;
1791
1792 err_out_nosup:
1793         if (ata_msg_probe(ap))
1794                 ata_dev_printk(dev, KERN_DEBUG,
1795                                "%s: EXIT, err\n", __FUNCTION__);
1796         return rc;
1797 }
1798
1799 /**
1800  *      ata_bus_probe - Reset and probe ATA bus
1801  *      @ap: Bus to probe
1802  *
1803  *      Master ATA bus probing function.  Initiates a hardware-dependent
1804  *      bus reset, then attempts to identify any devices found on
1805  *      the bus.
1806  *
1807  *      LOCKING:
1808  *      PCI/etc. bus probe sem.
1809  *
1810  *      RETURNS:
1811  *      Zero on success, negative errno otherwise.
1812  */
1813
1814 int ata_bus_probe(struct ata_port *ap)
1815 {
1816         unsigned int classes[ATA_MAX_DEVICES];
1817         int tries[ATA_MAX_DEVICES];
1818         int i, rc, down_xfermask;
1819         struct ata_device *dev;
1820
1821         ata_port_probe(ap);
1822
1823         for (i = 0; i < ATA_MAX_DEVICES; i++)
1824                 tries[i] = ATA_PROBE_MAX_TRIES;
1825
1826  retry:
1827         down_xfermask = 0;
1828
1829         /* reset and determine device classes */
1830         ap->ops->phy_reset(ap);
1831
1832         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1833                 dev = &ap->device[i];
1834
1835                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
1836                     dev->class != ATA_DEV_UNKNOWN)
1837                         classes[dev->devno] = dev->class;
1838                 else
1839                         classes[dev->devno] = ATA_DEV_NONE;
1840
1841                 dev->class = ATA_DEV_UNKNOWN;
1842         }
1843
1844         ata_port_probe(ap);
1845
1846         /* after the reset the device state is PIO 0 and the controller
1847            state is undefined. Record the mode */
1848
1849         for (i = 0; i < ATA_MAX_DEVICES; i++)
1850                 ap->device[i].pio_mode = XFER_PIO_0;
1851
1852         /* read IDENTIFY page and configure devices */
1853         for (i = 0; i < ATA_MAX_DEVICES; i++) {
1854                 dev = &ap->device[i];
1855
1856                 if (tries[i])
1857                         dev->class = classes[i];
1858
1859                 if (!ata_dev_enabled(dev))
1860                         continue;
1861
1862                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
1863                                      dev->id);
1864                 if (rc)
1865                         goto fail;
1866
1867                 ap->eh_context.i.flags |= ATA_EHI_PRINTINFO;
1868                 rc = ata_dev_configure(dev);
1869                 ap->eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
1870                 if (rc)
1871                         goto fail;
1872         }
1873
1874         /* configure transfer mode */
1875         rc = ata_set_mode(ap, &dev);
1876         if (rc) {
1877                 down_xfermask = 1;
1878                 goto fail;
1879         }
1880
1881         for (i = 0; i < ATA_MAX_DEVICES; i++)
1882                 if (ata_dev_enabled(&ap->device[i]))
1883                         return 0;
1884
1885         /* no device present, disable port */
1886         ata_port_disable(ap);
1887         ap->ops->port_disable(ap);
1888         return -ENODEV;
1889
1890  fail:
1891         switch (rc) {
1892         case -EINVAL:
1893         case -ENODEV:
1894                 tries[dev->devno] = 0;
1895                 break;
1896         case -EIO:
1897                 sata_down_spd_limit(ap);
1898                 /* fall through */
1899         default:
1900                 tries[dev->devno]--;
1901                 if (down_xfermask &&
1902                     ata_down_xfermask_limit(dev, tries[dev->devno] == 1))
1903                         tries[dev->devno] = 0;
1904         }
1905
1906         if (!tries[dev->devno]) {
1907                 ata_down_xfermask_limit(dev, 1);
1908                 ata_dev_disable(dev);
1909         }
1910
1911         goto retry;
1912 }
1913
1914 /**
1915  *      ata_port_probe - Mark port as enabled
1916  *      @ap: Port for which we indicate enablement
1917  *
1918  *      Modify @ap data structure such that the system
1919  *      thinks that the entire port is enabled.
1920  *
1921  *      LOCKING: host lock, or some other form of
1922  *      serialization.
1923  */
1924
1925 void ata_port_probe(struct ata_port *ap)
1926 {
1927         ap->flags &= ~ATA_FLAG_DISABLED;
1928 }
1929
1930 /**
1931  *      sata_print_link_status - Print SATA link status
1932  *      @ap: SATA port to printk link status about
1933  *
1934  *      This function prints link speed and status of a SATA link.
1935  *
1936  *      LOCKING:
1937  *      None.
1938  */
1939 static void sata_print_link_status(struct ata_port *ap)
1940 {
1941         u32 sstatus, scontrol, tmp;
1942
1943         if (sata_scr_read(ap, SCR_STATUS, &sstatus))
1944                 return;
1945         sata_scr_read(ap, SCR_CONTROL, &scontrol);
1946
1947         if (ata_port_online(ap)) {
1948                 tmp = (sstatus >> 4) & 0xf;
1949                 ata_port_printk(ap, KERN_INFO,
1950                                 "SATA link up %s (SStatus %X SControl %X)\n",
1951                                 sata_spd_string(tmp), sstatus, scontrol);
1952         } else {
1953                 ata_port_printk(ap, KERN_INFO,
1954                                 "SATA link down (SStatus %X SControl %X)\n",
1955                                 sstatus, scontrol);
1956         }
1957 }
1958
1959 /**
1960  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
1961  *      @ap: SATA port associated with target SATA PHY.
1962  *
1963  *      This function issues commands to standard SATA Sxxx
1964  *      PHY registers, to wake up the phy (and device), and
1965  *      clear any reset condition.
1966  *
1967  *      LOCKING:
1968  *      PCI/etc. bus probe sem.
1969  *
1970  */
1971 void __sata_phy_reset(struct ata_port *ap)
1972 {
1973         u32 sstatus;
1974         unsigned long timeout = jiffies + (HZ * 5);
1975
1976         if (ap->flags & ATA_FLAG_SATA_RESET) {
1977                 /* issue phy wake/reset */
1978                 sata_scr_write_flush(ap, SCR_CONTROL, 0x301);
1979                 /* Couldn't find anything in SATA I/II specs, but
1980                  * AHCI-1.1 10.4.2 says at least 1 ms. */
1981                 mdelay(1);
1982         }
1983         /* phy wake/clear reset */
1984         sata_scr_write_flush(ap, SCR_CONTROL, 0x300);
1985
1986         /* wait for phy to become ready, if necessary */
1987         do {
1988                 msleep(200);
1989                 sata_scr_read(ap, SCR_STATUS, &sstatus);
1990                 if ((sstatus & 0xf) != 1)
1991                         break;
1992         } while (time_before(jiffies, timeout));
1993
1994         /* print link status */
1995         sata_print_link_status(ap);
1996
1997         /* TODO: phy layer with polling, timeouts, etc. */
1998         if (!ata_port_offline(ap))
1999                 ata_port_probe(ap);
2000         else
2001                 ata_port_disable(ap);
2002
2003         if (ap->flags & ATA_FLAG_DISABLED)
2004                 return;
2005
2006         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2007                 ata_port_disable(ap);
2008                 return;
2009         }
2010
2011         ap->cbl = ATA_CBL_SATA;
2012 }
2013
2014 /**
2015  *      sata_phy_reset - Reset SATA bus.
2016  *      @ap: SATA port associated with target SATA PHY.
2017  *
2018  *      This function resets the SATA bus, and then probes
2019  *      the bus for devices.
2020  *
2021  *      LOCKING:
2022  *      PCI/etc. bus probe sem.
2023  *
2024  */
2025 void sata_phy_reset(struct ata_port *ap)
2026 {
2027         __sata_phy_reset(ap);
2028         if (ap->flags & ATA_FLAG_DISABLED)
2029                 return;
2030         ata_bus_reset(ap);
2031 }
2032
2033 /**
2034  *      ata_dev_pair            -       return other device on cable
2035  *      @adev: device
2036  *
2037  *      Obtain the other device on the same cable, or if none is
2038  *      present NULL is returned
2039  */
2040
2041 struct ata_device *ata_dev_pair(struct ata_device *adev)
2042 {
2043         struct ata_port *ap = adev->ap;
2044         struct ata_device *pair = &ap->device[1 - adev->devno];
2045         if (!ata_dev_enabled(pair))
2046                 return NULL;
2047         return pair;
2048 }
2049
2050 /**
2051  *      ata_port_disable - Disable port.
2052  *      @ap: Port to be disabled.
2053  *
2054  *      Modify @ap data structure such that the system
2055  *      thinks that the entire port is disabled, and should
2056  *      never attempt to probe or communicate with devices
2057  *      on this port.
2058  *
2059  *      LOCKING: host lock, or some other form of
2060  *      serialization.
2061  */
2062
2063 void ata_port_disable(struct ata_port *ap)
2064 {
2065         ap->device[0].class = ATA_DEV_NONE;
2066         ap->device[1].class = ATA_DEV_NONE;
2067         ap->flags |= ATA_FLAG_DISABLED;
2068 }
2069
2070 /**
2071  *      sata_down_spd_limit - adjust SATA spd limit downward
2072  *      @ap: Port to adjust SATA spd limit for
2073  *
2074  *      Adjust SATA spd limit of @ap downward.  Note that this
2075  *      function only adjusts the limit.  The change must be applied
2076  *      using sata_set_spd().
2077  *
2078  *      LOCKING:
2079  *      Inherited from caller.
2080  *
2081  *      RETURNS:
2082  *      0 on success, negative errno on failure
2083  */
2084 int sata_down_spd_limit(struct ata_port *ap)
2085 {
2086         u32 sstatus, spd, mask;
2087         int rc, highbit;
2088
2089         rc = sata_scr_read(ap, SCR_STATUS, &sstatus);
2090         if (rc)
2091                 return rc;
2092
2093         mask = ap->sata_spd_limit;
2094         if (mask <= 1)
2095                 return -EINVAL;
2096         highbit = fls(mask) - 1;
2097         mask &= ~(1 << highbit);
2098
2099         spd = (sstatus >> 4) & 0xf;
2100         if (spd <= 1)
2101                 return -EINVAL;
2102         spd--;
2103         mask &= (1 << spd) - 1;
2104         if (!mask)
2105                 return -EINVAL;
2106
2107         ap->sata_spd_limit = mask;
2108
2109         ata_port_printk(ap, KERN_WARNING, "limiting SATA link speed to %s\n",
2110                         sata_spd_string(fls(mask)));
2111
2112         return 0;
2113 }
2114
2115 static int __sata_set_spd_needed(struct ata_port *ap, u32 *scontrol)
2116 {
2117         u32 spd, limit;
2118
2119         if (ap->sata_spd_limit == UINT_MAX)
2120                 limit = 0;
2121         else
2122                 limit = fls(ap->sata_spd_limit);
2123
2124         spd = (*scontrol >> 4) & 0xf;
2125         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2126
2127         return spd != limit;
2128 }
2129
2130 /**
2131  *      sata_set_spd_needed - is SATA spd configuration needed
2132  *      @ap: Port in question
2133  *
2134  *      Test whether the spd limit in SControl matches
2135  *      @ap->sata_spd_limit.  This function is used to determine
2136  *      whether hardreset is necessary to apply SATA spd
2137  *      configuration.
2138  *
2139  *      LOCKING:
2140  *      Inherited from caller.
2141  *
2142  *      RETURNS:
2143  *      1 if SATA spd configuration is needed, 0 otherwise.
2144  */
2145 int sata_set_spd_needed(struct ata_port *ap)
2146 {
2147         u32 scontrol;
2148
2149         if (sata_scr_read(ap, SCR_CONTROL, &scontrol))
2150                 return 0;
2151
2152         return __sata_set_spd_needed(ap, &scontrol);
2153 }
2154
2155 /**
2156  *      sata_set_spd - set SATA spd according to spd limit
2157  *      @ap: Port to set SATA spd for
2158  *
2159  *      Set SATA spd of @ap according to sata_spd_limit.
2160  *
2161  *      LOCKING:
2162  *      Inherited from caller.
2163  *
2164  *      RETURNS:
2165  *      0 if spd doesn't need to be changed, 1 if spd has been
2166  *      changed.  Negative errno if SCR registers are inaccessible.
2167  */
2168 int sata_set_spd(struct ata_port *ap)
2169 {
2170         u32 scontrol;
2171         int rc;
2172
2173         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2174                 return rc;
2175
2176         if (!__sata_set_spd_needed(ap, &scontrol))
2177                 return 0;
2178
2179         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2180                 return rc;
2181
2182         return 1;
2183 }
2184
2185 /*
2186  * This mode timing computation functionality is ported over from
2187  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2188  */
2189 /*
2190  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2191  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2192  * for UDMA6, which is currently supported only by Maxtor drives.
2193  *
2194  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2195  */
2196
2197 static const struct ata_timing ata_timing[] = {
2198
2199         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2200         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2201         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2202         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2203
2204         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2205         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2206         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2207         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2208         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2209
2210 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2211
2212         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2213         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2214         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2215
2216         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2217         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2218         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2219
2220         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2221         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2222         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2223         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2224
2225         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2226         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2227         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2228
2229 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2230
2231         { 0xFF }
2232 };
2233
2234 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
2235 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
2236
2237 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2238 {
2239         q->setup   = EZ(t->setup   * 1000,  T);
2240         q->act8b   = EZ(t->act8b   * 1000,  T);
2241         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2242         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2243         q->active  = EZ(t->active  * 1000,  T);
2244         q->recover = EZ(t->recover * 1000,  T);
2245         q->cycle   = EZ(t->cycle   * 1000,  T);
2246         q->udma    = EZ(t->udma    * 1000, UT);
2247 }
2248
2249 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2250                       struct ata_timing *m, unsigned int what)
2251 {
2252         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2253         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2254         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2255         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2256         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2257         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2258         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2259         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2260 }
2261
2262 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
2263 {
2264         const struct ata_timing *t;
2265
2266         for (t = ata_timing; t->mode != speed; t++)
2267                 if (t->mode == 0xFF)
2268                         return NULL;
2269         return t;
2270 }
2271
2272 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2273                        struct ata_timing *t, int T, int UT)
2274 {
2275         const struct ata_timing *s;
2276         struct ata_timing p;
2277
2278         /*
2279          * Find the mode.
2280          */
2281
2282         if (!(s = ata_timing_find_mode(speed)))
2283                 return -EINVAL;
2284
2285         memcpy(t, s, sizeof(*s));
2286
2287         /*
2288          * If the drive is an EIDE drive, it can tell us it needs extended
2289          * PIO/MW_DMA cycle timing.
2290          */
2291
2292         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2293                 memset(&p, 0, sizeof(p));
2294                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2295                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2296                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2297                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2298                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2299                 }
2300                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2301         }
2302
2303         /*
2304          * Convert the timing to bus clock counts.
2305          */
2306
2307         ata_timing_quantize(t, t, T, UT);
2308
2309         /*
2310          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2311          * S.M.A.R.T * and some other commands. We have to ensure that the
2312          * DMA cycle timing is slower/equal than the fastest PIO timing.
2313          */
2314
2315         if (speed > XFER_PIO_6) {
2316                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2317                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2318         }
2319
2320         /*
2321          * Lengthen active & recovery time so that cycle time is correct.
2322          */
2323
2324         if (t->act8b + t->rec8b < t->cyc8b) {
2325                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2326                 t->rec8b = t->cyc8b - t->act8b;
2327         }
2328
2329         if (t->active + t->recover < t->cycle) {
2330                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2331                 t->recover = t->cycle - t->active;
2332         }
2333
2334         return 0;
2335 }
2336
2337 /**
2338  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2339  *      @dev: Device to adjust xfer masks
2340  *      @force_pio0: Force PIO0
2341  *
2342  *      Adjust xfer masks of @dev downward.  Note that this function
2343  *      does not apply the change.  Invoking ata_set_mode() afterwards
2344  *      will apply the limit.
2345  *
2346  *      LOCKING:
2347  *      Inherited from caller.
2348  *
2349  *      RETURNS:
2350  *      0 on success, negative errno on failure
2351  */
2352 int ata_down_xfermask_limit(struct ata_device *dev, int force_pio0)
2353 {
2354         unsigned long xfer_mask;
2355         int highbit;
2356
2357         xfer_mask = ata_pack_xfermask(dev->pio_mask, dev->mwdma_mask,
2358                                       dev->udma_mask);
2359
2360         if (!xfer_mask)
2361                 goto fail;
2362         /* don't gear down to MWDMA from UDMA, go directly to PIO */
2363         if (xfer_mask & ATA_MASK_UDMA)
2364                 xfer_mask &= ~ATA_MASK_MWDMA;
2365
2366         highbit = fls(xfer_mask) - 1;
2367         xfer_mask &= ~(1 << highbit);
2368         if (force_pio0)
2369                 xfer_mask &= 1 << ATA_SHIFT_PIO;
2370         if (!xfer_mask)
2371                 goto fail;
2372
2373         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
2374                             &dev->udma_mask);
2375
2376         ata_dev_printk(dev, KERN_WARNING, "limiting speed to %s\n",
2377                        ata_mode_string(xfer_mask));
2378
2379         return 0;
2380
2381  fail:
2382         return -EINVAL;
2383 }
2384
2385 static int ata_dev_set_mode(struct ata_device *dev)
2386 {
2387         struct ata_eh_context *ehc = &dev->ap->eh_context;
2388         unsigned int err_mask;
2389         int rc;
2390
2391         dev->flags &= ~ATA_DFLAG_PIO;
2392         if (dev->xfer_shift == ATA_SHIFT_PIO)
2393                 dev->flags |= ATA_DFLAG_PIO;
2394
2395         err_mask = ata_dev_set_xfermode(dev);
2396         if (err_mask) {
2397                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
2398                                "(err_mask=0x%x)\n", err_mask);
2399                 return -EIO;
2400         }
2401
2402         ehc->i.flags |= ATA_EHI_POST_SETMODE;
2403         rc = ata_dev_revalidate(dev, 0);
2404         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
2405         if (rc)
2406                 return rc;
2407
2408         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
2409                 dev->xfer_shift, (int)dev->xfer_mode);
2410
2411         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
2412                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
2413         return 0;
2414 }
2415
2416 /**
2417  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
2418  *      @ap: port on which timings will be programmed
2419  *      @r_failed_dev: out paramter for failed device
2420  *
2421  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2422  *      ata_set_mode() fails, pointer to the failing device is
2423  *      returned in @r_failed_dev.
2424  *
2425  *      LOCKING:
2426  *      PCI/etc. bus probe sem.
2427  *
2428  *      RETURNS:
2429  *      0 on success, negative errno otherwise
2430  */
2431 int ata_set_mode(struct ata_port *ap, struct ata_device **r_failed_dev)
2432 {
2433         struct ata_device *dev;
2434         int i, rc = 0, used_dma = 0, found = 0;
2435
2436         /* has private set_mode? */
2437         if (ap->ops->set_mode)
2438                 return ap->ops->set_mode(ap, r_failed_dev);
2439
2440         /* step 1: calculate xfer_mask */
2441         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2442                 unsigned int pio_mask, dma_mask;
2443
2444                 dev = &ap->device[i];
2445
2446                 if (!ata_dev_enabled(dev))
2447                         continue;
2448
2449                 ata_dev_xfermask(dev);
2450
2451                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
2452                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
2453                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
2454                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
2455
2456                 found = 1;
2457                 if (dev->dma_mode)
2458                         used_dma = 1;
2459         }
2460         if (!found)
2461                 goto out;
2462
2463         /* step 2: always set host PIO timings */
2464         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2465                 dev = &ap->device[i];
2466                 if (!ata_dev_enabled(dev))
2467                         continue;
2468
2469                 if (!dev->pio_mode) {
2470                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
2471                         rc = -EINVAL;
2472                         goto out;
2473                 }
2474
2475                 dev->xfer_mode = dev->pio_mode;
2476                 dev->xfer_shift = ATA_SHIFT_PIO;
2477                 if (ap->ops->set_piomode)
2478                         ap->ops->set_piomode(ap, dev);
2479         }
2480
2481         /* step 3: set host DMA timings */
2482         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2483                 dev = &ap->device[i];
2484
2485                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
2486                         continue;
2487
2488                 dev->xfer_mode = dev->dma_mode;
2489                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
2490                 if (ap->ops->set_dmamode)
2491                         ap->ops->set_dmamode(ap, dev);
2492         }
2493
2494         /* step 4: update devices' xfer mode */
2495         for (i = 0; i < ATA_MAX_DEVICES; i++) {
2496                 dev = &ap->device[i];
2497
2498                 /* don't update suspended devices' xfer mode */
2499                 if (!ata_dev_ready(dev))
2500                         continue;
2501
2502                 rc = ata_dev_set_mode(dev);
2503                 if (rc)
2504                         goto out;
2505         }
2506
2507         /* Record simplex status. If we selected DMA then the other
2508          * host channels are not permitted to do so.
2509          */
2510         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
2511                 ap->host->simplex_claimed = 1;
2512
2513         /* step5: chip specific finalisation */
2514         if (ap->ops->post_set_mode)
2515                 ap->ops->post_set_mode(ap);
2516
2517  out:
2518         if (rc)
2519                 *r_failed_dev = dev;
2520         return rc;
2521 }
2522
2523 /**
2524  *      ata_tf_to_host - issue ATA taskfile to host controller
2525  *      @ap: port to which command is being issued
2526  *      @tf: ATA taskfile register set
2527  *
2528  *      Issues ATA taskfile register set to ATA host controller,
2529  *      with proper synchronization with interrupt handler and
2530  *      other threads.
2531  *
2532  *      LOCKING:
2533  *      spin_lock_irqsave(host lock)
2534  */
2535
2536 static inline void ata_tf_to_host(struct ata_port *ap,
2537                                   const struct ata_taskfile *tf)
2538 {
2539         ap->ops->tf_load(ap, tf);
2540         ap->ops->exec_command(ap, tf);
2541 }
2542
2543 /**
2544  *      ata_busy_sleep - sleep until BSY clears, or timeout
2545  *      @ap: port containing status register to be polled
2546  *      @tmout_pat: impatience timeout
2547  *      @tmout: overall timeout
2548  *
2549  *      Sleep until ATA Status register bit BSY clears,
2550  *      or a timeout occurs.
2551  *
2552  *      LOCKING:
2553  *      Kernel thread context (may sleep).
2554  *
2555  *      RETURNS:
2556  *      0 on success, -errno otherwise.
2557  */
2558 int ata_busy_sleep(struct ata_port *ap,
2559                    unsigned long tmout_pat, unsigned long tmout)
2560 {
2561         unsigned long timer_start, timeout;
2562         u8 status;
2563
2564         status = ata_busy_wait(ap, ATA_BUSY, 300);
2565         timer_start = jiffies;
2566         timeout = timer_start + tmout_pat;
2567         while (status != 0xff && (status & ATA_BUSY) &&
2568                time_before(jiffies, timeout)) {
2569                 msleep(50);
2570                 status = ata_busy_wait(ap, ATA_BUSY, 3);
2571         }
2572
2573         if (status != 0xff && (status & ATA_BUSY))
2574                 ata_port_printk(ap, KERN_WARNING,
2575                                 "port is slow to respond, please be patient "
2576                                 "(Status 0x%x)\n", status);
2577
2578         timeout = timer_start + tmout;
2579         while (status != 0xff && (status & ATA_BUSY) &&
2580                time_before(jiffies, timeout)) {
2581                 msleep(50);
2582                 status = ata_chk_status(ap);
2583         }
2584
2585         if (status == 0xff)
2586                 return -ENODEV;
2587
2588         if (status & ATA_BUSY) {
2589                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
2590                                 "(%lu secs, Status 0x%x)\n",
2591                                 tmout / HZ, status);
2592                 return -EBUSY;
2593         }
2594
2595         return 0;
2596 }
2597
2598 static void ata_bus_post_reset(struct ata_port *ap, unsigned int devmask)
2599 {
2600         struct ata_ioports *ioaddr = &ap->ioaddr;
2601         unsigned int dev0 = devmask & (1 << 0);
2602         unsigned int dev1 = devmask & (1 << 1);
2603         unsigned long timeout;
2604
2605         /* if device 0 was found in ata_devchk, wait for its
2606          * BSY bit to clear
2607          */
2608         if (dev0)
2609                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2610
2611         /* if device 1 was found in ata_devchk, wait for
2612          * register access, then wait for BSY to clear
2613          */
2614         timeout = jiffies + ATA_TMOUT_BOOT;
2615         while (dev1) {
2616                 u8 nsect, lbal;
2617
2618                 ap->ops->dev_select(ap, 1);
2619                 if (ap->flags & ATA_FLAG_MMIO) {
2620                         nsect = readb((void __iomem *) ioaddr->nsect_addr);
2621                         lbal = readb((void __iomem *) ioaddr->lbal_addr);
2622                 } else {
2623                         nsect = inb(ioaddr->nsect_addr);
2624                         lbal = inb(ioaddr->lbal_addr);
2625                 }
2626                 if ((nsect == 1) && (lbal == 1))
2627                         break;
2628                 if (time_after(jiffies, timeout)) {
2629                         dev1 = 0;
2630                         break;
2631                 }
2632                 msleep(50);     /* give drive a breather */
2633         }
2634         if (dev1)
2635                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2636
2637         /* is all this really necessary? */
2638         ap->ops->dev_select(ap, 0);
2639         if (dev1)
2640                 ap->ops->dev_select(ap, 1);
2641         if (dev0)
2642                 ap->ops->dev_select(ap, 0);
2643 }
2644
2645 static unsigned int ata_bus_softreset(struct ata_port *ap,
2646                                       unsigned int devmask)
2647 {
2648         struct ata_ioports *ioaddr = &ap->ioaddr;
2649
2650         DPRINTK("ata%u: bus reset via SRST\n", ap->id);
2651
2652         /* software reset.  causes dev0 to be selected */
2653         if (ap->flags & ATA_FLAG_MMIO) {
2654                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2655                 udelay(20);     /* FIXME: flush */
2656                 writeb(ap->ctl | ATA_SRST, (void __iomem *) ioaddr->ctl_addr);
2657                 udelay(20);     /* FIXME: flush */
2658                 writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2659         } else {
2660                 outb(ap->ctl, ioaddr->ctl_addr);
2661                 udelay(10);
2662                 outb(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
2663                 udelay(10);
2664                 outb(ap->ctl, ioaddr->ctl_addr);
2665         }
2666
2667         /* spec mandates ">= 2ms" before checking status.
2668          * We wait 150ms, because that was the magic delay used for
2669          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
2670          * between when the ATA command register is written, and then
2671          * status is checked.  Because waiting for "a while" before
2672          * checking status is fine, post SRST, we perform this magic
2673          * delay here as well.
2674          *
2675          * Old drivers/ide uses the 2mS rule and then waits for ready
2676          */
2677         msleep(150);
2678
2679         /* Before we perform post reset processing we want to see if
2680          * the bus shows 0xFF because the odd clown forgets the D7
2681          * pulldown resistor.
2682          */
2683         if (ata_check_status(ap) == 0xFF)
2684                 return 0;
2685
2686         ata_bus_post_reset(ap, devmask);
2687
2688         return 0;
2689 }
2690
2691 /**
2692  *      ata_bus_reset - reset host port and associated ATA channel
2693  *      @ap: port to reset
2694  *
2695  *      This is typically the first time we actually start issuing
2696  *      commands to the ATA channel.  We wait for BSY to clear, then
2697  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
2698  *      result.  Determine what devices, if any, are on the channel
2699  *      by looking at the device 0/1 error register.  Look at the signature
2700  *      stored in each device's taskfile registers, to determine if
2701  *      the device is ATA or ATAPI.
2702  *
2703  *      LOCKING:
2704  *      PCI/etc. bus probe sem.
2705  *      Obtains host lock.
2706  *
2707  *      SIDE EFFECTS:
2708  *      Sets ATA_FLAG_DISABLED if bus reset fails.
2709  */
2710
2711 void ata_bus_reset(struct ata_port *ap)
2712 {
2713         struct ata_ioports *ioaddr = &ap->ioaddr;
2714         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
2715         u8 err;
2716         unsigned int dev0, dev1 = 0, devmask = 0;
2717
2718         DPRINTK("ENTER, host %u, port %u\n", ap->id, ap->port_no);
2719
2720         /* determine if device 0/1 are present */
2721         if (ap->flags & ATA_FLAG_SATA_RESET)
2722                 dev0 = 1;
2723         else {
2724                 dev0 = ata_devchk(ap, 0);
2725                 if (slave_possible)
2726                         dev1 = ata_devchk(ap, 1);
2727         }
2728
2729         if (dev0)
2730                 devmask |= (1 << 0);
2731         if (dev1)
2732                 devmask |= (1 << 1);
2733
2734         /* select device 0 again */
2735         ap->ops->dev_select(ap, 0);
2736
2737         /* issue bus reset */
2738         if (ap->flags & ATA_FLAG_SRST)
2739                 if (ata_bus_softreset(ap, devmask))
2740                         goto err_out;
2741
2742         /*
2743          * determine by signature whether we have ATA or ATAPI devices
2744          */
2745         ap->device[0].class = ata_dev_try_classify(ap, 0, &err);
2746         if ((slave_possible) && (err != 0x81))
2747                 ap->device[1].class = ata_dev_try_classify(ap, 1, &err);
2748
2749         /* re-enable interrupts */
2750         if (ap->ioaddr.ctl_addr)        /* FIXME: hack. create a hook instead */
2751                 ata_irq_on(ap);
2752
2753         /* is double-select really necessary? */
2754         if (ap->device[1].class != ATA_DEV_NONE)
2755                 ap->ops->dev_select(ap, 1);
2756         if (ap->device[0].class != ATA_DEV_NONE)
2757                 ap->ops->dev_select(ap, 0);
2758
2759         /* if no devices were detected, disable this port */
2760         if ((ap->device[0].class == ATA_DEV_NONE) &&
2761             (ap->device[1].class == ATA_DEV_NONE))
2762                 goto err_out;
2763
2764         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
2765                 /* set up device control for ATA_FLAG_SATA_RESET */
2766                 if (ap->flags & ATA_FLAG_MMIO)
2767                         writeb(ap->ctl, (void __iomem *) ioaddr->ctl_addr);
2768                 else
2769                         outb(ap->ctl, ioaddr->ctl_addr);
2770         }
2771
2772         DPRINTK("EXIT\n");
2773         return;
2774
2775 err_out:
2776         ata_port_printk(ap, KERN_ERR, "disabling port\n");
2777         ap->ops->port_disable(ap);
2778
2779         DPRINTK("EXIT\n");
2780 }
2781
2782 /**
2783  *      sata_phy_debounce - debounce SATA phy status
2784  *      @ap: ATA port to debounce SATA phy status for
2785  *      @params: timing parameters { interval, duratinon, timeout } in msec
2786  *
2787  *      Make sure SStatus of @ap reaches stable state, determined by
2788  *      holding the same value where DET is not 1 for @duration polled
2789  *      every @interval, before @timeout.  Timeout constraints the
2790  *      beginning of the stable state.  Because, after hot unplugging,
2791  *      DET gets stuck at 1 on some controllers, this functions waits
2792  *      until timeout then returns 0 if DET is stable at 1.
2793  *
2794  *      LOCKING:
2795  *      Kernel thread context (may sleep)
2796  *
2797  *      RETURNS:
2798  *      0 on success, -errno on failure.
2799  */
2800 int sata_phy_debounce(struct ata_port *ap, const unsigned long *params)
2801 {
2802         unsigned long interval_msec = params[0];
2803         unsigned long duration = params[1] * HZ / 1000;
2804         unsigned long timeout = jiffies + params[2] * HZ / 1000;
2805         unsigned long last_jiffies;
2806         u32 last, cur;
2807         int rc;
2808
2809         if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
2810                 return rc;
2811         cur &= 0xf;
2812
2813         last = cur;
2814         last_jiffies = jiffies;
2815
2816         while (1) {
2817                 msleep(interval_msec);
2818                 if ((rc = sata_scr_read(ap, SCR_STATUS, &cur)))
2819                         return rc;
2820                 cur &= 0xf;
2821
2822                 /* DET stable? */
2823                 if (cur == last) {
2824                         if (cur == 1 && time_before(jiffies, timeout))
2825                                 continue;
2826                         if (time_after(jiffies, last_jiffies + duration))
2827                                 return 0;
2828                         continue;
2829                 }
2830
2831                 /* unstable, start over */
2832                 last = cur;
2833                 last_jiffies = jiffies;
2834
2835                 /* check timeout */
2836                 if (time_after(jiffies, timeout))
2837                         return -EBUSY;
2838         }
2839 }
2840
2841 /**
2842  *      sata_phy_resume - resume SATA phy
2843  *      @ap: ATA port to resume SATA phy for
2844  *      @params: timing parameters { interval, duratinon, timeout } in msec
2845  *
2846  *      Resume SATA phy of @ap and debounce it.
2847  *
2848  *      LOCKING:
2849  *      Kernel thread context (may sleep)
2850  *
2851  *      RETURNS:
2852  *      0 on success, -errno on failure.
2853  */
2854 int sata_phy_resume(struct ata_port *ap, const unsigned long *params)
2855 {
2856         u32 scontrol;
2857         int rc;
2858
2859         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
2860                 return rc;
2861
2862         scontrol = (scontrol & 0x0f0) | 0x300;
2863
2864         if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
2865                 return rc;
2866
2867         /* Some PHYs react badly if SStatus is pounded immediately
2868          * after resuming.  Delay 200ms before debouncing.
2869          */
2870         msleep(200);
2871
2872         return sata_phy_debounce(ap, params);
2873 }
2874
2875 static void ata_wait_spinup(struct ata_port *ap)
2876 {
2877         struct ata_eh_context *ehc = &ap->eh_context;
2878         unsigned long end, secs;
2879         int rc;
2880
2881         /* first, debounce phy if SATA */
2882         if (ap->cbl == ATA_CBL_SATA) {
2883                 rc = sata_phy_debounce(ap, sata_deb_timing_hotplug);
2884
2885                 /* if debounced successfully and offline, no need to wait */
2886                 if ((rc == 0 || rc == -EOPNOTSUPP) && ata_port_offline(ap))
2887                         return;
2888         }
2889
2890         /* okay, let's give the drive time to spin up */
2891         end = ehc->i.hotplug_timestamp + ATA_SPINUP_WAIT * HZ / 1000;
2892         secs = ((end - jiffies) + HZ - 1) / HZ;
2893
2894         if (time_after(jiffies, end))
2895                 return;
2896
2897         if (secs > 5)
2898                 ata_port_printk(ap, KERN_INFO, "waiting for device to spin up "
2899                                 "(%lu secs)\n", secs);
2900
2901         schedule_timeout_uninterruptible(end - jiffies);
2902 }
2903
2904 /**
2905  *      ata_std_prereset - prepare for reset
2906  *      @ap: ATA port to be reset
2907  *
2908  *      @ap is about to be reset.  Initialize it.
2909  *
2910  *      LOCKING:
2911  *      Kernel thread context (may sleep)
2912  *
2913  *      RETURNS:
2914  *      0 on success, -errno otherwise.
2915  */
2916 int ata_std_prereset(struct ata_port *ap)
2917 {
2918         struct ata_eh_context *ehc = &ap->eh_context;
2919         const unsigned long *timing = sata_ehc_deb_timing(ehc);
2920         int rc;
2921
2922         /* handle link resume & hotplug spinup */
2923         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
2924             (ap->flags & ATA_FLAG_HRST_TO_RESUME))
2925                 ehc->i.action |= ATA_EH_HARDRESET;
2926
2927         if ((ehc->i.flags & ATA_EHI_HOTPLUGGED) &&
2928             (ap->flags & ATA_FLAG_SKIP_D2H_BSY))
2929                 ata_wait_spinup(ap);
2930
2931         /* if we're about to do hardreset, nothing more to do */
2932         if (ehc->i.action & ATA_EH_HARDRESET)
2933                 return 0;
2934
2935         /* if SATA, resume phy */
2936         if (ap->cbl == ATA_CBL_SATA) {
2937                 rc = sata_phy_resume(ap, timing);
2938                 if (rc && rc != -EOPNOTSUPP) {
2939                         /* phy resume failed */
2940                         ata_port_printk(ap, KERN_WARNING, "failed to resume "
2941                                         "link for reset (errno=%d)\n", rc);
2942                         return rc;
2943                 }
2944         }
2945
2946         /* Wait for !BSY if the controller can wait for the first D2H
2947          * Reg FIS and we don't know that no device is attached.
2948          */
2949         if (!(ap->flags & ATA_FLAG_SKIP_D2H_BSY) && !ata_port_offline(ap))
2950                 ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT);
2951
2952         return 0;
2953 }
2954
2955 /**
2956  *      ata_std_softreset - reset host port via ATA SRST
2957  *      @ap: port to reset
2958  *      @classes: resulting classes of attached devices
2959  *
2960  *      Reset host port using ATA SRST.
2961  *
2962  *      LOCKING:
2963  *      Kernel thread context (may sleep)
2964  *
2965  *      RETURNS:
2966  *      0 on success, -errno otherwise.
2967  */
2968 int ata_std_softreset(struct ata_port *ap, unsigned int *classes)
2969 {
2970         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
2971         unsigned int devmask = 0, err_mask;
2972         u8 err;
2973
2974         DPRINTK("ENTER\n");
2975
2976         if (ata_port_offline(ap)) {
2977                 classes[0] = ATA_DEV_NONE;
2978                 goto out;
2979         }
2980
2981         /* determine if device 0/1 are present */
2982         if (ata_devchk(ap, 0))
2983                 devmask |= (1 << 0);
2984         if (slave_possible && ata_devchk(ap, 1))
2985                 devmask |= (1 << 1);
2986
2987         /* select device 0 again */
2988         ap->ops->dev_select(ap, 0);
2989
2990         /* issue bus reset */
2991         DPRINTK("about to softreset, devmask=%x\n", devmask);
2992         err_mask = ata_bus_softreset(ap, devmask);
2993         if (err_mask) {
2994                 ata_port_printk(ap, KERN_ERR, "SRST failed (err_mask=0x%x)\n",
2995                                 err_mask);
2996                 return -EIO;
2997         }
2998
2999         /* determine by signature whether we have ATA or ATAPI devices */
3000         classes[0] = ata_dev_try_classify(ap, 0, &err);
3001         if (slave_possible && err != 0x81)
3002                 classes[1] = ata_dev_try_classify(ap, 1, &err);
3003
3004  out:
3005         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3006         return 0;
3007 }
3008
3009 /**
3010  *      sata_port_hardreset - reset port via SATA phy reset
3011  *      @ap: port to reset
3012  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3013  *
3014  *      SATA phy-reset host port using DET bits of SControl register.
3015  *
3016  *      LOCKING:
3017  *      Kernel thread context (may sleep)
3018  *
3019  *      RETURNS:
3020  *      0 on success, -errno otherwise.
3021  */
3022 int sata_port_hardreset(struct ata_port *ap, const unsigned long *timing)
3023 {
3024         u32 scontrol;
3025         int rc;
3026
3027         DPRINTK("ENTER\n");
3028
3029         if (sata_set_spd_needed(ap)) {
3030                 /* SATA spec says nothing about how to reconfigure
3031                  * spd.  To be on the safe side, turn off phy during
3032                  * reconfiguration.  This works for at least ICH7 AHCI
3033                  * and Sil3124.
3034                  */
3035                 if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3036                         goto out;
3037
3038                 scontrol = (scontrol & 0x0f0) | 0x304;
3039
3040                 if ((rc = sata_scr_write(ap, SCR_CONTROL, scontrol)))
3041                         goto out;
3042
3043                 sata_set_spd(ap);
3044         }
3045
3046         /* issue phy wake/reset */
3047         if ((rc = sata_scr_read(ap, SCR_CONTROL, &scontrol)))
3048                 goto out;
3049
3050         scontrol = (scontrol & 0x0f0) | 0x301;
3051
3052         if ((rc = sata_scr_write_flush(ap, SCR_CONTROL, scontrol)))
3053                 goto out;
3054
3055         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3056          * 10.4.2 says at least 1 ms.
3057          */
3058         msleep(1);
3059
3060         /* bring phy back */
3061         rc = sata_phy_resume(ap, timing);
3062  out:
3063         DPRINTK("EXIT, rc=%d\n", rc);
3064         return rc;
3065 }
3066
3067 /**
3068  *      sata_std_hardreset - reset host port via SATA phy reset
3069  *      @ap: port to reset
3070  *      @class: resulting class of attached device
3071  *
3072  *      SATA phy-reset host port using DET bits of SControl register,
3073  *      wait for !BSY and classify the attached device.
3074  *
3075  *      LOCKING:
3076  *      Kernel thread context (may sleep)
3077  *
3078  *      RETURNS:
3079  *      0 on success, -errno otherwise.
3080  */
3081 int sata_std_hardreset(struct ata_port *ap, unsigned int *class)
3082 {
3083         const unsigned long *timing = sata_ehc_deb_timing(&ap->eh_context);
3084         int rc;
3085
3086         DPRINTK("ENTER\n");
3087
3088         /* do hardreset */
3089         rc = sata_port_hardreset(ap, timing);
3090         if (rc) {
3091                 ata_port_printk(ap, KERN_ERR,
3092                                 "COMRESET failed (errno=%d)\n", rc);
3093                 return rc;
3094         }
3095
3096         /* TODO: phy layer with polling, timeouts, etc. */
3097         if (ata_port_offline(ap)) {
3098                 *class = ATA_DEV_NONE;
3099                 DPRINTK("EXIT, link offline\n");
3100                 return 0;
3101         }
3102
3103         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
3104                 ata_port_printk(ap, KERN_ERR,
3105                                 "COMRESET failed (device not ready)\n");
3106                 return -EIO;
3107         }
3108
3109         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3110
3111         *class = ata_dev_try_classify(ap, 0, NULL);
3112
3113         DPRINTK("EXIT, class=%u\n", *class);
3114         return 0;
3115 }
3116
3117 /**
3118  *      ata_std_postreset - standard postreset callback
3119  *      @ap: the target ata_port
3120  *      @classes: classes of attached devices
3121  *
3122  *      This function is invoked after a successful reset.  Note that
3123  *      the device might have been reset more than once using
3124  *      different reset methods before postreset is invoked.
3125  *
3126  *      LOCKING:
3127  *      Kernel thread context (may sleep)
3128  */
3129 void ata_std_postreset(struct ata_port *ap, unsigned int *classes)
3130 {
3131         u32 serror;
3132
3133         DPRINTK("ENTER\n");
3134
3135         /* print link status */
3136         sata_print_link_status(ap);
3137
3138         /* clear SError */
3139         if (sata_scr_read(ap, SCR_ERROR, &serror) == 0)
3140                 sata_scr_write(ap, SCR_ERROR, serror);
3141
3142         /* re-enable interrupts */
3143         if (!ap->ops->error_handler) {
3144                 /* FIXME: hack. create a hook instead */
3145                 if (ap->ioaddr.ctl_addr)
3146                         ata_irq_on(ap);
3147         }
3148
3149         /* is double-select really necessary? */
3150         if (classes[0] != ATA_DEV_NONE)
3151                 ap->ops->dev_select(ap, 1);
3152         if (classes[1] != ATA_DEV_NONE)
3153                 ap->ops->dev_select(ap, 0);
3154
3155         /* bail out if no device is present */
3156         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3157                 DPRINTK("EXIT, no device\n");
3158                 return;
3159         }
3160
3161         /* set up device control */
3162         if (ap->ioaddr.ctl_addr) {
3163                 if (ap->flags & ATA_FLAG_MMIO)
3164                         writeb(ap->ctl, (void __iomem *) ap->ioaddr.ctl_addr);
3165                 else
3166                         outb(ap->ctl, ap->ioaddr.ctl_addr);
3167         }
3168
3169         DPRINTK("EXIT\n");
3170 }
3171
3172 /**
3173  *      ata_dev_same_device - Determine whether new ID matches configured device
3174  *      @dev: device to compare against
3175  *      @new_class: class of the new device
3176  *      @new_id: IDENTIFY page of the new device
3177  *
3178  *      Compare @new_class and @new_id against @dev and determine
3179  *      whether @dev is the device indicated by @new_class and
3180  *      @new_id.
3181  *
3182  *      LOCKING:
3183  *      None.
3184  *
3185  *      RETURNS:
3186  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
3187  */
3188 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
3189                                const u16 *new_id)
3190 {
3191         const u16 *old_id = dev->id;
3192         unsigned char model[2][ATA_ID_PROD_LEN + 1];
3193         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
3194         u64 new_n_sectors;
3195
3196         if (dev->class != new_class) {
3197                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
3198                                dev->class, new_class);
3199                 return 0;
3200         }
3201
3202         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
3203         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
3204         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
3205         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
3206         new_n_sectors = ata_id_n_sectors(new_id);
3207
3208         if (strcmp(model[0], model[1])) {
3209                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
3210                                "'%s' != '%s'\n", model[0], model[1]);
3211                 return 0;
3212         }
3213
3214         if (strcmp(serial[0], serial[1])) {
3215                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
3216                                "'%s' != '%s'\n", serial[0], serial[1]);
3217                 return 0;
3218         }
3219
3220         if (dev->class == ATA_DEV_ATA && dev->n_sectors != new_n_sectors) {
3221                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
3222                                "%llu != %llu\n",
3223                                (unsigned long long)dev->n_sectors,
3224                                (unsigned long long)new_n_sectors);
3225                 return 0;
3226         }
3227
3228         return 1;
3229 }
3230
3231 /**
3232  *      ata_dev_revalidate - Revalidate ATA device
3233  *      @dev: device to revalidate
3234  *      @readid_flags: read ID flags
3235  *
3236  *      Re-read IDENTIFY page and make sure @dev is still attached to
3237  *      the port.
3238  *
3239  *      LOCKING:
3240  *      Kernel thread context (may sleep)
3241  *
3242  *      RETURNS:
3243  *      0 on success, negative errno otherwise
3244  */
3245 int ata_dev_revalidate(struct ata_device *dev, unsigned int readid_flags)
3246 {
3247         unsigned int class = dev->class;
3248         u16 *id = (void *)dev->ap->sector_buf;
3249         int rc;
3250
3251         if (!ata_dev_enabled(dev)) {
3252                 rc = -ENODEV;
3253                 goto fail;
3254         }
3255
3256         /* read ID data */
3257         rc = ata_dev_read_id(dev, &class, readid_flags, id);
3258         if (rc)
3259                 goto fail;
3260
3261         /* is the device still there? */
3262         if (!ata_dev_same_device(dev, class, id)) {
3263                 rc = -ENODEV;
3264                 goto fail;
3265         }
3266
3267         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
3268
3269         /* configure device according to the new ID */
3270         rc = ata_dev_configure(dev);
3271         if (rc == 0)
3272                 return 0;
3273
3274  fail:
3275         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
3276         return rc;
3277 }
3278
3279 struct ata_blacklist_entry {
3280         const char *model_num;
3281         const char *model_rev;
3282         unsigned long horkage;
3283 };
3284
3285 static const struct ata_blacklist_entry ata_device_blacklist [] = {
3286         /* Devices with DMA related problems under Linux */
3287         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
3288         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
3289         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
3290         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
3291         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
3292         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
3293         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
3294         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
3295         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
3296         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
3297         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
3298         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
3299         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
3300         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3301         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
3302         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
3303         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
3304         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
3305         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
3306         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
3307         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
3308         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
3309         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
3310         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
3311         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
3312         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
3313         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3314         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
3315         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
3316         { "SAMSUNG CD-ROM SN-124","N001",       ATA_HORKAGE_NODMA },
3317
3318         /* Devices we expect to fail diagnostics */
3319
3320         /* Devices where NCQ should be avoided */
3321         /* NCQ is slow */
3322         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
3323
3324         /* Devices with NCQ limits */
3325
3326         /* End Marker */
3327         { }
3328 };
3329
3330 unsigned long ata_device_blacklisted(const struct ata_device *dev)
3331 {
3332         unsigned char model_num[ATA_ID_PROD_LEN + 1];
3333         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
3334         const struct ata_blacklist_entry *ad = ata_device_blacklist;
3335
3336         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
3337         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
3338
3339         while (ad->model_num) {
3340                 if (!strcmp(ad->model_num, model_num)) {
3341                         if (ad->model_rev == NULL)
3342                                 return ad->horkage;
3343                         if (!strcmp(ad->model_rev, model_rev))
3344                                 return ad->horkage;
3345                 }
3346                 ad++;
3347         }
3348         return 0;
3349 }
3350
3351 static int ata_dma_blacklisted(const struct ata_device *dev)
3352 {
3353         /* We don't support polling DMA.
3354          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
3355          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
3356          */
3357         if ((dev->ap->flags & ATA_FLAG_PIO_POLLING) &&
3358             (dev->flags & ATA_DFLAG_CDB_INTR))
3359                 return 1;
3360         return (ata_device_blacklisted(dev) & ATA_HORKAGE_NODMA) ? 1 : 0;
3361 }
3362
3363 /**
3364  *      ata_dev_xfermask - Compute supported xfermask of the given device
3365  *      @dev: Device to compute xfermask for
3366  *
3367  *      Compute supported xfermask of @dev and store it in
3368  *      dev->*_mask.  This function is responsible for applying all
3369  *      known limits including host controller limits, device
3370  *      blacklist, etc...
3371  *
3372  *      LOCKING:
3373  *      None.
3374  */
3375 static void ata_dev_xfermask(struct ata_device *dev)
3376 {
3377         struct ata_port *ap = dev->ap;
3378         struct ata_host *host = ap->host;
3379         unsigned long xfer_mask;
3380
3381         /* controller modes available */
3382         xfer_mask = ata_pack_xfermask(ap->pio_mask,
3383                                       ap->mwdma_mask, ap->udma_mask);
3384
3385         /* Apply cable rule here.  Don't apply it early because when
3386          * we handle hot plug the cable type can itself change.
3387          */
3388         if (ap->cbl == ATA_CBL_PATA40)
3389                 xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3390         /* Apply drive side cable rule. Unknown or 80 pin cables reported
3391          * host side are checked drive side as well. Cases where we know a
3392          * 40wire cable is used safely for 80 are not checked here.
3393          */
3394         if (ata_drive_40wire(dev->id) && (ap->cbl == ATA_CBL_PATA_UNK || ap->cbl == ATA_CBL_PATA80))
3395                 xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
3396
3397
3398         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
3399                                        dev->mwdma_mask, dev->udma_mask);
3400         xfer_mask &= ata_id_xfermask(dev->id);
3401
3402         /*
3403          *      CFA Advanced TrueIDE timings are not allowed on a shared
3404          *      cable
3405          */
3406         if (ata_dev_pair(dev)) {
3407                 /* No PIO5 or PIO6 */
3408                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
3409                 /* No MWDMA3 or MWDMA 4 */
3410                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
3411         }
3412
3413         if (ata_dma_blacklisted(dev)) {
3414                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3415                 ata_dev_printk(dev, KERN_WARNING,
3416                                "device is on DMA blacklist, disabling DMA\n");
3417         }
3418
3419         if ((host->flags & ATA_HOST_SIMPLEX) && host->simplex_claimed) {
3420                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3421                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
3422                                "other device, disabling DMA\n");
3423         }
3424
3425         if (ap->ops->mode_filter)
3426                 xfer_mask = ap->ops->mode_filter(ap, dev, xfer_mask);
3427
3428         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
3429                             &dev->mwdma_mask, &dev->udma_mask);
3430 }
3431
3432 /**
3433  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
3434  *      @dev: Device to which command will be sent
3435  *
3436  *      Issue SET FEATURES - XFER MODE command to device @dev
3437  *      on port @ap.
3438  *
3439  *      LOCKING:
3440  *      PCI/etc. bus probe sem.
3441  *
3442  *      RETURNS:
3443  *      0 on success, AC_ERR_* mask otherwise.
3444  */
3445
3446 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
3447 {
3448         struct ata_taskfile tf;
3449         unsigned int err_mask;
3450
3451         /* set up set-features taskfile */
3452         DPRINTK("set features - xfer mode\n");
3453
3454         ata_tf_init(dev, &tf);
3455         tf.command = ATA_CMD_SET_FEATURES;
3456         tf.feature = SETFEATURES_XFER;
3457         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3458         tf.protocol = ATA_PROT_NODATA;
3459         tf.nsect = dev->xfer_mode;
3460
3461         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3462
3463         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3464         return err_mask;
3465 }
3466
3467 /**
3468  *      ata_dev_init_params - Issue INIT DEV PARAMS command
3469  *      @dev: Device to which command will be sent
3470  *      @heads: Number of heads (taskfile parameter)
3471  *      @sectors: Number of sectors (taskfile parameter)
3472  *
3473  *      LOCKING:
3474  *      Kernel thread context (may sleep)
3475  *
3476  *      RETURNS:
3477  *      0 on success, AC_ERR_* mask otherwise.
3478  */
3479 static unsigned int ata_dev_init_params(struct ata_device *dev,
3480                                         u16 heads, u16 sectors)
3481 {
3482         struct ata_taskfile tf;
3483         unsigned int err_mask;
3484
3485         /* Number of sectors per track 1-255. Number of heads 1-16 */
3486         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
3487                 return AC_ERR_INVALID;
3488
3489         /* set up init dev params taskfile */
3490         DPRINTK("init dev params \n");
3491
3492         ata_tf_init(dev, &tf);
3493         tf.command = ATA_CMD_INIT_DEV_PARAMS;
3494         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
3495         tf.protocol = ATA_PROT_NODATA;
3496         tf.nsect = sectors;
3497         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
3498
3499         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
3500
3501         DPRINTK("EXIT, err_mask=%x\n", err_mask);
3502         return err_mask;
3503 }
3504
3505 /**
3506  *      ata_sg_clean - Unmap DMA memory associated with command
3507  *      @qc: Command containing DMA memory to be released
3508  *
3509  *      Unmap all mapped DMA memory associated with this command.
3510  *
3511  *      LOCKING:
3512  *      spin_lock_irqsave(host lock)
3513  */
3514 void ata_sg_clean(struct ata_queued_cmd *qc)
3515 {
3516         struct ata_port *ap = qc->ap;
3517         struct scatterlist *sg = qc->__sg;
3518         int dir = qc->dma_dir;
3519         void *pad_buf = NULL;
3520
3521         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
3522         WARN_ON(sg == NULL);
3523
3524         if (qc->flags & ATA_QCFLAG_SINGLE)
3525                 WARN_ON(qc->n_elem > 1);
3526
3527         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
3528
3529         /* if we padded the buffer out to 32-bit bound, and data
3530          * xfer direction is from-device, we must copy from the
3531          * pad buffer back into the supplied buffer
3532          */
3533         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
3534                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3535
3536         if (qc->flags & ATA_QCFLAG_SG) {
3537                 if (qc->n_elem)
3538                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
3539                 /* restore last sg */
3540                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
3541                 if (pad_buf) {
3542                         struct scatterlist *psg = &qc->pad_sgent;
3543                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
3544                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
3545                         kunmap_atomic(addr, KM_IRQ0);
3546                 }
3547         } else {
3548                 if (qc->n_elem)
3549                         dma_unmap_single(ap->dev,
3550                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
3551                                 dir);
3552                 /* restore sg */
3553                 sg->length += qc->pad_len;
3554                 if (pad_buf)
3555                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
3556                                pad_buf, qc->pad_len);
3557         }
3558
3559         qc->flags &= ~ATA_QCFLAG_DMAMAP;
3560         qc->__sg = NULL;
3561 }
3562
3563 /**
3564  *      ata_fill_sg - Fill PCI IDE PRD table
3565  *      @qc: Metadata associated with taskfile to be transferred
3566  *
3567  *      Fill PCI IDE PRD (scatter-gather) table with segments
3568  *      associated with the current disk command.
3569  *
3570  *      LOCKING:
3571  *      spin_lock_irqsave(host lock)
3572  *
3573  */
3574 static void ata_fill_sg(struct ata_queued_cmd *qc)
3575 {
3576         struct ata_port *ap = qc->ap;
3577         struct scatterlist *sg;
3578         unsigned int idx;
3579
3580         WARN_ON(qc->__sg == NULL);
3581         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
3582
3583         idx = 0;
3584         ata_for_each_sg(sg, qc) {
3585                 u32 addr, offset;
3586                 u32 sg_len, len;
3587
3588                 /* determine if physical DMA addr spans 64K boundary.
3589                  * Note h/w doesn't support 64-bit, so we unconditionally
3590                  * truncate dma_addr_t to u32.
3591                  */
3592                 addr = (u32) sg_dma_address(sg);
3593                 sg_len = sg_dma_len(sg);
3594
3595                 while (sg_len) {
3596                         offset = addr & 0xffff;
3597                         len = sg_len;
3598                         if ((offset + sg_len) > 0x10000)
3599                                 len = 0x10000 - offset;
3600
3601                         ap->prd[idx].addr = cpu_to_le32(addr);
3602                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
3603                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
3604
3605                         idx++;
3606                         sg_len -= len;
3607                         addr += len;
3608                 }
3609         }
3610
3611         if (idx)
3612                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
3613 }
3614 /**
3615  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
3616  *      @qc: Metadata associated with taskfile to check
3617  *
3618  *      Allow low-level driver to filter ATA PACKET commands, returning
3619  *      a status indicating whether or not it is OK to use DMA for the
3620  *      supplied PACKET command.
3621  *
3622  *      LOCKING:
3623  *      spin_lock_irqsave(host lock)
3624  *
3625  *      RETURNS: 0 when ATAPI DMA can be used
3626  *               nonzero otherwise
3627  */
3628 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
3629 {
3630         struct ata_port *ap = qc->ap;
3631         int rc = 0; /* Assume ATAPI DMA is OK by default */
3632
3633         if (ap->ops->check_atapi_dma)
3634                 rc = ap->ops->check_atapi_dma(qc);
3635
3636         return rc;
3637 }
3638 /**
3639  *      ata_qc_prep - Prepare taskfile for submission
3640  *      @qc: Metadata associated with taskfile to be prepared
3641  *
3642  *      Prepare ATA taskfile for submission.
3643  *
3644  *      LOCKING:
3645  *      spin_lock_irqsave(host lock)
3646  */
3647 void ata_qc_prep(struct ata_queued_cmd *qc)
3648 {
3649         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
3650                 return;
3651
3652         ata_fill_sg(qc);
3653 }
3654
3655 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
3656
3657 /**
3658  *      ata_sg_init_one - Associate command with memory buffer
3659  *      @qc: Command to be associated
3660  *      @buf: Memory buffer
3661  *      @buflen: Length of memory buffer, in bytes.
3662  *
3663  *      Initialize the data-related elements of queued_cmd @qc
3664  *      to point to a single memory buffer, @buf of byte length @buflen.
3665  *
3666  *      LOCKING:
3667  *      spin_lock_irqsave(host lock)
3668  */
3669
3670 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
3671 {
3672         qc->flags |= ATA_QCFLAG_SINGLE;
3673
3674         qc->__sg = &qc->sgent;
3675         qc->n_elem = 1;
3676         qc->orig_n_elem = 1;
3677         qc->buf_virt = buf;
3678         qc->nbytes = buflen;
3679
3680         sg_init_one(&qc->sgent, buf, buflen);
3681 }
3682
3683 /**
3684  *      ata_sg_init - Associate command with scatter-gather table.
3685  *      @qc: Command to be associated
3686  *      @sg: Scatter-gather table.
3687  *      @n_elem: Number of elements in s/g table.
3688  *
3689  *      Initialize the data-related elements of queued_cmd @qc
3690  *      to point to a scatter-gather table @sg, containing @n_elem
3691  *      elements.
3692  *
3693  *      LOCKING:
3694  *      spin_lock_irqsave(host lock)
3695  */
3696
3697 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
3698                  unsigned int n_elem)
3699 {
3700         qc->flags |= ATA_QCFLAG_SG;
3701         qc->__sg = sg;
3702         qc->n_elem = n_elem;
3703         qc->orig_n_elem = n_elem;
3704 }
3705
3706 /**
3707  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
3708  *      @qc: Command with memory buffer to be mapped.
3709  *
3710  *      DMA-map the memory buffer associated with queued_cmd @qc.
3711  *
3712  *      LOCKING:
3713  *      spin_lock_irqsave(host lock)
3714  *
3715  *      RETURNS:
3716  *      Zero on success, negative on error.
3717  */
3718
3719 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
3720 {
3721         struct ata_port *ap = qc->ap;
3722         int dir = qc->dma_dir;
3723         struct scatterlist *sg = qc->__sg;
3724         dma_addr_t dma_address;
3725         int trim_sg = 0;
3726
3727         /* we must lengthen transfers to end on a 32-bit boundary */
3728         qc->pad_len = sg->length & 3;
3729         if (qc->pad_len) {
3730                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3731                 struct scatterlist *psg = &qc->pad_sgent;
3732
3733                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
3734
3735                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
3736
3737                 if (qc->tf.flags & ATA_TFLAG_WRITE)
3738                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
3739                                qc->pad_len);
3740
3741                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
3742                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
3743                 /* trim sg */
3744                 sg->length -= qc->pad_len;
3745                 if (sg->length == 0)
3746                         trim_sg = 1;
3747
3748                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
3749                         sg->length, qc->pad_len);
3750         }
3751
3752         if (trim_sg) {
3753                 qc->n_elem--;
3754                 goto skip_map;
3755         }
3756
3757         dma_address = dma_map_single(ap->dev, qc->buf_virt,
3758                                      sg->length, dir);
3759         if (dma_mapping_error(dma_address)) {
3760                 /* restore sg */
3761                 sg->length += qc->pad_len;
3762                 return -1;
3763         }
3764
3765         sg_dma_address(sg) = dma_address;
3766         sg_dma_len(sg) = sg->length;
3767
3768 skip_map:
3769         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
3770                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
3771
3772         return 0;
3773 }
3774
3775 /**
3776  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
3777  *      @qc: Command with scatter-gather table to be mapped.
3778  *
3779  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
3780  *
3781  *      LOCKING:
3782  *      spin_lock_irqsave(host lock)
3783  *
3784  *      RETURNS:
3785  *      Zero on success, negative on error.
3786  *
3787  */
3788
3789 static int ata_sg_setup(struct ata_queued_cmd *qc)
3790 {
3791         struct ata_port *ap = qc->ap;
3792         struct scatterlist *sg = qc->__sg;
3793         struct scatterlist *lsg = &sg[qc->n_elem - 1];
3794         int n_elem, pre_n_elem, dir, trim_sg = 0;
3795
3796         VPRINTK("ENTER, ata%u\n", ap->id);
3797         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
3798
3799         /* we must lengthen transfers to end on a 32-bit boundary */
3800         qc->pad_len = lsg->length & 3;
3801         if (qc->pad_len) {
3802                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
3803                 struct scatterlist *psg = &qc->pad_sgent;
3804                 unsigned int offset;
3805
3806                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
3807
3808                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
3809
3810                 /*
3811                  * psg->page/offset are used to copy to-be-written
3812                  * data in this function or read data in ata_sg_clean.
3813                  */
3814                 offset = lsg->offset + lsg->length - qc->pad_len;
3815                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
3816                 psg->offset = offset_in_page(offset);
3817
3818                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
3819                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
3820                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
3821                         kunmap_atomic(addr, KM_IRQ0);
3822                 }
3823
3824                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
3825                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
3826                 /* trim last sg */
3827                 lsg->length -= qc->pad_len;
3828                 if (lsg->length == 0)
3829                         trim_sg = 1;
3830
3831                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
3832                         qc->n_elem - 1, lsg->length, qc->pad_len);
3833         }
3834
3835         pre_n_elem = qc->n_elem;
3836         if (trim_sg && pre_n_elem)
3837                 pre_n_elem--;
3838
3839         if (!pre_n_elem) {
3840                 n_elem = 0;
3841                 goto skip_map;
3842         }
3843
3844         dir = qc->dma_dir;
3845         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
3846         if (n_elem < 1) {
3847                 /* restore last sg */
3848                 lsg->length += qc->pad_len;
3849                 return -1;
3850         }
3851
3852         DPRINTK("%d sg elements mapped\n", n_elem);
3853
3854 skip_map:
3855         qc->n_elem = n_elem;
3856
3857         return 0;
3858 }
3859
3860 /**
3861  *      swap_buf_le16 - swap halves of 16-bit words in place
3862  *      @buf:  Buffer to swap
3863  *      @buf_words:  Number of 16-bit words in buffer.
3864  *
3865  *      Swap halves of 16-bit words if needed to convert from
3866  *      little-endian byte order to native cpu byte order, or
3867  *      vice-versa.
3868  *
3869  *      LOCKING:
3870  *      Inherited from caller.
3871  */
3872 void swap_buf_le16(u16 *buf, unsigned int buf_words)
3873 {
3874 #ifdef __BIG_ENDIAN
3875         unsigned int i;
3876
3877         for (i = 0; i < buf_words; i++)
3878                 buf[i] = le16_to_cpu(buf[i]);
3879 #endif /* __BIG_ENDIAN */
3880 }
3881
3882 /**
3883  *      ata_mmio_data_xfer - Transfer data by MMIO
3884  *      @adev: device for this I/O
3885  *      @buf: data buffer
3886  *      @buflen: buffer length
3887  *      @write_data: read/write
3888  *
3889  *      Transfer data from/to the device data register by MMIO.
3890  *
3891  *      LOCKING:
3892  *      Inherited from caller.
3893  */
3894
3895 void ata_mmio_data_xfer(struct ata_device *adev, unsigned char *buf,
3896                         unsigned int buflen, int write_data)
3897 {
3898         struct ata_port *ap = adev->ap;
3899         unsigned int i;
3900         unsigned int words = buflen >> 1;
3901         u16 *buf16 = (u16 *) buf;
3902         void __iomem *mmio = (void __iomem *)ap->ioaddr.data_addr;
3903
3904         /* Transfer multiple of 2 bytes */
3905         if (write_data) {
3906                 for (i = 0; i < words; i++)
3907                         writew(le16_to_cpu(buf16[i]), mmio);
3908         } else {
3909                 for (i = 0; i < words; i++)
3910                         buf16[i] = cpu_to_le16(readw(mmio));
3911         }
3912
3913         /* Transfer trailing 1 byte, if any. */
3914         if (unlikely(buflen & 0x01)) {
3915                 u16 align_buf[1] = { 0 };
3916                 unsigned char *trailing_buf = buf + buflen - 1;
3917
3918                 if (write_data) {
3919                         memcpy(align_buf, trailing_buf, 1);
3920                         writew(le16_to_cpu(align_buf[0]), mmio);
3921                 } else {
3922                         align_buf[0] = cpu_to_le16(readw(mmio));
3923                         memcpy(trailing_buf, align_buf, 1);
3924                 }
3925         }
3926 }
3927
3928 /**
3929  *      ata_pio_data_xfer - Transfer data by PIO
3930  *      @adev: device to target
3931  *      @buf: data buffer
3932  *      @buflen: buffer length
3933  *      @write_data: read/write
3934  *
3935  *      Transfer data from/to the device data register by PIO.
3936  *
3937  *      LOCKING:
3938  *      Inherited from caller.
3939  */
3940
3941 void ata_pio_data_xfer(struct ata_device *adev, unsigned char *buf,
3942                        unsigned int buflen, int write_data)
3943 {
3944         struct ata_port *ap = adev->ap;
3945         unsigned int words = buflen >> 1;
3946
3947         /* Transfer multiple of 2 bytes */
3948         if (write_data)
3949                 outsw(ap->ioaddr.data_addr, buf, words);
3950         else
3951                 insw(ap->ioaddr.data_addr, buf, words);
3952
3953         /* Transfer trailing 1 byte, if any. */
3954         if (unlikely(buflen & 0x01)) {
3955                 u16 align_buf[1] = { 0 };
3956                 unsigned char *trailing_buf = buf + buflen - 1;
3957
3958                 if (write_data) {
3959                         memcpy(align_buf, trailing_buf, 1);
3960                         outw(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
3961                 } else {
3962                         align_buf[0] = cpu_to_le16(inw(ap->ioaddr.data_addr));
3963                         memcpy(trailing_buf, align_buf, 1);
3964                 }
3965         }
3966 }
3967
3968 /**
3969  *      ata_pio_data_xfer_noirq - Transfer data by PIO
3970  *      @adev: device to target
3971  *      @buf: data buffer
3972  *      @buflen: buffer length
3973  *      @write_data: read/write
3974  *
3975  *      Transfer data from/to the device data register by PIO. Do the
3976  *      transfer with interrupts disabled.
3977  *
3978  *      LOCKING:
3979  *      Inherited from caller.
3980  */
3981
3982 void ata_pio_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
3983                                     unsigned int buflen, int write_data)
3984 {
3985         unsigned long flags;
3986         local_irq_save(flags);
3987         ata_pio_data_xfer(adev, buf, buflen, write_data);
3988         local_irq_restore(flags);
3989 }
3990
3991
3992 /**
3993  *      ata_pio_sector - Transfer ATA_SECT_SIZE (512 bytes) of data.
3994  *      @qc: Command on going
3995  *
3996  *      Transfer ATA_SECT_SIZE of data from/to the ATA device.
3997  *
3998  *      LOCKING:
3999  *      Inherited from caller.
4000  */
4001
4002 static void ata_pio_sector(struct ata_queued_cmd *qc)
4003 {
4004         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4005         struct scatterlist *sg = qc->__sg;
4006         struct ata_port *ap = qc->ap;
4007         struct page *page;
4008         unsigned int offset;
4009         unsigned char *buf;
4010
4011         if (qc->curbytes == qc->nbytes - ATA_SECT_SIZE)
4012                 ap->hsm_task_state = HSM_ST_LAST;
4013
4014         page = sg[qc->cursg].page;
4015         offset = sg[qc->cursg].offset + qc->cursg_ofs;
4016
4017         /* get the current page and offset */
4018         page = nth_page(page, (offset >> PAGE_SHIFT));
4019         offset %= PAGE_SIZE;
4020
4021         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4022
4023         if (PageHighMem(page)) {
4024                 unsigned long flags;
4025
4026                 /* FIXME: use a bounce buffer */
4027                 local_irq_save(flags);
4028                 buf = kmap_atomic(page, KM_IRQ0);
4029
4030                 /* do the actual data transfer */
4031                 ap->ops->data_xfer(qc->dev, buf + offset, ATA_SECT_SIZE, do_write);
4032
4033                 kunmap_atomic(buf, KM_IRQ0);
4034                 local_irq_restore(flags);
4035         } else {
4036                 buf = page_address(page);
4037                 ap->ops->data_xfer(qc->dev, buf + offset, ATA_SECT_SIZE, do_write);
4038         }
4039
4040         qc->curbytes += ATA_SECT_SIZE;
4041         qc->cursg_ofs += ATA_SECT_SIZE;
4042
4043         if (qc->cursg_ofs == (&sg[qc->cursg])->length) {
4044                 qc->cursg++;
4045                 qc->cursg_ofs = 0;
4046         }
4047 }
4048
4049 /**
4050  *      ata_pio_sectors - Transfer one or many 512-byte sectors.
4051  *      @qc: Command on going
4052  *
4053  *      Transfer one or many ATA_SECT_SIZE of data from/to the
4054  *      ATA device for the DRQ request.
4055  *
4056  *      LOCKING:
4057  *      Inherited from caller.
4058  */
4059
4060 static void ata_pio_sectors(struct ata_queued_cmd *qc)
4061 {
4062         if (is_multi_taskfile(&qc->tf)) {
4063                 /* READ/WRITE MULTIPLE */
4064                 unsigned int nsect;
4065
4066                 WARN_ON(qc->dev->multi_count == 0);
4067
4068                 nsect = min((qc->nbytes - qc->curbytes) / ATA_SECT_SIZE,
4069                             qc->dev->multi_count);
4070                 while (nsect--)
4071                         ata_pio_sector(qc);
4072         } else
4073                 ata_pio_sector(qc);
4074 }
4075
4076 /**
4077  *      atapi_send_cdb - Write CDB bytes to hardware
4078  *      @ap: Port to which ATAPI device is attached.
4079  *      @qc: Taskfile currently active
4080  *
4081  *      When device has indicated its readiness to accept
4082  *      a CDB, this function is called.  Send the CDB.
4083  *
4084  *      LOCKING:
4085  *      caller.
4086  */
4087
4088 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
4089 {
4090         /* send SCSI cdb */
4091         DPRINTK("send cdb\n");
4092         WARN_ON(qc->dev->cdb_len < 12);
4093
4094         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
4095         ata_altstatus(ap); /* flush */
4096
4097         switch (qc->tf.protocol) {
4098         case ATA_PROT_ATAPI:
4099                 ap->hsm_task_state = HSM_ST;
4100                 break;
4101         case ATA_PROT_ATAPI_NODATA:
4102                 ap->hsm_task_state = HSM_ST_LAST;
4103                 break;
4104         case ATA_PROT_ATAPI_DMA:
4105                 ap->hsm_task_state = HSM_ST_LAST;
4106                 /* initiate bmdma */
4107                 ap->ops->bmdma_start(qc);
4108                 break;
4109         }
4110 }
4111
4112 /**
4113  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
4114  *      @qc: Command on going
4115  *      @bytes: number of bytes
4116  *
4117  *      Transfer Transfer data from/to the ATAPI device.
4118  *
4119  *      LOCKING:
4120  *      Inherited from caller.
4121  *
4122  */
4123
4124 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
4125 {
4126         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4127         struct scatterlist *sg = qc->__sg;
4128         struct ata_port *ap = qc->ap;
4129         struct page *page;
4130         unsigned char *buf;
4131         unsigned int offset, count;
4132
4133         if (qc->curbytes + bytes >= qc->nbytes)
4134                 ap->hsm_task_state = HSM_ST_LAST;
4135
4136 next_sg:
4137         if (unlikely(qc->cursg >= qc->n_elem)) {
4138                 /*
4139                  * The end of qc->sg is reached and the device expects
4140                  * more data to transfer. In order not to overrun qc->sg
4141                  * and fulfill length specified in the byte count register,
4142                  *    - for read case, discard trailing data from the device
4143                  *    - for write case, padding zero data to the device
4144                  */
4145                 u16 pad_buf[1] = { 0 };
4146                 unsigned int words = bytes >> 1;
4147                 unsigned int i;
4148
4149                 if (words) /* warning if bytes > 1 */
4150                         ata_dev_printk(qc->dev, KERN_WARNING,
4151                                        "%u bytes trailing data\n", bytes);
4152
4153                 for (i = 0; i < words; i++)
4154                         ap->ops->data_xfer(qc->dev, (unsigned char*)pad_buf, 2, do_write);
4155
4156                 ap->hsm_task_state = HSM_ST_LAST;
4157                 return;
4158         }
4159
4160         sg = &qc->__sg[qc->cursg];
4161
4162         page = sg->page;
4163         offset = sg->offset + qc->cursg_ofs;
4164
4165         /* get the current page and offset */
4166         page = nth_page(page, (offset >> PAGE_SHIFT));
4167         offset %= PAGE_SIZE;
4168
4169         /* don't overrun current sg */
4170         count = min(sg->length - qc->cursg_ofs, bytes);
4171
4172         /* don't cross page boundaries */
4173         count = min(count, (unsigned int)PAGE_SIZE - offset);
4174
4175         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4176
4177         if (PageHighMem(page)) {
4178                 unsigned long flags;
4179
4180                 /* FIXME: use bounce buffer */
4181                 local_irq_save(flags);
4182                 buf = kmap_atomic(page, KM_IRQ0);
4183
4184                 /* do the actual data transfer */
4185                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4186
4187                 kunmap_atomic(buf, KM_IRQ0);
4188                 local_irq_restore(flags);
4189         } else {
4190                 buf = page_address(page);
4191                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4192         }
4193
4194         bytes -= count;
4195         qc->curbytes += count;
4196         qc->cursg_ofs += count;
4197
4198         if (qc->cursg_ofs == sg->length) {
4199                 qc->cursg++;
4200                 qc->cursg_ofs = 0;
4201         }
4202
4203         if (bytes)
4204                 goto next_sg;
4205 }
4206
4207 /**
4208  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
4209  *      @qc: Command on going
4210  *
4211  *      Transfer Transfer data from/to the ATAPI device.
4212  *
4213  *      LOCKING:
4214  *      Inherited from caller.
4215  */
4216
4217 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
4218 {
4219         struct ata_port *ap = qc->ap;
4220         struct ata_device *dev = qc->dev;
4221         unsigned int ireason, bc_lo, bc_hi, bytes;
4222         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
4223
4224         /* Abuse qc->result_tf for temp storage of intermediate TF
4225          * here to save some kernel stack usage.
4226          * For normal completion, qc->result_tf is not relevant. For
4227          * error, qc->result_tf is later overwritten by ata_qc_complete().
4228          * So, the correctness of qc->result_tf is not affected.
4229          */
4230         ap->ops->tf_read(ap, &qc->result_tf);
4231         ireason = qc->result_tf.nsect;
4232         bc_lo = qc->result_tf.lbam;
4233         bc_hi = qc->result_tf.lbah;
4234         bytes = (bc_hi << 8) | bc_lo;
4235
4236         /* shall be cleared to zero, indicating xfer of data */
4237         if (ireason & (1 << 0))
4238                 goto err_out;
4239
4240         /* make sure transfer direction matches expected */
4241         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
4242         if (do_write != i_write)
4243                 goto err_out;
4244
4245         VPRINTK("ata%u: xfering %d bytes\n", ap->id, bytes);
4246
4247         __atapi_pio_bytes(qc, bytes);
4248
4249         return;
4250
4251 err_out:
4252         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
4253         qc->err_mask |= AC_ERR_HSM;
4254         ap->hsm_task_state = HSM_ST_ERR;
4255 }
4256
4257 /**
4258  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
4259  *      @ap: the target ata_port
4260  *      @qc: qc on going
4261  *
4262  *      RETURNS:
4263  *      1 if ok in workqueue, 0 otherwise.
4264  */
4265
4266 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
4267 {
4268         if (qc->tf.flags & ATA_TFLAG_POLLING)
4269                 return 1;
4270
4271         if (ap->hsm_task_state == HSM_ST_FIRST) {
4272                 if (qc->tf.protocol == ATA_PROT_PIO &&
4273                     (qc->tf.flags & ATA_TFLAG_WRITE))
4274                     return 1;
4275
4276                 if (is_atapi_taskfile(&qc->tf) &&
4277                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
4278                         return 1;
4279         }
4280
4281         return 0;
4282 }
4283
4284 /**
4285  *      ata_hsm_qc_complete - finish a qc running on standard HSM
4286  *      @qc: Command to complete
4287  *      @in_wq: 1 if called from workqueue, 0 otherwise
4288  *
4289  *      Finish @qc which is running on standard HSM.
4290  *
4291  *      LOCKING:
4292  *      If @in_wq is zero, spin_lock_irqsave(host lock).
4293  *      Otherwise, none on entry and grabs host lock.
4294  */
4295 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
4296 {
4297         struct ata_port *ap = qc->ap;
4298         unsigned long flags;
4299
4300         if (ap->ops->error_handler) {
4301                 if (in_wq) {
4302                         spin_lock_irqsave(ap->lock, flags);
4303
4304                         /* EH might have kicked in while host lock is
4305                          * released.
4306                          */
4307                         qc = ata_qc_from_tag(ap, qc->tag);
4308                         if (qc) {
4309                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
4310                                         ata_irq_on(ap);
4311                                         ata_qc_complete(qc);
4312                                 } else
4313                                         ata_port_freeze(ap);
4314                         }
4315
4316                         spin_unlock_irqrestore(ap->lock, flags);
4317                 } else {
4318                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
4319                                 ata_qc_complete(qc);
4320                         else
4321                                 ata_port_freeze(ap);
4322                 }
4323         } else {
4324                 if (in_wq) {
4325                         spin_lock_irqsave(ap->lock, flags);
4326                         ata_irq_on(ap);
4327                         ata_qc_complete(qc);
4328                         spin_unlock_irqrestore(ap->lock, flags);
4329                 } else
4330                         ata_qc_complete(qc);
4331         }
4332
4333         ata_altstatus(ap); /* flush */
4334 }
4335
4336 /**
4337  *      ata_hsm_move - move the HSM to the next state.
4338  *      @ap: the target ata_port
4339  *      @qc: qc on going
4340  *      @status: current device status
4341  *      @in_wq: 1 if called from workqueue, 0 otherwise
4342  *
4343  *      RETURNS:
4344  *      1 when poll next status needed, 0 otherwise.
4345  */
4346 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
4347                  u8 status, int in_wq)
4348 {
4349         unsigned long flags = 0;
4350         int poll_next;
4351
4352         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
4353
4354         /* Make sure ata_qc_issue_prot() does not throw things
4355          * like DMA polling into the workqueue. Notice that
4356          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
4357          */
4358         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
4359
4360 fsm_start:
4361         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
4362                 ap->id, qc->tf.protocol, ap->hsm_task_state, status);
4363
4364         switch (ap->hsm_task_state) {
4365         case HSM_ST_FIRST:
4366                 /* Send first data block or PACKET CDB */
4367
4368                 /* If polling, we will stay in the work queue after
4369                  * sending the data. Otherwise, interrupt handler
4370                  * takes over after sending the data.
4371                  */
4372                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
4373
4374                 /* check device status */
4375                 if (unlikely((status & ATA_DRQ) == 0)) {
4376                         /* handle BSY=0, DRQ=0 as error */
4377                         if (likely(status & (ATA_ERR | ATA_DF)))
4378                                 /* device stops HSM for abort/error */
4379                                 qc->err_mask |= AC_ERR_DEV;
4380                         else
4381                                 /* HSM violation. Let EH handle this */
4382                                 qc->err_mask |= AC_ERR_HSM;
4383
4384                         ap->hsm_task_state = HSM_ST_ERR;
4385                         goto fsm_start;
4386                 }
4387
4388                 /* Device should not ask for data transfer (DRQ=1)
4389                  * when it finds something wrong.
4390                  * We ignore DRQ here and stop the HSM by
4391                  * changing hsm_task_state to HSM_ST_ERR and
4392                  * let the EH abort the command or reset the device.
4393                  */
4394                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
4395                         printk(KERN_WARNING "ata%d: DRQ=1 with device error, dev_stat 0x%X\n",
4396                                ap->id, status);
4397                         qc->err_mask |= AC_ERR_HSM;
4398                         ap->hsm_task_state = HSM_ST_ERR;
4399                         goto fsm_start;
4400                 }
4401
4402                 /* Send the CDB (atapi) or the first data block (ata pio out).
4403                  * During the state transition, interrupt handler shouldn't
4404                  * be invoked before the data transfer is complete and
4405                  * hsm_task_state is changed. Hence, the following locking.
4406                  */
4407                 if (in_wq)
4408                         spin_lock_irqsave(ap->lock, flags);
4409
4410                 if (qc->tf.protocol == ATA_PROT_PIO) {
4411                         /* PIO data out protocol.
4412                          * send first data block.
4413                          */
4414
4415                         /* ata_pio_sectors() might change the state
4416                          * to HSM_ST_LAST. so, the state is changed here
4417                          * before ata_pio_sectors().
4418                          */
4419                         ap->hsm_task_state = HSM_ST;
4420                         ata_pio_sectors(qc);
4421                         ata_altstatus(ap); /* flush */
4422                 } else
4423                         /* send CDB */
4424                         atapi_send_cdb(ap, qc);
4425
4426                 if (in_wq)
4427                         spin_unlock_irqrestore(ap->lock, flags);
4428
4429                 /* if polling, ata_pio_task() handles the rest.
4430                  * otherwise, interrupt handler takes over from here.
4431                  */
4432                 break;
4433
4434         case HSM_ST:
4435                 /* complete command or read/write the data register */
4436                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
4437                         /* ATAPI PIO protocol */
4438                         if ((status & ATA_DRQ) == 0) {
4439                                 /* No more data to transfer or device error.
4440                                  * Device error will be tagged in HSM_ST_LAST.
4441                                  */
4442                                 ap->hsm_task_state = HSM_ST_LAST;
4443                                 goto fsm_start;
4444                         }
4445
4446                         /* Device should not ask for data transfer (DRQ=1)
4447                          * when it finds something wrong.
4448                          * We ignore DRQ here and stop the HSM by
4449                          * changing hsm_task_state to HSM_ST_ERR and
4450                          * let the EH abort the command or reset the device.
4451                          */
4452                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4453                                 printk(KERN_WARNING "ata%d: DRQ=1 with device error, dev_stat 0x%X\n",
4454                                        ap->id, status);
4455                                 qc->err_mask |= AC_ERR_HSM;
4456                                 ap->hsm_task_state = HSM_ST_ERR;
4457                                 goto fsm_start;
4458                         }
4459
4460                         atapi_pio_bytes(qc);
4461
4462                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
4463                                 /* bad ireason reported by device */
4464                                 goto fsm_start;
4465
4466                 } else {
4467                         /* ATA PIO protocol */
4468                         if (unlikely((status & ATA_DRQ) == 0)) {
4469                                 /* handle BSY=0, DRQ=0 as error */
4470                                 if (likely(status & (ATA_ERR | ATA_DF)))
4471                                         /* device stops HSM for abort/error */
4472                                         qc->err_mask |= AC_ERR_DEV;
4473                                 else
4474                                         /* HSM violation. Let EH handle this.
4475                                          * Phantom devices also trigger this
4476                                          * condition.  Mark hint.
4477                                          */
4478                                         qc->err_mask |= AC_ERR_HSM |
4479                                                         AC_ERR_NODEV_HINT;
4480
4481                                 ap->hsm_task_state = HSM_ST_ERR;
4482                                 goto fsm_start;
4483                         }
4484
4485                         /* For PIO reads, some devices may ask for
4486                          * data transfer (DRQ=1) alone with ERR=1.
4487                          * We respect DRQ here and transfer one
4488                          * block of junk data before changing the
4489                          * hsm_task_state to HSM_ST_ERR.
4490                          *
4491                          * For PIO writes, ERR=1 DRQ=1 doesn't make
4492                          * sense since the data block has been
4493                          * transferred to the device.
4494                          */
4495                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
4496                                 /* data might be corrputed */
4497                                 qc->err_mask |= AC_ERR_DEV;
4498
4499                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
4500                                         ata_pio_sectors(qc);
4501                                         ata_altstatus(ap);
4502                                         status = ata_wait_idle(ap);
4503                                 }
4504
4505                                 if (status & (ATA_BUSY | ATA_DRQ))
4506                                         qc->err_mask |= AC_ERR_HSM;
4507
4508                                 /* ata_pio_sectors() might change the
4509                                  * state to HSM_ST_LAST. so, the state
4510                                  * is changed after ata_pio_sectors().
4511                                  */
4512                                 ap->hsm_task_state = HSM_ST_ERR;
4513                                 goto fsm_start;
4514                         }
4515
4516                         ata_pio_sectors(qc);
4517
4518                         if (ap->hsm_task_state == HSM_ST_LAST &&
4519                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
4520                                 /* all data read */
4521                                 ata_altstatus(ap);
4522                                 status = ata_wait_idle(ap);
4523                                 goto fsm_start;
4524                         }
4525                 }
4526
4527                 ata_altstatus(ap); /* flush */
4528                 poll_next = 1;
4529                 break;
4530
4531         case HSM_ST_LAST:
4532                 if (unlikely(!ata_ok(status))) {
4533                         qc->err_mask |= __ac_err_mask(status);
4534                         ap->hsm_task_state = HSM_ST_ERR;
4535                         goto fsm_start;
4536                 }
4537
4538                 /* no more data to transfer */
4539                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
4540                         ap->id, qc->dev->devno, status);
4541
4542                 WARN_ON(qc->err_mask);
4543
4544                 ap->hsm_task_state = HSM_ST_IDLE;
4545
4546                 /* complete taskfile transaction */
4547                 ata_hsm_qc_complete(qc, in_wq);
4548
4549                 poll_next = 0;
4550                 break;
4551
4552         case HSM_ST_ERR:
4553                 /* make sure qc->err_mask is available to
4554                  * know what's wrong and recover
4555                  */
4556                 WARN_ON(qc->err_mask == 0);
4557
4558                 ap->hsm_task_state = HSM_ST_IDLE;
4559
4560                 /* complete taskfile transaction */
4561                 ata_hsm_qc_complete(qc, in_wq);
4562
4563                 poll_next = 0;
4564                 break;
4565         default:
4566                 poll_next = 0;
4567                 BUG();
4568         }
4569
4570         return poll_next;
4571 }
4572
4573 static void ata_pio_task(struct work_struct *work)
4574 {
4575         struct ata_port *ap =
4576                 container_of(work, struct ata_port, port_task.work);
4577         struct ata_queued_cmd *qc = ap->port_task_data;
4578         u8 status;
4579         int poll_next;
4580
4581 fsm_start:
4582         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
4583
4584         /*
4585          * This is purely heuristic.  This is a fast path.
4586          * Sometimes when we enter, BSY will be cleared in
4587          * a chk-status or two.  If not, the drive is probably seeking
4588          * or something.  Snooze for a couple msecs, then
4589          * chk-status again.  If still busy, queue delayed work.
4590          */
4591         status = ata_busy_wait(ap, ATA_BUSY, 5);
4592         if (status & ATA_BUSY) {
4593                 msleep(2);
4594                 status = ata_busy_wait(ap, ATA_BUSY, 10);
4595                 if (status & ATA_BUSY) {
4596                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
4597                         return;
4598                 }
4599         }
4600
4601         /* move the HSM */
4602         poll_next = ata_hsm_move(ap, qc, status, 1);
4603
4604         /* another command or interrupt handler
4605          * may be running at this point.
4606          */
4607         if (poll_next)
4608                 goto fsm_start;
4609 }
4610
4611 /**
4612  *      ata_qc_new - Request an available ATA command, for queueing
4613  *      @ap: Port associated with device @dev
4614  *      @dev: Device from whom we request an available command structure
4615  *
4616  *      LOCKING:
4617  *      None.
4618  */
4619
4620 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
4621 {
4622         struct ata_queued_cmd *qc = NULL;
4623         unsigned int i;
4624
4625         /* no command while frozen */
4626         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
4627                 return NULL;
4628
4629         /* the last tag is reserved for internal command. */
4630         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
4631                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
4632                         qc = __ata_qc_from_tag(ap, i);
4633                         break;
4634                 }
4635
4636         if (qc)
4637                 qc->tag = i;
4638
4639         return qc;
4640 }
4641
4642 /**
4643  *      ata_qc_new_init - Request an available ATA command, and initialize it
4644  *      @dev: Device from whom we request an available command structure
4645  *
4646  *      LOCKING:
4647  *      None.
4648  */
4649
4650 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
4651 {
4652         struct ata_port *ap = dev->ap;
4653         struct ata_queued_cmd *qc;
4654
4655         qc = ata_qc_new(ap);
4656         if (qc) {
4657                 qc->scsicmd = NULL;
4658                 qc->ap = ap;
4659                 qc->dev = dev;
4660
4661                 ata_qc_reinit(qc);
4662         }
4663
4664         return qc;
4665 }
4666
4667 /**
4668  *      ata_qc_free - free unused ata_queued_cmd
4669  *      @qc: Command to complete
4670  *
4671  *      Designed to free unused ata_queued_cmd object
4672  *      in case something prevents using it.
4673  *
4674  *      LOCKING:
4675  *      spin_lock_irqsave(host lock)
4676  */
4677 void ata_qc_free(struct ata_queued_cmd *qc)
4678 {
4679         struct ata_port *ap = qc->ap;
4680         unsigned int tag;
4681
4682         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
4683
4684         qc->flags = 0;
4685         tag = qc->tag;
4686         if (likely(ata_tag_valid(tag))) {
4687                 qc->tag = ATA_TAG_POISON;
4688                 clear_bit(tag, &ap->qc_allocated);
4689         }
4690 }
4691
4692 void __ata_qc_complete(struct ata_queued_cmd *qc)
4693 {
4694         struct ata_port *ap = qc->ap;
4695
4696         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
4697         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
4698
4699         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
4700                 ata_sg_clean(qc);
4701
4702         /* command should be marked inactive atomically with qc completion */
4703         if (qc->tf.protocol == ATA_PROT_NCQ)
4704                 ap->sactive &= ~(1 << qc->tag);
4705         else
4706                 ap->active_tag = ATA_TAG_POISON;
4707
4708         /* atapi: mark qc as inactive to prevent the interrupt handler
4709          * from completing the command twice later, before the error handler
4710          * is called. (when rc != 0 and atapi request sense is needed)
4711          */
4712         qc->flags &= ~ATA_QCFLAG_ACTIVE;
4713         ap->qc_active &= ~(1 << qc->tag);
4714
4715         /* call completion callback */
4716         qc->complete_fn(qc);
4717 }
4718
4719 static void fill_result_tf(struct ata_queued_cmd *qc)
4720 {
4721         struct ata_port *ap = qc->ap;
4722
4723         ap->ops->tf_read(ap, &qc->result_tf);
4724         qc->result_tf.flags = qc->tf.flags;
4725 }
4726
4727 /**
4728  *      ata_qc_complete - Complete an active ATA command
4729  *      @qc: Command to complete
4730  *      @err_mask: ATA Status register contents
4731  *
4732  *      Indicate to the mid and upper layers that an ATA
4733  *      command has completed, with either an ok or not-ok status.
4734  *
4735  *      LOCKING:
4736  *      spin_lock_irqsave(host lock)
4737  */
4738 void ata_qc_complete(struct ata_queued_cmd *qc)
4739 {
4740         struct ata_port *ap = qc->ap;
4741
4742         /* XXX: New EH and old EH use different mechanisms to
4743          * synchronize EH with regular execution path.
4744          *
4745          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
4746          * Normal execution path is responsible for not accessing a
4747          * failed qc.  libata core enforces the rule by returning NULL
4748          * from ata_qc_from_tag() for failed qcs.
4749          *
4750          * Old EH depends on ata_qc_complete() nullifying completion
4751          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
4752          * not synchronize with interrupt handler.  Only PIO task is
4753          * taken care of.
4754          */
4755         if (ap->ops->error_handler) {
4756                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
4757
4758                 if (unlikely(qc->err_mask))
4759                         qc->flags |= ATA_QCFLAG_FAILED;
4760
4761                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
4762                         if (!ata_tag_internal(qc->tag)) {
4763                                 /* always fill result TF for failed qc */
4764                                 fill_result_tf(qc);
4765                                 ata_qc_schedule_eh(qc);
4766                                 return;
4767                         }
4768                 }
4769
4770                 /* read result TF if requested */
4771                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
4772                         fill_result_tf(qc);
4773
4774                 __ata_qc_complete(qc);
4775         } else {
4776                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
4777                         return;
4778
4779                 /* read result TF if failed or requested */
4780                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
4781                         fill_result_tf(qc);
4782
4783                 __ata_qc_complete(qc);
4784         }
4785 }
4786
4787 /**
4788  *      ata_qc_complete_multiple - Complete multiple qcs successfully
4789  *      @ap: port in question
4790  *      @qc_active: new qc_active mask
4791  *      @finish_qc: LLDD callback invoked before completing a qc
4792  *
4793  *      Complete in-flight commands.  This functions is meant to be
4794  *      called from low-level driver's interrupt routine to complete
4795  *      requests normally.  ap->qc_active and @qc_active is compared
4796  *      and commands are completed accordingly.
4797  *
4798  *      LOCKING:
4799  *      spin_lock_irqsave(host lock)
4800  *
4801  *      RETURNS:
4802  *      Number of completed commands on success, -errno otherwise.
4803  */
4804 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
4805                              void (*finish_qc)(struct ata_queued_cmd *))
4806 {
4807         int nr_done = 0;
4808         u32 done_mask;
4809         int i;
4810
4811         done_mask = ap->qc_active ^ qc_active;
4812
4813         if (unlikely(done_mask & qc_active)) {
4814                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
4815                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
4816                 return -EINVAL;
4817         }
4818
4819         for (i = 0; i < ATA_MAX_QUEUE; i++) {
4820                 struct ata_queued_cmd *qc;
4821
4822                 if (!(done_mask & (1 << i)))
4823                         continue;
4824
4825                 if ((qc = ata_qc_from_tag(ap, i))) {
4826                         if (finish_qc)
4827                                 finish_qc(qc);
4828                         ata_qc_complete(qc);
4829                         nr_done++;
4830                 }
4831         }
4832
4833         return nr_done;
4834 }
4835
4836 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
4837 {
4838         struct ata_port *ap = qc->ap;
4839
4840         switch (qc->tf.protocol) {
4841         case ATA_PROT_NCQ:
4842         case ATA_PROT_DMA:
4843         case ATA_PROT_ATAPI_DMA:
4844                 return 1;
4845
4846         case ATA_PROT_ATAPI:
4847         case ATA_PROT_PIO:
4848                 if (ap->flags & ATA_FLAG_PIO_DMA)
4849                         return 1;
4850
4851                 /* fall through */
4852
4853         default:
4854                 return 0;
4855         }
4856
4857         /* never reached */
4858 }
4859
4860 /**
4861  *      ata_qc_issue - issue taskfile to device
4862  *      @qc: command to issue to device
4863  *
4864  *      Prepare an ATA command to submission to device.
4865  *      This includes mapping the data into a DMA-able
4866  *      area, filling in the S/G table, and finally
4867  *      writing the taskfile to hardware, starting the command.
4868  *
4869  *      LOCKING:
4870  *      spin_lock_irqsave(host lock)
4871  */
4872 void ata_qc_issue(struct ata_queued_cmd *qc)
4873 {
4874         struct ata_port *ap = qc->ap;
4875
4876         /* Make sure only one non-NCQ command is outstanding.  The
4877          * check is skipped for old EH because it reuses active qc to
4878          * request ATAPI sense.
4879          */
4880         WARN_ON(ap->ops->error_handler && ata_tag_valid(ap->active_tag));
4881
4882         if (qc->tf.protocol == ATA_PROT_NCQ) {
4883                 WARN_ON(ap->sactive & (1 << qc->tag));
4884                 ap->sactive |= 1 << qc->tag;
4885         } else {
4886                 WARN_ON(ap->sactive);
4887                 ap->active_tag = qc->tag;
4888         }
4889
4890         qc->flags |= ATA_QCFLAG_ACTIVE;
4891         ap->qc_active |= 1 << qc->tag;
4892
4893         if (ata_should_dma_map(qc)) {
4894                 if (qc->flags & ATA_QCFLAG_SG) {
4895                         if (ata_sg_setup(qc))
4896                                 goto sg_err;
4897                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
4898                         if (ata_sg_setup_one(qc))
4899                                 goto sg_err;
4900                 }
4901         } else {
4902                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
4903         }
4904
4905         ap->ops->qc_prep(qc);
4906
4907         qc->err_mask |= ap->ops->qc_issue(qc);
4908         if (unlikely(qc->err_mask))
4909                 goto err;
4910         return;
4911
4912 sg_err:
4913         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4914         qc->err_mask |= AC_ERR_SYSTEM;
4915 err:
4916         ata_qc_complete(qc);
4917 }
4918
4919 /**
4920  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
4921  *      @qc: command to issue to device
4922  *
4923  *      Using various libata functions and hooks, this function
4924  *      starts an ATA command.  ATA commands are grouped into
4925  *      classes called "protocols", and issuing each type of protocol
4926  *      is slightly different.
4927  *
4928  *      May be used as the qc_issue() entry in ata_port_operations.
4929  *
4930  *      LOCKING:
4931  *      spin_lock_irqsave(host lock)
4932  *
4933  *      RETURNS:
4934  *      Zero on success, AC_ERR_* mask on failure
4935  */
4936
4937 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
4938 {
4939         struct ata_port *ap = qc->ap;
4940
4941         /* Use polling pio if the LLD doesn't handle
4942          * interrupt driven pio and atapi CDB interrupt.
4943          */
4944         if (ap->flags & ATA_FLAG_PIO_POLLING) {
4945                 switch (qc->tf.protocol) {
4946                 case ATA_PROT_PIO:
4947                 case ATA_PROT_NODATA:
4948                 case ATA_PROT_ATAPI:
4949                 case ATA_PROT_ATAPI_NODATA:
4950                         qc->tf.flags |= ATA_TFLAG_POLLING;
4951                         break;
4952                 case ATA_PROT_ATAPI_DMA:
4953                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
4954                                 /* see ata_dma_blacklisted() */
4955                                 BUG();
4956                         break;
4957                 default:
4958                         break;
4959                 }
4960         }
4961
4962         /* Some controllers show flaky interrupt behavior after
4963          * setting xfer mode.  Use polling instead.
4964          */
4965         if (unlikely(qc->tf.command == ATA_CMD_SET_FEATURES &&
4966                      qc->tf.feature == SETFEATURES_XFER) &&
4967             (ap->flags & ATA_FLAG_SETXFER_POLLING))
4968                 qc->tf.flags |= ATA_TFLAG_POLLING;
4969
4970         /* select the device */
4971         ata_dev_select(ap, qc->dev->devno, 1, 0);
4972
4973         /* start the command */
4974         switch (qc->tf.protocol) {
4975         case ATA_PROT_NODATA:
4976                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4977                         ata_qc_set_polling(qc);
4978
4979                 ata_tf_to_host(ap, &qc->tf);
4980                 ap->hsm_task_state = HSM_ST_LAST;
4981
4982                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4983                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
4984
4985                 break;
4986
4987         case ATA_PROT_DMA:
4988                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
4989
4990                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
4991                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
4992                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
4993                 ap->hsm_task_state = HSM_ST_LAST;
4994                 break;
4995
4996         case ATA_PROT_PIO:
4997                 if (qc->tf.flags & ATA_TFLAG_POLLING)
4998                         ata_qc_set_polling(qc);
4999
5000                 ata_tf_to_host(ap, &qc->tf);
5001
5002                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
5003                         /* PIO data out protocol */
5004                         ap->hsm_task_state = HSM_ST_FIRST;
5005                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5006
5007                         /* always send first data block using
5008                          * the ata_pio_task() codepath.
5009                          */
5010                 } else {
5011                         /* PIO data in protocol */
5012                         ap->hsm_task_state = HSM_ST;
5013
5014                         if (qc->tf.flags & ATA_TFLAG_POLLING)
5015                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
5016
5017                         /* if polling, ata_pio_task() handles the rest.
5018                          * otherwise, interrupt handler takes over from here.
5019                          */
5020                 }
5021
5022                 break;
5023
5024         case ATA_PROT_ATAPI:
5025         case ATA_PROT_ATAPI_NODATA:
5026                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5027                         ata_qc_set_polling(qc);
5028
5029                 ata_tf_to_host(ap, &qc->tf);
5030
5031                 ap->hsm_task_state = HSM_ST_FIRST;
5032
5033                 /* send cdb by polling if no cdb interrupt */
5034                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
5035                     (qc->tf.flags & ATA_TFLAG_POLLING))
5036                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5037                 break;
5038
5039         case ATA_PROT_ATAPI_DMA:
5040                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5041
5042                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5043                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5044                 ap->hsm_task_state = HSM_ST_FIRST;
5045
5046                 /* send cdb by polling if no cdb interrupt */
5047                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5048                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5049                 break;
5050
5051         default:
5052                 WARN_ON(1);
5053                 return AC_ERR_SYSTEM;
5054         }
5055
5056         return 0;
5057 }
5058
5059 /**
5060  *      ata_host_intr - Handle host interrupt for given (port, task)
5061  *      @ap: Port on which interrupt arrived (possibly...)
5062  *      @qc: Taskfile currently active in engine
5063  *
5064  *      Handle host interrupt for given queued command.  Currently,
5065  *      only DMA interrupts are handled.  All other commands are
5066  *      handled via polling with interrupts disabled (nIEN bit).
5067  *
5068  *      LOCKING:
5069  *      spin_lock_irqsave(host lock)
5070  *
5071  *      RETURNS:
5072  *      One if interrupt was handled, zero if not (shared irq).
5073  */
5074
5075 inline unsigned int ata_host_intr (struct ata_port *ap,
5076                                    struct ata_queued_cmd *qc)
5077 {
5078         struct ata_eh_info *ehi = &ap->eh_info;
5079         u8 status, host_stat = 0;
5080
5081         VPRINTK("ata%u: protocol %d task_state %d\n",
5082                 ap->id, qc->tf.protocol, ap->hsm_task_state);
5083
5084         /* Check whether we are expecting interrupt in this state */
5085         switch (ap->hsm_task_state) {
5086         case HSM_ST_FIRST:
5087                 /* Some pre-ATAPI-4 devices assert INTRQ
5088                  * at this state when ready to receive CDB.
5089                  */
5090
5091                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
5092                  * The flag was turned on only for atapi devices.
5093                  * No need to check is_atapi_taskfile(&qc->tf) again.
5094                  */
5095                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5096                         goto idle_irq;
5097                 break;
5098         case HSM_ST_LAST:
5099                 if (qc->tf.protocol == ATA_PROT_DMA ||
5100                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
5101                         /* check status of DMA engine */
5102                         host_stat = ap->ops->bmdma_status(ap);
5103                         VPRINTK("ata%u: host_stat 0x%X\n", ap->id, host_stat);
5104
5105                         /* if it's not our irq... */
5106                         if (!(host_stat & ATA_DMA_INTR))
5107                                 goto idle_irq;
5108
5109                         /* before we do anything else, clear DMA-Start bit */
5110                         ap->ops->bmdma_stop(qc);
5111
5112                         if (unlikely(host_stat & ATA_DMA_ERR)) {
5113                                 /* error when transfering data to/from memory */
5114                                 qc->err_mask |= AC_ERR_HOST_BUS;
5115                                 ap->hsm_task_state = HSM_ST_ERR;
5116                         }
5117                 }
5118                 break;
5119         case HSM_ST:
5120                 break;
5121         default:
5122                 goto idle_irq;
5123         }
5124
5125         /* check altstatus */
5126         status = ata_altstatus(ap);
5127         if (status & ATA_BUSY)
5128                 goto idle_irq;
5129
5130         /* check main status, clearing INTRQ */
5131         status = ata_chk_status(ap);
5132         if (unlikely(status & ATA_BUSY))
5133                 goto idle_irq;
5134
5135         /* ack bmdma irq events */
5136         ap->ops->irq_clear(ap);
5137
5138         ata_hsm_move(ap, qc, status, 0);
5139
5140         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
5141                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
5142                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
5143
5144         return 1;       /* irq handled */
5145
5146 idle_irq:
5147         ap->stats.idle_irq++;
5148
5149 #ifdef ATA_IRQ_TRAP
5150         if ((ap->stats.idle_irq % 1000) == 0) {
5151                 ata_irq_ack(ap, 0); /* debug trap */
5152                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
5153                 return 1;
5154         }
5155 #endif
5156         return 0;       /* irq not handled */
5157 }
5158
5159 /**
5160  *      ata_interrupt - Default ATA host interrupt handler
5161  *      @irq: irq line (unused)
5162  *      @dev_instance: pointer to our ata_host information structure
5163  *
5164  *      Default interrupt handler for PCI IDE devices.  Calls
5165  *      ata_host_intr() for each port that is not disabled.
5166  *
5167  *      LOCKING:
5168  *      Obtains host lock during operation.
5169  *
5170  *      RETURNS:
5171  *      IRQ_NONE or IRQ_HANDLED.
5172  */
5173
5174 irqreturn_t ata_interrupt (int irq, void *dev_instance)
5175 {
5176         struct ata_host *host = dev_instance;
5177         unsigned int i;
5178         unsigned int handled = 0;
5179         unsigned long flags;
5180
5181         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
5182         spin_lock_irqsave(&host->lock, flags);
5183
5184         for (i = 0; i < host->n_ports; i++) {
5185                 struct ata_port *ap;
5186
5187                 ap = host->ports[i];
5188                 if (ap &&
5189                     !(ap->flags & ATA_FLAG_DISABLED)) {
5190                         struct ata_queued_cmd *qc;
5191
5192                         qc = ata_qc_from_tag(ap, ap->active_tag);
5193                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
5194                             (qc->flags & ATA_QCFLAG_ACTIVE))
5195                                 handled |= ata_host_intr(ap, qc);
5196                 }
5197         }
5198
5199         spin_unlock_irqrestore(&host->lock, flags);
5200
5201         return IRQ_RETVAL(handled);
5202 }
5203
5204 /**
5205  *      sata_scr_valid - test whether SCRs are accessible
5206  *      @ap: ATA port to test SCR accessibility for
5207  *
5208  *      Test whether SCRs are accessible for @ap.
5209  *
5210  *      LOCKING:
5211  *      None.
5212  *
5213  *      RETURNS:
5214  *      1 if SCRs are accessible, 0 otherwise.
5215  */
5216 int sata_scr_valid(struct ata_port *ap)
5217 {
5218         return ap->cbl == ATA_CBL_SATA && ap->ops->scr_read;
5219 }
5220
5221 /**
5222  *      sata_scr_read - read SCR register of the specified port
5223  *      @ap: ATA port to read SCR for
5224  *      @reg: SCR to read
5225  *      @val: Place to store read value
5226  *
5227  *      Read SCR register @reg of @ap into *@val.  This function is
5228  *      guaranteed to succeed if the cable type of the port is SATA
5229  *      and the port implements ->scr_read.
5230  *
5231  *      LOCKING:
5232  *      None.
5233  *
5234  *      RETURNS:
5235  *      0 on success, negative errno on failure.
5236  */
5237 int sata_scr_read(struct ata_port *ap, int reg, u32 *val)
5238 {
5239         if (sata_scr_valid(ap)) {
5240                 *val = ap->ops->scr_read(ap, reg);
5241                 return 0;
5242         }
5243         return -EOPNOTSUPP;
5244 }
5245
5246 /**
5247  *      sata_scr_write - write SCR register of the specified port
5248  *      @ap: ATA port to write SCR for
5249  *      @reg: SCR to write
5250  *      @val: value to write
5251  *
5252  *      Write @val to SCR register @reg of @ap.  This function is
5253  *      guaranteed to succeed if the cable type of the port is SATA
5254  *      and the port implements ->scr_read.
5255  *
5256  *      LOCKING:
5257  *      None.
5258  *
5259  *      RETURNS:
5260  *      0 on success, negative errno on failure.
5261  */
5262 int sata_scr_write(struct ata_port *ap, int reg, u32 val)
5263 {
5264         if (sata_scr_valid(ap)) {
5265                 ap->ops->scr_write(ap, reg, val);
5266                 return 0;
5267         }
5268         return -EOPNOTSUPP;
5269 }
5270
5271 /**
5272  *      sata_scr_write_flush - write SCR register of the specified port and flush
5273  *      @ap: ATA port to write SCR for
5274  *      @reg: SCR to write
5275  *      @val: value to write
5276  *
5277  *      This function is identical to sata_scr_write() except that this
5278  *      function performs flush after writing to the register.
5279  *
5280  *      LOCKING:
5281  *      None.
5282  *
5283  *      RETURNS:
5284  *      0 on success, negative errno on failure.
5285  */
5286 int sata_scr_write_flush(struct ata_port *ap, int reg, u32 val)
5287 {
5288         if (sata_scr_valid(ap)) {
5289                 ap->ops->scr_write(ap, reg, val);
5290                 ap->ops->scr_read(ap, reg);
5291                 return 0;
5292         }
5293         return -EOPNOTSUPP;
5294 }
5295
5296 /**
5297  *      ata_port_online - test whether the given port is online
5298  *      @ap: ATA port to test
5299  *
5300  *      Test whether @ap is online.  Note that this function returns 0
5301  *      if online status of @ap cannot be obtained, so
5302  *      ata_port_online(ap) != !ata_port_offline(ap).
5303  *
5304  *      LOCKING:
5305  *      None.
5306  *
5307  *      RETURNS:
5308  *      1 if the port online status is available and online.
5309  */
5310 int ata_port_online(struct ata_port *ap)
5311 {
5312         u32 sstatus;
5313
5314         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) == 0x3)
5315                 return 1;
5316         return 0;
5317 }
5318
5319 /**
5320  *      ata_port_offline - test whether the given port is offline
5321  *      @ap: ATA port to test
5322  *
5323  *      Test whether @ap is offline.  Note that this function returns
5324  *      0 if offline status of @ap cannot be obtained, so
5325  *      ata_port_online(ap) != !ata_port_offline(ap).
5326  *
5327  *      LOCKING:
5328  *      None.
5329  *
5330  *      RETURNS:
5331  *      1 if the port offline status is available and offline.
5332  */
5333 int ata_port_offline(struct ata_port *ap)
5334 {
5335         u32 sstatus;
5336
5337         if (!sata_scr_read(ap, SCR_STATUS, &sstatus) && (sstatus & 0xf) != 0x3)
5338                 return 1;
5339         return 0;
5340 }
5341
5342 int ata_flush_cache(struct ata_device *dev)
5343 {
5344         unsigned int err_mask;
5345         u8 cmd;
5346
5347         if (!ata_try_flush_cache(dev))
5348                 return 0;
5349
5350         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
5351                 cmd = ATA_CMD_FLUSH_EXT;
5352         else
5353                 cmd = ATA_CMD_FLUSH;
5354
5355         err_mask = ata_do_simple_cmd(dev, cmd);
5356         if (err_mask) {
5357                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
5358                 return -EIO;
5359         }
5360
5361         return 0;
5362 }
5363
5364 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
5365                                unsigned int action, unsigned int ehi_flags,
5366                                int wait)
5367 {
5368         unsigned long flags;
5369         int i, rc;
5370
5371         for (i = 0; i < host->n_ports; i++) {
5372                 struct ata_port *ap = host->ports[i];
5373
5374                 /* Previous resume operation might still be in
5375                  * progress.  Wait for PM_PENDING to clear.
5376                  */
5377                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
5378                         ata_port_wait_eh(ap);
5379                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5380                 }
5381
5382                 /* request PM ops to EH */
5383                 spin_lock_irqsave(ap->lock, flags);
5384
5385                 ap->pm_mesg = mesg;
5386                 if (wait) {
5387                         rc = 0;
5388                         ap->pm_result = &rc;
5389                 }
5390
5391                 ap->pflags |= ATA_PFLAG_PM_PENDING;
5392                 ap->eh_info.action |= action;
5393                 ap->eh_info.flags |= ehi_flags;
5394
5395                 ata_port_schedule_eh(ap);
5396
5397                 spin_unlock_irqrestore(ap->lock, flags);
5398
5399                 /* wait and check result */
5400                 if (wait) {
5401                         ata_port_wait_eh(ap);
5402                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
5403                         if (rc)
5404                                 return rc;
5405                 }
5406         }
5407
5408         return 0;
5409 }
5410
5411 /**
5412  *      ata_host_suspend - suspend host
5413  *      @host: host to suspend
5414  *      @mesg: PM message
5415  *
5416  *      Suspend @host.  Actual operation is performed by EH.  This
5417  *      function requests EH to perform PM operations and waits for EH
5418  *      to finish.
5419  *
5420  *      LOCKING:
5421  *      Kernel thread context (may sleep).
5422  *
5423  *      RETURNS:
5424  *      0 on success, -errno on failure.
5425  */
5426 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
5427 {
5428         int i, j, rc;
5429
5430         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
5431         if (rc)
5432                 goto fail;
5433
5434         /* EH is quiescent now.  Fail if we have any ready device.
5435          * This happens if hotplug occurs between completion of device
5436          * suspension and here.
5437          */
5438         for (i = 0; i < host->n_ports; i++) {
5439                 struct ata_port *ap = host->ports[i];
5440
5441                 for (j = 0; j < ATA_MAX_DEVICES; j++) {
5442                         struct ata_device *dev = &ap->device[j];
5443
5444                         if (ata_dev_ready(dev)) {
5445                                 ata_port_printk(ap, KERN_WARNING,
5446                                                 "suspend failed, device %d "
5447                                                 "still active\n", dev->devno);
5448                                 rc = -EBUSY;
5449                                 goto fail;
5450                         }
5451                 }
5452         }
5453
5454         host->dev->power.power_state = mesg;
5455         return 0;
5456
5457  fail:
5458         ata_host_resume(host);
5459         return rc;
5460 }
5461
5462 /**
5463  *      ata_host_resume - resume host
5464  *      @host: host to resume
5465  *
5466  *      Resume @host.  Actual operation is performed by EH.  This
5467  *      function requests EH to perform PM operations and returns.
5468  *      Note that all resume operations are performed parallely.
5469  *
5470  *      LOCKING:
5471  *      Kernel thread context (may sleep).
5472  */
5473 void ata_host_resume(struct ata_host *host)
5474 {
5475         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
5476                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
5477         host->dev->power.power_state = PMSG_ON;
5478 }
5479
5480 /**
5481  *      ata_port_start - Set port up for dma.
5482  *      @ap: Port to initialize
5483  *
5484  *      Called just after data structures for each port are
5485  *      initialized.  Allocates space for PRD table.
5486  *
5487  *      May be used as the port_start() entry in ata_port_operations.
5488  *
5489  *      LOCKING:
5490  *      Inherited from caller.
5491  */
5492 int ata_port_start(struct ata_port *ap)
5493 {
5494         struct device *dev = ap->dev;
5495         int rc;
5496
5497         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
5498                                       GFP_KERNEL);
5499         if (!ap->prd)
5500                 return -ENOMEM;
5501
5502         rc = ata_pad_alloc(ap, dev);
5503         if (rc)
5504                 return rc;
5505
5506         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
5507                 (unsigned long long)ap->prd_dma);
5508         return 0;
5509 }
5510
5511 /**
5512  *      ata_dev_init - Initialize an ata_device structure
5513  *      @dev: Device structure to initialize
5514  *
5515  *      Initialize @dev in preparation for probing.
5516  *
5517  *      LOCKING:
5518  *      Inherited from caller.
5519  */
5520 void ata_dev_init(struct ata_device *dev)
5521 {
5522         struct ata_port *ap = dev->ap;
5523         unsigned long flags;
5524
5525         /* SATA spd limit is bound to the first device */
5526         ap->sata_spd_limit = ap->hw_sata_spd_limit;
5527
5528         /* High bits of dev->flags are used to record warm plug
5529          * requests which occur asynchronously.  Synchronize using
5530          * host lock.
5531          */
5532         spin_lock_irqsave(ap->lock, flags);
5533         dev->flags &= ~ATA_DFLAG_INIT_MASK;
5534         spin_unlock_irqrestore(ap->lock, flags);
5535
5536         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
5537                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
5538         dev->pio_mask = UINT_MAX;
5539         dev->mwdma_mask = UINT_MAX;
5540         dev->udma_mask = UINT_MAX;
5541 }
5542
5543 /**
5544  *      ata_port_init - Initialize an ata_port structure
5545  *      @ap: Structure to initialize
5546  *      @host: Collection of hosts to which @ap belongs
5547  *      @ent: Probe information provided by low-level driver
5548  *      @port_no: Port number associated with this ata_port
5549  *
5550  *      Initialize a new ata_port structure.
5551  *
5552  *      LOCKING:
5553  *      Inherited from caller.
5554  */
5555 void ata_port_init(struct ata_port *ap, struct ata_host *host,
5556                    const struct ata_probe_ent *ent, unsigned int port_no)
5557 {
5558         unsigned int i;
5559
5560         ap->lock = &host->lock;
5561         ap->flags = ATA_FLAG_DISABLED;
5562         ap->id = ata_unique_id++;
5563         ap->ctl = ATA_DEVCTL_OBS;
5564         ap->host = host;
5565         ap->dev = ent->dev;
5566         ap->port_no = port_no;
5567         if (port_no == 1 && ent->pinfo2) {
5568                 ap->pio_mask = ent->pinfo2->pio_mask;
5569                 ap->mwdma_mask = ent->pinfo2->mwdma_mask;
5570                 ap->udma_mask = ent->pinfo2->udma_mask;
5571                 ap->flags |= ent->pinfo2->flags;
5572                 ap->ops = ent->pinfo2->port_ops;
5573         } else {
5574                 ap->pio_mask = ent->pio_mask;
5575                 ap->mwdma_mask = ent->mwdma_mask;
5576                 ap->udma_mask = ent->udma_mask;
5577                 ap->flags |= ent->port_flags;
5578                 ap->ops = ent->port_ops;
5579         }
5580         ap->hw_sata_spd_limit = UINT_MAX;
5581         ap->active_tag = ATA_TAG_POISON;
5582         ap->last_ctl = 0xFF;
5583
5584 #if defined(ATA_VERBOSE_DEBUG)
5585         /* turn on all debugging levels */
5586         ap->msg_enable = 0x00FF;
5587 #elif defined(ATA_DEBUG)
5588         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
5589 #else
5590         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
5591 #endif
5592
5593         INIT_DELAYED_WORK(&ap->port_task, NULL);
5594         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
5595         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
5596         INIT_LIST_HEAD(&ap->eh_done_q);
5597         init_waitqueue_head(&ap->eh_wait_q);
5598
5599         /* set cable type */
5600         ap->cbl = ATA_CBL_NONE;
5601         if (ap->flags & ATA_FLAG_SATA)
5602                 ap->cbl = ATA_CBL_SATA;
5603
5604         for (i = 0; i < ATA_MAX_DEVICES; i++) {
5605                 struct ata_device *dev = &ap->device[i];
5606                 dev->ap = ap;
5607                 dev->devno = i;
5608                 ata_dev_init(dev);
5609         }
5610
5611 #ifdef ATA_IRQ_TRAP
5612         ap->stats.unhandled_irq = 1;
5613         ap->stats.idle_irq = 1;
5614 #endif
5615
5616         memcpy(&ap->ioaddr, &ent->port[port_no], sizeof(struct ata_ioports));
5617 }
5618
5619 /**
5620  *      ata_port_init_shost - Initialize SCSI host associated with ATA port
5621  *      @ap: ATA port to initialize SCSI host for
5622  *      @shost: SCSI host associated with @ap
5623  *
5624  *      Initialize SCSI host @shost associated with ATA port @ap.
5625  *
5626  *      LOCKING:
5627  *      Inherited from caller.
5628  */
5629 static void ata_port_init_shost(struct ata_port *ap, struct Scsi_Host *shost)
5630 {
5631         ap->scsi_host = shost;
5632
5633         shost->unique_id = ap->id;
5634         shost->max_id = 16;
5635         shost->max_lun = 1;
5636         shost->max_channel = 1;
5637         shost->max_cmd_len = 12;
5638 }
5639
5640 /**
5641  *      ata_port_add - Attach low-level ATA driver to system
5642  *      @ent: Information provided by low-level driver
5643  *      @host: Collections of ports to which we add
5644  *      @port_no: Port number associated with this host
5645  *
5646  *      Attach low-level ATA driver to system.
5647  *
5648  *      LOCKING:
5649  *      PCI/etc. bus probe sem.
5650  *
5651  *      RETURNS:
5652  *      New ata_port on success, for NULL on error.
5653  */
5654 static struct ata_port * ata_port_add(const struct ata_probe_ent *ent,
5655                                       struct ata_host *host,
5656                                       unsigned int port_no)
5657 {
5658         struct Scsi_Host *shost;
5659         struct ata_port *ap;
5660
5661         DPRINTK("ENTER\n");
5662
5663         if (!ent->port_ops->error_handler &&
5664             !(ent->port_flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST))) {
5665                 printk(KERN_ERR "ata%u: no reset mechanism available\n",
5666                        port_no);
5667                 return NULL;
5668         }
5669
5670         shost = scsi_host_alloc(ent->sht, sizeof(struct ata_port));
5671         if (!shost)
5672                 return NULL;
5673
5674         shost->transportt = &ata_scsi_transport_template;
5675
5676         ap = ata_shost_to_port(shost);
5677
5678         ata_port_init(ap, host, ent, port_no);
5679         ata_port_init_shost(ap, shost);
5680
5681         return ap;
5682 }
5683
5684 static void ata_host_release(struct device *gendev, void *res)
5685 {
5686         struct ata_host *host = dev_get_drvdata(gendev);
5687         int i;
5688
5689         for (i = 0; i < host->n_ports; i++) {
5690                 struct ata_port *ap = host->ports[i];
5691
5692                 if (!ap)
5693                         continue;
5694
5695                 if (ap->ops->port_stop)
5696                         ap->ops->port_stop(ap);
5697
5698                 scsi_host_put(ap->scsi_host);
5699         }
5700
5701         if (host->ops->host_stop)
5702                 host->ops->host_stop(host);
5703 }
5704
5705 /**
5706  *      ata_sas_host_init - Initialize a host struct
5707  *      @host:  host to initialize
5708  *      @dev:   device host is attached to
5709  *      @flags: host flags
5710  *      @ops:   port_ops
5711  *
5712  *      LOCKING:
5713  *      PCI/etc. bus probe sem.
5714  *
5715  */
5716
5717 void ata_host_init(struct ata_host *host, struct device *dev,
5718                    unsigned long flags, const struct ata_port_operations *ops)
5719 {
5720         spin_lock_init(&host->lock);
5721         host->dev = dev;
5722         host->flags = flags;
5723         host->ops = ops;
5724 }
5725
5726 /**
5727  *      ata_device_add - Register hardware device with ATA and SCSI layers
5728  *      @ent: Probe information describing hardware device to be registered
5729  *
5730  *      This function processes the information provided in the probe
5731  *      information struct @ent, allocates the necessary ATA and SCSI
5732  *      host information structures, initializes them, and registers
5733  *      everything with requisite kernel subsystems.
5734  *
5735  *      This function requests irqs, probes the ATA bus, and probes
5736  *      the SCSI bus.
5737  *
5738  *      LOCKING:
5739  *      PCI/etc. bus probe sem.
5740  *
5741  *      RETURNS:
5742  *      Number of ports registered.  Zero on error (no ports registered).
5743  */
5744 int ata_device_add(const struct ata_probe_ent *ent)
5745 {
5746         unsigned int i;
5747         struct device *dev = ent->dev;
5748         struct ata_host *host;
5749         int rc;
5750
5751         DPRINTK("ENTER\n");
5752
5753         if (ent->irq == 0) {
5754                 dev_printk(KERN_ERR, dev, "is not available: No interrupt assigned.\n");
5755                 return 0;
5756         }
5757
5758         if (!devres_open_group(dev, ata_device_add, GFP_KERNEL))
5759                 return 0;
5760
5761         /* alloc a container for our list of ATA ports (buses) */
5762         host = devres_alloc(ata_host_release, sizeof(struct ata_host) +
5763                             (ent->n_ports * sizeof(void *)), GFP_KERNEL);
5764         if (!host)
5765                 goto err_out;
5766         devres_add(dev, host);
5767         dev_set_drvdata(dev, host);
5768
5769         ata_host_init(host, dev, ent->_host_flags, ent->port_ops);
5770         host->n_ports = ent->n_ports;
5771         host->irq = ent->irq;
5772         host->irq2 = ent->irq2;
5773         host->mmio_base = ent->mmio_base;
5774         host->private_data = ent->private_data;
5775
5776         /* register each port bound to this device */
5777         for (i = 0; i < host->n_ports; i++) {
5778                 struct ata_port *ap;
5779                 unsigned long xfer_mode_mask;
5780                 int irq_line = ent->irq;
5781
5782                 ap = ata_port_add(ent, host, i);
5783                 host->ports[i] = ap;
5784                 if (!ap)
5785                         goto err_out;
5786
5787                 /* dummy? */
5788                 if (ent->dummy_port_mask & (1 << i)) {
5789                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
5790                         ap->ops = &ata_dummy_port_ops;
5791                         continue;
5792                 }
5793
5794                 /* start port */
5795                 rc = ap->ops->port_start(ap);
5796                 if (rc) {
5797                         host->ports[i] = NULL;
5798                         scsi_host_put(ap->scsi_host);
5799                         goto err_out;
5800                 }
5801
5802                 /* Report the secondary IRQ for second channel legacy */
5803                 if (i == 1 && ent->irq2)
5804                         irq_line = ent->irq2;
5805
5806                 xfer_mode_mask =(ap->udma_mask << ATA_SHIFT_UDMA) |
5807                                 (ap->mwdma_mask << ATA_SHIFT_MWDMA) |
5808                                 (ap->pio_mask << ATA_SHIFT_PIO);
5809
5810                 /* print per-port info to dmesg */
5811                 ata_port_printk(ap, KERN_INFO, "%cATA max %s cmd 0x%lX "
5812                                 "ctl 0x%lX bmdma 0x%lX irq %d\n",
5813                                 ap->flags & ATA_FLAG_SATA ? 'S' : 'P',
5814                                 ata_mode_string(xfer_mode_mask),
5815                                 ap->ioaddr.cmd_addr,
5816                                 ap->ioaddr.ctl_addr,
5817                                 ap->ioaddr.bmdma_addr,
5818                                 irq_line);
5819
5820                 /* freeze port before requesting IRQ */
5821                 ata_eh_freeze_port(ap);
5822         }
5823
5824         /* obtain irq, that may be shared between channels */
5825         rc = devm_request_irq(dev, ent->irq, ent->port_ops->irq_handler,
5826                               ent->irq_flags, DRV_NAME, host);
5827         if (rc) {
5828                 dev_printk(KERN_ERR, dev, "irq %lu request failed: %d\n",
5829                            ent->irq, rc);
5830                 goto err_out;
5831         }
5832
5833         /* do we have a second IRQ for the other channel, eg legacy mode */
5834         if (ent->irq2) {
5835                 /* We will get weird core code crashes later if this is true
5836                    so trap it now */
5837                 BUG_ON(ent->irq == ent->irq2);
5838
5839                 rc = devm_request_irq(dev, ent->irq2,
5840                                 ent->port_ops->irq_handler, ent->irq_flags,
5841                                 DRV_NAME, host);
5842                 if (rc) {
5843                         dev_printk(KERN_ERR, dev, "irq %lu request failed: %d\n",
5844                                    ent->irq2, rc);
5845                         goto err_out;
5846                 }
5847         }
5848
5849         /* resource acquisition complete */
5850         devres_remove_group(dev, ata_device_add);
5851
5852         /* perform each probe synchronously */
5853         DPRINTK("probe begin\n");
5854         for (i = 0; i < host->n_ports; i++) {
5855                 struct ata_port *ap = host->ports[i];
5856                 u32 scontrol;
5857                 int rc;
5858
5859                 /* init sata_spd_limit to the current value */
5860                 if (sata_scr_read(ap, SCR_CONTROL, &scontrol) == 0) {
5861                         int spd = (scontrol >> 4) & 0xf;
5862                         ap->hw_sata_spd_limit &= (1 << spd) - 1;
5863                 }
5864                 ap->sata_spd_limit = ap->hw_sata_spd_limit;
5865
5866                 rc = scsi_add_host(ap->scsi_host, dev);
5867                 if (rc) {
5868                         ata_port_printk(ap, KERN_ERR, "scsi_add_host failed\n");
5869                         /* FIXME: do something useful here */
5870                         /* FIXME: handle unconditional calls to
5871                          * scsi_scan_host and ata_host_remove, below,
5872                          * at the very least
5873                          */
5874                 }
5875
5876                 if (ap->ops->error_handler) {
5877                         struct ata_eh_info *ehi = &ap->eh_info;
5878                         unsigned long flags;
5879
5880                         ata_port_probe(ap);
5881
5882                         /* kick EH for boot probing */
5883                         spin_lock_irqsave(ap->lock, flags);
5884
5885                         ehi->probe_mask = (1 << ATA_MAX_DEVICES) - 1;
5886                         ehi->action |= ATA_EH_SOFTRESET;
5887                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
5888
5889                         ap->pflags |= ATA_PFLAG_LOADING;
5890                         ata_port_schedule_eh(ap);
5891
5892                         spin_unlock_irqrestore(ap->lock, flags);
5893
5894                         /* wait for EH to finish */
5895                         ata_port_wait_eh(ap);
5896                 } else {
5897                         DPRINTK("ata%u: bus probe begin\n", ap->id);
5898                         rc = ata_bus_probe(ap);
5899                         DPRINTK("ata%u: bus probe end\n", ap->id);
5900
5901                         if (rc) {
5902                                 /* FIXME: do something useful here?
5903                                  * Current libata behavior will
5904                                  * tear down everything when
5905                                  * the module is removed
5906                                  * or the h/w is unplugged.
5907                                  */
5908                         }
5909                 }
5910         }
5911
5912         /* probes are done, now scan each port's disk(s) */
5913         DPRINTK("host probe begin\n");
5914         for (i = 0; i < host->n_ports; i++) {
5915                 struct ata_port *ap = host->ports[i];
5916
5917                 ata_scsi_scan_host(ap);
5918         }
5919
5920         VPRINTK("EXIT, returning %u\n", ent->n_ports);
5921         return ent->n_ports; /* success */
5922
5923  err_out:
5924         devres_release_group(dev, ata_device_add);
5925         dev_set_drvdata(dev, NULL);
5926         VPRINTK("EXIT, returning %d\n", rc);
5927         return 0;
5928 }
5929
5930 /**
5931  *      ata_port_detach - Detach ATA port in prepration of device removal
5932  *      @ap: ATA port to be detached
5933  *
5934  *      Detach all ATA devices and the associated SCSI devices of @ap;
5935  *      then, remove the associated SCSI host.  @ap is guaranteed to
5936  *      be quiescent on return from this function.
5937  *
5938  *      LOCKING:
5939  *      Kernel thread context (may sleep).
5940  */
5941 void ata_port_detach(struct ata_port *ap)
5942 {
5943         unsigned long flags;
5944         int i;
5945
5946         if (!ap->ops->error_handler)
5947                 goto skip_eh;
5948
5949         /* tell EH we're leaving & flush EH */
5950         spin_lock_irqsave(ap->lock, flags);
5951         ap->pflags |= ATA_PFLAG_UNLOADING;
5952         spin_unlock_irqrestore(ap->lock, flags);
5953
5954         ata_port_wait_eh(ap);
5955
5956         /* EH is now guaranteed to see UNLOADING, so no new device
5957          * will be attached.  Disable all existing devices.
5958          */
5959         spin_lock_irqsave(ap->lock, flags);
5960
5961         for (i = 0; i < ATA_MAX_DEVICES; i++)
5962                 ata_dev_disable(&ap->device[i]);
5963
5964         spin_unlock_irqrestore(ap->lock, flags);
5965
5966         /* Final freeze & EH.  All in-flight commands are aborted.  EH
5967          * will be skipped and retrials will be terminated with bad
5968          * target.
5969          */
5970         spin_lock_irqsave(ap->lock, flags);
5971         ata_port_freeze(ap);    /* won't be thawed */
5972         spin_unlock_irqrestore(ap->lock, flags);
5973
5974         ata_port_wait_eh(ap);
5975
5976         /* Flush hotplug task.  The sequence is similar to
5977          * ata_port_flush_task().
5978          */
5979         flush_workqueue(ata_aux_wq);
5980         cancel_delayed_work(&ap->hotplug_task);
5981         flush_workqueue(ata_aux_wq);
5982
5983  skip_eh:
5984         /* remove the associated SCSI host */
5985         scsi_remove_host(ap->scsi_host);
5986 }
5987
5988 /**
5989  *      ata_host_detach - Detach all ports of an ATA host
5990  *      @host: Host to detach
5991  *
5992  *      Detach all ports of @host.
5993  *
5994  *      LOCKING:
5995  *      Kernel thread context (may sleep).
5996  */
5997 void ata_host_detach(struct ata_host *host)
5998 {
5999         int i;
6000
6001         for (i = 0; i < host->n_ports; i++)
6002                 ata_port_detach(host->ports[i]);
6003 }
6004
6005 struct ata_probe_ent *
6006 ata_probe_ent_alloc(struct device *dev, const struct ata_port_info *port)
6007 {
6008         struct ata_probe_ent *probe_ent;
6009
6010         /* XXX - the following if can go away once all LLDs are managed */
6011         if (!list_empty(&dev->devres_head))
6012                 probe_ent = devm_kzalloc(dev, sizeof(*probe_ent), GFP_KERNEL);
6013         else
6014                 probe_ent = kzalloc(sizeof(*probe_ent), GFP_KERNEL);
6015         if (!probe_ent) {
6016                 printk(KERN_ERR DRV_NAME "(%s): out of memory\n",
6017                        kobject_name(&(dev->kobj)));
6018                 return NULL;
6019         }
6020
6021         INIT_LIST_HEAD(&probe_ent->node);
6022         probe_ent->dev = dev;
6023
6024         probe_ent->sht = port->sht;
6025         probe_ent->port_flags = port->flags;
6026         probe_ent->pio_mask = port->pio_mask;
6027         probe_ent->mwdma_mask = port->mwdma_mask;
6028         probe_ent->udma_mask = port->udma_mask;
6029         probe_ent->port_ops = port->port_ops;
6030         probe_ent->private_data = port->private_data;
6031
6032         return probe_ent;
6033 }
6034
6035 /**
6036  *      ata_std_ports - initialize ioaddr with standard port offsets.
6037  *      @ioaddr: IO address structure to be initialized
6038  *
6039  *      Utility function which initializes data_addr, error_addr,
6040  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
6041  *      device_addr, status_addr, and command_addr to standard offsets
6042  *      relative to cmd_addr.
6043  *
6044  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
6045  */
6046
6047 void ata_std_ports(struct ata_ioports *ioaddr)
6048 {
6049         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
6050         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
6051         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
6052         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
6053         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
6054         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
6055         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
6056         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
6057         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
6058         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
6059 }
6060
6061
6062 #ifdef CONFIG_PCI
6063
6064 /**
6065  *      ata_pci_remove_one - PCI layer callback for device removal
6066  *      @pdev: PCI device that was removed
6067  *
6068  *      PCI layer indicates to libata via this hook that hot-unplug or
6069  *      module unload event has occurred.  Detach all ports.  Resource
6070  *      release is handled via devres.
6071  *
6072  *      LOCKING:
6073  *      Inherited from PCI layer (may sleep).
6074  */
6075 void ata_pci_remove_one(struct pci_dev *pdev)
6076 {
6077         struct device *dev = pci_dev_to_dev(pdev);
6078         struct ata_host *host = dev_get_drvdata(dev);
6079
6080         ata_host_detach(host);
6081 }
6082
6083 /* move to PCI subsystem */
6084 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
6085 {
6086         unsigned long tmp = 0;
6087
6088         switch (bits->width) {
6089         case 1: {
6090                 u8 tmp8 = 0;
6091                 pci_read_config_byte(pdev, bits->reg, &tmp8);
6092                 tmp = tmp8;
6093                 break;
6094         }
6095         case 2: {
6096                 u16 tmp16 = 0;
6097                 pci_read_config_word(pdev, bits->reg, &tmp16);
6098                 tmp = tmp16;
6099                 break;
6100         }
6101         case 4: {
6102                 u32 tmp32 = 0;
6103                 pci_read_config_dword(pdev, bits->reg, &tmp32);
6104                 tmp = tmp32;
6105                 break;
6106         }
6107
6108         default:
6109                 return -EINVAL;
6110         }
6111
6112         tmp &= bits->mask;
6113
6114         return (tmp == bits->val) ? 1 : 0;
6115 }
6116
6117 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
6118 {
6119         pci_save_state(pdev);
6120
6121         if (mesg.event == PM_EVENT_SUSPEND) {
6122                 pci_disable_device(pdev);
6123                 pci_set_power_state(pdev, PCI_D3hot);
6124         }
6125 }
6126
6127 int ata_pci_device_do_resume(struct pci_dev *pdev)
6128 {
6129         int rc;
6130
6131         pci_set_power_state(pdev, PCI_D0);
6132         pci_restore_state(pdev);
6133
6134         rc = pcim_enable_device(pdev);
6135         if (rc) {
6136                 dev_printk(KERN_ERR, &pdev->dev,
6137                            "failed to enable device after resume (%d)\n", rc);
6138                 return rc;
6139         }
6140
6141         pci_set_master(pdev);
6142         return 0;
6143 }
6144
6145 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
6146 {
6147         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6148         int rc = 0;
6149
6150         rc = ata_host_suspend(host, mesg);
6151         if (rc)
6152                 return rc;
6153
6154         ata_pci_device_do_suspend(pdev, mesg);
6155
6156         return 0;
6157 }
6158
6159 int ata_pci_device_resume(struct pci_dev *pdev)
6160 {
6161         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6162         int rc;
6163
6164         rc = ata_pci_device_do_resume(pdev);
6165         if (rc == 0)
6166                 ata_host_resume(host);
6167         return rc;
6168 }
6169 #endif /* CONFIG_PCI */
6170
6171
6172 static int __init ata_init(void)
6173 {
6174         ata_probe_timeout *= HZ;
6175         ata_wq = create_workqueue("ata");
6176         if (!ata_wq)
6177                 return -ENOMEM;
6178
6179         ata_aux_wq = create_singlethread_workqueue("ata_aux");
6180         if (!ata_aux_wq) {
6181                 destroy_workqueue(ata_wq);
6182                 return -ENOMEM;
6183         }
6184
6185         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
6186         return 0;
6187 }
6188
6189 static void __exit ata_exit(void)
6190 {
6191         destroy_workqueue(ata_wq);
6192         destroy_workqueue(ata_aux_wq);
6193 }
6194
6195 subsys_initcall(ata_init);
6196 module_exit(ata_exit);
6197
6198 static unsigned long ratelimit_time;
6199 static DEFINE_SPINLOCK(ata_ratelimit_lock);
6200
6201 int ata_ratelimit(void)
6202 {
6203         int rc;
6204         unsigned long flags;
6205
6206         spin_lock_irqsave(&ata_ratelimit_lock, flags);
6207
6208         if (time_after(jiffies, ratelimit_time)) {
6209                 rc = 1;
6210                 ratelimit_time = jiffies + (HZ/5);
6211         } else
6212                 rc = 0;
6213
6214         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
6215
6216         return rc;
6217 }
6218
6219 /**
6220  *      ata_wait_register - wait until register value changes
6221  *      @reg: IO-mapped register
6222  *      @mask: Mask to apply to read register value
6223  *      @val: Wait condition
6224  *      @interval_msec: polling interval in milliseconds
6225  *      @timeout_msec: timeout in milliseconds
6226  *
6227  *      Waiting for some bits of register to change is a common
6228  *      operation for ATA controllers.  This function reads 32bit LE
6229  *      IO-mapped register @reg and tests for the following condition.
6230  *
6231  *      (*@reg & mask) != val
6232  *
6233  *      If the condition is met, it returns; otherwise, the process is
6234  *      repeated after @interval_msec until timeout.
6235  *
6236  *      LOCKING:
6237  *      Kernel thread context (may sleep)
6238  *
6239  *      RETURNS:
6240  *      The final register value.
6241  */
6242 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
6243                       unsigned long interval_msec,
6244                       unsigned long timeout_msec)
6245 {
6246         unsigned long timeout;
6247         u32 tmp;
6248
6249         tmp = ioread32(reg);
6250
6251         /* Calculate timeout _after_ the first read to make sure
6252          * preceding writes reach the controller before starting to
6253          * eat away the timeout.
6254          */
6255         timeout = jiffies + (timeout_msec * HZ) / 1000;
6256
6257         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
6258                 msleep(interval_msec);
6259                 tmp = ioread32(reg);
6260         }
6261
6262         return tmp;
6263 }
6264
6265 /*
6266  * Dummy port_ops
6267  */
6268 static void ata_dummy_noret(struct ata_port *ap)        { }
6269 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
6270 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
6271
6272 static u8 ata_dummy_check_status(struct ata_port *ap)
6273 {
6274         return ATA_DRDY;
6275 }
6276
6277 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
6278 {
6279         return AC_ERR_SYSTEM;
6280 }
6281
6282 const struct ata_port_operations ata_dummy_port_ops = {
6283         .port_disable           = ata_port_disable,
6284         .check_status           = ata_dummy_check_status,
6285         .check_altstatus        = ata_dummy_check_status,
6286         .dev_select             = ata_noop_dev_select,
6287         .qc_prep                = ata_noop_qc_prep,
6288         .qc_issue               = ata_dummy_qc_issue,
6289         .freeze                 = ata_dummy_noret,
6290         .thaw                   = ata_dummy_noret,
6291         .error_handler          = ata_dummy_noret,
6292         .post_internal_cmd      = ata_dummy_qc_noret,
6293         .irq_clear              = ata_dummy_noret,
6294         .port_start             = ata_dummy_ret0,
6295         .port_stop              = ata_dummy_noret,
6296 };
6297
6298 /*
6299  * libata is essentially a library of internal helper functions for
6300  * low-level ATA host controller drivers.  As such, the API/ABI is
6301  * likely to change as new drivers are added and updated.
6302  * Do not depend on ABI/API stability.
6303  */
6304
6305 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
6306 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
6307 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
6308 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
6309 EXPORT_SYMBOL_GPL(ata_std_bios_param);
6310 EXPORT_SYMBOL_GPL(ata_std_ports);
6311 EXPORT_SYMBOL_GPL(ata_host_init);
6312 EXPORT_SYMBOL_GPL(ata_device_add);
6313 EXPORT_SYMBOL_GPL(ata_host_detach);
6314 EXPORT_SYMBOL_GPL(ata_sg_init);
6315 EXPORT_SYMBOL_GPL(ata_sg_init_one);
6316 EXPORT_SYMBOL_GPL(ata_hsm_move);
6317 EXPORT_SYMBOL_GPL(ata_qc_complete);
6318 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
6319 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
6320 EXPORT_SYMBOL_GPL(ata_tf_load);
6321 EXPORT_SYMBOL_GPL(ata_tf_read);
6322 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
6323 EXPORT_SYMBOL_GPL(ata_std_dev_select);
6324 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
6325 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
6326 EXPORT_SYMBOL_GPL(ata_check_status);
6327 EXPORT_SYMBOL_GPL(ata_altstatus);
6328 EXPORT_SYMBOL_GPL(ata_exec_command);
6329 EXPORT_SYMBOL_GPL(ata_port_start);
6330 EXPORT_SYMBOL_GPL(ata_interrupt);
6331 EXPORT_SYMBOL_GPL(ata_mmio_data_xfer);
6332 EXPORT_SYMBOL_GPL(ata_pio_data_xfer);
6333 EXPORT_SYMBOL_GPL(ata_pio_data_xfer_noirq);
6334 EXPORT_SYMBOL_GPL(ata_qc_prep);
6335 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
6336 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
6337 EXPORT_SYMBOL_GPL(ata_bmdma_start);
6338 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
6339 EXPORT_SYMBOL_GPL(ata_bmdma_status);
6340 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
6341 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
6342 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
6343 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
6344 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
6345 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
6346 EXPORT_SYMBOL_GPL(ata_port_probe);
6347 EXPORT_SYMBOL_GPL(sata_set_spd);
6348 EXPORT_SYMBOL_GPL(sata_phy_debounce);
6349 EXPORT_SYMBOL_GPL(sata_phy_resume);
6350 EXPORT_SYMBOL_GPL(sata_phy_reset);
6351 EXPORT_SYMBOL_GPL(__sata_phy_reset);
6352 EXPORT_SYMBOL_GPL(ata_bus_reset);
6353 EXPORT_SYMBOL_GPL(ata_std_prereset);
6354 EXPORT_SYMBOL_GPL(ata_std_softreset);
6355 EXPORT_SYMBOL_GPL(sata_port_hardreset);
6356 EXPORT_SYMBOL_GPL(sata_std_hardreset);
6357 EXPORT_SYMBOL_GPL(ata_std_postreset);
6358 EXPORT_SYMBOL_GPL(ata_dev_classify);
6359 EXPORT_SYMBOL_GPL(ata_dev_pair);
6360 EXPORT_SYMBOL_GPL(ata_port_disable);
6361 EXPORT_SYMBOL_GPL(ata_ratelimit);
6362 EXPORT_SYMBOL_GPL(ata_wait_register);
6363 EXPORT_SYMBOL_GPL(ata_busy_sleep);
6364 EXPORT_SYMBOL_GPL(ata_port_queue_task);
6365 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
6366 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
6367 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
6368 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
6369 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
6370 EXPORT_SYMBOL_GPL(ata_host_intr);
6371 EXPORT_SYMBOL_GPL(sata_scr_valid);
6372 EXPORT_SYMBOL_GPL(sata_scr_read);
6373 EXPORT_SYMBOL_GPL(sata_scr_write);
6374 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
6375 EXPORT_SYMBOL_GPL(ata_port_online);
6376 EXPORT_SYMBOL_GPL(ata_port_offline);
6377 EXPORT_SYMBOL_GPL(ata_host_suspend);
6378 EXPORT_SYMBOL_GPL(ata_host_resume);
6379 EXPORT_SYMBOL_GPL(ata_id_string);
6380 EXPORT_SYMBOL_GPL(ata_id_c_string);
6381 EXPORT_SYMBOL_GPL(ata_device_blacklisted);
6382 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
6383
6384 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
6385 EXPORT_SYMBOL_GPL(ata_timing_compute);
6386 EXPORT_SYMBOL_GPL(ata_timing_merge);
6387
6388 #ifdef CONFIG_PCI
6389 EXPORT_SYMBOL_GPL(pci_test_config_bits);
6390 EXPORT_SYMBOL_GPL(ata_pci_init_native_mode);
6391 EXPORT_SYMBOL_GPL(ata_pci_init_one);
6392 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
6393 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
6394 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
6395 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
6396 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
6397 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
6398 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
6399 #endif /* CONFIG_PCI */
6400
6401 EXPORT_SYMBOL_GPL(ata_scsi_device_suspend);
6402 EXPORT_SYMBOL_GPL(ata_scsi_device_resume);
6403
6404 EXPORT_SYMBOL_GPL(ata_eng_timeout);
6405 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
6406 EXPORT_SYMBOL_GPL(ata_port_abort);
6407 EXPORT_SYMBOL_GPL(ata_port_freeze);
6408 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
6409 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
6410 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
6411 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
6412 EXPORT_SYMBOL_GPL(ata_do_eh);