df473978553107e61c0ac87cd00b2be15a6f6f68
[pandora-kernel.git] / drivers / ata / ata_piix.c
1 /*
2  *    ata_piix.c - Intel PATA/SATA controllers
3  *
4  *    Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *
9  *      Copyright 2003-2005 Red Hat Inc
10  *      Copyright 2003-2005 Jeff Garzik
11  *
12  *
13  *      Copyright header from piix.c:
14  *
15  *  Copyright (C) 1998-1999 Andrzej Krzysztofowicz, Author and Maintainer
16  *  Copyright (C) 1998-2000 Andre Hedrick <andre@linux-ide.org>
17  *  Copyright (C) 2003 Red Hat Inc
18  *
19  *
20  *  This program is free software; you can redistribute it and/or modify
21  *  it under the terms of the GNU General Public License as published by
22  *  the Free Software Foundation; either version 2, or (at your option)
23  *  any later version.
24  *
25  *  This program is distributed in the hope that it will be useful,
26  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
27  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
28  *  GNU General Public License for more details.
29  *
30  *  You should have received a copy of the GNU General Public License
31  *  along with this program; see the file COPYING.  If not, write to
32  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
33  *
34  *
35  *  libata documentation is available via 'make {ps|pdf}docs',
36  *  as Documentation/DocBook/libata.*
37  *
38  *  Hardware documentation available at http://developer.intel.com/
39  *
40  * Documentation
41  *      Publicly available from Intel web site. Errata documentation
42  * is also publicly available. As an aide to anyone hacking on this
43  * driver the list of errata that are relevant is below, going back to
44  * PIIX4. Older device documentation is now a bit tricky to find.
45  *
46  * The chipsets all follow very much the same design. The original Triton
47  * series chipsets do _not_ support independent device timings, but this
48  * is fixed in Triton II. With the odd mobile exception the chips then
49  * change little except in gaining more modes until SATA arrives. This
50  * driver supports only the chips with independent timing (that is those
51  * with SITRE and the 0x44 timing register). See pata_oldpiix and pata_mpiix
52  * for the early chip drivers.
53  *
54  * Errata of note:
55  *
56  * Unfixable
57  *      PIIX4    errata #9      - Only on ultra obscure hw
58  *      ICH3     errata #13     - Not observed to affect real hw
59  *                                by Intel
60  *
61  * Things we must deal with
62  *      PIIX4   errata #10      - BM IDE hang with non UDMA
63  *                                (must stop/start dma to recover)
64  *      440MX   errata #15      - As PIIX4 errata #10
65  *      PIIX4   errata #15      - Must not read control registers
66  *                                during a PIO transfer
67  *      440MX   errata #13      - As PIIX4 errata #15
68  *      ICH2    errata #21      - DMA mode 0 doesn't work right
69  *      ICH0/1  errata #55      - As ICH2 errata #21
70  *      ICH2    spec c #9       - Extra operations needed to handle
71  *                                drive hotswap [NOT YET SUPPORTED]
72  *      ICH2    spec c #20      - IDE PRD must not cross a 64K boundary
73  *                                and must be dword aligned
74  *      ICH2    spec c #24      - UDMA mode 4,5 t85/86 should be 6ns not 3.3
75  *      ICH7    errata #16      - MWDMA1 timings are incorrect
76  *
77  * Should have been BIOS fixed:
78  *      450NX:  errata #19      - DMA hangs on old 450NX
79  *      450NX:  errata #20      - DMA hangs on old 450NX
80  *      450NX:  errata #25      - Corruption with DMA on old 450NX
81  *      ICH3    errata #15      - IDE deadlock under high load
82  *                                (BIOS must set dev 31 fn 0 bit 23)
83  *      ICH3    errata #18      - Don't use native mode
84  */
85
86 #include <linux/kernel.h>
87 #include <linux/module.h>
88 #include <linux/pci.h>
89 #include <linux/init.h>
90 #include <linux/blkdev.h>
91 #include <linux/delay.h>
92 #include <linux/device.h>
93 #include <linux/gfp.h>
94 #include <scsi/scsi_host.h>
95 #include <linux/libata.h>
96 #include <linux/dmi.h>
97
98 #define DRV_NAME        "ata_piix"
99 #define DRV_VERSION     "2.13"
100
101 enum {
102         PIIX_IOCFG              = 0x54, /* IDE I/O configuration register */
103         ICH5_PMR                = 0x90, /* port mapping register */
104         ICH5_PCS                = 0x92, /* port control and status */
105         PIIX_SIDPR_BAR          = 5,
106         PIIX_SIDPR_LEN          = 16,
107         PIIX_SIDPR_IDX          = 0,
108         PIIX_SIDPR_DATA         = 4,
109
110         PIIX_FLAG_CHECKINTR     = (1 << 28), /* make sure PCI INTx enabled */
111         PIIX_FLAG_SIDPR         = (1 << 29), /* SATA idx/data pair regs */
112
113         PIIX_PATA_FLAGS         = ATA_FLAG_SLAVE_POSS,
114         PIIX_SATA_FLAGS         = ATA_FLAG_SATA | PIIX_FLAG_CHECKINTR,
115
116         PIIX_FLAG_PIO16         = (1 << 30), /*support 16bit PIO only*/
117
118         PIIX_80C_PRI            = (1 << 5) | (1 << 4),
119         PIIX_80C_SEC            = (1 << 7) | (1 << 6),
120
121         /* constants for mapping table */
122         P0                      = 0,  /* port 0 */
123         P1                      = 1,  /* port 1 */
124         P2                      = 2,  /* port 2 */
125         P3                      = 3,  /* port 3 */
126         IDE                     = -1, /* IDE */
127         NA                      = -2, /* not available */
128         RV                      = -3, /* reserved */
129
130         PIIX_AHCI_DEVICE        = 6,
131
132         /* host->flags bits */
133         PIIX_HOST_BROKEN_SUSPEND = (1 << 24),
134 };
135
136 enum piix_controller_ids {
137         /* controller IDs */
138         piix_pata_mwdma,        /* PIIX3 MWDMA only */
139         piix_pata_33,           /* PIIX4 at 33Mhz */
140         ich_pata_33,            /* ICH up to UDMA 33 only */
141         ich_pata_66,            /* ICH up to 66 Mhz */
142         ich_pata_100,           /* ICH up to UDMA 100 */
143         ich_pata_100_nomwdma1,  /* ICH up to UDMA 100 but with no MWDMA1*/
144         ich5_sata,
145         ich6_sata,
146         ich6m_sata,
147         ich8_sata,
148         ich8_2port_sata,
149         ich8m_apple_sata,       /* locks up on second port enable */
150         tolapai_sata,
151         piix_pata_vmw,                  /* PIIX4 for VMware, spurious DMA_ERR */
152         ich8_sata_snb,
153 };
154
155 struct piix_map_db {
156         const u32 mask;
157         const u16 port_enable;
158         const int map[][4];
159 };
160
161 struct piix_host_priv {
162         const int *map;
163         u32 saved_iocfg;
164         void __iomem *sidpr;
165 };
166
167 static int piix_init_one(struct pci_dev *pdev,
168                          const struct pci_device_id *ent);
169 static void piix_remove_one(struct pci_dev *pdev);
170 static int piix_pata_prereset(struct ata_link *link, unsigned long deadline);
171 static void piix_set_piomode(struct ata_port *ap, struct ata_device *adev);
172 static void piix_set_dmamode(struct ata_port *ap, struct ata_device *adev);
173 static void ich_set_dmamode(struct ata_port *ap, struct ata_device *adev);
174 static int ich_pata_cable_detect(struct ata_port *ap);
175 static u8 piix_vmw_bmdma_status(struct ata_port *ap);
176 static int piix_sidpr_scr_read(struct ata_link *link,
177                                unsigned int reg, u32 *val);
178 static int piix_sidpr_scr_write(struct ata_link *link,
179                                 unsigned int reg, u32 val);
180 static int piix_sidpr_set_lpm(struct ata_link *link, enum ata_lpm_policy policy,
181                               unsigned hints);
182 static bool piix_irq_check(struct ata_port *ap);
183 static int piix_port_start(struct ata_port *ap);
184 #ifdef CONFIG_PM
185 static int piix_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg);
186 static int piix_pci_device_resume(struct pci_dev *pdev);
187 #endif
188
189 static unsigned int in_module_init = 1;
190
191 static const struct pci_device_id piix_pci_tbl[] = {
192         /* Intel PIIX3 for the 430HX etc */
193         { 0x8086, 0x7010, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_mwdma },
194         /* VMware ICH4 */
195         { 0x8086, 0x7111, 0x15ad, 0x1976, 0, 0, piix_pata_vmw },
196         /* Intel PIIX4 for the 430TX/440BX/MX chipset: UDMA 33 */
197         /* Also PIIX4E (fn3 rev 2) and PIIX4M (fn3 rev 3) */
198         { 0x8086, 0x7111, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
199         /* Intel PIIX4 */
200         { 0x8086, 0x7199, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
201         /* Intel PIIX4 */
202         { 0x8086, 0x7601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
203         /* Intel PIIX */
204         { 0x8086, 0x84CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
205         /* Intel ICH (i810, i815, i840) UDMA 66*/
206         { 0x8086, 0x2411, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_66 },
207         /* Intel ICH0 : UDMA 33*/
208         { 0x8086, 0x2421, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_33 },
209         /* Intel ICH2M */
210         { 0x8086, 0x244A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
211         /* Intel ICH2 (i810E2, i845, 850, 860) UDMA 100 */
212         { 0x8086, 0x244B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
213         /*  Intel ICH3M */
214         { 0x8086, 0x248A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
215         /* Intel ICH3 (E7500/1) UDMA 100 */
216         { 0x8086, 0x248B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
217         /* Intel ICH4-L */
218         { 0x8086, 0x24C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
219         /* Intel ICH4 (i845GV, i845E, i852, i855) UDMA 100 */
220         { 0x8086, 0x24CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
221         { 0x8086, 0x24CB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
222         /* Intel ICH5 */
223         { 0x8086, 0x24DB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
224         /* C-ICH (i810E2) */
225         { 0x8086, 0x245B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
226         /* ESB (855GME/875P + 6300ESB) UDMA 100  */
227         { 0x8086, 0x25A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
228         /* ICH6 (and 6) (i915) UDMA 100 */
229         { 0x8086, 0x266F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
230         /* ICH7/7-R (i945, i975) UDMA 100*/
231         { 0x8086, 0x27DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100_nomwdma1 },
232         { 0x8086, 0x269E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100_nomwdma1 },
233         /* ICH8 Mobile PATA Controller */
234         { 0x8086, 0x2850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
235
236         /* SATA ports */
237
238         /* 82801EB (ICH5) */
239         { 0x8086, 0x24d1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
240         /* 82801EB (ICH5) */
241         { 0x8086, 0x24df, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
242         /* 6300ESB (ICH5 variant with broken PCS present bits) */
243         { 0x8086, 0x25a3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
244         /* 6300ESB pretending RAID */
245         { 0x8086, 0x25b0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
246         /* 82801FB/FW (ICH6/ICH6W) */
247         { 0x8086, 0x2651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
248         /* 82801FR/FRW (ICH6R/ICH6RW) */
249         { 0x8086, 0x2652, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
250         /* 82801FBM ICH6M (ICH6R with only port 0 and 2 implemented).
251          * Attach iff the controller is in IDE mode. */
252         { 0x8086, 0x2653, PCI_ANY_ID, PCI_ANY_ID,
253           PCI_CLASS_STORAGE_IDE << 8, 0xffff00, ich6m_sata },
254         /* 82801GB/GR/GH (ICH7, identical to ICH6) */
255         { 0x8086, 0x27c0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
256         /* 2801GBM/GHM (ICH7M, identical to ICH6M) */
257         { 0x8086, 0x27c4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6m_sata },
258         /* Enterprise Southbridge 2 (631xESB/632xESB) */
259         { 0x8086, 0x2680, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
260         /* SATA Controller 1 IDE (ICH8) */
261         { 0x8086, 0x2820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
262         /* SATA Controller 2 IDE (ICH8) */
263         { 0x8086, 0x2825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
264         /* Mobile SATA Controller IDE (ICH8M), Apple */
265         { 0x8086, 0x2828, 0x106b, 0x00a0, 0, 0, ich8m_apple_sata },
266         { 0x8086, 0x2828, 0x106b, 0x00a1, 0, 0, ich8m_apple_sata },
267         { 0x8086, 0x2828, 0x106b, 0x00a3, 0, 0, ich8m_apple_sata },
268         /* Mobile SATA Controller IDE (ICH8M) */
269         { 0x8086, 0x2828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
270         /* SATA Controller IDE (ICH9) */
271         { 0x8086, 0x2920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
272         /* SATA Controller IDE (ICH9) */
273         { 0x8086, 0x2921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
274         /* SATA Controller IDE (ICH9) */
275         { 0x8086, 0x2926, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
276         /* SATA Controller IDE (ICH9M) */
277         { 0x8086, 0x2928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
278         /* SATA Controller IDE (ICH9M) */
279         { 0x8086, 0x292d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
280         /* SATA Controller IDE (ICH9M) */
281         { 0x8086, 0x292e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
282         /* SATA Controller IDE (Tolapai) */
283         { 0x8086, 0x5028, PCI_ANY_ID, PCI_ANY_ID, 0, 0, tolapai_sata },
284         /* SATA Controller IDE (ICH10) */
285         { 0x8086, 0x3a00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
286         /* SATA Controller IDE (ICH10) */
287         { 0x8086, 0x3a06, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
288         /* SATA Controller IDE (ICH10) */
289         { 0x8086, 0x3a20, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
290         /* SATA Controller IDE (ICH10) */
291         { 0x8086, 0x3a26, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
292         /* SATA Controller IDE (PCH) */
293         { 0x8086, 0x3b20, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
294         /* SATA Controller IDE (PCH) */
295         { 0x8086, 0x3b21, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
296         /* SATA Controller IDE (PCH) */
297         { 0x8086, 0x3b26, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
298         /* SATA Controller IDE (PCH) */
299         { 0x8086, 0x3b28, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
300         /* SATA Controller IDE (PCH) */
301         { 0x8086, 0x3b2d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
302         /* SATA Controller IDE (PCH) */
303         { 0x8086, 0x3b2e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
304         /* SATA Controller IDE (CPT) */
305         { 0x8086, 0x1c00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
306         /* SATA Controller IDE (CPT) */
307         { 0x8086, 0x1c01, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
308         /* SATA Controller IDE (CPT) */
309         { 0x8086, 0x1c08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
310         /* SATA Controller IDE (CPT) */
311         { 0x8086, 0x1c09, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
312         /* SATA Controller IDE (PBG) */
313         { 0x8086, 0x1d00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
314         /* SATA Controller IDE (PBG) */
315         { 0x8086, 0x1d08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
316         /* SATA Controller IDE (Panther Point) */
317         { 0x8086, 0x1e00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
318         /* SATA Controller IDE (Panther Point) */
319         { 0x8086, 0x1e01, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
320         /* SATA Controller IDE (Panther Point) */
321         { 0x8086, 0x1e08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
322         /* SATA Controller IDE (Panther Point) */
323         { 0x8086, 0x1e09, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
324         /* SATA Controller IDE (Lynx Point) */
325         { 0x8086, 0x8c00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
326         /* SATA Controller IDE (Lynx Point) */
327         { 0x8086, 0x8c01, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
328         /* SATA Controller IDE (Lynx Point) */
329         { 0x8086, 0x8c08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
330         /* SATA Controller IDE (Lynx Point) */
331         { 0x8086, 0x8c09, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
332         /* SATA Controller IDE (Lynx Point-LP) */
333         { 0x8086, 0x9c00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
334         /* SATA Controller IDE (Lynx Point-LP) */
335         { 0x8086, 0x9c01, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
336         /* SATA Controller IDE (Lynx Point-LP) */
337         { 0x8086, 0x9c08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
338         /* SATA Controller IDE (Lynx Point-LP) */
339         { 0x8086, 0x9c09, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
340         /* SATA Controller IDE (DH89xxCC) */
341         { 0x8086, 0x2326, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
342         /* SATA Controller IDE (Avoton) */
343         { 0x8086, 0x1f20, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
344         /* SATA Controller IDE (Avoton) */
345         { 0x8086, 0x1f21, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
346         /* SATA Controller IDE (Avoton) */
347         { 0x8086, 0x1f30, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
348         /* SATA Controller IDE (Avoton) */
349         { 0x8086, 0x1f31, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
350         /* SATA Controller IDE (Wellsburg) */
351         { 0x8086, 0x8d00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
352         /* SATA Controller IDE (Wellsburg) */
353         { 0x8086, 0x8d08, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
354         /* SATA Controller IDE (Wellsburg) */
355         { 0x8086, 0x8d60, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_snb },
356         /* SATA Controller IDE (Wellsburg) */
357         { 0x8086, 0x8d68, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
358
359         { }     /* terminate list */
360 };
361
362 static struct pci_driver piix_pci_driver = {
363         .name                   = DRV_NAME,
364         .id_table               = piix_pci_tbl,
365         .probe                  = piix_init_one,
366         .remove                 = piix_remove_one,
367 #ifdef CONFIG_PM
368         .suspend                = piix_pci_device_suspend,
369         .resume                 = piix_pci_device_resume,
370 #endif
371 };
372
373 static struct scsi_host_template piix_sht = {
374         ATA_BMDMA_SHT(DRV_NAME),
375 };
376
377 static struct ata_port_operations piix_sata_ops = {
378         .inherits               = &ata_bmdma32_port_ops,
379         .sff_irq_check          = piix_irq_check,
380         .port_start             = piix_port_start,
381 };
382
383 static struct ata_port_operations piix_pata_ops = {
384         .inherits               = &piix_sata_ops,
385         .cable_detect           = ata_cable_40wire,
386         .set_piomode            = piix_set_piomode,
387         .set_dmamode            = piix_set_dmamode,
388         .prereset               = piix_pata_prereset,
389 };
390
391 static struct ata_port_operations piix_vmw_ops = {
392         .inherits               = &piix_pata_ops,
393         .bmdma_status           = piix_vmw_bmdma_status,
394 };
395
396 static struct ata_port_operations ich_pata_ops = {
397         .inherits               = &piix_pata_ops,
398         .cable_detect           = ich_pata_cable_detect,
399         .set_dmamode            = ich_set_dmamode,
400 };
401
402 static struct device_attribute *piix_sidpr_shost_attrs[] = {
403         &dev_attr_link_power_management_policy,
404         NULL
405 };
406
407 static struct scsi_host_template piix_sidpr_sht = {
408         ATA_BMDMA_SHT(DRV_NAME),
409         .shost_attrs            = piix_sidpr_shost_attrs,
410 };
411
412 static struct ata_port_operations piix_sidpr_sata_ops = {
413         .inherits               = &piix_sata_ops,
414         .hardreset              = sata_std_hardreset,
415         .scr_read               = piix_sidpr_scr_read,
416         .scr_write              = piix_sidpr_scr_write,
417         .set_lpm                = piix_sidpr_set_lpm,
418 };
419
420 static const struct piix_map_db ich5_map_db = {
421         .mask = 0x7,
422         .port_enable = 0x3,
423         .map = {
424                 /* PM   PS   SM   SS       MAP  */
425                 {  P0,  NA,  P1,  NA }, /* 000b */
426                 {  P1,  NA,  P0,  NA }, /* 001b */
427                 {  RV,  RV,  RV,  RV },
428                 {  RV,  RV,  RV,  RV },
429                 {  P0,  P1, IDE, IDE }, /* 100b */
430                 {  P1,  P0, IDE, IDE }, /* 101b */
431                 { IDE, IDE,  P0,  P1 }, /* 110b */
432                 { IDE, IDE,  P1,  P0 }, /* 111b */
433         },
434 };
435
436 static const struct piix_map_db ich6_map_db = {
437         .mask = 0x3,
438         .port_enable = 0xf,
439         .map = {
440                 /* PM   PS   SM   SS       MAP */
441                 {  P0,  P2,  P1,  P3 }, /* 00b */
442                 { IDE, IDE,  P1,  P3 }, /* 01b */
443                 {  P0,  P2, IDE, IDE }, /* 10b */
444                 {  RV,  RV,  RV,  RV },
445         },
446 };
447
448 static const struct piix_map_db ich6m_map_db = {
449         .mask = 0x3,
450         .port_enable = 0x5,
451
452         /* Map 01b isn't specified in the doc but some notebooks use
453          * it anyway.  MAP 01b have been spotted on both ICH6M and
454          * ICH7M.
455          */
456         .map = {
457                 /* PM   PS   SM   SS       MAP */
458                 {  P0,  P2,  NA,  NA }, /* 00b */
459                 { IDE, IDE,  P1,  P3 }, /* 01b */
460                 {  P0,  P2, IDE, IDE }, /* 10b */
461                 {  RV,  RV,  RV,  RV },
462         },
463 };
464
465 static const struct piix_map_db ich8_map_db = {
466         .mask = 0x3,
467         .port_enable = 0xf,
468         .map = {
469                 /* PM   PS   SM   SS       MAP */
470                 {  P0,  P2,  P1,  P3 }, /* 00b (hardwired when in AHCI) */
471                 {  RV,  RV,  RV,  RV },
472                 {  P0,  P2, IDE, IDE }, /* 10b (IDE mode) */
473                 {  RV,  RV,  RV,  RV },
474         },
475 };
476
477 static const struct piix_map_db ich8_2port_map_db = {
478         .mask = 0x3,
479         .port_enable = 0x3,
480         .map = {
481                 /* PM   PS   SM   SS       MAP */
482                 {  P0,  NA,  P1,  NA }, /* 00b */
483                 {  RV,  RV,  RV,  RV }, /* 01b */
484                 {  RV,  RV,  RV,  RV }, /* 10b */
485                 {  RV,  RV,  RV,  RV },
486         },
487 };
488
489 static const struct piix_map_db ich8m_apple_map_db = {
490         .mask = 0x3,
491         .port_enable = 0x1,
492         .map = {
493                 /* PM   PS   SM   SS       MAP */
494                 {  P0,  NA,  NA,  NA }, /* 00b */
495                 {  RV,  RV,  RV,  RV },
496                 {  P0,  P2, IDE, IDE }, /* 10b */
497                 {  RV,  RV,  RV,  RV },
498         },
499 };
500
501 static const struct piix_map_db tolapai_map_db = {
502         .mask = 0x3,
503         .port_enable = 0x3,
504         .map = {
505                 /* PM   PS   SM   SS       MAP */
506                 {  P0,  NA,  P1,  NA }, /* 00b */
507                 {  RV,  RV,  RV,  RV }, /* 01b */
508                 {  RV,  RV,  RV,  RV }, /* 10b */
509                 {  RV,  RV,  RV,  RV },
510         },
511 };
512
513 static const struct piix_map_db *piix_map_db_table[] = {
514         [ich5_sata]             = &ich5_map_db,
515         [ich6_sata]             = &ich6_map_db,
516         [ich6m_sata]            = &ich6m_map_db,
517         [ich8_sata]             = &ich8_map_db,
518         [ich8_2port_sata]       = &ich8_2port_map_db,
519         [ich8m_apple_sata]      = &ich8m_apple_map_db,
520         [tolapai_sata]          = &tolapai_map_db,
521         [ich8_sata_snb]         = &ich8_map_db,
522 };
523
524 static struct ata_port_info piix_port_info[] = {
525         [piix_pata_mwdma] =     /* PIIX3 MWDMA only */
526         {
527                 .flags          = PIIX_PATA_FLAGS,
528                 .pio_mask       = ATA_PIO4,
529                 .mwdma_mask     = ATA_MWDMA12_ONLY, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
530                 .port_ops       = &piix_pata_ops,
531         },
532
533         [piix_pata_33] =        /* PIIX4 at 33MHz */
534         {
535                 .flags          = PIIX_PATA_FLAGS,
536                 .pio_mask       = ATA_PIO4,
537                 .mwdma_mask     = ATA_MWDMA12_ONLY, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
538                 .udma_mask      = ATA_UDMA2,
539                 .port_ops       = &piix_pata_ops,
540         },
541
542         [ich_pata_33] =         /* ICH0 - ICH at 33Mhz*/
543         {
544                 .flags          = PIIX_PATA_FLAGS,
545                 .pio_mask       = ATA_PIO4,
546                 .mwdma_mask     = ATA_MWDMA12_ONLY, /* Check: maybe MWDMA0 is ok  */
547                 .udma_mask      = ATA_UDMA2,
548                 .port_ops       = &ich_pata_ops,
549         },
550
551         [ich_pata_66] =         /* ICH controllers up to 66MHz */
552         {
553                 .flags          = PIIX_PATA_FLAGS,
554                 .pio_mask       = ATA_PIO4,
555                 .mwdma_mask     = ATA_MWDMA12_ONLY, /* MWDMA0 is broken on chip */
556                 .udma_mask      = ATA_UDMA4,
557                 .port_ops       = &ich_pata_ops,
558         },
559
560         [ich_pata_100] =
561         {
562                 .flags          = PIIX_PATA_FLAGS | PIIX_FLAG_CHECKINTR,
563                 .pio_mask       = ATA_PIO4,
564                 .mwdma_mask     = ATA_MWDMA12_ONLY,
565                 .udma_mask      = ATA_UDMA5,
566                 .port_ops       = &ich_pata_ops,
567         },
568
569         [ich_pata_100_nomwdma1] =
570         {
571                 .flags          = PIIX_PATA_FLAGS | PIIX_FLAG_CHECKINTR,
572                 .pio_mask       = ATA_PIO4,
573                 .mwdma_mask     = ATA_MWDMA2_ONLY,
574                 .udma_mask      = ATA_UDMA5,
575                 .port_ops       = &ich_pata_ops,
576         },
577
578         [ich5_sata] =
579         {
580                 .flags          = PIIX_SATA_FLAGS,
581                 .pio_mask       = ATA_PIO4,
582                 .mwdma_mask     = ATA_MWDMA2,
583                 .udma_mask      = ATA_UDMA6,
584                 .port_ops       = &piix_sata_ops,
585         },
586
587         [ich6_sata] =
588         {
589                 .flags          = PIIX_SATA_FLAGS,
590                 .pio_mask       = ATA_PIO4,
591                 .mwdma_mask     = ATA_MWDMA2,
592                 .udma_mask      = ATA_UDMA6,
593                 .port_ops       = &piix_sata_ops,
594         },
595
596         [ich6m_sata] =
597         {
598                 .flags          = PIIX_SATA_FLAGS,
599                 .pio_mask       = ATA_PIO4,
600                 .mwdma_mask     = ATA_MWDMA2,
601                 .udma_mask      = ATA_UDMA6,
602                 .port_ops       = &piix_sata_ops,
603         },
604
605         [ich8_sata] =
606         {
607                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SIDPR,
608                 .pio_mask       = ATA_PIO4,
609                 .mwdma_mask     = ATA_MWDMA2,
610                 .udma_mask      = ATA_UDMA6,
611                 .port_ops       = &piix_sata_ops,
612         },
613
614         [ich8_2port_sata] =
615         {
616                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SIDPR,
617                 .pio_mask       = ATA_PIO4,
618                 .mwdma_mask     = ATA_MWDMA2,
619                 .udma_mask      = ATA_UDMA6,
620                 .port_ops       = &piix_sata_ops,
621         },
622
623         [tolapai_sata] =
624         {
625                 .flags          = PIIX_SATA_FLAGS,
626                 .pio_mask       = ATA_PIO4,
627                 .mwdma_mask     = ATA_MWDMA2,
628                 .udma_mask      = ATA_UDMA6,
629                 .port_ops       = &piix_sata_ops,
630         },
631
632         [ich8m_apple_sata] =
633         {
634                 .flags          = PIIX_SATA_FLAGS,
635                 .pio_mask       = ATA_PIO4,
636                 .mwdma_mask     = ATA_MWDMA2,
637                 .udma_mask      = ATA_UDMA6,
638                 .port_ops       = &piix_sata_ops,
639         },
640
641         [piix_pata_vmw] =
642         {
643                 .flags          = PIIX_PATA_FLAGS,
644                 .pio_mask       = ATA_PIO4,
645                 .mwdma_mask     = ATA_MWDMA12_ONLY, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
646                 .udma_mask      = ATA_UDMA2,
647                 .port_ops       = &piix_vmw_ops,
648         },
649
650         /*
651          * some Sandybridge chipsets have broken 32 mode up to now,
652          * see https://bugzilla.kernel.org/show_bug.cgi?id=40592
653          */
654         [ich8_sata_snb] =
655         {
656                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SIDPR | PIIX_FLAG_PIO16,
657                 .pio_mask       = ATA_PIO4,
658                 .mwdma_mask     = ATA_MWDMA2,
659                 .udma_mask      = ATA_UDMA6,
660                 .port_ops       = &piix_sata_ops,
661         },
662
663 };
664
665 static struct pci_bits piix_enable_bits[] = {
666         { 0x41U, 1U, 0x80UL, 0x80UL },  /* port 0 */
667         { 0x43U, 1U, 0x80UL, 0x80UL },  /* port 1 */
668 };
669
670 MODULE_AUTHOR("Andre Hedrick, Alan Cox, Andrzej Krzysztofowicz, Jeff Garzik");
671 MODULE_DESCRIPTION("SCSI low-level driver for Intel PIIX/ICH ATA controllers");
672 MODULE_LICENSE("GPL");
673 MODULE_DEVICE_TABLE(pci, piix_pci_tbl);
674 MODULE_VERSION(DRV_VERSION);
675
676 struct ich_laptop {
677         u16 device;
678         u16 subvendor;
679         u16 subdevice;
680 };
681
682 /*
683  *      List of laptops that use short cables rather than 80 wire
684  */
685
686 static const struct ich_laptop ich_laptop[] = {
687         /* devid, subvendor, subdev */
688         { 0x27DF, 0x0005, 0x0280 },     /* ICH7 on Acer 5602WLMi */
689         { 0x27DF, 0x1025, 0x0102 },     /* ICH7 on Acer 5602aWLMi */
690         { 0x27DF, 0x1025, 0x0110 },     /* ICH7 on Acer 3682WLMi */
691         { 0x27DF, 0x1028, 0x02b0 },     /* ICH7 on unknown Dell */
692         { 0x27DF, 0x1043, 0x1267 },     /* ICH7 on Asus W5F */
693         { 0x27DF, 0x103C, 0x30A1 },     /* ICH7 on HP Compaq nc2400 */
694         { 0x27DF, 0x103C, 0x361a },     /* ICH7 on unknown HP  */
695         { 0x27DF, 0x1071, 0xD221 },     /* ICH7 on Hercules EC-900 */
696         { 0x27DF, 0x152D, 0x0778 },     /* ICH7 on unknown Intel */
697         { 0x24CA, 0x1025, 0x0061 },     /* ICH4 on ACER Aspire 2023WLMi */
698         { 0x24CA, 0x1025, 0x003d },     /* ICH4 on ACER TM290 */
699         { 0x266F, 0x1025, 0x0066 },     /* ICH6 on ACER Aspire 1694WLMi */
700         { 0x2653, 0x1043, 0x82D8 },     /* ICH6M on Asus Eee 701 */
701         { 0x27df, 0x104d, 0x900e },     /* ICH7 on Sony TZ-90 */
702         /* end marker */
703         { 0, }
704 };
705
706 static int piix_port_start(struct ata_port *ap)
707 {
708         if (!(ap->flags & PIIX_FLAG_PIO16))
709                 ap->pflags |= ATA_PFLAG_PIO32 | ATA_PFLAG_PIO32CHANGE;
710
711         return ata_bmdma_port_start(ap);
712 }
713
714 /**
715  *      ich_pata_cable_detect - Probe host controller cable detect info
716  *      @ap: Port for which cable detect info is desired
717  *
718  *      Read 80c cable indicator from ATA PCI device's PCI config
719  *      register.  This register is normally set by firmware (BIOS).
720  *
721  *      LOCKING:
722  *      None (inherited from caller).
723  */
724
725 static int ich_pata_cable_detect(struct ata_port *ap)
726 {
727         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
728         struct piix_host_priv *hpriv = ap->host->private_data;
729         const struct ich_laptop *lap = &ich_laptop[0];
730         u8 mask;
731
732         /* Check for specials - Acer Aspire 5602WLMi */
733         while (lap->device) {
734                 if (lap->device == pdev->device &&
735                     lap->subvendor == pdev->subsystem_vendor &&
736                     lap->subdevice == pdev->subsystem_device)
737                         return ATA_CBL_PATA40_SHORT;
738
739                 lap++;
740         }
741
742         /* check BIOS cable detect results */
743         mask = ap->port_no == 0 ? PIIX_80C_PRI : PIIX_80C_SEC;
744         if ((hpriv->saved_iocfg & mask) == 0)
745                 return ATA_CBL_PATA40;
746         return ATA_CBL_PATA80;
747 }
748
749 /**
750  *      piix_pata_prereset - prereset for PATA host controller
751  *      @link: Target link
752  *      @deadline: deadline jiffies for the operation
753  *
754  *      LOCKING:
755  *      None (inherited from caller).
756  */
757 static int piix_pata_prereset(struct ata_link *link, unsigned long deadline)
758 {
759         struct ata_port *ap = link->ap;
760         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
761
762         if (!pci_test_config_bits(pdev, &piix_enable_bits[ap->port_no]))
763                 return -ENOENT;
764         return ata_sff_prereset(link, deadline);
765 }
766
767 static DEFINE_SPINLOCK(piix_lock);
768
769 static void piix_set_timings(struct ata_port *ap, struct ata_device *adev,
770                              u8 pio)
771 {
772         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
773         unsigned long flags;
774         unsigned int is_slave   = (adev->devno != 0);
775         unsigned int master_port= ap->port_no ? 0x42 : 0x40;
776         unsigned int slave_port = 0x44;
777         u16 master_data;
778         u8 slave_data;
779         u8 udma_enable;
780         int control = 0;
781
782         /*
783          *      See Intel Document 298600-004 for the timing programing rules
784          *      for ICH controllers.
785          */
786
787         static const     /* ISP  RTC */
788         u8 timings[][2] = { { 0, 0 },
789                             { 0, 0 },
790                             { 1, 0 },
791                             { 2, 1 },
792                             { 2, 3 }, };
793
794         if (pio >= 2)
795                 control |= 1;   /* TIME1 enable */
796         if (ata_pio_need_iordy(adev))
797                 control |= 2;   /* IE enable */
798         /* Intel specifies that the PPE functionality is for disk only */
799         if (adev->class == ATA_DEV_ATA)
800                 control |= 4;   /* PPE enable */
801         /*
802          * If the drive MWDMA is faster than it can do PIO then
803          * we must force PIO into PIO0
804          */
805         if (adev->pio_mode < XFER_PIO_0 + pio)
806                 /* Enable DMA timing only */
807                 control |= 8;   /* PIO cycles in PIO0 */
808
809         spin_lock_irqsave(&piix_lock, flags);
810
811         /* PIO configuration clears DTE unconditionally.  It will be
812          * programmed in set_dmamode which is guaranteed to be called
813          * after set_piomode if any DMA mode is available.
814          */
815         pci_read_config_word(dev, master_port, &master_data);
816         if (is_slave) {
817                 /* clear TIME1|IE1|PPE1|DTE1 */
818                 master_data &= 0xff0f;
819                 /* enable PPE1, IE1 and TIME1 as needed */
820                 master_data |= (control << 4);
821                 pci_read_config_byte(dev, slave_port, &slave_data);
822                 slave_data &= (ap->port_no ? 0x0f : 0xf0);
823                 /* Load the timing nibble for this slave */
824                 slave_data |= ((timings[pio][0] << 2) | timings[pio][1])
825                                                 << (ap->port_no ? 4 : 0);
826         } else {
827                 /* clear ISP|RCT|TIME0|IE0|PPE0|DTE0 */
828                 master_data &= 0xccf0;
829                 /* Enable PPE, IE and TIME as appropriate */
830                 master_data |= control;
831                 /* load ISP and RCT */
832                 master_data |=
833                         (timings[pio][0] << 12) |
834                         (timings[pio][1] << 8);
835         }
836
837         /* Enable SITRE (separate slave timing register) */
838         master_data |= 0x4000;
839         pci_write_config_word(dev, master_port, master_data);
840         if (is_slave)
841                 pci_write_config_byte(dev, slave_port, slave_data);
842
843         /* Ensure the UDMA bit is off - it will be turned back on if
844            UDMA is selected */
845
846         if (ap->udma_mask) {
847                 pci_read_config_byte(dev, 0x48, &udma_enable);
848                 udma_enable &= ~(1 << (2 * ap->port_no + adev->devno));
849                 pci_write_config_byte(dev, 0x48, udma_enable);
850         }
851
852         spin_unlock_irqrestore(&piix_lock, flags);
853 }
854
855 /**
856  *      piix_set_piomode - Initialize host controller PATA PIO timings
857  *      @ap: Port whose timings we are configuring
858  *      @adev: Drive in question
859  *
860  *      Set PIO mode for device, in host controller PCI config space.
861  *
862  *      LOCKING:
863  *      None (inherited from caller).
864  */
865
866 static void piix_set_piomode(struct ata_port *ap, struct ata_device *adev)
867 {
868         piix_set_timings(ap, adev, adev->pio_mode - XFER_PIO_0);
869 }
870
871 /**
872  *      do_pata_set_dmamode - Initialize host controller PATA PIO timings
873  *      @ap: Port whose timings we are configuring
874  *      @adev: Drive in question
875  *      @isich: set if the chip is an ICH device
876  *
877  *      Set UDMA mode for device, in host controller PCI config space.
878  *
879  *      LOCKING:
880  *      None (inherited from caller).
881  */
882
883 static void do_pata_set_dmamode(struct ata_port *ap, struct ata_device *adev, int isich)
884 {
885         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
886         unsigned long flags;
887         u8 speed                = adev->dma_mode;
888         int devid               = adev->devno + 2 * ap->port_no;
889         u8 udma_enable          = 0;
890
891         if (speed >= XFER_UDMA_0) {
892                 unsigned int udma = speed - XFER_UDMA_0;
893                 u16 udma_timing;
894                 u16 ideconf;
895                 int u_clock, u_speed;
896
897                 spin_lock_irqsave(&piix_lock, flags);
898
899                 pci_read_config_byte(dev, 0x48, &udma_enable);
900
901                 /*
902                  * UDMA is handled by a combination of clock switching and
903                  * selection of dividers
904                  *
905                  * Handy rule: Odd modes are UDMATIMx 01, even are 02
906                  *             except UDMA0 which is 00
907                  */
908                 u_speed = min(2 - (udma & 1), udma);
909                 if (udma == 5)
910                         u_clock = 0x1000;       /* 100Mhz */
911                 else if (udma > 2)
912                         u_clock = 1;            /* 66Mhz */
913                 else
914                         u_clock = 0;            /* 33Mhz */
915
916                 udma_enable |= (1 << devid);
917
918                 /* Load the CT/RP selection */
919                 pci_read_config_word(dev, 0x4A, &udma_timing);
920                 udma_timing &= ~(3 << (4 * devid));
921                 udma_timing |= u_speed << (4 * devid);
922                 pci_write_config_word(dev, 0x4A, udma_timing);
923
924                 if (isich) {
925                         /* Select a 33/66/100Mhz clock */
926                         pci_read_config_word(dev, 0x54, &ideconf);
927                         ideconf &= ~(0x1001 << devid);
928                         ideconf |= u_clock << devid;
929                         /* For ICH or later we should set bit 10 for better
930                            performance (WR_PingPong_En) */
931                         pci_write_config_word(dev, 0x54, ideconf);
932                 }
933
934                 pci_write_config_byte(dev, 0x48, udma_enable);
935
936                 spin_unlock_irqrestore(&piix_lock, flags);
937         } else {
938                 /* MWDMA is driven by the PIO timings. */
939                 unsigned int mwdma = speed - XFER_MW_DMA_0;
940                 const unsigned int needed_pio[3] = {
941                         XFER_PIO_0, XFER_PIO_3, XFER_PIO_4
942                 };
943                 int pio = needed_pio[mwdma] - XFER_PIO_0;
944
945                 /* XFER_PIO_0 is never used currently */
946                 piix_set_timings(ap, adev, pio);
947         }
948 }
949
950 /**
951  *      piix_set_dmamode - Initialize host controller PATA DMA timings
952  *      @ap: Port whose timings we are configuring
953  *      @adev: um
954  *
955  *      Set MW/UDMA mode for device, in host controller PCI config space.
956  *
957  *      LOCKING:
958  *      None (inherited from caller).
959  */
960
961 static void piix_set_dmamode(struct ata_port *ap, struct ata_device *adev)
962 {
963         do_pata_set_dmamode(ap, adev, 0);
964 }
965
966 /**
967  *      ich_set_dmamode - Initialize host controller PATA DMA timings
968  *      @ap: Port whose timings we are configuring
969  *      @adev: um
970  *
971  *      Set MW/UDMA mode for device, in host controller PCI config space.
972  *
973  *      LOCKING:
974  *      None (inherited from caller).
975  */
976
977 static void ich_set_dmamode(struct ata_port *ap, struct ata_device *adev)
978 {
979         do_pata_set_dmamode(ap, adev, 1);
980 }
981
982 /*
983  * Serial ATA Index/Data Pair Superset Registers access
984  *
985  * Beginning from ICH8, there's a sane way to access SCRs using index
986  * and data register pair located at BAR5 which means that we have
987  * separate SCRs for master and slave.  This is handled using libata
988  * slave_link facility.
989  */
990 static const int piix_sidx_map[] = {
991         [SCR_STATUS]    = 0,
992         [SCR_ERROR]     = 2,
993         [SCR_CONTROL]   = 1,
994 };
995
996 static void piix_sidpr_sel(struct ata_link *link, unsigned int reg)
997 {
998         struct ata_port *ap = link->ap;
999         struct piix_host_priv *hpriv = ap->host->private_data;
1000
1001         iowrite32(((ap->port_no * 2 + link->pmp) << 8) | piix_sidx_map[reg],
1002                   hpriv->sidpr + PIIX_SIDPR_IDX);
1003 }
1004
1005 static int piix_sidpr_scr_read(struct ata_link *link,
1006                                unsigned int reg, u32 *val)
1007 {
1008         struct piix_host_priv *hpriv = link->ap->host->private_data;
1009
1010         if (reg >= ARRAY_SIZE(piix_sidx_map))
1011                 return -EINVAL;
1012
1013         piix_sidpr_sel(link, reg);
1014         *val = ioread32(hpriv->sidpr + PIIX_SIDPR_DATA);
1015         return 0;
1016 }
1017
1018 static int piix_sidpr_scr_write(struct ata_link *link,
1019                                 unsigned int reg, u32 val)
1020 {
1021         struct piix_host_priv *hpriv = link->ap->host->private_data;
1022
1023         if (reg >= ARRAY_SIZE(piix_sidx_map))
1024                 return -EINVAL;
1025
1026         piix_sidpr_sel(link, reg);
1027         iowrite32(val, hpriv->sidpr + PIIX_SIDPR_DATA);
1028         return 0;
1029 }
1030
1031 static int piix_sidpr_set_lpm(struct ata_link *link, enum ata_lpm_policy policy,
1032                               unsigned hints)
1033 {
1034         return sata_link_scr_lpm(link, policy, false);
1035 }
1036
1037 static bool piix_irq_check(struct ata_port *ap)
1038 {
1039         if (unlikely(!ap->ioaddr.bmdma_addr))
1040                 return false;
1041
1042         return ap->ops->bmdma_status(ap) & ATA_DMA_INTR;
1043 }
1044
1045 #ifdef CONFIG_PM
1046 static int piix_broken_suspend(void)
1047 {
1048         static const struct dmi_system_id sysids[] = {
1049                 {
1050                         .ident = "TECRA M3",
1051                         .matches = {
1052                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1053                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M3"),
1054                         },
1055                 },
1056                 {
1057                         .ident = "TECRA M3",
1058                         .matches = {
1059                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1060                                 DMI_MATCH(DMI_PRODUCT_NAME, "Tecra M3"),
1061                         },
1062                 },
1063                 {
1064                         .ident = "TECRA M4",
1065                         .matches = {
1066                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1067                                 DMI_MATCH(DMI_PRODUCT_NAME, "Tecra M4"),
1068                         },
1069                 },
1070                 {
1071                         .ident = "TECRA M4",
1072                         .matches = {
1073                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1074                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M4"),
1075                         },
1076                 },
1077                 {
1078                         .ident = "TECRA M5",
1079                         .matches = {
1080                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1081                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M5"),
1082                         },
1083                 },
1084                 {
1085                         .ident = "TECRA M6",
1086                         .matches = {
1087                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1088                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M6"),
1089                         },
1090                 },
1091                 {
1092                         .ident = "TECRA M7",
1093                         .matches = {
1094                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1095                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M7"),
1096                         },
1097                 },
1098                 {
1099                         .ident = "TECRA A8",
1100                         .matches = {
1101                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1102                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA A8"),
1103                         },
1104                 },
1105                 {
1106                         .ident = "Satellite R20",
1107                         .matches = {
1108                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1109                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite R20"),
1110                         },
1111                 },
1112                 {
1113                         .ident = "Satellite R25",
1114                         .matches = {
1115                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1116                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite R25"),
1117                         },
1118                 },
1119                 {
1120                         .ident = "Satellite U200",
1121                         .matches = {
1122                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1123                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite U200"),
1124                         },
1125                 },
1126                 {
1127                         .ident = "Satellite U200",
1128                         .matches = {
1129                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1130                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE U200"),
1131                         },
1132                 },
1133                 {
1134                         .ident = "Satellite Pro U200",
1135                         .matches = {
1136                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1137                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE PRO U200"),
1138                         },
1139                 },
1140                 {
1141                         .ident = "Satellite U205",
1142                         .matches = {
1143                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1144                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite U205"),
1145                         },
1146                 },
1147                 {
1148                         .ident = "SATELLITE U205",
1149                         .matches = {
1150                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1151                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE U205"),
1152                         },
1153                 },
1154                 {
1155                         .ident = "Portege M500",
1156                         .matches = {
1157                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1158                                 DMI_MATCH(DMI_PRODUCT_NAME, "PORTEGE M500"),
1159                         },
1160                 },
1161                 {
1162                         .ident = "VGN-BX297XP",
1163                         .matches = {
1164                                 DMI_MATCH(DMI_SYS_VENDOR, "Sony Corporation"),
1165                                 DMI_MATCH(DMI_PRODUCT_NAME, "VGN-BX297XP"),
1166                         },
1167                 },
1168
1169                 { }     /* terminate list */
1170         };
1171         static const char *oemstrs[] = {
1172                 "Tecra M3,",
1173         };
1174         int i;
1175
1176         if (dmi_check_system(sysids))
1177                 return 1;
1178
1179         for (i = 0; i < ARRAY_SIZE(oemstrs); i++)
1180                 if (dmi_find_device(DMI_DEV_TYPE_OEM_STRING, oemstrs[i], NULL))
1181                         return 1;
1182
1183         /* TECRA M4 sometimes forgets its identify and reports bogus
1184          * DMI information.  As the bogus information is a bit
1185          * generic, match as many entries as possible.  This manual
1186          * matching is necessary because dmi_system_id.matches is
1187          * limited to four entries.
1188          */
1189         if (dmi_match(DMI_SYS_VENDOR, "TOSHIBA") &&
1190             dmi_match(DMI_PRODUCT_NAME, "000000") &&
1191             dmi_match(DMI_PRODUCT_VERSION, "000000") &&
1192             dmi_match(DMI_PRODUCT_SERIAL, "000000") &&
1193             dmi_match(DMI_BOARD_VENDOR, "TOSHIBA") &&
1194             dmi_match(DMI_BOARD_NAME, "Portable PC") &&
1195             dmi_match(DMI_BOARD_VERSION, "Version A0"))
1196                 return 1;
1197
1198         return 0;
1199 }
1200
1201 static int piix_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
1202 {
1203         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1204         unsigned long flags;
1205         int rc = 0;
1206
1207         rc = ata_host_suspend(host, mesg);
1208         if (rc)
1209                 return rc;
1210
1211         /* Some braindamaged ACPI suspend implementations expect the
1212          * controller to be awake on entry; otherwise, it burns cpu
1213          * cycles and power trying to do something to the sleeping
1214          * beauty.
1215          */
1216         if (piix_broken_suspend() && (mesg.event & PM_EVENT_SLEEP)) {
1217                 pci_save_state(pdev);
1218
1219                 /* mark its power state as "unknown", since we don't
1220                  * know if e.g. the BIOS will change its device state
1221                  * when we suspend.
1222                  */
1223                 if (pdev->current_state == PCI_D0)
1224                         pdev->current_state = PCI_UNKNOWN;
1225
1226                 /* tell resume that it's waking up from broken suspend */
1227                 spin_lock_irqsave(&host->lock, flags);
1228                 host->flags |= PIIX_HOST_BROKEN_SUSPEND;
1229                 spin_unlock_irqrestore(&host->lock, flags);
1230         } else
1231                 ata_pci_device_do_suspend(pdev, mesg);
1232
1233         return 0;
1234 }
1235
1236 static int piix_pci_device_resume(struct pci_dev *pdev)
1237 {
1238         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1239         unsigned long flags;
1240         int rc;
1241
1242         if (host->flags & PIIX_HOST_BROKEN_SUSPEND) {
1243                 spin_lock_irqsave(&host->lock, flags);
1244                 host->flags &= ~PIIX_HOST_BROKEN_SUSPEND;
1245                 spin_unlock_irqrestore(&host->lock, flags);
1246
1247                 pci_set_power_state(pdev, PCI_D0);
1248                 pci_restore_state(pdev);
1249
1250                 /* PCI device wasn't disabled during suspend.  Use
1251                  * pci_reenable_device() to avoid affecting the enable
1252                  * count.
1253                  */
1254                 rc = pci_reenable_device(pdev);
1255                 if (rc)
1256                         dev_err(&pdev->dev,
1257                                 "failed to enable device after resume (%d)\n",
1258                                 rc);
1259         } else
1260                 rc = ata_pci_device_do_resume(pdev);
1261
1262         if (rc == 0)
1263                 ata_host_resume(host);
1264
1265         return rc;
1266 }
1267 #endif
1268
1269 static u8 piix_vmw_bmdma_status(struct ata_port *ap)
1270 {
1271         return ata_bmdma_status(ap) & ~ATA_DMA_ERR;
1272 }
1273
1274 #define AHCI_PCI_BAR 5
1275 #define AHCI_GLOBAL_CTL 0x04
1276 #define AHCI_ENABLE (1 << 31)
1277 static int piix_disable_ahci(struct pci_dev *pdev)
1278 {
1279         void __iomem *mmio;
1280         u32 tmp;
1281         int rc = 0;
1282
1283         /* BUG: pci_enable_device has not yet been called.  This
1284          * works because this device is usually set up by BIOS.
1285          */
1286
1287         if (!pci_resource_start(pdev, AHCI_PCI_BAR) ||
1288             !pci_resource_len(pdev, AHCI_PCI_BAR))
1289                 return 0;
1290
1291         mmio = pci_iomap(pdev, AHCI_PCI_BAR, 64);
1292         if (!mmio)
1293                 return -ENOMEM;
1294
1295         tmp = ioread32(mmio + AHCI_GLOBAL_CTL);
1296         if (tmp & AHCI_ENABLE) {
1297                 tmp &= ~AHCI_ENABLE;
1298                 iowrite32(tmp, mmio + AHCI_GLOBAL_CTL);
1299
1300                 tmp = ioread32(mmio + AHCI_GLOBAL_CTL);
1301                 if (tmp & AHCI_ENABLE)
1302                         rc = -EIO;
1303         }
1304
1305         pci_iounmap(pdev, mmio);
1306         return rc;
1307 }
1308
1309 /**
1310  *      piix_check_450nx_errata -       Check for problem 450NX setup
1311  *      @ata_dev: the PCI device to check
1312  *
1313  *      Check for the present of 450NX errata #19 and errata #25. If
1314  *      they are found return an error code so we can turn off DMA
1315  */
1316
1317 static int __devinit piix_check_450nx_errata(struct pci_dev *ata_dev)
1318 {
1319         struct pci_dev *pdev = NULL;
1320         u16 cfg;
1321         int no_piix_dma = 0;
1322
1323         while ((pdev = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82454NX, pdev)) != NULL) {
1324                 /* Look for 450NX PXB. Check for problem configurations
1325                    A PCI quirk checks bit 6 already */
1326                 pci_read_config_word(pdev, 0x41, &cfg);
1327                 /* Only on the original revision: IDE DMA can hang */
1328                 if (pdev->revision == 0x00)
1329                         no_piix_dma = 1;
1330                 /* On all revisions below 5 PXB bus lock must be disabled for IDE */
1331                 else if (cfg & (1<<14) && pdev->revision < 5)
1332                         no_piix_dma = 2;
1333         }
1334         if (no_piix_dma)
1335                 dev_warn(&ata_dev->dev,
1336                          "450NX errata present, disabling IDE DMA%s\n",
1337                          no_piix_dma == 2 ? " - a BIOS update may resolve this"
1338                          : "");
1339
1340         return no_piix_dma;
1341 }
1342
1343 static void __devinit piix_init_pcs(struct ata_host *host,
1344                                     const struct piix_map_db *map_db)
1345 {
1346         struct pci_dev *pdev = to_pci_dev(host->dev);
1347         u16 pcs, new_pcs;
1348
1349         pci_read_config_word(pdev, ICH5_PCS, &pcs);
1350
1351         new_pcs = pcs | map_db->port_enable;
1352
1353         if (new_pcs != pcs) {
1354                 DPRINTK("updating PCS from 0x%x to 0x%x\n", pcs, new_pcs);
1355                 pci_write_config_word(pdev, ICH5_PCS, new_pcs);
1356                 msleep(150);
1357         }
1358 }
1359
1360 static const int *__devinit piix_init_sata_map(struct pci_dev *pdev,
1361                                                struct ata_port_info *pinfo,
1362                                                const struct piix_map_db *map_db)
1363 {
1364         const int *map;
1365         int i, invalid_map = 0;
1366         u8 map_value;
1367
1368         pci_read_config_byte(pdev, ICH5_PMR, &map_value);
1369
1370         map = map_db->map[map_value & map_db->mask];
1371
1372         dev_info(&pdev->dev, "MAP [");
1373         for (i = 0; i < 4; i++) {
1374                 switch (map[i]) {
1375                 case RV:
1376                         invalid_map = 1;
1377                         pr_cont(" XX");
1378                         break;
1379
1380                 case NA:
1381                         pr_cont(" --");
1382                         break;
1383
1384                 case IDE:
1385                         WARN_ON((i & 1) || map[i + 1] != IDE);
1386                         pinfo[i / 2] = piix_port_info[ich_pata_100];
1387                         i++;
1388                         pr_cont(" IDE IDE");
1389                         break;
1390
1391                 default:
1392                         pr_cont(" P%d", map[i]);
1393                         if (i & 1)
1394                                 pinfo[i / 2].flags |= ATA_FLAG_SLAVE_POSS;
1395                         break;
1396                 }
1397         }
1398         pr_cont(" ]\n");
1399
1400         if (invalid_map)
1401                 dev_err(&pdev->dev, "invalid MAP value %u\n", map_value);
1402
1403         return map;
1404 }
1405
1406 static bool piix_no_sidpr(struct ata_host *host)
1407 {
1408         struct pci_dev *pdev = to_pci_dev(host->dev);
1409
1410         /*
1411          * Samsung DB-P70 only has three ATA ports exposed and
1412          * curiously the unconnected first port reports link online
1413          * while not responding to SRST protocol causing excessive
1414          * detection delay.
1415          *
1416          * Unfortunately, the system doesn't carry enough DMI
1417          * information to identify the machine but does have subsystem
1418          * vendor and device set.  As it's unclear whether the
1419          * subsystem vendor/device is used only for this specific
1420          * board, the port can't be disabled solely with the
1421          * information; however, turning off SIDPR access works around
1422          * the problem.  Turn it off.
1423          *
1424          * This problem is reported in bnc#441240.
1425          *
1426          * https://bugzilla.novell.com/show_bug.cgi?id=441420
1427          */
1428         if (pdev->vendor == PCI_VENDOR_ID_INTEL && pdev->device == 0x2920 &&
1429             pdev->subsystem_vendor == PCI_VENDOR_ID_SAMSUNG &&
1430             pdev->subsystem_device == 0xb049) {
1431                 dev_warn(host->dev,
1432                          "Samsung DB-P70 detected, disabling SIDPR\n");
1433                 return true;
1434         }
1435
1436         return false;
1437 }
1438
1439 static int __devinit piix_init_sidpr(struct ata_host *host)
1440 {
1441         struct pci_dev *pdev = to_pci_dev(host->dev);
1442         struct piix_host_priv *hpriv = host->private_data;
1443         struct ata_link *link0 = &host->ports[0]->link;
1444         u32 scontrol;
1445         int i, rc;
1446
1447         /* check for availability */
1448         for (i = 0; i < 4; i++)
1449                 if (hpriv->map[i] == IDE)
1450                         return 0;
1451
1452         /* is it blacklisted? */
1453         if (piix_no_sidpr(host))
1454                 return 0;
1455
1456         if (!(host->ports[0]->flags & PIIX_FLAG_SIDPR))
1457                 return 0;
1458
1459         if (pci_resource_start(pdev, PIIX_SIDPR_BAR) == 0 ||
1460             pci_resource_len(pdev, PIIX_SIDPR_BAR) != PIIX_SIDPR_LEN)
1461                 return 0;
1462
1463         if (pcim_iomap_regions(pdev, 1 << PIIX_SIDPR_BAR, DRV_NAME))
1464                 return 0;
1465
1466         hpriv->sidpr = pcim_iomap_table(pdev)[PIIX_SIDPR_BAR];
1467
1468         /* SCR access via SIDPR doesn't work on some configurations.
1469          * Give it a test drive by inhibiting power save modes which
1470          * we'll do anyway.
1471          */
1472         piix_sidpr_scr_read(link0, SCR_CONTROL, &scontrol);
1473
1474         /* if IPM is already 3, SCR access is probably working.  Don't
1475          * un-inhibit power save modes as BIOS might have inhibited
1476          * them for a reason.
1477          */
1478         if ((scontrol & 0xf00) != 0x300) {
1479                 scontrol |= 0x300;
1480                 piix_sidpr_scr_write(link0, SCR_CONTROL, scontrol);
1481                 piix_sidpr_scr_read(link0, SCR_CONTROL, &scontrol);
1482
1483                 if ((scontrol & 0xf00) != 0x300) {
1484                         dev_info(host->dev,
1485                                  "SCR access via SIDPR is available but doesn't work\n");
1486                         return 0;
1487                 }
1488         }
1489
1490         /* okay, SCRs available, set ops and ask libata for slave_link */
1491         for (i = 0; i < 2; i++) {
1492                 struct ata_port *ap = host->ports[i];
1493
1494                 ap->ops = &piix_sidpr_sata_ops;
1495
1496                 if (ap->flags & ATA_FLAG_SLAVE_POSS) {
1497                         rc = ata_slave_link_init(ap);
1498                         if (rc)
1499                                 return rc;
1500                 }
1501         }
1502
1503         return 0;
1504 }
1505
1506 static void piix_iocfg_bit18_quirk(struct ata_host *host)
1507 {
1508         static const struct dmi_system_id sysids[] = {
1509                 {
1510                         /* Clevo M570U sets IOCFG bit 18 if the cdrom
1511                          * isn't used to boot the system which
1512                          * disables the channel.
1513                          */
1514                         .ident = "M570U",
1515                         .matches = {
1516                                 DMI_MATCH(DMI_SYS_VENDOR, "Clevo Co."),
1517                                 DMI_MATCH(DMI_PRODUCT_NAME, "M570U"),
1518                         },
1519                 },
1520
1521                 { }     /* terminate list */
1522         };
1523         struct pci_dev *pdev = to_pci_dev(host->dev);
1524         struct piix_host_priv *hpriv = host->private_data;
1525
1526         if (!dmi_check_system(sysids))
1527                 return;
1528
1529         /* The datasheet says that bit 18 is NOOP but certain systems
1530          * seem to use it to disable a channel.  Clear the bit on the
1531          * affected systems.
1532          */
1533         if (hpriv->saved_iocfg & (1 << 18)) {
1534                 dev_info(&pdev->dev, "applying IOCFG bit18 quirk\n");
1535                 pci_write_config_dword(pdev, PIIX_IOCFG,
1536                                        hpriv->saved_iocfg & ~(1 << 18));
1537         }
1538 }
1539
1540 static bool piix_broken_system_poweroff(struct pci_dev *pdev)
1541 {
1542         static const struct dmi_system_id broken_systems[] = {
1543                 {
1544                         .ident = "HP Compaq 2510p",
1545                         .matches = {
1546                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1547                                 DMI_MATCH(DMI_PRODUCT_NAME, "HP Compaq 2510p"),
1548                         },
1549                         /* PCI slot number of the controller */
1550                         .driver_data = (void *)0x1FUL,
1551                 },
1552                 {
1553                         .ident = "HP Compaq nc6000",
1554                         .matches = {
1555                                 DMI_MATCH(DMI_SYS_VENDOR, "Hewlett-Packard"),
1556                                 DMI_MATCH(DMI_PRODUCT_NAME, "HP Compaq nc6000"),
1557                         },
1558                         /* PCI slot number of the controller */
1559                         .driver_data = (void *)0x1FUL,
1560                 },
1561
1562                 { }     /* terminate list */
1563         };
1564         const struct dmi_system_id *dmi = dmi_first_match(broken_systems);
1565
1566         if (dmi) {
1567                 unsigned long slot = (unsigned long)dmi->driver_data;
1568                 /* apply the quirk only to on-board controllers */
1569                 return slot == PCI_SLOT(pdev->devfn);
1570         }
1571
1572         return false;
1573 }
1574
1575 /**
1576  *      piix_init_one - Register PIIX ATA PCI device with kernel services
1577  *      @pdev: PCI device to register
1578  *      @ent: Entry in piix_pci_tbl matching with @pdev
1579  *
1580  *      Called from kernel PCI layer.  We probe for combined mode (sigh),
1581  *      and then hand over control to libata, for it to do the rest.
1582  *
1583  *      LOCKING:
1584  *      Inherited from PCI layer (may sleep).
1585  *
1586  *      RETURNS:
1587  *      Zero on success, or -ERRNO value.
1588  */
1589
1590 static int __devinit piix_init_one(struct pci_dev *pdev,
1591                                    const struct pci_device_id *ent)
1592 {
1593         struct device *dev = &pdev->dev;
1594         struct ata_port_info port_info[2];
1595         const struct ata_port_info *ppi[] = { &port_info[0], &port_info[1] };
1596         struct scsi_host_template *sht = &piix_sht;
1597         unsigned long port_flags;
1598         struct ata_host *host;
1599         struct piix_host_priv *hpriv;
1600         int rc;
1601
1602         ata_print_version_once(&pdev->dev, DRV_VERSION);
1603
1604         /* no hotplugging support for later devices (FIXME) */
1605         if (!in_module_init && ent->driver_data >= ich5_sata)
1606                 return -ENODEV;
1607
1608         if (piix_broken_system_poweroff(pdev)) {
1609                 piix_port_info[ent->driver_data].flags |=
1610                                 ATA_FLAG_NO_POWEROFF_SPINDOWN |
1611                                         ATA_FLAG_NO_HIBERNATE_SPINDOWN;
1612                 dev_info(&pdev->dev, "quirky BIOS, skipping spindown "
1613                                 "on poweroff and hibernation\n");
1614         }
1615
1616         port_info[0] = piix_port_info[ent->driver_data];
1617         port_info[1] = piix_port_info[ent->driver_data];
1618
1619         port_flags = port_info[0].flags;
1620
1621         /* enable device and prepare host */
1622         rc = pcim_enable_device(pdev);
1623         if (rc)
1624                 return rc;
1625
1626         hpriv = devm_kzalloc(dev, sizeof(*hpriv), GFP_KERNEL);
1627         if (!hpriv)
1628                 return -ENOMEM;
1629
1630         /* Save IOCFG, this will be used for cable detection, quirk
1631          * detection and restoration on detach.  This is necessary
1632          * because some ACPI implementations mess up cable related
1633          * bits on _STM.  Reported on kernel bz#11879.
1634          */
1635         pci_read_config_dword(pdev, PIIX_IOCFG, &hpriv->saved_iocfg);
1636
1637         /* ICH6R may be driven by either ata_piix or ahci driver
1638          * regardless of BIOS configuration.  Make sure AHCI mode is
1639          * off.
1640          */
1641         if (pdev->vendor == PCI_VENDOR_ID_INTEL && pdev->device == 0x2652) {
1642                 rc = piix_disable_ahci(pdev);
1643                 if (rc)
1644                         return rc;
1645         }
1646
1647         /* SATA map init can change port_info, do it before prepping host */
1648         if (port_flags & ATA_FLAG_SATA)
1649                 hpriv->map = piix_init_sata_map(pdev, port_info,
1650                                         piix_map_db_table[ent->driver_data]);
1651
1652         rc = ata_pci_bmdma_prepare_host(pdev, ppi, &host);
1653         if (rc)
1654                 return rc;
1655         host->private_data = hpriv;
1656
1657         /* initialize controller */
1658         if (port_flags & ATA_FLAG_SATA) {
1659                 piix_init_pcs(host, piix_map_db_table[ent->driver_data]);
1660                 rc = piix_init_sidpr(host);
1661                 if (rc)
1662                         return rc;
1663                 if (host->ports[0]->ops == &piix_sidpr_sata_ops)
1664                         sht = &piix_sidpr_sht;
1665         }
1666
1667         /* apply IOCFG bit18 quirk */
1668         piix_iocfg_bit18_quirk(host);
1669
1670         /* On ICH5, some BIOSen disable the interrupt using the
1671          * PCI_COMMAND_INTX_DISABLE bit added in PCI 2.3.
1672          * On ICH6, this bit has the same effect, but only when
1673          * MSI is disabled (and it is disabled, as we don't use
1674          * message-signalled interrupts currently).
1675          */
1676         if (port_flags & PIIX_FLAG_CHECKINTR)
1677                 pci_intx(pdev, 1);
1678
1679         if (piix_check_450nx_errata(pdev)) {
1680                 /* This writes into the master table but it does not
1681                    really matter for this errata as we will apply it to
1682                    all the PIIX devices on the board */
1683                 host->ports[0]->mwdma_mask = 0;
1684                 host->ports[0]->udma_mask = 0;
1685                 host->ports[1]->mwdma_mask = 0;
1686                 host->ports[1]->udma_mask = 0;
1687         }
1688         host->flags |= ATA_HOST_PARALLEL_SCAN;
1689
1690         pci_set_master(pdev);
1691         return ata_pci_sff_activate_host(host, ata_bmdma_interrupt, sht);
1692 }
1693
1694 static void piix_remove_one(struct pci_dev *pdev)
1695 {
1696         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1697         struct piix_host_priv *hpriv = host->private_data;
1698
1699         pci_write_config_dword(pdev, PIIX_IOCFG, hpriv->saved_iocfg);
1700
1701         ata_pci_remove_one(pdev);
1702 }
1703
1704 static int __init piix_init(void)
1705 {
1706         int rc;
1707
1708         DPRINTK("pci_register_driver\n");
1709         rc = pci_register_driver(&piix_pci_driver);
1710         if (rc)
1711                 return rc;
1712
1713         in_module_init = 0;
1714
1715         DPRINTK("done\n");
1716         return 0;
1717 }
1718
1719 static void __exit piix_exit(void)
1720 {
1721         pci_unregister_driver(&piix_pci_driver);
1722 }
1723
1724 module_init(piix_init);
1725 module_exit(piix_exit);