2d44a28be0ea3afe67b2b80999ac4bf2469b6b6d
[pandora-kernel.git] / arch / x86 / kernel / cpu / amd.c
1 #include <linux/export.h>
2 #include <linux/init.h>
3 #include <linux/bitops.h>
4 #include <linux/elf.h>
5 #include <linux/mm.h>
6
7 #include <linux/io.h>
8 #include <asm/processor.h>
9 #include <asm/apic.h>
10 #include <asm/cpu.h>
11 #include <asm/pci-direct.h>
12
13 #ifdef CONFIG_X86_64
14 # include <asm/numa_64.h>
15 # include <asm/mmconfig.h>
16 # include <asm/cacheflush.h>
17 #endif
18
19 #include "cpu.h"
20
21 #ifdef CONFIG_X86_32
22 /*
23  *      B step AMD K6 before B 9730xxxx have hardware bugs that can cause
24  *      misexecution of code under Linux. Owners of such processors should
25  *      contact AMD for precise details and a CPU swap.
26  *
27  *      See     http://www.multimania.com/poulot/k6bug.html
28  *              http://www.amd.com/K6/k6docs/revgd.html
29  *
30  *      The following test is erm.. interesting. AMD neglected to up
31  *      the chip setting when fixing the bug but they also tweaked some
32  *      performance at the same time..
33  */
34
35 extern void vide(void);
36 __asm__(".align 4\nvide: ret");
37
38 static void __cpuinit init_amd_k5(struct cpuinfo_x86 *c)
39 {
40 /*
41  * General Systems BIOSen alias the cpu frequency registers
42  * of the Elan at 0x000df000. Unfortuantly, one of the Linux
43  * drivers subsequently pokes it, and changes the CPU speed.
44  * Workaround : Remove the unneeded alias.
45  */
46 #define CBAR            (0xfffc) /* Configuration Base Address  (32-bit) */
47 #define CBAR_ENB        (0x80000000)
48 #define CBAR_KEY        (0X000000CB)
49         if (c->x86_model == 9 || c->x86_model == 10) {
50                 if (inl(CBAR) & CBAR_ENB)
51                         outl(0 | CBAR_KEY, CBAR);
52         }
53 }
54
55
56 static void __cpuinit init_amd_k6(struct cpuinfo_x86 *c)
57 {
58         u32 l, h;
59         int mbytes = num_physpages >> (20-PAGE_SHIFT);
60
61         if (c->x86_model < 6) {
62                 /* Based on AMD doc 20734R - June 2000 */
63                 if (c->x86_model == 0) {
64                         clear_cpu_cap(c, X86_FEATURE_APIC);
65                         set_cpu_cap(c, X86_FEATURE_PGE);
66                 }
67                 return;
68         }
69
70         if (c->x86_model == 6 && c->x86_mask == 1) {
71                 const int K6_BUG_LOOP = 1000000;
72                 int n;
73                 void (*f_vide)(void);
74                 unsigned long d, d2;
75
76                 printk(KERN_INFO "AMD K6 stepping B detected - ");
77
78                 /*
79                  * It looks like AMD fixed the 2.6.2 bug and improved indirect
80                  * calls at the same time.
81                  */
82
83                 n = K6_BUG_LOOP;
84                 f_vide = vide;
85                 rdtscl(d);
86                 while (n--)
87                         f_vide();
88                 rdtscl(d2);
89                 d = d2-d;
90
91                 if (d > 20*K6_BUG_LOOP)
92                         printk(KERN_CONT
93                                 "system stability may be impaired when more than 32 MB are used.\n");
94                 else
95                         printk(KERN_CONT "probably OK (after B9730xxxx).\n");
96                 printk(KERN_INFO "Please see http://membres.lycos.fr/poulot/k6bug.html\n");
97         }
98
99         /* K6 with old style WHCR */
100         if (c->x86_model < 8 ||
101            (c->x86_model == 8 && c->x86_mask < 8)) {
102                 /* We can only write allocate on the low 508Mb */
103                 if (mbytes > 508)
104                         mbytes = 508;
105
106                 rdmsr(MSR_K6_WHCR, l, h);
107                 if ((l&0x0000FFFF) == 0) {
108                         unsigned long flags;
109                         l = (1<<0)|((mbytes/4)<<1);
110                         local_irq_save(flags);
111                         wbinvd();
112                         wrmsr(MSR_K6_WHCR, l, h);
113                         local_irq_restore(flags);
114                         printk(KERN_INFO "Enabling old style K6 write allocation for %d Mb\n",
115                                 mbytes);
116                 }
117                 return;
118         }
119
120         if ((c->x86_model == 8 && c->x86_mask > 7) ||
121              c->x86_model == 9 || c->x86_model == 13) {
122                 /* The more serious chips .. */
123
124                 if (mbytes > 4092)
125                         mbytes = 4092;
126
127                 rdmsr(MSR_K6_WHCR, l, h);
128                 if ((l&0xFFFF0000) == 0) {
129                         unsigned long flags;
130                         l = ((mbytes>>2)<<22)|(1<<16);
131                         local_irq_save(flags);
132                         wbinvd();
133                         wrmsr(MSR_K6_WHCR, l, h);
134                         local_irq_restore(flags);
135                         printk(KERN_INFO "Enabling new style K6 write allocation for %d Mb\n",
136                                 mbytes);
137                 }
138
139                 return;
140         }
141
142         if (c->x86_model == 10) {
143                 /* AMD Geode LX is model 10 */
144                 /* placeholder for any needed mods */
145                 return;
146         }
147 }
148
149 static void __cpuinit amd_k7_smp_check(struct cpuinfo_x86 *c)
150 {
151         /* calling is from identify_secondary_cpu() ? */
152         if (!c->cpu_index)
153                 return;
154
155         /*
156          * Certain Athlons might work (for various values of 'work') in SMP
157          * but they are not certified as MP capable.
158          */
159         /* Athlon 660/661 is valid. */
160         if ((c->x86_model == 6) && ((c->x86_mask == 0) ||
161             (c->x86_mask == 1)))
162                 goto valid_k7;
163
164         /* Duron 670 is valid */
165         if ((c->x86_model == 7) && (c->x86_mask == 0))
166                 goto valid_k7;
167
168         /*
169          * Athlon 662, Duron 671, and Athlon >model 7 have capability
170          * bit. It's worth noting that the A5 stepping (662) of some
171          * Athlon XP's have the MP bit set.
172          * See http://www.heise.de/newsticker/data/jow-18.10.01-000 for
173          * more.
174          */
175         if (((c->x86_model == 6) && (c->x86_mask >= 2)) ||
176             ((c->x86_model == 7) && (c->x86_mask >= 1)) ||
177              (c->x86_model > 7))
178                 if (cpu_has_mp)
179                         goto valid_k7;
180
181         /* If we get here, not a certified SMP capable AMD system. */
182
183         /*
184          * Don't taint if we are running SMP kernel on a single non-MP
185          * approved Athlon
186          */
187         WARN_ONCE(1, "WARNING: This combination of AMD"
188                 " processors is not suitable for SMP.\n");
189         if (!test_taint(TAINT_UNSAFE_SMP))
190                 add_taint(TAINT_UNSAFE_SMP);
191
192 valid_k7:
193         ;
194 }
195
196 static void __cpuinit init_amd_k7(struct cpuinfo_x86 *c)
197 {
198         u32 l, h;
199
200         /*
201          * Bit 15 of Athlon specific MSR 15, needs to be 0
202          * to enable SSE on Palomino/Morgan/Barton CPU's.
203          * If the BIOS didn't enable it already, enable it here.
204          */
205         if (c->x86_model >= 6 && c->x86_model <= 10) {
206                 if (!cpu_has(c, X86_FEATURE_XMM)) {
207                         printk(KERN_INFO "Enabling disabled K7/SSE Support.\n");
208                         rdmsr(MSR_K7_HWCR, l, h);
209                         l &= ~0x00008000;
210                         wrmsr(MSR_K7_HWCR, l, h);
211                         set_cpu_cap(c, X86_FEATURE_XMM);
212                 }
213         }
214
215         /*
216          * It's been determined by AMD that Athlons since model 8 stepping 1
217          * are more robust with CLK_CTL set to 200xxxxx instead of 600xxxxx
218          * As per AMD technical note 27212 0.2
219          */
220         if ((c->x86_model == 8 && c->x86_mask >= 1) || (c->x86_model > 8)) {
221                 rdmsr(MSR_K7_CLK_CTL, l, h);
222                 if ((l & 0xfff00000) != 0x20000000) {
223                         printk(KERN_INFO
224                             "CPU: CLK_CTL MSR was %x. Reprogramming to %x\n",
225                                         l, ((l & 0x000fffff)|0x20000000));
226                         wrmsr(MSR_K7_CLK_CTL, (l & 0x000fffff)|0x20000000, h);
227                 }
228         }
229
230         set_cpu_cap(c, X86_FEATURE_K7);
231
232         amd_k7_smp_check(c);
233 }
234 #endif
235
236 #ifdef CONFIG_NUMA
237 /*
238  * To workaround broken NUMA config.  Read the comment in
239  * srat_detect_node().
240  */
241 static int __cpuinit nearby_node(int apicid)
242 {
243         int i, node;
244
245         for (i = apicid - 1; i >= 0; i--) {
246                 node = __apicid_to_node[i];
247                 if (node != NUMA_NO_NODE && node_online(node))
248                         return node;
249         }
250         for (i = apicid + 1; i < MAX_LOCAL_APIC; i++) {
251                 node = __apicid_to_node[i];
252                 if (node != NUMA_NO_NODE && node_online(node))
253                         return node;
254         }
255         return first_node(node_online_map); /* Shouldn't happen */
256 }
257 #endif
258
259 /*
260  * Fixup core topology information for
261  * (1) AMD multi-node processors
262  *     Assumption: Number of cores in each internal node is the same.
263  * (2) AMD processors supporting compute units
264  */
265 #ifdef CONFIG_X86_HT
266 static void __cpuinit amd_get_topology(struct cpuinfo_x86 *c)
267 {
268         u32 nodes, cores_per_cu = 1;
269         u8 node_id;
270         int cpu = smp_processor_id();
271
272         /* get information required for multi-node processors */
273         if (cpu_has(c, X86_FEATURE_TOPOEXT)) {
274                 u32 eax, ebx, ecx, edx;
275
276                 cpuid(0x8000001e, &eax, &ebx, &ecx, &edx);
277                 nodes = ((ecx >> 8) & 7) + 1;
278                 node_id = ecx & 7;
279
280                 /* get compute unit information */
281                 smp_num_siblings = ((ebx >> 8) & 3) + 1;
282                 c->compute_unit_id = ebx & 0xff;
283                 cores_per_cu += ((ebx >> 8) & 3);
284         } else if (cpu_has(c, X86_FEATURE_NODEID_MSR)) {
285                 u64 value;
286
287                 rdmsrl(MSR_FAM10H_NODE_ID, value);
288                 nodes = ((value >> 3) & 7) + 1;
289                 node_id = value & 7;
290         } else
291                 return;
292
293         /* fixup multi-node processor information */
294         if (nodes > 1) {
295                 u32 cores_per_node;
296                 u32 cus_per_node;
297
298                 set_cpu_cap(c, X86_FEATURE_AMD_DCM);
299                 cores_per_node = c->x86_max_cores / nodes;
300                 cus_per_node = cores_per_node / cores_per_cu;
301
302                 /* store NodeID, use llc_shared_map to store sibling info */
303                 per_cpu(cpu_llc_id, cpu) = node_id;
304
305                 /* core id has to be in the [0 .. cores_per_node - 1] range */
306                 c->cpu_core_id %= cores_per_node;
307                 c->compute_unit_id %= cus_per_node;
308         }
309 }
310 #endif
311
312 /*
313  * On a AMD dual core setup the lower bits of the APIC id distingush the cores.
314  * Assumes number of cores is a power of two.
315  */
316 static void __cpuinit amd_detect_cmp(struct cpuinfo_x86 *c)
317 {
318 #ifdef CONFIG_X86_HT
319         unsigned bits;
320         int cpu = smp_processor_id();
321
322         bits = c->x86_coreid_bits;
323         /* Low order bits define the core id (index of core in socket) */
324         c->cpu_core_id = c->initial_apicid & ((1 << bits)-1);
325         /* Convert the initial APIC ID into the socket ID */
326         c->phys_proc_id = c->initial_apicid >> bits;
327         /* use socket ID also for last level cache */
328         per_cpu(cpu_llc_id, cpu) = c->phys_proc_id;
329         amd_get_topology(c);
330 #endif
331 }
332
333 int amd_get_nb_id(int cpu)
334 {
335         int id = 0;
336 #ifdef CONFIG_SMP
337         id = per_cpu(cpu_llc_id, cpu);
338 #endif
339         return id;
340 }
341 EXPORT_SYMBOL_GPL(amd_get_nb_id);
342
343 static void __cpuinit srat_detect_node(struct cpuinfo_x86 *c)
344 {
345 #ifdef CONFIG_NUMA
346         int cpu = smp_processor_id();
347         int node;
348         unsigned apicid = c->apicid;
349
350         node = numa_cpu_node(cpu);
351         if (node == NUMA_NO_NODE)
352                 node = per_cpu(cpu_llc_id, cpu);
353
354         if (!node_online(node)) {
355                 /*
356                  * Two possibilities here:
357                  *
358                  * - The CPU is missing memory and no node was created.  In
359                  *   that case try picking one from a nearby CPU.
360                  *
361                  * - The APIC IDs differ from the HyperTransport node IDs
362                  *   which the K8 northbridge parsing fills in.  Assume
363                  *   they are all increased by a constant offset, but in
364                  *   the same order as the HT nodeids.  If that doesn't
365                  *   result in a usable node fall back to the path for the
366                  *   previous case.
367                  *
368                  * This workaround operates directly on the mapping between
369                  * APIC ID and NUMA node, assuming certain relationship
370                  * between APIC ID, HT node ID and NUMA topology.  As going
371                  * through CPU mapping may alter the outcome, directly
372                  * access __apicid_to_node[].
373                  */
374                 int ht_nodeid = c->initial_apicid;
375
376                 if (ht_nodeid >= 0 &&
377                     __apicid_to_node[ht_nodeid] != NUMA_NO_NODE)
378                         node = __apicid_to_node[ht_nodeid];
379                 /* Pick a nearby node */
380                 if (!node_online(node))
381                         node = nearby_node(apicid);
382         }
383         numa_set_node(cpu, node);
384 #endif
385 }
386
387 static void __cpuinit early_init_amd_mc(struct cpuinfo_x86 *c)
388 {
389 #ifdef CONFIG_X86_HT
390         unsigned bits, ecx;
391
392         /* Multi core CPU? */
393         if (c->extended_cpuid_level < 0x80000008)
394                 return;
395
396         ecx = cpuid_ecx(0x80000008);
397
398         c->x86_max_cores = (ecx & 0xff) + 1;
399
400         /* CPU telling us the core id bits shift? */
401         bits = (ecx >> 12) & 0xF;
402
403         /* Otherwise recompute */
404         if (bits == 0) {
405                 while ((1 << bits) < c->x86_max_cores)
406                         bits++;
407         }
408
409         c->x86_coreid_bits = bits;
410 #endif
411 }
412
413 static void __cpuinit bsp_init_amd(struct cpuinfo_x86 *c)
414 {
415         if (cpu_has(c, X86_FEATURE_CONSTANT_TSC)) {
416
417                 if (c->x86 > 0x10 ||
418                     (c->x86 == 0x10 && c->x86_model >= 0x2)) {
419                         u64 val;
420
421                         rdmsrl(MSR_K7_HWCR, val);
422                         if (!(val & BIT(24)))
423                                 printk(KERN_WARNING FW_BUG "TSC doesn't count "
424                                         "with P0 frequency!\n");
425                 }
426         }
427
428         if (c->x86 == 0x15) {
429                 unsigned long upperbit;
430                 u32 cpuid, assoc;
431
432                 cpuid    = cpuid_edx(0x80000005);
433                 assoc    = cpuid >> 16 & 0xff;
434                 upperbit = ((cpuid >> 24) << 10) / assoc;
435
436                 va_align.mask     = (upperbit - 1) & PAGE_MASK;
437                 va_align.flags    = ALIGN_VA_32 | ALIGN_VA_64;
438         }
439 }
440
441 static void __cpuinit early_init_amd(struct cpuinfo_x86 *c)
442 {
443         early_init_amd_mc(c);
444
445         /*
446          * c->x86_power is 8000_0007 edx. Bit 8 is TSC runs at constant rate
447          * with P/T states and does not stop in deep C-states
448          */
449         if (c->x86_power & (1 << 8)) {
450                 set_cpu_cap(c, X86_FEATURE_CONSTANT_TSC);
451                 set_cpu_cap(c, X86_FEATURE_NONSTOP_TSC);
452         }
453
454 #ifdef CONFIG_X86_64
455         set_cpu_cap(c, X86_FEATURE_SYSCALL32);
456 #else
457         /*  Set MTRR capability flag if appropriate */
458         if (c->x86 == 5)
459                 if (c->x86_model == 13 || c->x86_model == 9 ||
460                     (c->x86_model == 8 && c->x86_mask >= 8))
461                         set_cpu_cap(c, X86_FEATURE_K6_MTRR);
462 #endif
463 #if defined(CONFIG_X86_LOCAL_APIC) && defined(CONFIG_PCI)
464         /* check CPU config space for extended APIC ID */
465         if (cpu_has_apic && c->x86 >= 0xf) {
466                 unsigned int val;
467                 val = read_pci_config(0, 24, 0, 0x68);
468                 if ((val & ((1 << 17) | (1 << 18))) == ((1 << 17) | (1 << 18)))
469                         set_cpu_cap(c, X86_FEATURE_EXTD_APICID);
470         }
471 #endif
472
473         /*
474          * This is only needed to tell the kernel whether to use VMCALL
475          * and VMMCALL.  VMMCALL is never executed except under virt, so
476          * we can set it unconditionally.
477          */
478         set_cpu_cap(c, X86_FEATURE_VMMCALL);
479 }
480
481 static void __cpuinit init_amd(struct cpuinfo_x86 *c)
482 {
483         u32 dummy;
484
485 #ifdef CONFIG_SMP
486         unsigned long long value;
487
488         /*
489          * Disable TLB flush filter by setting HWCR.FFDIS on K8
490          * bit 6 of msr C001_0015
491          *
492          * Errata 63 for SH-B3 steppings
493          * Errata 122 for all steppings (F+ have it disabled by default)
494          */
495         if (c->x86 == 0xf) {
496                 rdmsrl(MSR_K7_HWCR, value);
497                 value |= 1 << 6;
498                 wrmsrl(MSR_K7_HWCR, value);
499         }
500 #endif
501
502         early_init_amd(c);
503
504         /*
505          * Bit 31 in normal CPUID used for nonstandard 3DNow ID;
506          * 3DNow is IDd by bit 31 in extended CPUID (1*32+31) anyway
507          */
508         clear_cpu_cap(c, 0*32+31);
509
510 #ifdef CONFIG_X86_64
511         /* On C+ stepping K8 rep microcode works well for copy/memset */
512         if (c->x86 == 0xf) {
513                 u32 level;
514
515                 level = cpuid_eax(1);
516                 if ((level >= 0x0f48 && level < 0x0f50) || level >= 0x0f58)
517                         set_cpu_cap(c, X86_FEATURE_REP_GOOD);
518
519                 /*
520                  * Some BIOSes incorrectly force this feature, but only K8
521                  * revision D (model = 0x14) and later actually support it.
522                  * (AMD Erratum #110, docId: 25759).
523                  */
524                 if (c->x86_model < 0x14 && cpu_has(c, X86_FEATURE_LAHF_LM)) {
525                         u64 val;
526
527                         clear_cpu_cap(c, X86_FEATURE_LAHF_LM);
528                         if (!rdmsrl_amd_safe(0xc001100d, &val)) {
529                                 val &= ~(1ULL << 32);
530                                 wrmsrl_amd_safe(0xc001100d, val);
531                         }
532                 }
533
534         }
535         if (c->x86 >= 0x10)
536                 set_cpu_cap(c, X86_FEATURE_REP_GOOD);
537
538         /* get apicid instead of initial apic id from cpuid */
539         c->apicid = hard_smp_processor_id();
540 #else
541
542         /*
543          *      FIXME: We should handle the K5 here. Set up the write
544          *      range and also turn on MSR 83 bits 4 and 31 (write alloc,
545          *      no bus pipeline)
546          */
547
548         switch (c->x86) {
549         case 4:
550                 init_amd_k5(c);
551                 break;
552         case 5:
553                 init_amd_k6(c);
554                 break;
555         case 6: /* An Athlon/Duron */
556                 init_amd_k7(c);
557                 break;
558         }
559
560         /* K6s reports MCEs but don't actually have all the MSRs */
561         if (c->x86 < 6)
562                 clear_cpu_cap(c, X86_FEATURE_MCE);
563 #endif
564
565         /* Enable workaround for FXSAVE leak */
566         if (c->x86 >= 6)
567                 set_cpu_cap(c, X86_FEATURE_FXSAVE_LEAK);
568
569         if (!c->x86_model_id[0]) {
570                 switch (c->x86) {
571                 case 0xf:
572                         /* Should distinguish Models here, but this is only
573                            a fallback anyways. */
574                         strcpy(c->x86_model_id, "Hammer");
575                         break;
576                 }
577         }
578
579         /* re-enable TopologyExtensions if switched off by BIOS */
580         if ((c->x86 == 0x15) &&
581             (c->x86_model >= 0x10) && (c->x86_model <= 0x1f) &&
582             !cpu_has(c, X86_FEATURE_TOPOEXT)) {
583                 u64 val;
584
585                 if (!rdmsrl_amd_safe(0xc0011005, &val)) {
586                         val |= 1ULL << 54;
587                         wrmsrl_amd_safe(0xc0011005, val);
588                         rdmsrl(0xc0011005, val);
589                         if (val & (1ULL << 54)) {
590                                 set_cpu_cap(c, X86_FEATURE_TOPOEXT);
591                                 printk(KERN_INFO FW_INFO "CPU: Re-enabling "
592                                   "disabled Topology Extensions Support\n");
593                         }
594                 }
595         }
596
597         /*
598          * The way access filter has a performance penalty on some workloads.
599          * Disable it on the affected CPUs.
600          */
601         if ((c->x86 == 0x15) &&
602             (c->x86_model >= 0x02) && (c->x86_model < 0x20)) {
603                 u64 val;
604
605                 if (!rdmsrl_safe(0xc0011021, &val) && !(val & 0x1E)) {
606                         val |= 0x1E;
607                         checking_wrmsrl(0xc0011021, val);
608                 }
609         }
610
611         cpu_detect_cache_sizes(c);
612
613         /* Multi core CPU? */
614         if (c->extended_cpuid_level >= 0x80000008) {
615                 amd_detect_cmp(c);
616                 srat_detect_node(c);
617         }
618
619 #ifdef CONFIG_X86_32
620         detect_ht(c);
621 #endif
622
623         if (c->extended_cpuid_level >= 0x80000006) {
624                 if (cpuid_edx(0x80000006) & 0xf000)
625                         num_cache_leaves = 4;
626                 else
627                         num_cache_leaves = 3;
628         }
629
630         if (c->x86 >= 0xf)
631                 set_cpu_cap(c, X86_FEATURE_K8);
632
633         if (cpu_has_xmm2) {
634                 /* MFENCE stops RDTSC speculation */
635                 set_cpu_cap(c, X86_FEATURE_MFENCE_RDTSC);
636         }
637
638 #ifdef CONFIG_X86_64
639         if (c->x86 == 0x10) {
640                 /* do this for boot cpu */
641                 if (c == &boot_cpu_data)
642                         check_enable_amd_mmconf_dmi();
643
644                 fam10h_check_enable_mmcfg();
645         }
646
647         if (c == &boot_cpu_data && c->x86 >= 0xf) {
648                 unsigned long long tseg;
649
650                 /*
651                  * Split up direct mapping around the TSEG SMM area.
652                  * Don't do it for gbpages because there seems very little
653                  * benefit in doing so.
654                  */
655                 if (!rdmsrl_safe(MSR_K8_TSEG_ADDR, &tseg)) {
656                         printk(KERN_DEBUG "tseg: %010llx\n", tseg);
657                         if ((tseg>>PMD_SHIFT) <
658                                 (max_low_pfn_mapped>>(PMD_SHIFT-PAGE_SHIFT)) ||
659                                 ((tseg>>PMD_SHIFT) <
660                                 (max_pfn_mapped>>(PMD_SHIFT-PAGE_SHIFT)) &&
661                                 (tseg>>PMD_SHIFT) >= (1ULL<<(32 - PMD_SHIFT))))
662                                 set_memory_4k((unsigned long)__va(tseg), 1);
663                 }
664         }
665 #endif
666
667         /*
668          * Family 0x12 and above processors have APIC timer
669          * running in deep C states.
670          */
671         if (c->x86 > 0x11)
672                 set_cpu_cap(c, X86_FEATURE_ARAT);
673
674         /*
675          * Disable GART TLB Walk Errors on Fam10h. We do this here
676          * because this is always needed when GART is enabled, even in a
677          * kernel which has no MCE support built in.
678          */
679         if (c->x86 == 0x10) {
680                 /*
681                  * BIOS should disable GartTlbWlk Errors themself. If
682                  * it doesn't do it here as suggested by the BKDG.
683                  *
684                  * Fixes: https://bugzilla.kernel.org/show_bug.cgi?id=33012
685                  */
686                 u64 mask;
687                 int err;
688
689                 err = rdmsrl_safe(MSR_AMD64_MCx_MASK(4), &mask);
690                 if (err == 0) {
691                         mask |= (1 << 10);
692                         checking_wrmsrl(MSR_AMD64_MCx_MASK(4), mask);
693                 }
694         }
695
696         rdmsr_safe(MSR_AMD64_PATCH_LEVEL, &c->microcode, &dummy);
697 }
698
699 #ifdef CONFIG_X86_32
700 static unsigned int __cpuinit amd_size_cache(struct cpuinfo_x86 *c,
701                                                         unsigned int size)
702 {
703         /* AMD errata T13 (order #21922) */
704         if ((c->x86 == 6)) {
705                 /* Duron Rev A0 */
706                 if (c->x86_model == 3 && c->x86_mask == 0)
707                         size = 64;
708                 /* Tbird rev A1/A2 */
709                 if (c->x86_model == 4 &&
710                         (c->x86_mask == 0 || c->x86_mask == 1))
711                         size = 256;
712         }
713         return size;
714 }
715 #endif
716
717 static const struct cpu_dev __cpuinitconst amd_cpu_dev = {
718         .c_vendor       = "AMD",
719         .c_ident        = { "AuthenticAMD" },
720 #ifdef CONFIG_X86_32
721         .c_models = {
722                 { .vendor = X86_VENDOR_AMD, .family = 4, .model_names =
723                   {
724                           [3] = "486 DX/2",
725                           [7] = "486 DX/2-WB",
726                           [8] = "486 DX/4",
727                           [9] = "486 DX/4-WB",
728                           [14] = "Am5x86-WT",
729                           [15] = "Am5x86-WB"
730                   }
731                 },
732         },
733         .c_size_cache   = amd_size_cache,
734 #endif
735         .c_early_init   = early_init_amd,
736         .c_bsp_init     = bsp_init_amd,
737         .c_init         = init_amd,
738         .c_x86_vendor   = X86_VENDOR_AMD,
739 };
740
741 cpu_dev_register(amd_cpu_dev);
742
743 /*
744  * AMD errata checking
745  *
746  * Errata are defined as arrays of ints using the AMD_LEGACY_ERRATUM() or
747  * AMD_OSVW_ERRATUM() macros. The latter is intended for newer errata that
748  * have an OSVW id assigned, which it takes as first argument. Both take a
749  * variable number of family-specific model-stepping ranges created by
750  * AMD_MODEL_RANGE(). Each erratum also has to be declared as extern const
751  * int[] in arch/x86/include/asm/processor.h.
752  *
753  * Example:
754  *
755  * const int amd_erratum_319[] =
756  *      AMD_LEGACY_ERRATUM(AMD_MODEL_RANGE(0x10, 0x2, 0x1, 0x4, 0x2),
757  *                         AMD_MODEL_RANGE(0x10, 0x8, 0x0, 0x8, 0x0),
758  *                         AMD_MODEL_RANGE(0x10, 0x9, 0x0, 0x9, 0x0));
759  */
760
761 const int amd_erratum_400[] =
762         AMD_OSVW_ERRATUM(1, AMD_MODEL_RANGE(0xf, 0x41, 0x2, 0xff, 0xf),
763                             AMD_MODEL_RANGE(0x10, 0x2, 0x1, 0xff, 0xf));
764 EXPORT_SYMBOL_GPL(amd_erratum_400);
765
766 const int amd_erratum_383[] =
767         AMD_OSVW_ERRATUM(3, AMD_MODEL_RANGE(0x10, 0, 0, 0xff, 0xf));
768 EXPORT_SYMBOL_GPL(amd_erratum_383);
769
770 bool cpu_has_amd_erratum(const int *erratum)
771 {
772         struct cpuinfo_x86 *cpu = __this_cpu_ptr(&cpu_info);
773         int osvw_id = *erratum++;
774         u32 range;
775         u32 ms;
776
777         /*
778          * If called early enough that current_cpu_data hasn't been initialized
779          * yet, fall back to boot_cpu_data.
780          */
781         if (cpu->x86 == 0)
782                 cpu = &boot_cpu_data;
783
784         if (cpu->x86_vendor != X86_VENDOR_AMD)
785                 return false;
786
787         if (osvw_id >= 0 && osvw_id < 65536 &&
788             cpu_has(cpu, X86_FEATURE_OSVW)) {
789                 u64 osvw_len;
790
791                 rdmsrl(MSR_AMD64_OSVW_ID_LENGTH, osvw_len);
792                 if (osvw_id < osvw_len) {
793                         u64 osvw_bits;
794
795                         rdmsrl(MSR_AMD64_OSVW_STATUS + (osvw_id >> 6),
796                             osvw_bits);
797                         return osvw_bits & (1ULL << (osvw_id & 0x3f));
798                 }
799         }
800
801         /* OSVW unavailable or ID unknown, match family-model-stepping range */
802         ms = (cpu->x86_model << 4) | cpu->x86_mask;
803         while ((range = *erratum++))
804                 if ((cpu->x86 == AMD_MODEL_RANGE_FAMILY(range)) &&
805                     (ms >= AMD_MODEL_RANGE_START(range)) &&
806                     (ms <= AMD_MODEL_RANGE_END(range)))
807                         return true;
808
809         return false;
810 }
811
812 EXPORT_SYMBOL_GPL(cpu_has_amd_erratum);