8945be9ad2b10018fc91862af8977e12dcad1014
[pandora-kernel.git] / arch / x86 / include / asm / mce.h
1 #ifndef _ASM_X86_MCE_H
2 #define _ASM_X86_MCE_H
3
4 #include <linux/types.h>
5 #include <asm/ioctls.h>
6
7 /*
8  * Machine Check support for x86
9  */
10
11 #define MCG_BANKCNT_MASK        0xff         /* Number of Banks */
12 #define MCG_CTL_P               (1ULL<<8)    /* MCG_CTL register available */
13 #define MCG_EXT_P               (1ULL<<9)    /* Extended registers available */
14 #define MCG_CMCI_P              (1ULL<<10)   /* CMCI supported */
15 #define MCG_EXT_CNT_MASK        0xff0000     /* Number of Extended registers */
16 #define MCG_EXT_CNT_SHIFT       16
17 #define MCG_EXT_CNT(c)          (((c) & MCG_EXT_CNT_MASK) >> MCG_EXT_CNT_SHIFT)
18 #define MCG_SER_P               (1ULL<<24)   /* MCA recovery/new status bits */
19
20 #define MCG_STATUS_RIPV  (1ULL<<0)   /* restart ip valid */
21 #define MCG_STATUS_EIPV  (1ULL<<1)   /* ip points to correct instruction */
22 #define MCG_STATUS_MCIP  (1ULL<<2)   /* machine check in progress */
23
24 #define MCI_STATUS_VAL   (1ULL<<63)  /* valid error */
25 #define MCI_STATUS_OVER  (1ULL<<62)  /* previous errors lost */
26 #define MCI_STATUS_UC    (1ULL<<61)  /* uncorrected error */
27 #define MCI_STATUS_EN    (1ULL<<60)  /* error enabled */
28 #define MCI_STATUS_MISCV (1ULL<<59)  /* misc error reg. valid */
29 #define MCI_STATUS_ADDRV (1ULL<<58)  /* addr reg. valid */
30 #define MCI_STATUS_PCC   (1ULL<<57)  /* processor context corrupt */
31 #define MCI_STATUS_S     (1ULL<<56)  /* Signaled machine check */
32 #define MCI_STATUS_AR    (1ULL<<55)  /* Action required */
33
34 /* MISC register defines */
35 #define MCM_ADDR_SEGOFF  0      /* segment offset */
36 #define MCM_ADDR_LINEAR  1      /* linear address */
37 #define MCM_ADDR_PHYS    2      /* physical address */
38 #define MCM_ADDR_MEM     3      /* memory address */
39 #define MCM_ADDR_GENERIC 7      /* generic */
40
41 #define MCJ_CTX_MASK            3
42 #define MCJ_CTX(flags)          ((flags) & MCJ_CTX_MASK)
43 #define MCJ_CTX_RANDOM          0    /* inject context: random */
44 #define MCJ_CTX_PROCESS         1    /* inject context: process */
45 #define MCJ_CTX_IRQ             2    /* inject context: IRQ */
46 #define MCJ_NMI_BROADCAST       4    /* do NMI broadcasting */
47
48 /* Fields are zero when not available */
49 struct mce {
50         __u64 status;
51         __u64 misc;
52         __u64 addr;
53         __u64 mcgstatus;
54         __u64 ip;
55         __u64 tsc;      /* cpu time stamp counter */
56         __u64 time;     /* wall time_t when error was detected */
57         __u8  cpuvendor;        /* cpu vendor as encoded in system.h */
58         __u8  inject_flags;     /* software inject flags */
59         __u16  pad;
60         __u32 cpuid;    /* CPUID 1 EAX */
61         __u8  cs;               /* code segment */
62         __u8  bank;     /* machine check bank */
63         __u8  cpu;      /* cpu number; obsolete; use extcpu now */
64         __u8  finished;   /* entry is valid */
65         __u32 extcpu;   /* linux cpu number that detected the error */
66         __u32 socketid; /* CPU socket ID */
67         __u32 apicid;   /* CPU initial apic ID */
68         __u64 mcgcap;   /* MCGCAP MSR: machine check capabilities of CPU */
69 };
70
71 /*
72  * This structure contains all data related to the MCE log.  Also
73  * carries a signature to make it easier to find from external
74  * debugging tools.  Each entry is only valid when its finished flag
75  * is set.
76  */
77
78 #define MCE_LOG_LEN 32
79
80 struct mce_log {
81         char signature[12]; /* "MACHINECHECK" */
82         unsigned len;       /* = MCE_LOG_LEN */
83         unsigned next;
84         unsigned flags;
85         unsigned recordlen;     /* length of struct mce */
86         struct mce entry[MCE_LOG_LEN];
87 };
88
89 #define MCE_OVERFLOW 0          /* bit 0 in flags means overflow */
90
91 #define MCE_LOG_SIGNATURE       "MACHINECHECK"
92
93 #define MCE_GET_RECORD_LEN   _IOR('M', 1, int)
94 #define MCE_GET_LOG_LEN      _IOR('M', 2, int)
95 #define MCE_GETCLEAR_FLAGS   _IOR('M', 3, int)
96
97 /* Software defined banks */
98 #define MCE_EXTENDED_BANK       128
99 #define MCE_THERMAL_BANK        MCE_EXTENDED_BANK + 0
100
101 #define K8_MCE_THRESHOLD_BASE      (MCE_EXTENDED_BANK + 1)      /* MCE_AMD */
102 #define K8_MCE_THRESHOLD_BANK_0    (MCE_THRESHOLD_BASE + 0 * 9)
103 #define K8_MCE_THRESHOLD_BANK_1    (MCE_THRESHOLD_BASE + 1 * 9)
104 #define K8_MCE_THRESHOLD_BANK_2    (MCE_THRESHOLD_BASE + 2 * 9)
105 #define K8_MCE_THRESHOLD_BANK_3    (MCE_THRESHOLD_BASE + 3 * 9)
106 #define K8_MCE_THRESHOLD_BANK_4    (MCE_THRESHOLD_BASE + 4 * 9)
107 #define K8_MCE_THRESHOLD_BANK_5    (MCE_THRESHOLD_BASE + 5 * 9)
108 #define K8_MCE_THRESHOLD_DRAM_ECC  (MCE_THRESHOLD_BANK_4 + 0)
109
110 #ifdef __KERNEL__
111
112 #include <linux/percpu.h>
113 #include <linux/init.h>
114 #include <asm/atomic.h>
115
116 extern int mce_disabled;
117 extern int mce_p5_enabled;
118
119 #ifdef CONFIG_X86_MCE
120 void mcheck_init(struct cpuinfo_x86 *c);
121 #else
122 static inline void mcheck_init(struct cpuinfo_x86 *c) {}
123 #endif
124
125 #ifdef CONFIG_X86_ANCIENT_MCE
126 void intel_p5_mcheck_init(struct cpuinfo_x86 *c);
127 void winchip_mcheck_init(struct cpuinfo_x86 *c);
128 static inline void enable_p5_mce(void) { mce_p5_enabled = 1; }
129 #else
130 static inline void intel_p5_mcheck_init(struct cpuinfo_x86 *c) {}
131 static inline void winchip_mcheck_init(struct cpuinfo_x86 *c) {}
132 static inline void enable_p5_mce(void) {}
133 #endif
134
135 void mce_setup(struct mce *m);
136 void mce_log(struct mce *m);
137 DECLARE_PER_CPU(struct sys_device, mce_dev);
138
139 /*
140  * Maximum banks number.
141  * This is the limit of the current register layout on
142  * Intel CPUs.
143  */
144 #define MAX_NR_BANKS 32
145
146 #ifdef CONFIG_X86_MCE_INTEL
147 extern int mce_cmci_disabled;
148 extern int mce_ignore_ce;
149 void mce_intel_feature_init(struct cpuinfo_x86 *c);
150 void cmci_clear(void);
151 void cmci_reenable(void);
152 void cmci_rediscover(int dying);
153 void cmci_recheck(void);
154 #else
155 static inline void mce_intel_feature_init(struct cpuinfo_x86 *c) { }
156 static inline void cmci_clear(void) {}
157 static inline void cmci_reenable(void) {}
158 static inline void cmci_rediscover(int dying) {}
159 static inline void cmci_recheck(void) {}
160 #endif
161
162 #ifdef CONFIG_X86_MCE_AMD
163 void mce_amd_feature_init(struct cpuinfo_x86 *c);
164 #else
165 static inline void mce_amd_feature_init(struct cpuinfo_x86 *c) { }
166 #endif
167
168 int mce_available(struct cpuinfo_x86 *c);
169
170 DECLARE_PER_CPU(unsigned, mce_exception_count);
171 DECLARE_PER_CPU(unsigned, mce_poll_count);
172
173 extern atomic_t mce_entry;
174
175 typedef DECLARE_BITMAP(mce_banks_t, MAX_NR_BANKS);
176 DECLARE_PER_CPU(mce_banks_t, mce_poll_banks);
177
178 enum mcp_flags {
179         MCP_TIMESTAMP = (1 << 0),       /* log time stamp */
180         MCP_UC = (1 << 1),              /* log uncorrected errors */
181         MCP_DONTLOG = (1 << 2),         /* only clear, don't log */
182 };
183 void machine_check_poll(enum mcp_flags flags, mce_banks_t *b);
184
185 int mce_notify_irq(void);
186 void mce_notify_process(void);
187
188 DECLARE_PER_CPU(struct mce, injectm);
189 extern struct file_operations mce_chrdev_ops;
190
191 /*
192  * Exception handler
193  */
194
195 /* Call the installed machine check handler for this CPU setup. */
196 extern void (*machine_check_vector)(struct pt_regs *, long error_code);
197 void do_machine_check(struct pt_regs *, long);
198
199 /*
200  * Threshold handler
201  */
202
203 extern void (*mce_threshold_vector)(void);
204 extern void (*threshold_cpu_callback)(unsigned long action, unsigned int cpu);
205
206 /*
207  * Thermal handler
208  */
209
210 void intel_init_thermal(struct cpuinfo_x86 *c);
211
212 void mce_log_therm_throt_event(__u64 status);
213
214 #endif /* __KERNEL__ */
215 #endif /* _ASM_X86_MCE_H */