02b6a0fd863cdd0a3e5b36ca9edaf2787ed960b2
[pandora-kernel.git] / arch / x86 / include / asm / amd_iommu_types.h
1 /*
2  * Copyright (C) 2007-2009 Advanced Micro Devices, Inc.
3  * Author: Joerg Roedel <joerg.roedel@amd.com>
4  *         Leo Duran <leo.duran@amd.com>
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
18  */
19
20 #ifndef _ASM_X86_AMD_IOMMU_TYPES_H
21 #define _ASM_X86_AMD_IOMMU_TYPES_H
22
23 #include <linux/types.h>
24 #include <linux/list.h>
25 #include <linux/spinlock.h>
26
27 /*
28  * Maximum number of IOMMUs supported
29  */
30 #define MAX_IOMMUS      32
31
32 /*
33  * some size calculation constants
34  */
35 #define DEV_TABLE_ENTRY_SIZE            32
36 #define ALIAS_TABLE_ENTRY_SIZE          2
37 #define RLOOKUP_TABLE_ENTRY_SIZE        (sizeof(void *))
38
39 /* Length of the MMIO region for the AMD IOMMU */
40 #define MMIO_REGION_LENGTH       0x4000
41
42 /* Capability offsets used by the driver */
43 #define MMIO_CAP_HDR_OFFSET     0x00
44 #define MMIO_RANGE_OFFSET       0x0c
45 #define MMIO_MISC_OFFSET        0x10
46
47 /* Masks, shifts and macros to parse the device range capability */
48 #define MMIO_RANGE_LD_MASK      0xff000000
49 #define MMIO_RANGE_FD_MASK      0x00ff0000
50 #define MMIO_RANGE_BUS_MASK     0x0000ff00
51 #define MMIO_RANGE_LD_SHIFT     24
52 #define MMIO_RANGE_FD_SHIFT     16
53 #define MMIO_RANGE_BUS_SHIFT    8
54 #define MMIO_GET_LD(x)  (((x) & MMIO_RANGE_LD_MASK) >> MMIO_RANGE_LD_SHIFT)
55 #define MMIO_GET_FD(x)  (((x) & MMIO_RANGE_FD_MASK) >> MMIO_RANGE_FD_SHIFT)
56 #define MMIO_GET_BUS(x) (((x) & MMIO_RANGE_BUS_MASK) >> MMIO_RANGE_BUS_SHIFT)
57 #define MMIO_MSI_NUM(x) ((x) & 0x1f)
58
59 /* Flag masks for the AMD IOMMU exclusion range */
60 #define MMIO_EXCL_ENABLE_MASK 0x01ULL
61 #define MMIO_EXCL_ALLOW_MASK  0x02ULL
62
63 /* Used offsets into the MMIO space */
64 #define MMIO_DEV_TABLE_OFFSET   0x0000
65 #define MMIO_CMD_BUF_OFFSET     0x0008
66 #define MMIO_EVT_BUF_OFFSET     0x0010
67 #define MMIO_CONTROL_OFFSET     0x0018
68 #define MMIO_EXCL_BASE_OFFSET   0x0020
69 #define MMIO_EXCL_LIMIT_OFFSET  0x0028
70 #define MMIO_CMD_HEAD_OFFSET    0x2000
71 #define MMIO_CMD_TAIL_OFFSET    0x2008
72 #define MMIO_EVT_HEAD_OFFSET    0x2010
73 #define MMIO_EVT_TAIL_OFFSET    0x2018
74 #define MMIO_STATUS_OFFSET      0x2020
75
76 /* MMIO status bits */
77 #define MMIO_STATUS_COM_WAIT_INT_MASK   0x04
78
79 /* event logging constants */
80 #define EVENT_ENTRY_SIZE        0x10
81 #define EVENT_TYPE_SHIFT        28
82 #define EVENT_TYPE_MASK         0xf
83 #define EVENT_TYPE_ILL_DEV      0x1
84 #define EVENT_TYPE_IO_FAULT     0x2
85 #define EVENT_TYPE_DEV_TAB_ERR  0x3
86 #define EVENT_TYPE_PAGE_TAB_ERR 0x4
87 #define EVENT_TYPE_ILL_CMD      0x5
88 #define EVENT_TYPE_CMD_HARD_ERR 0x6
89 #define EVENT_TYPE_IOTLB_INV_TO 0x7
90 #define EVENT_TYPE_INV_DEV_REQ  0x8
91 #define EVENT_DEVID_MASK        0xffff
92 #define EVENT_DEVID_SHIFT       0
93 #define EVENT_DOMID_MASK        0xffff
94 #define EVENT_DOMID_SHIFT       0
95 #define EVENT_FLAGS_MASK        0xfff
96 #define EVENT_FLAGS_SHIFT       0x10
97
98 /* feature control bits */
99 #define CONTROL_IOMMU_EN        0x00ULL
100 #define CONTROL_HT_TUN_EN       0x01ULL
101 #define CONTROL_EVT_LOG_EN      0x02ULL
102 #define CONTROL_EVT_INT_EN      0x03ULL
103 #define CONTROL_COMWAIT_EN      0x04ULL
104 #define CONTROL_PASSPW_EN       0x08ULL
105 #define CONTROL_RESPASSPW_EN    0x09ULL
106 #define CONTROL_COHERENT_EN     0x0aULL
107 #define CONTROL_ISOC_EN         0x0bULL
108 #define CONTROL_CMDBUF_EN       0x0cULL
109 #define CONTROL_PPFLOG_EN       0x0dULL
110 #define CONTROL_PPFINT_EN       0x0eULL
111
112 /* command specific defines */
113 #define CMD_COMPL_WAIT          0x01
114 #define CMD_INV_DEV_ENTRY       0x02
115 #define CMD_INV_IOMMU_PAGES     0x03
116
117 #define CMD_COMPL_WAIT_STORE_MASK       0x01
118 #define CMD_COMPL_WAIT_INT_MASK         0x02
119 #define CMD_INV_IOMMU_PAGES_SIZE_MASK   0x01
120 #define CMD_INV_IOMMU_PAGES_PDE_MASK    0x02
121
122 #define CMD_INV_IOMMU_ALL_PAGES_ADDRESS 0x7fffffffffffffffULL
123
124 /* macros and definitions for device table entries */
125 #define DEV_ENTRY_VALID         0x00
126 #define DEV_ENTRY_TRANSLATION   0x01
127 #define DEV_ENTRY_IR            0x3d
128 #define DEV_ENTRY_IW            0x3e
129 #define DEV_ENTRY_NO_PAGE_FAULT 0x62
130 #define DEV_ENTRY_EX            0x67
131 #define DEV_ENTRY_SYSMGT1       0x68
132 #define DEV_ENTRY_SYSMGT2       0x69
133 #define DEV_ENTRY_INIT_PASS     0xb8
134 #define DEV_ENTRY_EINT_PASS     0xb9
135 #define DEV_ENTRY_NMI_PASS      0xba
136 #define DEV_ENTRY_LINT0_PASS    0xbe
137 #define DEV_ENTRY_LINT1_PASS    0xbf
138 #define DEV_ENTRY_MODE_MASK     0x07
139 #define DEV_ENTRY_MODE_SHIFT    0x09
140
141 /* constants to configure the command buffer */
142 #define CMD_BUFFER_SIZE    8192
143 #define CMD_BUFFER_ENTRIES 512
144 #define MMIO_CMD_SIZE_SHIFT 56
145 #define MMIO_CMD_SIZE_512 (0x9ULL << MMIO_CMD_SIZE_SHIFT)
146
147 /* constants for event buffer handling */
148 #define EVT_BUFFER_SIZE         8192 /* 512 entries */
149 #define EVT_LEN_MASK            (0x9ULL << 56)
150
151 #define PAGE_MODE_NONE    0x00
152 #define PAGE_MODE_1_LEVEL 0x01
153 #define PAGE_MODE_2_LEVEL 0x02
154 #define PAGE_MODE_3_LEVEL 0x03
155 #define PAGE_MODE_4_LEVEL 0x04
156 #define PAGE_MODE_5_LEVEL 0x05
157 #define PAGE_MODE_6_LEVEL 0x06
158
159 #define PM_LEVEL_SHIFT(x)       (12 + ((x) * 9))
160 #define PM_LEVEL_SIZE(x)        (((x) < 6) ? \
161                                   ((1ULL << PM_LEVEL_SHIFT((x))) - 1): \
162                                    (0xffffffffffffffffULL))
163 #define PM_LEVEL_INDEX(x, a)    (((a) >> PM_LEVEL_SHIFT((x))) & 0x1ffULL)
164 #define PM_LEVEL_ENC(x)         (((x) << 9) & 0xe00ULL)
165 #define PM_LEVEL_PDE(x, a)      ((a) | PM_LEVEL_ENC((x)) | \
166                                  IOMMU_PTE_P | IOMMU_PTE_IR | IOMMU_PTE_IW)
167 #define PM_PTE_LEVEL(pte)       (((pte) >> 9) & 0x7ULL)
168
169 #define PM_MAP_4k               0
170 #define PM_ADDR_MASK            0x000ffffffffff000ULL
171 #define PM_MAP_MASK(lvl)        (PM_ADDR_MASK & \
172                                 (~((1ULL << (12 + ((lvl) * 9))) - 1)))
173 #define PM_ALIGNED(lvl, addr)   ((PM_MAP_MASK(lvl) & (addr)) == (addr))
174
175 #define IOMMU_PTE_P  (1ULL << 0)
176 #define IOMMU_PTE_TV (1ULL << 1)
177 #define IOMMU_PTE_U  (1ULL << 59)
178 #define IOMMU_PTE_FC (1ULL << 60)
179 #define IOMMU_PTE_IR (1ULL << 61)
180 #define IOMMU_PTE_IW (1ULL << 62)
181
182 #define IOMMU_PAGE_MASK (((1ULL << 52) - 1) & ~0xfffULL)
183 #define IOMMU_PTE_PRESENT(pte) ((pte) & IOMMU_PTE_P)
184 #define IOMMU_PTE_PAGE(pte) (phys_to_virt((pte) & IOMMU_PAGE_MASK))
185 #define IOMMU_PTE_MODE(pte) (((pte) >> 9) & 0x07)
186
187 #define IOMMU_PROT_MASK 0x03
188 #define IOMMU_PROT_IR 0x01
189 #define IOMMU_PROT_IW 0x02
190
191 /* IOMMU capabilities */
192 #define IOMMU_CAP_IOTLB   24
193 #define IOMMU_CAP_NPCACHE 26
194
195 #define MAX_DOMAIN_ID 65536
196
197 /* FIXME: move this macro to <linux/pci.h> */
198 #define PCI_BUS(x) (((x) >> 8) & 0xff)
199
200 /* Protection domain flags */
201 #define PD_DMA_OPS_MASK         (1UL << 0) /* domain used for dma_ops */
202 #define PD_DEFAULT_MASK         (1UL << 1) /* domain is a default dma_ops
203                                               domain for an IOMMU */
204 #define PD_PASSTHROUGH_MASK     (1UL << 2) /* domain has no page
205                                               translation */
206
207 extern bool amd_iommu_dump;
208 #define DUMP_printk(format, arg...)                                     \
209         do {                                                            \
210                 if (amd_iommu_dump)                                             \
211                         printk(KERN_INFO "AMD-Vi: " format, ## arg);    \
212         } while(0);
213
214 /* global flag if IOMMUs cache non-present entries */
215 extern bool amd_iommu_np_cache;
216
217 /*
218  * Make iterating over all IOMMUs easier
219  */
220 #define for_each_iommu(iommu) \
221         list_for_each_entry((iommu), &amd_iommu_list, list)
222 #define for_each_iommu_safe(iommu, next) \
223         list_for_each_entry_safe((iommu), (next), &amd_iommu_list, list)
224
225 #define APERTURE_RANGE_SHIFT    27      /* 128 MB */
226 #define APERTURE_RANGE_SIZE     (1ULL << APERTURE_RANGE_SHIFT)
227 #define APERTURE_RANGE_PAGES    (APERTURE_RANGE_SIZE >> PAGE_SHIFT)
228 #define APERTURE_MAX_RANGES     32      /* allows 4GB of DMA address space */
229 #define APERTURE_RANGE_INDEX(a) ((a) >> APERTURE_RANGE_SHIFT)
230 #define APERTURE_PAGE_INDEX(a)  (((a) >> 21) & 0x3fULL)
231
232 /*
233  * This structure contains generic data for  IOMMU protection domains
234  * independent of their use.
235  */
236 struct protection_domain {
237         struct list_head list;  /* for list of all protection domains */
238         spinlock_t lock;        /* mostly used to lock the page table*/
239         u16 id;                 /* the domain id written to the device table */
240         int mode;               /* paging mode (0-6 levels) */
241         u64 *pt_root;           /* page table root pointer */
242         unsigned long flags;    /* flags to find out type of domain */
243         bool updated;           /* complete domain flush required */
244         unsigned dev_cnt;       /* devices assigned to this domain */
245         unsigned dev_iommu[MAX_IOMMUS]; /* per-IOMMU reference count */
246         void *priv;             /* private data */
247
248 };
249
250 /*
251  * For dynamic growth the aperture size is split into ranges of 128MB of
252  * DMA address space each. This struct represents one such range.
253  */
254 struct aperture_range {
255
256         /* address allocation bitmap */
257         unsigned long *bitmap;
258
259         /*
260          * Array of PTE pages for the aperture. In this array we save all the
261          * leaf pages of the domain page table used for the aperture. This way
262          * we don't need to walk the page table to find a specific PTE. We can
263          * just calculate its address in constant time.
264          */
265         u64 *pte_pages[64];
266
267         unsigned long offset;
268 };
269
270 /*
271  * Data container for a dma_ops specific protection domain
272  */
273 struct dma_ops_domain {
274         struct list_head list;
275
276         /* generic protection domain information */
277         struct protection_domain domain;
278
279         /* size of the aperture for the mappings */
280         unsigned long aperture_size;
281
282         /* address we start to search for free addresses */
283         unsigned long next_address;
284
285         /* address space relevant data */
286         struct aperture_range *aperture[APERTURE_MAX_RANGES];
287
288         /* This will be set to true when TLB needs to be flushed */
289         bool need_flush;
290
291         /*
292          * if this is a preallocated domain, keep the device for which it was
293          * preallocated in this variable
294          */
295         u16 target_dev;
296 };
297
298 /*
299  * Structure where we save information about one hardware AMD IOMMU in the
300  * system.
301  */
302 struct amd_iommu {
303         struct list_head list;
304
305         /* Index within the IOMMU array */
306         int index;
307
308         /* locks the accesses to the hardware */
309         spinlock_t lock;
310
311         /* Pointer to PCI device of this IOMMU */
312         struct pci_dev *dev;
313
314         /* physical address of MMIO space */
315         u64 mmio_phys;
316         /* virtual address of MMIO space */
317         u8 *mmio_base;
318
319         /* capabilities of that IOMMU read from ACPI */
320         u32 cap;
321
322         /*
323          * Capability pointer. There could be more than one IOMMU per PCI
324          * device function if there are more than one AMD IOMMU capability
325          * pointers.
326          */
327         u16 cap_ptr;
328
329         /* pci domain of this IOMMU */
330         u16 pci_seg;
331
332         /* first device this IOMMU handles. read from PCI */
333         u16 first_device;
334         /* last device this IOMMU handles. read from PCI */
335         u16 last_device;
336
337         /* start of exclusion range of that IOMMU */
338         u64 exclusion_start;
339         /* length of exclusion range of that IOMMU */
340         u64 exclusion_length;
341
342         /* command buffer virtual address */
343         u8 *cmd_buf;
344         /* size of command buffer */
345         u32 cmd_buf_size;
346
347         /* size of event buffer */
348         u32 evt_buf_size;
349         /* event buffer virtual address */
350         u8 *evt_buf;
351         /* MSI number for event interrupt */
352         u16 evt_msi_num;
353
354         /* true if interrupts for this IOMMU are already enabled */
355         bool int_enabled;
356
357         /* if one, we need to send a completion wait command */
358         bool need_sync;
359
360         /* becomes true if a command buffer reset is running */
361         bool reset_in_progress;
362
363         /* default dma_ops domain for that IOMMU */
364         struct dma_ops_domain *default_dom;
365 };
366
367 /*
368  * List with all IOMMUs in the system. This list is not locked because it is
369  * only written and read at driver initialization or suspend time
370  */
371 extern struct list_head amd_iommu_list;
372
373 /*
374  * Array with pointers to each IOMMU struct
375  * The indices are referenced in the protection domains
376  */
377 extern struct amd_iommu *amd_iommus[MAX_IOMMUS];
378
379 /* Number of IOMMUs present in the system */
380 extern int amd_iommus_present;
381
382 /*
383  * Declarations for the global list of all protection domains
384  */
385 extern spinlock_t amd_iommu_pd_lock;
386 extern struct list_head amd_iommu_pd_list;
387
388 /*
389  * Structure defining one entry in the device table
390  */
391 struct dev_table_entry {
392         u32 data[8];
393 };
394
395 /*
396  * One entry for unity mappings parsed out of the ACPI table.
397  */
398 struct unity_map_entry {
399         struct list_head list;
400
401         /* starting device id this entry is used for (including) */
402         u16 devid_start;
403         /* end device id this entry is used for (including) */
404         u16 devid_end;
405
406         /* start address to unity map (including) */
407         u64 address_start;
408         /* end address to unity map (including) */
409         u64 address_end;
410
411         /* required protection */
412         int prot;
413 };
414
415 /*
416  * List of all unity mappings. It is not locked because as runtime it is only
417  * read. It is created at ACPI table parsing time.
418  */
419 extern struct list_head amd_iommu_unity_map;
420
421 /*
422  * Data structures for device handling
423  */
424
425 /*
426  * Device table used by hardware. Read and write accesses by software are
427  * locked with the amd_iommu_pd_table lock.
428  */
429 extern struct dev_table_entry *amd_iommu_dev_table;
430
431 /*
432  * Alias table to find requestor ids to device ids. Not locked because only
433  * read on runtime.
434  */
435 extern u16 *amd_iommu_alias_table;
436
437 /*
438  * Reverse lookup table to find the IOMMU which translates a specific device.
439  */
440 extern struct amd_iommu **amd_iommu_rlookup_table;
441
442 /* size of the dma_ops aperture as power of 2 */
443 extern unsigned amd_iommu_aperture_order;
444
445 /* largest PCI device id we expect translation requests for */
446 extern u16 amd_iommu_last_bdf;
447
448 /* data structures for protection domain handling */
449 extern struct protection_domain **amd_iommu_pd_table;
450
451 /* allocation bitmap for domain ids */
452 extern unsigned long *amd_iommu_pd_alloc_bitmap;
453
454 /*
455  * If true, the addresses will be flushed on unmap time, not when
456  * they are reused
457  */
458 extern bool amd_iommu_unmap_flush;
459
460 /* takes bus and device/function and returns the device id
461  * FIXME: should that be in generic PCI code? */
462 static inline u16 calc_devid(u8 bus, u8 devfn)
463 {
464         return (((u16)bus) << 8) | devfn;
465 }
466
467 #ifdef CONFIG_AMD_IOMMU_STATS
468
469 struct __iommu_counter {
470         char *name;
471         struct dentry *dent;
472         u64 value;
473 };
474
475 #define DECLARE_STATS_COUNTER(nm) \
476         static struct __iommu_counter nm = {    \
477                 .name = #nm,                    \
478         }
479
480 #define INC_STATS_COUNTER(name)         name.value += 1
481 #define ADD_STATS_COUNTER(name, x)      name.value += (x)
482 #define SUB_STATS_COUNTER(name, x)      name.value -= (x)
483
484 #else /* CONFIG_AMD_IOMMU_STATS */
485
486 #define DECLARE_STATS_COUNTER(name)
487 #define INC_STATS_COUNTER(name)
488 #define ADD_STATS_COUNTER(name, x)
489 #define SUB_STATS_COUNTER(name, x)
490
491 #endif /* CONFIG_AMD_IOMMU_STATS */
492
493 #endif /* _ASM_X86_AMD_IOMMU_TYPES_H */