2ce474a9d2b6eb2b5be13a183673b3f4a3fb08eb
[pandora-kernel.git] / arch / arm / mach-omap2 / timer-gp.c
1 /*
2  * linux/arch/arm/mach-omap2/timer-gp.c
3  *
4  * OMAP2 GP timer support.
5  *
6  * Copyright (C) 2009 Nokia Corporation
7  *
8  * Update to use new clocksource/clockevent layers
9  * Author: Kevin Hilman, MontaVista Software, Inc. <source@mvista.com>
10  * Copyright (C) 2007 MontaVista Software, Inc.
11  *
12  * Original driver:
13  * Copyright (C) 2005 Nokia Corporation
14  * Author: Paul Mundt <paul.mundt@nokia.com>
15  *         Juha Yrjölä <juha.yrjola@nokia.com>
16  * OMAP Dual-mode timer framework support by Timo Teras
17  *
18  * Some parts based off of TI's 24xx code:
19  *
20  * Copyright (C) 2004-2009 Texas Instruments, Inc.
21  *
22  * Roughly modelled after the OMAP1 MPU timer code.
23  * Added OMAP4 support - Santosh Shilimkar <santosh.shilimkar@ti.com>
24  *
25  * This file is subject to the terms and conditions of the GNU General Public
26  * License. See the file "COPYING" in the main directory of this archive
27  * for more details.
28  */
29 #include <linux/init.h>
30 #include <linux/time.h>
31 #include <linux/interrupt.h>
32 #include <linux/err.h>
33 #include <linux/clk.h>
34 #include <linux/delay.h>
35 #include <linux/irq.h>
36 #include <linux/clocksource.h>
37 #include <linux/clockchips.h>
38
39 #include <asm/mach/time.h>
40 #include <mach/dmtimer.h>
41
42 /* MAX_GPTIMER_ID: number of GPTIMERs on the chip */
43 #define MAX_GPTIMER_ID          12
44
45 static struct omap_dm_timer *gptimer;
46 static struct clock_event_device clockevent_gpt;
47 static u8 __initdata gptimer_id = 1;
48 static u8 __initdata inited;
49
50 static irqreturn_t omap2_gp_timer_interrupt(int irq, void *dev_id)
51 {
52         struct omap_dm_timer *gpt = (struct omap_dm_timer *)dev_id;
53         struct clock_event_device *evt = &clockevent_gpt;
54
55         omap_dm_timer_write_status(gpt, OMAP_TIMER_INT_OVERFLOW);
56
57         evt->event_handler(evt);
58         return IRQ_HANDLED;
59 }
60
61 static struct irqaction omap2_gp_timer_irq = {
62         .name           = "gp timer",
63         .flags          = IRQF_DISABLED | IRQF_TIMER | IRQF_IRQPOLL,
64         .handler        = omap2_gp_timer_interrupt,
65 };
66
67 static int omap2_gp_timer_set_next_event(unsigned long cycles,
68                                          struct clock_event_device *evt)
69 {
70         omap_dm_timer_set_load_start(gptimer, 0, 0xffffffff - cycles);
71
72         return 0;
73 }
74
75 static void omap2_gp_timer_set_mode(enum clock_event_mode mode,
76                                     struct clock_event_device *evt)
77 {
78         u32 period;
79
80         omap_dm_timer_stop(gptimer);
81
82         switch (mode) {
83         case CLOCK_EVT_MODE_PERIODIC:
84                 period = clk_get_rate(omap_dm_timer_get_fclk(gptimer)) / HZ;
85                 period -= 1;
86                 if (cpu_is_omap44xx())
87                         period = 0xff;  /* FIXME: */
88                 omap_dm_timer_set_load_start(gptimer, 1, 0xffffffff - period);
89                 break;
90         case CLOCK_EVT_MODE_ONESHOT:
91                 break;
92         case CLOCK_EVT_MODE_UNUSED:
93         case CLOCK_EVT_MODE_SHUTDOWN:
94         case CLOCK_EVT_MODE_RESUME:
95                 break;
96         }
97 }
98
99 static struct clock_event_device clockevent_gpt = {
100         .name           = "gp timer",
101         .features       = CLOCK_EVT_FEAT_PERIODIC | CLOCK_EVT_FEAT_ONESHOT,
102         .shift          = 32,
103         .set_next_event = omap2_gp_timer_set_next_event,
104         .set_mode       = omap2_gp_timer_set_mode,
105 };
106
107 /**
108  * omap2_gp_clockevent_set_gptimer - set which GPTIMER is used for clockevents
109  * @id: GPTIMER to use (1..MAX_GPTIMER_ID)
110  *
111  * Define the GPTIMER that the system should use for the tick timer.
112  * Meant to be called from board-*.c files in the event that GPTIMER1, the
113  * default, is unsuitable.  Returns -EINVAL on error or 0 on success.
114  */
115 int __init omap2_gp_clockevent_set_gptimer(u8 id)
116 {
117         if (id < 1 || id > MAX_GPTIMER_ID)
118                 return -EINVAL;
119
120         BUG_ON(inited);
121
122         gptimer_id = id;
123
124         return 0;
125 }
126
127 static void __init omap2_gp_clockevent_init(void)
128 {
129         u32 tick_rate;
130         int src;
131
132         inited = 1;
133
134         gptimer = omap_dm_timer_request_specific(gptimer_id);
135         BUG_ON(gptimer == NULL);
136
137 #if defined(CONFIG_OMAP_32K_TIMER)
138         src = OMAP_TIMER_SRC_32_KHZ;
139 #else
140         src = OMAP_TIMER_SRC_SYS_CLK;
141         WARN(gptimer_id == 12, "WARNING: GPTIMER12 can only use the "
142              "secure 32KiHz clock source\n");
143 #endif
144
145         if (gptimer_id != 12)
146                 WARN(IS_ERR_VALUE(omap_dm_timer_set_source(gptimer, src)),
147                      "timer-gp: omap_dm_timer_set_source() failed\n");
148
149         tick_rate = clk_get_rate(omap_dm_timer_get_fclk(gptimer));
150         if (cpu_is_omap44xx())
151                 /* Assuming 32kHz clk is driving GPT1 */
152                 tick_rate = 32768;      /* FIXME: */
153
154         pr_info("OMAP clockevent source: GPTIMER%d at %u Hz\n",
155                 gptimer_id, tick_rate);
156
157         omap2_gp_timer_irq.dev_id = (void *)gptimer;
158         setup_irq(omap_dm_timer_get_irq(gptimer), &omap2_gp_timer_irq);
159         omap_dm_timer_set_int_enable(gptimer, OMAP_TIMER_INT_OVERFLOW);
160
161         clockevent_gpt.mult = div_sc(tick_rate, NSEC_PER_SEC,
162                                      clockevent_gpt.shift);
163         clockevent_gpt.max_delta_ns =
164                 clockevent_delta2ns(0xffffffff, &clockevent_gpt);
165         clockevent_gpt.min_delta_ns =
166                 clockevent_delta2ns(3, &clockevent_gpt);
167                 /* Timer internal resynch latency. */
168
169         clockevent_gpt.cpumask = cpumask_of(0);
170         clockevents_register_device(&clockevent_gpt);
171 }
172
173 /* Clocksource code */
174
175 #ifdef CONFIG_OMAP_32K_TIMER
176 /* 
177  * When 32k-timer is enabled, don't use GPTimer for clocksource
178  * instead, just leave default clocksource which uses the 32k
179  * sync counter.  See clocksource setup in see plat-omap/common.c. 
180  */
181
182 static inline void __init omap2_gp_clocksource_init(void) {}
183 #else
184 /*
185  * clocksource
186  */
187 static struct omap_dm_timer *gpt_clocksource;
188 static cycle_t clocksource_read_cycles(struct clocksource *cs)
189 {
190         return (cycle_t)omap_dm_timer_read_counter(gpt_clocksource);
191 }
192
193 static struct clocksource clocksource_gpt = {
194         .name           = "gp timer",
195         .rating         = 300,
196         .read           = clocksource_read_cycles,
197         .mask           = CLOCKSOURCE_MASK(32),
198         .shift          = 24,
199         .flags          = CLOCK_SOURCE_IS_CONTINUOUS,
200 };
201
202 /* Setup free-running counter for clocksource */
203 static void __init omap2_gp_clocksource_init(void)
204 {
205         static struct omap_dm_timer *gpt;
206         u32 tick_rate, tick_period;
207         static char err1[] __initdata = KERN_ERR
208                 "%s: failed to request dm-timer\n";
209         static char err2[] __initdata = KERN_ERR
210                 "%s: can't register clocksource!\n";
211
212         gpt = omap_dm_timer_request();
213         if (!gpt)
214                 printk(err1, clocksource_gpt.name);
215         gpt_clocksource = gpt;
216
217         omap_dm_timer_set_source(gpt, OMAP_TIMER_SRC_SYS_CLK);
218         tick_rate = clk_get_rate(omap_dm_timer_get_fclk(gpt));
219         tick_period = (tick_rate / HZ) - 1;
220
221         omap_dm_timer_set_load_start(gpt, 1, 0);
222
223         clocksource_gpt.mult =
224                 clocksource_khz2mult(tick_rate/1000, clocksource_gpt.shift);
225         if (clocksource_register(&clocksource_gpt))
226                 printk(err2, clocksource_gpt.name);
227 }
228 #endif
229
230 static void __init omap2_gp_timer_init(void)
231 {
232         omap_dm_timer_init();
233
234         omap2_gp_clockevent_init();
235         omap2_gp_clocksource_init();
236 }
237
238 struct sys_timer omap_timer = {
239         .init   = omap2_gp_timer_init,
240 };