davinci-mcasp: fix _CBM_CFS hw_params
[pandora-kernel.git] / sound / soc / davinci / davinci-mcasp.c
1 /*
2  * ALSA SoC McASP Audio Layer for TI DAVINCI processor
3  *
4  * Multi-channel Audio Serial Port Driver
5  *
6  * Author: Nirmal Pandey <n-pandey@ti.com>,
7  *         Suresh Rajashekara <suresh.r@ti.com>
8  *         Steve Chen <schen@.mvista.com>
9  *
10  * Copyright:   (C) 2009 MontaVista Software, Inc., <source@mvista.com>
11  * Copyright:   (C) 2009  Texas Instruments, India
12  *
13  * This program is free software; you can redistribute it and/or modify
14  * it under the terms of the GNU General Public License version 2 as
15  * published by the Free Software Foundation.
16  */
17
18 #include <linux/init.h>
19 #include <linux/module.h>
20 #include <linux/device.h>
21 #include <linux/slab.h>
22 #include <linux/delay.h>
23 #include <linux/io.h>
24 #include <linux/clk.h>
25
26 #include <sound/core.h>
27 #include <sound/pcm.h>
28 #include <sound/pcm_params.h>
29 #include <sound/initval.h>
30 #include <sound/soc.h>
31
32 #include "davinci-pcm.h"
33 #include "davinci-mcasp.h"
34
35 /*
36  * McASP register definitions
37  */
38 #define DAVINCI_MCASP_PID_REG           0x00
39 #define DAVINCI_MCASP_PWREMUMGT_REG     0x04
40
41 #define DAVINCI_MCASP_PFUNC_REG         0x10
42 #define DAVINCI_MCASP_PDIR_REG          0x14
43 #define DAVINCI_MCASP_PDOUT_REG         0x18
44 #define DAVINCI_MCASP_PDSET_REG         0x1c
45
46 #define DAVINCI_MCASP_PDCLR_REG         0x20
47
48 #define DAVINCI_MCASP_TLGC_REG          0x30
49 #define DAVINCI_MCASP_TLMR_REG          0x34
50
51 #define DAVINCI_MCASP_GBLCTL_REG        0x44
52 #define DAVINCI_MCASP_AMUTE_REG         0x48
53 #define DAVINCI_MCASP_LBCTL_REG         0x4c
54
55 #define DAVINCI_MCASP_TXDITCTL_REG      0x50
56
57 #define DAVINCI_MCASP_GBLCTLR_REG       0x60
58 #define DAVINCI_MCASP_RXMASK_REG        0x64
59 #define DAVINCI_MCASP_RXFMT_REG         0x68
60 #define DAVINCI_MCASP_RXFMCTL_REG       0x6c
61
62 #define DAVINCI_MCASP_ACLKRCTL_REG      0x70
63 #define DAVINCI_MCASP_AHCLKRCTL_REG     0x74
64 #define DAVINCI_MCASP_RXTDM_REG         0x78
65 #define DAVINCI_MCASP_EVTCTLR_REG       0x7c
66
67 #define DAVINCI_MCASP_RXSTAT_REG        0x80
68 #define DAVINCI_MCASP_RXTDMSLOT_REG     0x84
69 #define DAVINCI_MCASP_RXCLKCHK_REG      0x88
70 #define DAVINCI_MCASP_REVTCTL_REG       0x8c
71
72 #define DAVINCI_MCASP_GBLCTLX_REG       0xa0
73 #define DAVINCI_MCASP_TXMASK_REG        0xa4
74 #define DAVINCI_MCASP_TXFMT_REG         0xa8
75 #define DAVINCI_MCASP_TXFMCTL_REG       0xac
76
77 #define DAVINCI_MCASP_ACLKXCTL_REG      0xb0
78 #define DAVINCI_MCASP_AHCLKXCTL_REG     0xb4
79 #define DAVINCI_MCASP_TXTDM_REG         0xb8
80 #define DAVINCI_MCASP_EVTCTLX_REG       0xbc
81
82 #define DAVINCI_MCASP_TXSTAT_REG        0xc0
83 #define DAVINCI_MCASP_TXTDMSLOT_REG     0xc4
84 #define DAVINCI_MCASP_TXCLKCHK_REG      0xc8
85 #define DAVINCI_MCASP_XEVTCTL_REG       0xcc
86
87 /* Left(even TDM Slot) Channel Status Register File */
88 #define DAVINCI_MCASP_DITCSRA_REG       0x100
89 /* Right(odd TDM slot) Channel Status Register File */
90 #define DAVINCI_MCASP_DITCSRB_REG       0x118
91 /* Left(even TDM slot) User Data Register File */
92 #define DAVINCI_MCASP_DITUDRA_REG       0x130
93 /* Right(odd TDM Slot) User Data Register File */
94 #define DAVINCI_MCASP_DITUDRB_REG       0x148
95
96 /* Serializer n Control Register */
97 #define DAVINCI_MCASP_XRSRCTL_BASE_REG  0x180
98 #define DAVINCI_MCASP_XRSRCTL_REG(n)    (DAVINCI_MCASP_XRSRCTL_BASE_REG + \
99                                                 (n << 2))
100
101 /* Transmit Buffer for Serializer n */
102 #define DAVINCI_MCASP_TXBUF_REG         0x200
103 /* Receive Buffer for Serializer n */
104 #define DAVINCI_MCASP_RXBUF_REG         0x280
105
106 /* McASP FIFO Registers */
107 #define DAVINCI_MCASP_WFIFOCTL          (0x1010)
108 #define DAVINCI_MCASP_WFIFOSTS          (0x1014)
109 #define DAVINCI_MCASP_RFIFOCTL          (0x1018)
110 #define DAVINCI_MCASP_RFIFOSTS          (0x101C)
111
112 /*
113  * DAVINCI_MCASP_PWREMUMGT_REG - Power Down and Emulation Management
114  *     Register Bits
115  */
116 #define MCASP_FREE      BIT(0)
117 #define MCASP_SOFT      BIT(1)
118
119 /*
120  * DAVINCI_MCASP_PFUNC_REG - Pin Function / GPIO Enable Register Bits
121  */
122 #define AXR(n)          (1<<n)
123 #define PFUNC_AMUTE     BIT(25)
124 #define ACLKX           BIT(26)
125 #define AHCLKX          BIT(27)
126 #define AFSX            BIT(28)
127 #define ACLKR           BIT(29)
128 #define AHCLKR          BIT(30)
129 #define AFSR            BIT(31)
130
131 /*
132  * DAVINCI_MCASP_PDIR_REG - Pin Direction Register Bits
133  */
134 #define AXR(n)          (1<<n)
135 #define PDIR_AMUTE      BIT(25)
136 #define ACLKX           BIT(26)
137 #define AHCLKX          BIT(27)
138 #define AFSX            BIT(28)
139 #define ACLKR           BIT(29)
140 #define AHCLKR          BIT(30)
141 #define AFSR            BIT(31)
142
143 /*
144  * DAVINCI_MCASP_TXDITCTL_REG - Transmit DIT Control Register Bits
145  */
146 #define DITEN   BIT(0)  /* Transmit DIT mode enable/disable */
147 #define VA      BIT(2)
148 #define VB      BIT(3)
149
150 /*
151  * DAVINCI_MCASP_TXFMT_REG - Transmit Bitstream Format Register Bits
152  */
153 #define TXROT(val)      (val)
154 #define TXSEL           BIT(3)
155 #define TXSSZ(val)      (val<<4)
156 #define TXPBIT(val)     (val<<8)
157 #define TXPAD(val)      (val<<13)
158 #define TXORD           BIT(15)
159 #define FSXDLY(val)     (val<<16)
160
161 /*
162  * DAVINCI_MCASP_RXFMT_REG - Receive Bitstream Format Register Bits
163  */
164 #define RXROT(val)      (val)
165 #define RXSEL           BIT(3)
166 #define RXSSZ(val)      (val<<4)
167 #define RXPBIT(val)     (val<<8)
168 #define RXPAD(val)      (val<<13)
169 #define RXORD           BIT(15)
170 #define FSRDLY(val)     (val<<16)
171
172 /*
173  * DAVINCI_MCASP_TXFMCTL_REG -  Transmit Frame Control Register Bits
174  */
175 #define FSXPOL          BIT(0)
176 #define AFSXE           BIT(1)
177 #define FSXDUR          BIT(4)
178 #define FSXMOD(val)     (val<<7)
179
180 /*
181  * DAVINCI_MCASP_RXFMCTL_REG - Receive Frame Control Register Bits
182  */
183 #define FSRPOL          BIT(0)
184 #define AFSRE           BIT(1)
185 #define FSRDUR          BIT(4)
186 #define FSRMOD(val)     (val<<7)
187
188 /*
189  * DAVINCI_MCASP_ACLKXCTL_REG - Transmit Clock Control Register Bits
190  */
191 #define ACLKXDIV(val)   (val)
192 #define ACLKXE          BIT(5)
193 #define TX_ASYNC        BIT(6)
194 #define ACLKXPOL        BIT(7)
195
196 /*
197  * DAVINCI_MCASP_ACLKRCTL_REG Receive Clock Control Register Bits
198  */
199 #define ACLKRDIV(val)   (val)
200 #define ACLKRE          BIT(5)
201 #define RX_ASYNC        BIT(6)
202 #define ACLKRPOL        BIT(7)
203
204 /*
205  * DAVINCI_MCASP_AHCLKXCTL_REG - High Frequency Transmit Clock Control
206  *     Register Bits
207  */
208 #define AHCLKXDIV(val)  (val)
209 #define AHCLKXPOL       BIT(14)
210 #define AHCLKXE         BIT(15)
211
212 /*
213  * DAVINCI_MCASP_AHCLKRCTL_REG - High Frequency Receive Clock Control
214  *     Register Bits
215  */
216 #define AHCLKRDIV(val)  (val)
217 #define AHCLKRPOL       BIT(14)
218 #define AHCLKRE         BIT(15)
219
220 /*
221  * DAVINCI_MCASP_XRSRCTL_BASE_REG -  Serializer Control Register Bits
222  */
223 #define MODE(val)       (val)
224 #define DISMOD          (val)(val<<2)
225 #define TXSTATE         BIT(4)
226 #define RXSTATE         BIT(5)
227
228 /*
229  * DAVINCI_MCASP_LBCTL_REG - Loop Back Control Register Bits
230  */
231 #define LBEN            BIT(0)
232 #define LBORD           BIT(1)
233 #define LBGENMODE(val)  (val<<2)
234
235 /*
236  * DAVINCI_MCASP_TXTDMSLOT_REG - Transmit TDM Slot Register configuration
237  */
238 #define TXTDMS(n)       (1<<n)
239
240 /*
241  * DAVINCI_MCASP_RXTDMSLOT_REG - Receive TDM Slot Register configuration
242  */
243 #define RXTDMS(n)       (1<<n)
244
245 /*
246  * DAVINCI_MCASP_GBLCTL_REG -  Global Control Register Bits
247  */
248 #define RXCLKRST        BIT(0)  /* Receiver Clock Divider Reset */
249 #define RXHCLKRST       BIT(1)  /* Receiver High Frequency Clock Divider */
250 #define RXSERCLR        BIT(2)  /* Receiver Serializer Clear */
251 #define RXSMRST         BIT(3)  /* Receiver State Machine Reset */
252 #define RXFSRST         BIT(4)  /* Frame Sync Generator Reset */
253 #define TXCLKRST        BIT(8)  /* Transmitter Clock Divider Reset */
254 #define TXHCLKRST       BIT(9)  /* Transmitter High Frequency Clock Divider*/
255 #define TXSERCLR        BIT(10) /* Transmit Serializer Clear */
256 #define TXSMRST         BIT(11) /* Transmitter State Machine Reset */
257 #define TXFSRST         BIT(12) /* Frame Sync Generator Reset */
258
259 /*
260  * DAVINCI_MCASP_AMUTE_REG -  Mute Control Register Bits
261  */
262 #define MUTENA(val)     (val)
263 #define MUTEINPOL       BIT(2)
264 #define MUTEINENA       BIT(3)
265 #define MUTEIN          BIT(4)
266 #define MUTER           BIT(5)
267 #define MUTEX           BIT(6)
268 #define MUTEFSR         BIT(7)
269 #define MUTEFSX         BIT(8)
270 #define MUTEBADCLKR     BIT(9)
271 #define MUTEBADCLKX     BIT(10)
272 #define MUTERXDMAERR    BIT(11)
273 #define MUTETXDMAERR    BIT(12)
274
275 /*
276  * DAVINCI_MCASP_REVTCTL_REG - Receiver DMA Event Control Register bits
277  */
278 #define RXDATADMADIS    BIT(0)
279
280 /*
281  * DAVINCI_MCASP_XEVTCTL_REG - Transmitter DMA Event Control Register bits
282  */
283 #define TXDATADMADIS    BIT(0)
284
285 /*
286  * DAVINCI_MCASP_W[R]FIFOCTL - Write/Read FIFO Control Register bits
287  */
288 #define FIFO_ENABLE     BIT(16)
289 #define NUMEVT_MASK     (0xFF << 8)
290 #define NUMDMA_MASK     (0xFF)
291
292 #define DAVINCI_MCASP_NUM_SERIALIZER    16
293
294 static inline void mcasp_set_bits(void __iomem *reg, u32 val)
295 {
296         __raw_writel(__raw_readl(reg) | val, reg);
297 }
298
299 static inline void mcasp_clr_bits(void __iomem *reg, u32 val)
300 {
301         __raw_writel((__raw_readl(reg) & ~(val)), reg);
302 }
303
304 static inline void mcasp_mod_bits(void __iomem *reg, u32 val, u32 mask)
305 {
306         __raw_writel((__raw_readl(reg) & ~mask) | val, reg);
307 }
308
309 static inline void mcasp_set_reg(void __iomem *reg, u32 val)
310 {
311         __raw_writel(val, reg);
312 }
313
314 static inline u32 mcasp_get_reg(void __iomem *reg)
315 {
316         return (unsigned int)__raw_readl(reg);
317 }
318
319 static inline void mcasp_set_ctl_reg(void __iomem *regs, u32 val)
320 {
321         int i = 0;
322
323         mcasp_set_bits(regs, val);
324
325         /* programming GBLCTL needs to read back from GBLCTL and verfiy */
326         /* loop count is to avoid the lock-up */
327         for (i = 0; i < 1000; i++) {
328                 if ((mcasp_get_reg(regs) & val) == val)
329                         break;
330         }
331
332         if (i == 1000 && ((mcasp_get_reg(regs) & val) != val))
333                 printk(KERN_ERR "GBLCTL write error\n");
334 }
335
336 static void mcasp_start_rx(struct davinci_audio_dev *dev)
337 {
338         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXHCLKRST);
339         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXCLKRST);
340         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXSERCLR);
341         mcasp_set_reg(dev->base + DAVINCI_MCASP_RXBUF_REG, 0);
342
343         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXSMRST);
344         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXFSRST);
345         mcasp_set_reg(dev->base + DAVINCI_MCASP_RXBUF_REG, 0);
346
347         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXSMRST);
348         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, RXFSRST);
349 }
350
351 static void mcasp_start_tx(struct davinci_audio_dev *dev)
352 {
353         u8 offset = 0, i;
354         u32 cnt;
355
356         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, TXHCLKRST);
357         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, TXCLKRST);
358         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, TXSERCLR);
359         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXBUF_REG, 0);
360
361         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, TXSMRST);
362         mcasp_set_ctl_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, TXFSRST);
363         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXBUF_REG, 0);
364         for (i = 0; i < dev->num_serializer; i++) {
365                 if (dev->serial_dir[i] == TX_MODE) {
366                         offset = i;
367                         break;
368                 }
369         }
370
371         /* wait for TX ready */
372         cnt = 0;
373         while (!(mcasp_get_reg(dev->base + DAVINCI_MCASP_XRSRCTL_REG(offset)) &
374                  TXSTATE) && (cnt < 100000))
375                 cnt++;
376
377         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXBUF_REG, 0);
378 }
379
380 static void davinci_mcasp_start(struct davinci_audio_dev *dev, int stream)
381 {
382         if (stream == SNDRV_PCM_STREAM_PLAYBACK) {
383                 if (dev->txnumevt)      /* enable FIFO */
384                         mcasp_set_bits(dev->base + DAVINCI_MCASP_WFIFOCTL,
385                                                                 FIFO_ENABLE);
386                 mcasp_start_tx(dev);
387         } else {
388                 if (dev->rxnumevt)      /* enable FIFO */
389                         mcasp_set_bits(dev->base + DAVINCI_MCASP_RFIFOCTL,
390                                                                 FIFO_ENABLE);
391                 mcasp_start_rx(dev);
392         }
393 }
394
395 static void mcasp_stop_rx(struct davinci_audio_dev *dev)
396 {
397         mcasp_set_reg(dev->base + DAVINCI_MCASP_GBLCTLR_REG, 0);
398         mcasp_set_reg(dev->base + DAVINCI_MCASP_RXSTAT_REG, 0xFFFFFFFF);
399 }
400
401 static void mcasp_stop_tx(struct davinci_audio_dev *dev)
402 {
403         mcasp_set_reg(dev->base + DAVINCI_MCASP_GBLCTLX_REG, 0);
404         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXSTAT_REG, 0xFFFFFFFF);
405 }
406
407 static void davinci_mcasp_stop(struct davinci_audio_dev *dev, int stream)
408 {
409         if (stream == SNDRV_PCM_STREAM_PLAYBACK) {
410                 if (dev->txnumevt)      /* disable FIFO */
411                         mcasp_clr_bits(dev->base + DAVINCI_MCASP_WFIFOCTL,
412                                                                 FIFO_ENABLE);
413                 mcasp_stop_tx(dev);
414         } else {
415                 if (dev->rxnumevt)      /* disable FIFO */
416                         mcasp_clr_bits(dev->base + DAVINCI_MCASP_RFIFOCTL,
417                                                                 FIFO_ENABLE);
418                 mcasp_stop_rx(dev);
419         }
420 }
421
422 static int davinci_mcasp_set_dai_fmt(struct snd_soc_dai *cpu_dai,
423                                          unsigned int fmt)
424 {
425         struct davinci_audio_dev *dev = snd_soc_dai_get_drvdata(cpu_dai);
426         void __iomem *base = dev->base;
427
428         switch (fmt & SND_SOC_DAIFMT_MASTER_MASK) {
429         case SND_SOC_DAIFMT_CBS_CFS:
430                 /* codec is clock and frame slave */
431                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXE);
432                 mcasp_set_bits(base + DAVINCI_MCASP_TXFMCTL_REG, AFSXE);
433
434                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRE);
435                 mcasp_set_bits(base + DAVINCI_MCASP_RXFMCTL_REG, AFSRE);
436
437                 mcasp_set_bits(base + DAVINCI_MCASP_PDIR_REG,
438                                 ACLKX | AHCLKX | AFSX);
439                 break;
440         case SND_SOC_DAIFMT_CBM_CFS:
441                 /* codec is clock master and frame slave */
442                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXE);
443                 mcasp_set_bits(base + DAVINCI_MCASP_TXFMCTL_REG, AFSXE);
444
445                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRE);
446                 mcasp_set_bits(base + DAVINCI_MCASP_RXFMCTL_REG, AFSRE);
447
448                 mcasp_set_bits(base + DAVINCI_MCASP_PDIR_REG,
449                                 ACLKX | AFSX | ACLKR | AFSR);
450                 break;
451         case SND_SOC_DAIFMT_CBM_CFM:
452                 /* codec is clock and frame master */
453                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXE);
454                 mcasp_clr_bits(base + DAVINCI_MCASP_TXFMCTL_REG, AFSXE);
455
456                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRE);
457                 mcasp_clr_bits(base + DAVINCI_MCASP_RXFMCTL_REG, AFSRE);
458
459                 mcasp_clr_bits(base + DAVINCI_MCASP_PDIR_REG,
460                                 ACLKX | AHCLKX | AFSX | ACLKR | AHCLKR | AFSR);
461                 break;
462
463         default:
464                 return -EINVAL;
465         }
466
467         switch (fmt & SND_SOC_DAIFMT_INV_MASK) {
468         case SND_SOC_DAIFMT_IB_NF:
469                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXPOL);
470                 mcasp_clr_bits(base + DAVINCI_MCASP_TXFMCTL_REG, FSXPOL);
471
472                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRPOL);
473                 mcasp_clr_bits(base + DAVINCI_MCASP_RXFMCTL_REG, FSRPOL);
474                 break;
475
476         case SND_SOC_DAIFMT_NB_IF:
477                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXPOL);
478                 mcasp_set_bits(base + DAVINCI_MCASP_TXFMCTL_REG, FSXPOL);
479
480                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRPOL);
481                 mcasp_set_bits(base + DAVINCI_MCASP_RXFMCTL_REG, FSRPOL);
482                 break;
483
484         case SND_SOC_DAIFMT_IB_IF:
485                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXPOL);
486                 mcasp_set_bits(base + DAVINCI_MCASP_TXFMCTL_REG, FSXPOL);
487
488                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRPOL);
489                 mcasp_set_bits(base + DAVINCI_MCASP_RXFMCTL_REG, FSRPOL);
490                 break;
491
492         case SND_SOC_DAIFMT_NB_NF:
493                 mcasp_set_bits(base + DAVINCI_MCASP_ACLKXCTL_REG, ACLKXPOL);
494                 mcasp_clr_bits(base + DAVINCI_MCASP_TXFMCTL_REG, FSXPOL);
495
496                 mcasp_clr_bits(base + DAVINCI_MCASP_ACLKRCTL_REG, ACLKRPOL);
497                 mcasp_clr_bits(base + DAVINCI_MCASP_RXFMCTL_REG, FSRPOL);
498                 break;
499
500         default:
501                 return -EINVAL;
502         }
503
504         return 0;
505 }
506
507 static int davinci_config_channel_size(struct davinci_audio_dev *dev,
508                                        int channel_size)
509 {
510         u32 fmt = 0;
511         u32 mask, rotate;
512
513         switch (channel_size) {
514         case DAVINCI_AUDIO_WORD_8:
515                 fmt = 0x03;
516                 rotate = 6;
517                 mask = 0x000000ff;
518                 break;
519
520         case DAVINCI_AUDIO_WORD_12:
521                 fmt = 0x05;
522                 rotate = 5;
523                 mask = 0x00000fff;
524                 break;
525
526         case DAVINCI_AUDIO_WORD_16:
527                 fmt = 0x07;
528                 rotate = 4;
529                 mask = 0x0000ffff;
530                 break;
531
532         case DAVINCI_AUDIO_WORD_20:
533                 fmt = 0x09;
534                 rotate = 3;
535                 mask = 0x000fffff;
536                 break;
537
538         case DAVINCI_AUDIO_WORD_24:
539                 fmt = 0x0B;
540                 rotate = 2;
541                 mask = 0x00ffffff;
542                 break;
543
544         case DAVINCI_AUDIO_WORD_28:
545                 fmt = 0x0D;
546                 rotate = 1;
547                 mask = 0x0fffffff;
548                 break;
549
550         case DAVINCI_AUDIO_WORD_32:
551                 fmt = 0x0F;
552                 rotate = 0;
553                 mask = 0xffffffff;
554                 break;
555
556         default:
557                 return -EINVAL;
558         }
559
560         mcasp_mod_bits(dev->base + DAVINCI_MCASP_RXFMT_REG,
561                                         RXSSZ(fmt), RXSSZ(0x0F));
562         mcasp_mod_bits(dev->base + DAVINCI_MCASP_TXFMT_REG,
563                                         TXSSZ(fmt), TXSSZ(0x0F));
564         mcasp_mod_bits(dev->base + DAVINCI_MCASP_TXFMT_REG, TXROT(rotate),
565                                                         TXROT(7));
566         mcasp_mod_bits(dev->base + DAVINCI_MCASP_RXFMT_REG, RXROT(rotate),
567                                                         RXROT(7));
568         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXMASK_REG, mask);
569         mcasp_set_reg(dev->base + DAVINCI_MCASP_RXMASK_REG, mask);
570
571         return 0;
572 }
573
574 static void davinci_hw_common_param(struct davinci_audio_dev *dev, int stream)
575 {
576         int i;
577         u8 tx_ser = 0;
578         u8 rx_ser = 0;
579
580         /* Default configuration */
581         mcasp_set_bits(dev->base + DAVINCI_MCASP_PWREMUMGT_REG, MCASP_SOFT);
582
583         /* All PINS as McASP */
584         mcasp_set_reg(dev->base + DAVINCI_MCASP_PFUNC_REG, 0x00000000);
585
586         if (stream == SNDRV_PCM_STREAM_PLAYBACK) {
587                 mcasp_set_reg(dev->base + DAVINCI_MCASP_TXSTAT_REG, 0xFFFFFFFF);
588                 mcasp_clr_bits(dev->base + DAVINCI_MCASP_XEVTCTL_REG,
589                                 TXDATADMADIS);
590         } else {
591                 mcasp_set_reg(dev->base + DAVINCI_MCASP_RXSTAT_REG, 0xFFFFFFFF);
592                 mcasp_clr_bits(dev->base + DAVINCI_MCASP_REVTCTL_REG,
593                                 RXDATADMADIS);
594         }
595
596         for (i = 0; i < dev->num_serializer; i++) {
597                 mcasp_set_bits(dev->base + DAVINCI_MCASP_XRSRCTL_REG(i),
598                                         dev->serial_dir[i]);
599                 if (dev->serial_dir[i] == TX_MODE) {
600                         mcasp_set_bits(dev->base + DAVINCI_MCASP_PDIR_REG,
601                                         AXR(i));
602                         tx_ser++;
603                 } else if (dev->serial_dir[i] == RX_MODE) {
604                         mcasp_clr_bits(dev->base + DAVINCI_MCASP_PDIR_REG,
605                                         AXR(i));
606                         rx_ser++;
607                 }
608         }
609
610         if (dev->txnumevt && stream == SNDRV_PCM_STREAM_PLAYBACK) {
611                 if (dev->txnumevt * tx_ser > 64)
612                         dev->txnumevt = 1;
613
614                 mcasp_mod_bits(dev->base + DAVINCI_MCASP_WFIFOCTL, tx_ser,
615                                                                 NUMDMA_MASK);
616                 mcasp_mod_bits(dev->base + DAVINCI_MCASP_WFIFOCTL,
617                                 ((dev->txnumevt * tx_ser) << 8), NUMEVT_MASK);
618         }
619
620         if (dev->rxnumevt && stream == SNDRV_PCM_STREAM_CAPTURE) {
621                 if (dev->rxnumevt * rx_ser > 64)
622                         dev->rxnumevt = 1;
623
624                 mcasp_mod_bits(dev->base + DAVINCI_MCASP_RFIFOCTL, rx_ser,
625                                                                 NUMDMA_MASK);
626                 mcasp_mod_bits(dev->base + DAVINCI_MCASP_RFIFOCTL,
627                                 ((dev->rxnumevt * rx_ser) << 8), NUMEVT_MASK);
628         }
629 }
630
631 static void davinci_hw_param(struct davinci_audio_dev *dev, int stream)
632 {
633         int i, active_slots;
634         u32 mask = 0;
635
636         active_slots = (dev->tdm_slots > 31) ? 32 : dev->tdm_slots;
637         for (i = 0; i < active_slots; i++)
638                 mask |= (1 << i);
639
640         mcasp_clr_bits(dev->base + DAVINCI_MCASP_ACLKXCTL_REG, TX_ASYNC);
641
642         if (stream == SNDRV_PCM_STREAM_PLAYBACK) {
643                 /* bit stream is MSB first  with no delay */
644                 /* DSP_B mode */
645                 mcasp_set_bits(dev->base + DAVINCI_MCASP_AHCLKXCTL_REG,
646                                 AHCLKXE);
647                 mcasp_set_reg(dev->base + DAVINCI_MCASP_TXTDM_REG, mask);
648                 mcasp_set_bits(dev->base + DAVINCI_MCASP_TXFMT_REG, TXORD);
649
650                 if ((dev->tdm_slots >= 2) && (dev->tdm_slots <= 32))
651                         mcasp_mod_bits(dev->base + DAVINCI_MCASP_TXFMCTL_REG,
652                                         FSXMOD(dev->tdm_slots), FSXMOD(0x1FF));
653                 else
654                         printk(KERN_ERR "playback tdm slot %d not supported\n",
655                                 dev->tdm_slots);
656
657                 mcasp_clr_bits(dev->base + DAVINCI_MCASP_TXFMCTL_REG, FSXDUR);
658         } else {
659                 /* bit stream is MSB first with no delay */
660                 /* DSP_B mode */
661                 mcasp_set_bits(dev->base + DAVINCI_MCASP_RXFMT_REG, RXORD);
662                 mcasp_set_bits(dev->base + DAVINCI_MCASP_AHCLKRCTL_REG,
663                                 AHCLKRE);
664                 mcasp_set_reg(dev->base + DAVINCI_MCASP_RXTDM_REG, mask);
665
666                 if ((dev->tdm_slots >= 2) && (dev->tdm_slots <= 32))
667                         mcasp_mod_bits(dev->base + DAVINCI_MCASP_RXFMCTL_REG,
668                                         FSRMOD(dev->tdm_slots), FSRMOD(0x1FF));
669                 else
670                         printk(KERN_ERR "capture tdm slot %d not supported\n",
671                                 dev->tdm_slots);
672
673                 mcasp_clr_bits(dev->base + DAVINCI_MCASP_RXFMCTL_REG, FSRDUR);
674         }
675 }
676
677 /* S/PDIF */
678 static void davinci_hw_dit_param(struct davinci_audio_dev *dev)
679 {
680         /* Set the PDIR for Serialiser as output */
681         mcasp_set_bits(dev->base + DAVINCI_MCASP_PDIR_REG, AFSX);
682
683         /* TXMASK for 24 bits */
684         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXMASK_REG, 0x00FFFFFF);
685
686         /* Set the TX format : 24 bit right rotation, 32 bit slot, Pad 0
687            and LSB first */
688         mcasp_set_bits(dev->base + DAVINCI_MCASP_TXFMT_REG,
689                                                 TXROT(6) | TXSSZ(15));
690
691         /* Set TX frame synch : DIT Mode, 1 bit width, internal, rising edge */
692         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXFMCTL_REG,
693                                                 AFSXE | FSXMOD(0x180));
694
695         /* Set the TX tdm : for all the slots */
696         mcasp_set_reg(dev->base + DAVINCI_MCASP_TXTDM_REG, 0xFFFFFFFF);
697
698         /* Set the TX clock controls : div = 1 and internal */
699         mcasp_set_bits(dev->base + DAVINCI_MCASP_ACLKXCTL_REG,
700                                                 ACLKXE | TX_ASYNC);
701
702         mcasp_clr_bits(dev->base + DAVINCI_MCASP_XEVTCTL_REG, TXDATADMADIS);
703
704         /* Only 44100 and 48000 are valid, both have the same setting */
705         mcasp_set_bits(dev->base + DAVINCI_MCASP_AHCLKXCTL_REG, AHCLKXDIV(3));
706
707         /* Enable the DIT */
708         mcasp_set_bits(dev->base + DAVINCI_MCASP_TXDITCTL_REG, DITEN);
709 }
710
711 static int davinci_mcasp_hw_params(struct snd_pcm_substream *substream,
712                                         struct snd_pcm_hw_params *params,
713                                         struct snd_soc_dai *cpu_dai)
714 {
715         struct davinci_audio_dev *dev = snd_soc_dai_get_drvdata(cpu_dai);
716         struct davinci_pcm_dma_params *dma_params =
717                                         &dev->dma_params[substream->stream];
718         int word_length;
719         u8 fifo_level;
720
721         davinci_hw_common_param(dev, substream->stream);
722         if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK)
723                 fifo_level = dev->txnumevt;
724         else
725                 fifo_level = dev->rxnumevt;
726
727         if (dev->op_mode == DAVINCI_MCASP_DIT_MODE)
728                 davinci_hw_dit_param(dev);
729         else
730                 davinci_hw_param(dev, substream->stream);
731
732         switch (params_format(params)) {
733         case SNDRV_PCM_FORMAT_S8:
734                 dma_params->data_type = 1;
735                 word_length = DAVINCI_AUDIO_WORD_8;
736                 break;
737
738         case SNDRV_PCM_FORMAT_S16_LE:
739                 dma_params->data_type = 2;
740                 word_length = DAVINCI_AUDIO_WORD_16;
741                 break;
742
743         case SNDRV_PCM_FORMAT_S32_LE:
744                 dma_params->data_type = 4;
745                 word_length = DAVINCI_AUDIO_WORD_32;
746                 break;
747
748         default:
749                 printk(KERN_WARNING "davinci-mcasp: unsupported PCM format");
750                 return -EINVAL;
751         }
752
753         if (dev->version == MCASP_VERSION_2 && !fifo_level)
754                 dma_params->acnt = 4;
755         else
756                 dma_params->acnt = dma_params->data_type;
757
758         dma_params->fifo_level = fifo_level;
759         davinci_config_channel_size(dev, word_length);
760
761         return 0;
762 }
763
764 static int davinci_mcasp_trigger(struct snd_pcm_substream *substream,
765                                      int cmd, struct snd_soc_dai *cpu_dai)
766 {
767         struct davinci_audio_dev *dev = snd_soc_dai_get_drvdata(cpu_dai);
768         int ret = 0;
769
770         switch (cmd) {
771         case SNDRV_PCM_TRIGGER_RESUME:
772         case SNDRV_PCM_TRIGGER_START:
773         case SNDRV_PCM_TRIGGER_PAUSE_RELEASE:
774                 if (!dev->clk_active) {
775                         clk_enable(dev->clk);
776                         dev->clk_active = 1;
777                 }
778                 davinci_mcasp_start(dev, substream->stream);
779                 break;
780
781         case SNDRV_PCM_TRIGGER_SUSPEND:
782                 davinci_mcasp_stop(dev, substream->stream);
783                 if (dev->clk_active) {
784                         clk_disable(dev->clk);
785                         dev->clk_active = 0;
786                 }
787
788                 break;
789
790         case SNDRV_PCM_TRIGGER_STOP:
791         case SNDRV_PCM_TRIGGER_PAUSE_PUSH:
792                 davinci_mcasp_stop(dev, substream->stream);
793                 break;
794
795         default:
796                 ret = -EINVAL;
797         }
798
799         return ret;
800 }
801
802 static int davinci_mcasp_startup(struct snd_pcm_substream *substream,
803                                  struct snd_soc_dai *dai)
804 {
805         struct davinci_audio_dev *dev = snd_soc_dai_get_drvdata(dai);
806
807         snd_soc_dai_set_dma_data(dai, substream, dev->dma_params);
808         return 0;
809 }
810
811 static struct snd_soc_dai_ops davinci_mcasp_dai_ops = {
812         .startup        = davinci_mcasp_startup,
813         .trigger        = davinci_mcasp_trigger,
814         .hw_params      = davinci_mcasp_hw_params,
815         .set_fmt        = davinci_mcasp_set_dai_fmt,
816
817 };
818
819 static struct snd_soc_dai_driver davinci_mcasp_dai[] = {
820         {
821                 .name           = "davinci-mcasp.0",
822                 .playback       = {
823                         .channels_min   = 2,
824                         .channels_max   = 2,
825                         .rates          = DAVINCI_MCASP_RATES,
826                         .formats        = SNDRV_PCM_FMTBIT_S8 |
827                                                 SNDRV_PCM_FMTBIT_S16_LE |
828                                                 SNDRV_PCM_FMTBIT_S32_LE,
829                 },
830                 .capture        = {
831                         .channels_min   = 2,
832                         .channels_max   = 2,
833                         .rates          = DAVINCI_MCASP_RATES,
834                         .formats        = SNDRV_PCM_FMTBIT_S8 |
835                                                 SNDRV_PCM_FMTBIT_S16_LE |
836                                                 SNDRV_PCM_FMTBIT_S32_LE,
837                 },
838                 .ops            = &davinci_mcasp_dai_ops,
839
840         },
841         {
842                 "davinci-mcasp.1",
843                 .playback       = {
844                         .channels_min   = 1,
845                         .channels_max   = 384,
846                         .rates          = DAVINCI_MCASP_RATES,
847                         .formats        = SNDRV_PCM_FMTBIT_S16_LE,
848                 },
849                 .ops            = &davinci_mcasp_dai_ops,
850         },
851
852 };
853
854 static int davinci_mcasp_probe(struct platform_device *pdev)
855 {
856         struct davinci_pcm_dma_params *dma_data;
857         struct resource *mem, *ioarea, *res;
858         struct snd_platform_data *pdata;
859         struct davinci_audio_dev *dev;
860         int ret = 0;
861
862         dev = kzalloc(sizeof(struct davinci_audio_dev), GFP_KERNEL);
863         if (!dev)
864                 return  -ENOMEM;
865
866         mem = platform_get_resource(pdev, IORESOURCE_MEM, 0);
867         if (!mem) {
868                 dev_err(&pdev->dev, "no mem resource?\n");
869                 ret = -ENODEV;
870                 goto err_release_data;
871         }
872
873         ioarea = request_mem_region(mem->start,
874                         resource_size(mem), pdev->name);
875         if (!ioarea) {
876                 dev_err(&pdev->dev, "Audio region already claimed\n");
877                 ret = -EBUSY;
878                 goto err_release_data;
879         }
880
881         pdata = pdev->dev.platform_data;
882         dev->clk = clk_get(&pdev->dev, NULL);
883         if (IS_ERR(dev->clk)) {
884                 ret = -ENODEV;
885                 goto err_release_region;
886         }
887
888         clk_enable(dev->clk);
889         dev->clk_active = 1;
890
891         dev->base = ioremap(mem->start, resource_size(mem));
892         if (!dev->base) {
893                 dev_err(&pdev->dev, "ioremap failed\n");
894                 ret = -ENOMEM;
895                 goto err_release_clk;
896         }
897
898         dev->op_mode = pdata->op_mode;
899         dev->tdm_slots = pdata->tdm_slots;
900         dev->num_serializer = pdata->num_serializer;
901         dev->serial_dir = pdata->serial_dir;
902         dev->codec_fmt = pdata->codec_fmt;
903         dev->version = pdata->version;
904         dev->txnumevt = pdata->txnumevt;
905         dev->rxnumevt = pdata->rxnumevt;
906
907         dma_data = &dev->dma_params[SNDRV_PCM_STREAM_PLAYBACK];
908         dma_data->asp_chan_q = pdata->asp_chan_q;
909         dma_data->ram_chan_q = pdata->ram_chan_q;
910         dma_data->dma_addr = (dma_addr_t) (pdata->tx_dma_offset +
911                                                         mem->start);
912
913         /* first TX, then RX */
914         res = platform_get_resource(pdev, IORESOURCE_DMA, 0);
915         if (!res) {
916                 dev_err(&pdev->dev, "no DMA resource\n");
917                 ret = -ENODEV;
918                 goto err_iounmap;
919         }
920
921         dma_data->channel = res->start;
922
923         dma_data = &dev->dma_params[SNDRV_PCM_STREAM_CAPTURE];
924         dma_data->asp_chan_q = pdata->asp_chan_q;
925         dma_data->ram_chan_q = pdata->ram_chan_q;
926         dma_data->dma_addr = (dma_addr_t)(pdata->rx_dma_offset +
927                                                         mem->start);
928
929         res = platform_get_resource(pdev, IORESOURCE_DMA, 1);
930         if (!res) {
931                 dev_err(&pdev->dev, "no DMA resource\n");
932                 ret = -ENODEV;
933                 goto err_iounmap;
934         }
935
936         dma_data->channel = res->start;
937         dev_set_drvdata(&pdev->dev, dev);
938         ret = snd_soc_register_dai(&pdev->dev, &davinci_mcasp_dai[pdata->op_mode]);
939
940         if (ret != 0)
941                 goto err_iounmap;
942         return 0;
943
944 err_iounmap:
945         iounmap(dev->base);
946 err_release_clk:
947         clk_disable(dev->clk);
948         clk_put(dev->clk);
949 err_release_region:
950         release_mem_region(mem->start, resource_size(mem));
951 err_release_data:
952         kfree(dev);
953
954         return ret;
955 }
956
957 static int davinci_mcasp_remove(struct platform_device *pdev)
958 {
959         struct davinci_audio_dev *dev = dev_get_drvdata(&pdev->dev);
960         struct resource *mem;
961
962         snd_soc_unregister_dai(&pdev->dev);
963         clk_disable(dev->clk);
964         clk_put(dev->clk);
965         dev->clk = NULL;
966
967         mem = platform_get_resource(pdev, IORESOURCE_MEM, 0);
968         release_mem_region(mem->start, resource_size(mem));
969
970         kfree(dev);
971
972         return 0;
973 }
974
975 static struct platform_driver davinci_mcasp_driver = {
976         .probe          = davinci_mcasp_probe,
977         .remove         = davinci_mcasp_remove,
978         .driver         = {
979                 .name   = "davinci-mcasp",
980                 .owner  = THIS_MODULE,
981         },
982 };
983
984 static int __init davinci_mcasp_init(void)
985 {
986         return platform_driver_register(&davinci_mcasp_driver);
987 }
988 module_init(davinci_mcasp_init);
989
990 static void __exit davinci_mcasp_exit(void)
991 {
992         platform_driver_unregister(&davinci_mcasp_driver);
993 }
994 module_exit(davinci_mcasp_exit);
995
996 MODULE_AUTHOR("Steve Chen");
997 MODULE_DESCRIPTION("TI DAVINCI McASP SoC Interface");
998 MODULE_LICENSE("GPL");
999