Merge git://git.kernel.org/pub/scm/linux/kernel/git/herbert/crypto-2.6
[pandora-kernel.git] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16 #ifndef LINUX_PCI_H
17 #define LINUX_PCI_H
18
19
20 #include <linux/mod_devicetable.h>
21
22 #include <linux/types.h>
23 #include <linux/init.h>
24 #include <linux/ioport.h>
25 #include <linux/list.h>
26 #include <linux/compiler.h>
27 #include <linux/errno.h>
28 #include <linux/kobject.h>
29 #include <linux/atomic.h>
30 #include <linux/device.h>
31 #include <linux/io.h>
32 #include <linux/irqreturn.h>
33 #include <uapi/linux/pci.h>
34
35 /* Include the ID list */
36 #include <linux/pci_ids.h>
37
38 /* pci_slot represents a physical slot */
39 struct pci_slot {
40         struct pci_bus *bus;            /* The bus this slot is on */
41         struct list_head list;          /* node in list of slots on this bus */
42         struct hotplug_slot *hotplug;   /* Hotplug info (migrate over time) */
43         unsigned char number;           /* PCI_SLOT(pci_dev->devfn) */
44         struct kobject kobj;
45 };
46
47 static inline const char *pci_slot_name(const struct pci_slot *slot)
48 {
49         return kobject_name(&slot->kobj);
50 }
51
52 /* File state for mmap()s on /proc/bus/pci/X/Y */
53 enum pci_mmap_state {
54         pci_mmap_io,
55         pci_mmap_mem
56 };
57
58 /* This defines the direction arg to the DMA mapping routines. */
59 #define PCI_DMA_BIDIRECTIONAL   0
60 #define PCI_DMA_TODEVICE        1
61 #define PCI_DMA_FROMDEVICE      2
62 #define PCI_DMA_NONE            3
63
64 /*
65  *  For PCI devices, the region numbers are assigned this way:
66  */
67 enum {
68         /* #0-5: standard PCI resources */
69         PCI_STD_RESOURCES,
70         PCI_STD_RESOURCE_END = 5,
71
72         /* #6: expansion ROM resource */
73         PCI_ROM_RESOURCE,
74
75         /* device specific resources */
76 #ifdef CONFIG_PCI_IOV
77         PCI_IOV_RESOURCES,
78         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
79 #endif
80
81         /* resources assigned to buses behind the bridge */
82 #define PCI_BRIDGE_RESOURCE_NUM 4
83
84         PCI_BRIDGE_RESOURCES,
85         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
86                                   PCI_BRIDGE_RESOURCE_NUM - 1,
87
88         /* total resources associated with a PCI device */
89         PCI_NUM_RESOURCES,
90
91         /* preserve this for compatibility */
92         DEVICE_COUNT_RESOURCE = PCI_NUM_RESOURCES,
93 };
94
95 typedef int __bitwise pci_power_t;
96
97 #define PCI_D0          ((pci_power_t __force) 0)
98 #define PCI_D1          ((pci_power_t __force) 1)
99 #define PCI_D2          ((pci_power_t __force) 2)
100 #define PCI_D3hot       ((pci_power_t __force) 3)
101 #define PCI_D3cold      ((pci_power_t __force) 4)
102 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
103 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
104
105 /* Remember to update this when the list above changes! */
106 extern const char *pci_power_names[];
107
108 static inline const char *pci_power_name(pci_power_t state)
109 {
110         return pci_power_names[1 + (int) state];
111 }
112
113 #define PCI_PM_D2_DELAY         200
114 #define PCI_PM_D3_WAIT          10
115 #define PCI_PM_D3COLD_WAIT      100
116 #define PCI_PM_BUS_WAIT         50
117
118 /** The pci_channel state describes connectivity between the CPU and
119  *  the pci device.  If some PCI bus between here and the pci device
120  *  has crashed or locked up, this info is reflected here.
121  */
122 typedef unsigned int __bitwise pci_channel_state_t;
123
124 enum pci_channel_state {
125         /* I/O channel is in normal state */
126         pci_channel_io_normal = (__force pci_channel_state_t) 1,
127
128         /* I/O to channel is blocked */
129         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
130
131         /* PCI card is dead */
132         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
133 };
134
135 typedef unsigned int __bitwise pcie_reset_state_t;
136
137 enum pcie_reset_state {
138         /* Reset is NOT asserted (Use to deassert reset) */
139         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
140
141         /* Use #PERST to reset PCI-E device */
142         pcie_warm_reset = (__force pcie_reset_state_t) 2,
143
144         /* Use PCI-E Hot Reset to reset device */
145         pcie_hot_reset = (__force pcie_reset_state_t) 3
146 };
147
148 typedef unsigned short __bitwise pci_dev_flags_t;
149 enum pci_dev_flags {
150         /* INTX_DISABLE in PCI_COMMAND register disables MSI
151          * generation too.
152          */
153         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) 1,
154         /* Device configuration is irrevocably lost if disabled into D3 */
155         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) 2,
156         /* Provide indication device is assigned by a Virtual Machine Manager */
157         PCI_DEV_FLAGS_ASSIGNED = (__force pci_dev_flags_t) 4,
158 };
159
160 enum pci_irq_reroute_variant {
161         INTEL_IRQ_REROUTE_VARIANT = 1,
162         MAX_IRQ_REROUTE_VARIANTS = 3
163 };
164
165 typedef unsigned short __bitwise pci_bus_flags_t;
166 enum pci_bus_flags {
167         PCI_BUS_FLAGS_NO_MSI   = (__force pci_bus_flags_t) 1,
168         PCI_BUS_FLAGS_NO_MMRBC = (__force pci_bus_flags_t) 2,
169 };
170
171 /* Based on the PCI Hotplug Spec, but some values are made up by us */
172 enum pci_bus_speed {
173         PCI_SPEED_33MHz                 = 0x00,
174         PCI_SPEED_66MHz                 = 0x01,
175         PCI_SPEED_66MHz_PCIX            = 0x02,
176         PCI_SPEED_100MHz_PCIX           = 0x03,
177         PCI_SPEED_133MHz_PCIX           = 0x04,
178         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
179         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
180         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
181         PCI_SPEED_66MHz_PCIX_266        = 0x09,
182         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
183         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
184         AGP_UNKNOWN                     = 0x0c,
185         AGP_1X                          = 0x0d,
186         AGP_2X                          = 0x0e,
187         AGP_4X                          = 0x0f,
188         AGP_8X                          = 0x10,
189         PCI_SPEED_66MHz_PCIX_533        = 0x11,
190         PCI_SPEED_100MHz_PCIX_533       = 0x12,
191         PCI_SPEED_133MHz_PCIX_533       = 0x13,
192         PCIE_SPEED_2_5GT                = 0x14,
193         PCIE_SPEED_5_0GT                = 0x15,
194         PCIE_SPEED_8_0GT                = 0x16,
195         PCI_SPEED_UNKNOWN               = 0xff,
196 };
197
198 struct pci_cap_saved_data {
199         char cap_nr;
200         unsigned int size;
201         u32 data[0];
202 };
203
204 struct pci_cap_saved_state {
205         struct hlist_node next;
206         struct pci_cap_saved_data cap;
207 };
208
209 struct pcie_link_state;
210 struct pci_vpd;
211 struct pci_sriov;
212 struct pci_ats;
213
214 /*
215  * The pci_dev structure is used to describe PCI devices.
216  */
217 struct pci_dev {
218         struct list_head bus_list;      /* node in per-bus list */
219         struct pci_bus  *bus;           /* bus this device is on */
220         struct pci_bus  *subordinate;   /* bus this device bridges to */
221
222         void            *sysdata;       /* hook for sys-specific extension */
223         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
224         struct pci_slot *slot;          /* Physical slot this device is in */
225
226         unsigned int    devfn;          /* encoded device & function index */
227         unsigned short  vendor;
228         unsigned short  device;
229         unsigned short  subsystem_vendor;
230         unsigned short  subsystem_device;
231         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
232         u8              revision;       /* PCI revision, low byte of class word */
233         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
234         u8              pcie_cap;       /* PCI-E capability offset */
235         u8              pcie_mpss:3;    /* PCI-E Max Payload Size Supported */
236         u8              rom_base_reg;   /* which config register controls the ROM */
237         u8              pin;            /* which interrupt pin this device uses */
238         u16             pcie_flags_reg; /* cached PCI-E Capabilities Register */
239
240         struct pci_driver *driver;      /* which driver has allocated this device */
241         u64             dma_mask;       /* Mask of the bits of bus address this
242                                            device implements.  Normally this is
243                                            0xffffffff.  You only need to change
244                                            this if your device has broken DMA
245                                            or supports 64-bit transfers.  */
246
247         struct device_dma_parameters dma_parms;
248
249         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
250                                            this is D0-D3, D0 being fully functional,
251                                            and D3 being off. */
252         int             pm_cap;         /* PM capability offset in the
253                                            configuration space */
254         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
255                                            can be generated */
256         unsigned int    pme_interrupt:1;
257         unsigned int    pme_poll:1;     /* Poll device's PME status bit */
258         unsigned int    d1_support:1;   /* Low power state D1 is supported */
259         unsigned int    d2_support:1;   /* Low power state D2 is supported */
260         unsigned int    no_d1d2:1;      /* D1 and D2 are forbidden */
261         unsigned int    no_d3cold:1;    /* D3cold is forbidden */
262         unsigned int    d3cold_allowed:1;       /* D3cold is allowed by user */
263         unsigned int    mmio_always_on:1;       /* disallow turning off io/mem
264                                                    decoding during bar sizing */
265         unsigned int    wakeup_prepared:1;
266         unsigned int    runtime_d3cold:1;       /* whether go through runtime
267                                                    D3cold, not set for devices
268                                                    powered on/off by the
269                                                    corresponding bridge */
270         unsigned int    d3_delay;       /* D3->D0 transition time in ms */
271         unsigned int    d3cold_delay;   /* D3cold->D0 transition time in ms */
272
273 #ifdef CONFIG_PCIEASPM
274         struct pcie_link_state  *link_state;    /* ASPM link state. */
275 #endif
276
277         pci_channel_state_t error_state;        /* current connectivity state */
278         struct  device  dev;            /* Generic device interface */
279
280         int             cfg_size;       /* Size of configuration space */
281
282         /*
283          * Instead of touching interrupt line and base address registers
284          * directly, use the values stored here. They might be different!
285          */
286         unsigned int    irq;
287         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
288
289         /* These fields are used by common fixups */
290         unsigned int    transparent:1;  /* Transparent PCI bridge */
291         unsigned int    multifunction:1;/* Part of multi-function device */
292         /* keep track of device state */
293         unsigned int    is_added:1;
294         unsigned int    is_busmaster:1; /* device is busmaster */
295         unsigned int    no_msi:1;       /* device may not use msi */
296         unsigned int    block_cfg_access:1;     /* config space access is blocked */
297         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
298         unsigned int    irq_reroute_variant:2;  /* device needs IRQ rerouting variant */
299         unsigned int    msi_enabled:1;
300         unsigned int    msix_enabled:1;
301         unsigned int    ari_enabled:1;  /* ARI forwarding */
302         unsigned int    is_managed:1;
303         unsigned int    is_pcie:1;      /* Obsolete. Will be removed.
304                                            Use pci_is_pcie() instead */
305         unsigned int    needs_freset:1; /* Dev requires fundamental reset */
306         unsigned int    state_saved:1;
307         unsigned int    is_physfn:1;
308         unsigned int    is_virtfn:1;
309         unsigned int    reset_fn:1;
310         unsigned int    is_hotplug_bridge:1;
311         unsigned int    __aer_firmware_first_valid:1;
312         unsigned int    __aer_firmware_first:1;
313         unsigned int    broken_intx_masking:1;
314         unsigned int    io_window_1k:1; /* Intel P2P bridge 1K I/O windows */
315         pci_dev_flags_t dev_flags;
316         atomic_t        enable_cnt;     /* pci_enable_device has been called */
317
318         u32             saved_config_space[16]; /* config space saved at suspend time */
319         struct hlist_head saved_cap_space;
320         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
321         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
322         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
323         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
324 #ifdef CONFIG_PCI_MSI
325         struct list_head msi_list;
326         struct kset *msi_kset;
327 #endif
328         struct pci_vpd *vpd;
329 #ifdef CONFIG_PCI_ATS
330         union {
331                 struct pci_sriov *sriov;        /* SR-IOV capability related */
332                 struct pci_dev *physfn; /* the PF this VF is associated with */
333         };
334         struct pci_ats  *ats;   /* Address Translation Service */
335 #endif
336         phys_addr_t rom; /* Physical address of ROM if it's not from the BAR */
337         size_t romlen; /* Length of ROM if it's not from the BAR */
338 };
339
340 static inline struct pci_dev *pci_physfn(struct pci_dev *dev)
341 {
342 #ifdef CONFIG_PCI_IOV
343         if (dev->is_virtfn)
344                 dev = dev->physfn;
345 #endif
346
347         return dev;
348 }
349
350 extern struct pci_dev *alloc_pci_dev(void);
351
352 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
353 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
354
355 static inline int pci_channel_offline(struct pci_dev *pdev)
356 {
357         return (pdev->error_state != pci_channel_io_normal);
358 }
359
360 extern struct resource busn_resource;
361
362 struct pci_host_bridge_window {
363         struct list_head list;
364         struct resource *res;           /* host bridge aperture (CPU address) */
365         resource_size_t offset;         /* bus address + offset = CPU address */
366 };
367
368 struct pci_host_bridge {
369         struct device dev;
370         struct pci_bus *bus;            /* root bus */
371         struct list_head windows;       /* pci_host_bridge_windows */
372         void (*release_fn)(struct pci_host_bridge *);
373         void *release_data;
374 };
375
376 #define to_pci_host_bridge(n) container_of(n, struct pci_host_bridge, dev)
377 void pci_set_host_bridge_release(struct pci_host_bridge *bridge,
378                      void (*release_fn)(struct pci_host_bridge *),
379                      void *release_data);
380
381 /*
382  * The first PCI_BRIDGE_RESOURCE_NUM PCI bus resources (those that correspond
383  * to P2P or CardBus bridge windows) go in a table.  Additional ones (for
384  * buses below host bridges or subtractive decode bridges) go in the list.
385  * Use pci_bus_for_each_resource() to iterate through all the resources.
386  */
387
388 /*
389  * PCI_SUBTRACTIVE_DECODE means the bridge forwards the window implicitly
390  * and there's no way to program the bridge with the details of the window.
391  * This does not apply to ACPI _CRS windows, even with the _DEC subtractive-
392  * decode bit set, because they are explicit and can be programmed with _SRS.
393  */
394 #define PCI_SUBTRACTIVE_DECODE  0x1
395
396 struct pci_bus_resource {
397         struct list_head list;
398         struct resource *res;
399         unsigned int flags;
400 };
401
402 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
403
404 struct pci_bus {
405         struct list_head node;          /* node in list of buses */
406         struct pci_bus  *parent;        /* parent bus this bridge is on */
407         struct list_head children;      /* list of child buses */
408         struct list_head devices;       /* list of devices on this bus */
409         struct pci_dev  *self;          /* bridge device as seen by parent */
410         struct list_head slots;         /* list of slots on this bus */
411         struct resource *resource[PCI_BRIDGE_RESOURCE_NUM];
412         struct list_head resources;     /* address space routed to this bus */
413         struct resource busn_res;       /* bus numbers routed to this bus */
414
415         struct pci_ops  *ops;           /* configuration access functions */
416         void            *sysdata;       /* hook for sys-specific extension */
417         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
418
419         unsigned char   number;         /* bus number */
420         unsigned char   primary;        /* number of primary bridge */
421         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
422         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
423
424         char            name[48];
425
426         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
427         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
428         struct device           *bridge;
429         struct device           dev;
430         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
431         struct bin_attribute    *legacy_mem; /* legacy mem */
432         unsigned int            is_added:1;
433 };
434
435 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
436 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
437
438 /*
439  * Returns true if the pci bus is root (behind host-pci bridge),
440  * false otherwise
441  */
442 static inline bool pci_is_root_bus(struct pci_bus *pbus)
443 {
444         return !(pbus->parent);
445 }
446
447 #ifdef CONFIG_PCI_MSI
448 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
449 {
450         return pci_dev->msi_enabled || pci_dev->msix_enabled;
451 }
452 #else
453 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
454 #endif
455
456 /*
457  * Error values that may be returned by PCI functions.
458  */
459 #define PCIBIOS_SUCCESSFUL              0x00
460 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
461 #define PCIBIOS_BAD_VENDOR_ID           0x83
462 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
463 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
464 #define PCIBIOS_SET_FAILED              0x88
465 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
466
467 /*
468  * Translate above to generic errno for passing back through non-pci.
469  */
470 static inline int pcibios_err_to_errno(int err)
471 {
472         if (err <= PCIBIOS_SUCCESSFUL)
473                 return err; /* Assume already errno */
474
475         switch (err) {
476         case PCIBIOS_FUNC_NOT_SUPPORTED:
477                 return -ENOENT;
478         case PCIBIOS_BAD_VENDOR_ID:
479                 return -EINVAL;
480         case PCIBIOS_DEVICE_NOT_FOUND:
481                 return -ENODEV;
482         case PCIBIOS_BAD_REGISTER_NUMBER:
483                 return -EFAULT;
484         case PCIBIOS_SET_FAILED:
485                 return -EIO;
486         case PCIBIOS_BUFFER_TOO_SMALL:
487                 return -ENOSPC;
488         }
489
490         return -ENOTTY;
491 }
492
493 /* Low-level architecture-dependent routines */
494
495 struct pci_ops {
496         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
497         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
498 };
499
500 /*
501  * ACPI needs to be able to access PCI config space before we've done a
502  * PCI bus scan and created pci_bus structures.
503  */
504 extern int raw_pci_read(unsigned int domain, unsigned int bus,
505                         unsigned int devfn, int reg, int len, u32 *val);
506 extern int raw_pci_write(unsigned int domain, unsigned int bus,
507                         unsigned int devfn, int reg, int len, u32 val);
508
509 struct pci_bus_region {
510         resource_size_t start;
511         resource_size_t end;
512 };
513
514 struct pci_dynids {
515         spinlock_t lock;            /* protects list, index */
516         struct list_head list;      /* for IDs added at runtime */
517 };
518
519 /* ---------------------------------------------------------------- */
520 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
521  *  a set of callbacks in struct pci_error_handlers, then that device driver
522  *  will be notified of PCI bus errors, and will be driven to recovery
523  *  when an error occurs.
524  */
525
526 typedef unsigned int __bitwise pci_ers_result_t;
527
528 enum pci_ers_result {
529         /* no result/none/not supported in device driver */
530         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
531
532         /* Device driver can recover without slot reset */
533         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
534
535         /* Device driver wants slot to be reset. */
536         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
537
538         /* Device has completely failed, is unrecoverable */
539         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
540
541         /* Device driver is fully recovered and operational */
542         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
543
544         /* No AER capabilities registered for the driver */
545         PCI_ERS_RESULT_NO_AER_DRIVER = (__force pci_ers_result_t) 6,
546 };
547
548 /* PCI bus error event callbacks */
549 struct pci_error_handlers {
550         /* PCI bus error detected on this device */
551         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
552                                            enum pci_channel_state error);
553
554         /* MMIO has been re-enabled, but not DMA */
555         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
556
557         /* PCI Express link has been reset */
558         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
559
560         /* PCI slot has been reset */
561         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
562
563         /* Device driver may resume normal operations */
564         void (*resume)(struct pci_dev *dev);
565 };
566
567 /* ---------------------------------------------------------------- */
568
569 struct module;
570 struct pci_driver {
571         struct list_head node;
572         const char *name;
573         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
574         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
575         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
576         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
577         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
578         int  (*resume_early) (struct pci_dev *dev);
579         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
580         void (*shutdown) (struct pci_dev *dev);
581         int (*sriov_configure) (struct pci_dev *dev, int num_vfs); /* PF pdev */
582         const struct pci_error_handlers *err_handler;
583         struct device_driver    driver;
584         struct pci_dynids dynids;
585 };
586
587 #define to_pci_driver(drv) container_of(drv, struct pci_driver, driver)
588
589 /**
590  * DEFINE_PCI_DEVICE_TABLE - macro used to describe a pci device table
591  * @_table: device table name
592  *
593  * This macro is used to create a struct pci_device_id array (a device table)
594  * in a generic manner.
595  */
596 #define DEFINE_PCI_DEVICE_TABLE(_table) \
597         const struct pci_device_id _table[]
598
599 /**
600  * PCI_DEVICE - macro used to describe a specific pci device
601  * @vend: the 16 bit PCI Vendor ID
602  * @dev: the 16 bit PCI Device ID
603  *
604  * This macro is used to create a struct pci_device_id that matches a
605  * specific device.  The subvendor and subdevice fields will be set to
606  * PCI_ANY_ID.
607  */
608 #define PCI_DEVICE(vend,dev) \
609         .vendor = (vend), .device = (dev), \
610         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
611
612 /**
613  * PCI_DEVICE_SUB - macro used to describe a specific pci device with subsystem
614  * @vend: the 16 bit PCI Vendor ID
615  * @dev: the 16 bit PCI Device ID
616  * @subvend: the 16 bit PCI Subvendor ID
617  * @subdev: the 16 bit PCI Subdevice ID
618  *
619  * This macro is used to create a struct pci_device_id that matches a
620  * specific device with subsystem information.
621  */
622 #define PCI_DEVICE_SUB(vend, dev, subvend, subdev) \
623         .vendor = (vend), .device = (dev), \
624         .subvendor = (subvend), .subdevice = (subdev)
625
626 /**
627  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
628  * @dev_class: the class, subclass, prog-if triple for this device
629  * @dev_class_mask: the class mask for this device
630  *
631  * This macro is used to create a struct pci_device_id that matches a
632  * specific PCI class.  The vendor, device, subvendor, and subdevice
633  * fields will be set to PCI_ANY_ID.
634  */
635 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
636         .class = (dev_class), .class_mask = (dev_class_mask), \
637         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
638         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
639
640 /**
641  * PCI_VDEVICE - macro used to describe a specific pci device in short form
642  * @vendor: the vendor name
643  * @device: the 16 bit PCI Device ID
644  *
645  * This macro is used to create a struct pci_device_id that matches a
646  * specific PCI device.  The subvendor, and subdevice fields will be set
647  * to PCI_ANY_ID. The macro allows the next field to follow as the device
648  * private data.
649  */
650
651 #define PCI_VDEVICE(vendor, device)             \
652         PCI_VENDOR_ID_##vendor, (device),       \
653         PCI_ANY_ID, PCI_ANY_ID, 0, 0
654
655 /* these external functions are only available when PCI support is enabled */
656 #ifdef CONFIG_PCI
657
658 extern void pcie_bus_configure_settings(struct pci_bus *bus, u8 smpss);
659
660 enum pcie_bus_config_types {
661         PCIE_BUS_TUNE_OFF,
662         PCIE_BUS_SAFE,
663         PCIE_BUS_PERFORMANCE,
664         PCIE_BUS_PEER2PEER,
665 };
666
667 extern enum pcie_bus_config_types pcie_bus_config;
668
669 extern struct bus_type pci_bus_type;
670
671 /* Do NOT directly access these two variables, unless you are arch specific pci
672  * code, or pci core code. */
673 extern struct list_head pci_root_buses; /* list of all known PCI buses */
674 /* Some device drivers need know if pci is initiated */
675 extern int no_pci_devices(void);
676
677 void pcibios_fixup_bus(struct pci_bus *);
678 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
679 /* Architecture specific versions may override this (weak) */
680 char *pcibios_setup(char *str);
681
682 /* Used only when drivers/pci/setup.c is used */
683 resource_size_t pcibios_align_resource(void *, const struct resource *,
684                                 resource_size_t,
685                                 resource_size_t);
686 void pcibios_update_irq(struct pci_dev *, int irq);
687
688 /* Weak but can be overriden by arch */
689 void pci_fixup_cardbus(struct pci_bus *);
690
691 /* Generic PCI functions used internally */
692
693 void pcibios_resource_to_bus(struct pci_dev *dev, struct pci_bus_region *region,
694                              struct resource *res);
695 void pcibios_bus_to_resource(struct pci_dev *dev, struct resource *res,
696                              struct pci_bus_region *region);
697 void pcibios_scan_specific_bus(int busn);
698 extern struct pci_bus *pci_find_bus(int domain, int busnr);
699 void pci_bus_add_devices(const struct pci_bus *bus);
700 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus,
701                                       struct pci_ops *ops, void *sysdata);
702 struct pci_bus *pci_scan_bus(int bus, struct pci_ops *ops, void *sysdata);
703 struct pci_bus *pci_create_root_bus(struct device *parent, int bus,
704                                     struct pci_ops *ops, void *sysdata,
705                                     struct list_head *resources);
706 int pci_bus_insert_busn_res(struct pci_bus *b, int bus, int busmax);
707 int pci_bus_update_busn_res_end(struct pci_bus *b, int busmax);
708 void pci_bus_release_busn_res(struct pci_bus *b);
709 struct pci_bus *pci_scan_root_bus(struct device *parent, int bus,
710                                              struct pci_ops *ops, void *sysdata,
711                                              struct list_head *resources);
712 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
713                                 int busnr);
714 void pcie_update_link_speed(struct pci_bus *bus, u16 link_status);
715 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
716                                  const char *name,
717                                  struct hotplug_slot *hotplug);
718 void pci_destroy_slot(struct pci_slot *slot);
719 void pci_renumber_slot(struct pci_slot *slot, int slot_nr);
720 int pci_scan_slot(struct pci_bus *bus, int devfn);
721 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
722 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
723 unsigned int pci_scan_child_bus(struct pci_bus *bus);
724 int __must_check pci_bus_add_device(struct pci_dev *dev);
725 void pci_read_bridge_bases(struct pci_bus *child);
726 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
727                                           struct resource *res);
728 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin);
729 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
730 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
731 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
732 extern void pci_dev_put(struct pci_dev *dev);
733 extern void pci_remove_bus(struct pci_bus *b);
734 extern void pci_stop_and_remove_bus_device(struct pci_dev *dev);
735 void pci_stop_root_bus(struct pci_bus *bus);
736 void pci_remove_root_bus(struct pci_bus *bus);
737 void pci_setup_cardbus(struct pci_bus *bus);
738 extern void pci_sort_breadthfirst(void);
739 #define dev_is_pci(d) ((d)->bus == &pci_bus_type)
740 #define dev_is_pf(d) ((dev_is_pci(d) ? to_pci_dev(d)->is_physfn : false))
741 #define dev_num_vf(d) ((dev_is_pci(d) ? pci_num_vf(to_pci_dev(d)) : 0))
742
743 /* Generic PCI functions exported to card drivers */
744
745 enum pci_lost_interrupt_reason {
746         PCI_LOST_IRQ_NO_INFORMATION = 0,
747         PCI_LOST_IRQ_DISABLE_MSI,
748         PCI_LOST_IRQ_DISABLE_MSIX,
749         PCI_LOST_IRQ_DISABLE_ACPI,
750 };
751 enum pci_lost_interrupt_reason pci_lost_interrupt(struct pci_dev *dev);
752 int pci_find_capability(struct pci_dev *dev, int cap);
753 int pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
754 int pci_find_ext_capability(struct pci_dev *dev, int cap);
755 int pci_find_next_ext_capability(struct pci_dev *dev, int pos, int cap);
756 int pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
757 int pci_find_next_ht_capability(struct pci_dev *dev, int pos, int ht_cap);
758 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
759
760 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
761                                 struct pci_dev *from);
762 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
763                                 unsigned int ss_vendor, unsigned int ss_device,
764                                 struct pci_dev *from);
765 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
766 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
767                                             unsigned int devfn);
768 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
769                                                    unsigned int devfn)
770 {
771         return pci_get_domain_bus_and_slot(0, bus, devfn);
772 }
773 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
774 int pci_dev_present(const struct pci_device_id *ids);
775
776 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
777                              int where, u8 *val);
778 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
779                              int where, u16 *val);
780 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
781                               int where, u32 *val);
782 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
783                               int where, u8 val);
784 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
785                               int where, u16 val);
786 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
787                                int where, u32 val);
788 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
789
790 static inline int pci_read_config_byte(const struct pci_dev *dev, int where, u8 *val)
791 {
792         return pci_bus_read_config_byte(dev->bus, dev->devfn, where, val);
793 }
794 static inline int pci_read_config_word(const struct pci_dev *dev, int where, u16 *val)
795 {
796         return pci_bus_read_config_word(dev->bus, dev->devfn, where, val);
797 }
798 static inline int pci_read_config_dword(const struct pci_dev *dev, int where,
799                                         u32 *val)
800 {
801         return pci_bus_read_config_dword(dev->bus, dev->devfn, where, val);
802 }
803 static inline int pci_write_config_byte(const struct pci_dev *dev, int where, u8 val)
804 {
805         return pci_bus_write_config_byte(dev->bus, dev->devfn, where, val);
806 }
807 static inline int pci_write_config_word(const struct pci_dev *dev, int where, u16 val)
808 {
809         return pci_bus_write_config_word(dev->bus, dev->devfn, where, val);
810 }
811 static inline int pci_write_config_dword(const struct pci_dev *dev, int where,
812                                          u32 val)
813 {
814         return pci_bus_write_config_dword(dev->bus, dev->devfn, where, val);
815 }
816
817 int pcie_capability_read_word(struct pci_dev *dev, int pos, u16 *val);
818 int pcie_capability_read_dword(struct pci_dev *dev, int pos, u32 *val);
819 int pcie_capability_write_word(struct pci_dev *dev, int pos, u16 val);
820 int pcie_capability_write_dword(struct pci_dev *dev, int pos, u32 val);
821 int pcie_capability_clear_and_set_word(struct pci_dev *dev, int pos,
822                                        u16 clear, u16 set);
823 int pcie_capability_clear_and_set_dword(struct pci_dev *dev, int pos,
824                                         u32 clear, u32 set);
825
826 static inline int pcie_capability_set_word(struct pci_dev *dev, int pos,
827                                            u16 set)
828 {
829         return pcie_capability_clear_and_set_word(dev, pos, 0, set);
830 }
831
832 static inline int pcie_capability_set_dword(struct pci_dev *dev, int pos,
833                                             u32 set)
834 {
835         return pcie_capability_clear_and_set_dword(dev, pos, 0, set);
836 }
837
838 static inline int pcie_capability_clear_word(struct pci_dev *dev, int pos,
839                                              u16 clear)
840 {
841         return pcie_capability_clear_and_set_word(dev, pos, clear, 0);
842 }
843
844 static inline int pcie_capability_clear_dword(struct pci_dev *dev, int pos,
845                                               u32 clear)
846 {
847         return pcie_capability_clear_and_set_dword(dev, pos, clear, 0);
848 }
849
850 /* user-space driven config access */
851 int pci_user_read_config_byte(struct pci_dev *dev, int where, u8 *val);
852 int pci_user_read_config_word(struct pci_dev *dev, int where, u16 *val);
853 int pci_user_read_config_dword(struct pci_dev *dev, int where, u32 *val);
854 int pci_user_write_config_byte(struct pci_dev *dev, int where, u8 val);
855 int pci_user_write_config_word(struct pci_dev *dev, int where, u16 val);
856 int pci_user_write_config_dword(struct pci_dev *dev, int where, u32 val);
857
858 int __must_check pci_enable_device(struct pci_dev *dev);
859 int __must_check pci_enable_device_io(struct pci_dev *dev);
860 int __must_check pci_enable_device_mem(struct pci_dev *dev);
861 int __must_check pci_reenable_device(struct pci_dev *);
862 int __must_check pcim_enable_device(struct pci_dev *pdev);
863 void pcim_pin_device(struct pci_dev *pdev);
864
865 static inline int pci_is_enabled(struct pci_dev *pdev)
866 {
867         return (atomic_read(&pdev->enable_cnt) > 0);
868 }
869
870 static inline int pci_is_managed(struct pci_dev *pdev)
871 {
872         return pdev->is_managed;
873 }
874
875 void pci_disable_device(struct pci_dev *dev);
876
877 extern unsigned int pcibios_max_latency;
878 void pci_set_master(struct pci_dev *dev);
879 void pci_clear_master(struct pci_dev *dev);
880
881 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
882 int pci_set_cacheline_size(struct pci_dev *dev);
883 #define HAVE_PCI_SET_MWI
884 int __must_check pci_set_mwi(struct pci_dev *dev);
885 int pci_try_set_mwi(struct pci_dev *dev);
886 void pci_clear_mwi(struct pci_dev *dev);
887 void pci_intx(struct pci_dev *dev, int enable);
888 bool pci_intx_mask_supported(struct pci_dev *dev);
889 bool pci_check_and_mask_intx(struct pci_dev *dev);
890 bool pci_check_and_unmask_intx(struct pci_dev *dev);
891 void pci_msi_off(struct pci_dev *dev);
892 int pci_set_dma_max_seg_size(struct pci_dev *dev, unsigned int size);
893 int pci_set_dma_seg_boundary(struct pci_dev *dev, unsigned long mask);
894 int pcix_get_max_mmrbc(struct pci_dev *dev);
895 int pcix_get_mmrbc(struct pci_dev *dev);
896 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
897 int pcie_get_readrq(struct pci_dev *dev);
898 int pcie_set_readrq(struct pci_dev *dev, int rq);
899 int pcie_get_mps(struct pci_dev *dev);
900 int pcie_set_mps(struct pci_dev *dev, int mps);
901 int __pci_reset_function(struct pci_dev *dev);
902 int __pci_reset_function_locked(struct pci_dev *dev);
903 int pci_reset_function(struct pci_dev *dev);
904 void pci_update_resource(struct pci_dev *dev, int resno);
905 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
906 int __must_check pci_reassign_resource(struct pci_dev *dev, int i, resource_size_t add_size, resource_size_t align);
907 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
908
909 /* ROM control related routines */
910 int pci_enable_rom(struct pci_dev *pdev);
911 void pci_disable_rom(struct pci_dev *pdev);
912 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
913 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
914 size_t pci_get_rom_size(struct pci_dev *pdev, void __iomem *rom, size_t size);
915
916 /* Power management related routines */
917 int pci_save_state(struct pci_dev *dev);
918 void pci_restore_state(struct pci_dev *dev);
919 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev);
920 int pci_load_saved_state(struct pci_dev *dev, struct pci_saved_state *state);
921 int pci_load_and_free_saved_state(struct pci_dev *dev,
922                                   struct pci_saved_state **state);
923 int __pci_complete_power_transition(struct pci_dev *dev, pci_power_t state);
924 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
925 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
926 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
927 void pci_pme_active(struct pci_dev *dev, bool enable);
928 int __pci_enable_wake(struct pci_dev *dev, pci_power_t state,
929                       bool runtime, bool enable);
930 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
931 pci_power_t pci_target_state(struct pci_dev *dev);
932 int pci_prepare_to_sleep(struct pci_dev *dev);
933 int pci_back_from_sleep(struct pci_dev *dev);
934 bool pci_dev_run_wake(struct pci_dev *dev);
935 bool pci_check_pme_status(struct pci_dev *dev);
936 void pci_pme_wakeup_bus(struct pci_bus *bus);
937
938 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
939                                   bool enable)
940 {
941         return __pci_enable_wake(dev, state, false, enable);
942 }
943
944 #define PCI_EXP_IDO_REQUEST     (1<<0)
945 #define PCI_EXP_IDO_COMPLETION  (1<<1)
946 void pci_enable_ido(struct pci_dev *dev, unsigned long type);
947 void pci_disable_ido(struct pci_dev *dev, unsigned long type);
948
949 enum pci_obff_signal_type {
950         PCI_EXP_OBFF_SIGNAL_L0 = 0,
951         PCI_EXP_OBFF_SIGNAL_ALWAYS = 1,
952 };
953 int pci_enable_obff(struct pci_dev *dev, enum pci_obff_signal_type);
954 void pci_disable_obff(struct pci_dev *dev);
955
956 int pci_enable_ltr(struct pci_dev *dev);
957 void pci_disable_ltr(struct pci_dev *dev);
958 int pci_set_ltr(struct pci_dev *dev, int snoop_lat_ns, int nosnoop_lat_ns);
959
960 /* For use by arch with custom probe code */
961 void set_pcie_port_type(struct pci_dev *pdev);
962 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
963
964 /* Functions for PCI Hotplug drivers to use */
965 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
966 unsigned int pci_rescan_bus_bridge_resize(struct pci_dev *bridge);
967 unsigned int pci_rescan_bus(struct pci_bus *bus);
968
969 /* Vital product data routines */
970 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
971 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
972 int pci_vpd_truncate(struct pci_dev *dev, size_t size);
973
974 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
975 resource_size_t pcibios_retrieve_fw_addr(struct pci_dev *dev, int idx);
976 void pci_bus_assign_resources(const struct pci_bus *bus);
977 void pci_bus_size_bridges(struct pci_bus *bus);
978 int pci_claim_resource(struct pci_dev *, int);
979 void pci_assign_unassigned_resources(void);
980 void pci_assign_unassigned_bridge_resources(struct pci_dev *bridge);
981 void pci_assign_unassigned_bus_resources(struct pci_bus *bus);
982 void pdev_enable_device(struct pci_dev *);
983 int pci_enable_resources(struct pci_dev *, int mask);
984 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
985                     int (*)(const struct pci_dev *, u8, u8));
986 #define HAVE_PCI_REQ_REGIONS    2
987 int __must_check pci_request_regions(struct pci_dev *, const char *);
988 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
989 void pci_release_regions(struct pci_dev *);
990 int __must_check pci_request_region(struct pci_dev *, int, const char *);
991 int __must_check pci_request_region_exclusive(struct pci_dev *, int, const char *);
992 void pci_release_region(struct pci_dev *, int);
993 int pci_request_selected_regions(struct pci_dev *, int, const char *);
994 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
995 void pci_release_selected_regions(struct pci_dev *, int);
996
997 /* drivers/pci/bus.c */
998 void pci_add_resource(struct list_head *resources, struct resource *res);
999 void pci_add_resource_offset(struct list_head *resources, struct resource *res,
1000                              resource_size_t offset);
1001 void pci_free_resource_list(struct list_head *resources);
1002 void pci_bus_add_resource(struct pci_bus *bus, struct resource *res, unsigned int flags);
1003 struct resource *pci_bus_resource_n(const struct pci_bus *bus, int n);
1004 void pci_bus_remove_resources(struct pci_bus *bus);
1005
1006 #define pci_bus_for_each_resource(bus, res, i)                          \
1007         for (i = 0;                                                     \
1008             (res = pci_bus_resource_n(bus, i)) || i < PCI_BRIDGE_RESOURCE_NUM; \
1009              i++)
1010
1011 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
1012                         struct resource *res, resource_size_t size,
1013                         resource_size_t align, resource_size_t min,
1014                         unsigned int type_mask,
1015                         resource_size_t (*alignf)(void *,
1016                                                   const struct resource *,
1017                                                   resource_size_t,
1018                                                   resource_size_t),
1019                         void *alignf_data);
1020 void pci_enable_bridges(struct pci_bus *bus);
1021
1022 /* Proper probing supporting hot-pluggable devices */
1023 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
1024                                        const char *mod_name);
1025
1026 /*
1027  * pci_register_driver must be a macro so that KBUILD_MODNAME can be expanded
1028  */
1029 #define pci_register_driver(driver)             \
1030         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
1031
1032 void pci_unregister_driver(struct pci_driver *dev);
1033
1034 /**
1035  * module_pci_driver() - Helper macro for registering a PCI driver
1036  * @__pci_driver: pci_driver struct
1037  *
1038  * Helper macro for PCI drivers which do not do anything special in module
1039  * init/exit. This eliminates a lot of boilerplate. Each module may only
1040  * use this macro once, and calling it replaces module_init() and module_exit()
1041  */
1042 #define module_pci_driver(__pci_driver) \
1043         module_driver(__pci_driver, pci_register_driver, \
1044                        pci_unregister_driver)
1045
1046 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
1047 int pci_add_dynid(struct pci_driver *drv,
1048                   unsigned int vendor, unsigned int device,
1049                   unsigned int subvendor, unsigned int subdevice,
1050                   unsigned int class, unsigned int class_mask,
1051                   unsigned long driver_data);
1052 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
1053                                          struct pci_dev *dev);
1054 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
1055                     int pass);
1056
1057 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
1058                   void *userdata);
1059 int pci_cfg_space_size_ext(struct pci_dev *dev);
1060 int pci_cfg_space_size(struct pci_dev *dev);
1061 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
1062 void pci_setup_bridge(struct pci_bus *bus);
1063 resource_size_t pcibios_window_alignment(struct pci_bus *bus,
1064                                          unsigned long type);
1065
1066 #define PCI_VGA_STATE_CHANGE_BRIDGE (1 << 0)
1067 #define PCI_VGA_STATE_CHANGE_DECODES (1 << 1)
1068
1069 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
1070                       unsigned int command_bits, u32 flags);
1071 /* kmem_cache style wrapper around pci_alloc_consistent() */
1072
1073 #include <linux/pci-dma.h>
1074 #include <linux/dmapool.h>
1075
1076 #define pci_pool dma_pool
1077 #define pci_pool_create(name, pdev, size, align, allocation) \
1078                 dma_pool_create(name, &pdev->dev, size, align, allocation)
1079 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
1080 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
1081 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
1082
1083 enum pci_dma_burst_strategy {
1084         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
1085                                    strategy_parameter is N/A */
1086         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
1087                                    byte boundaries */
1088         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
1089                                    strategy_parameter byte boundaries */
1090 };
1091
1092 struct msix_entry {
1093         u32     vector; /* kernel uses to write allocated vector */
1094         u16     entry;  /* driver uses to specify entry, OS writes */
1095 };
1096
1097
1098 #ifndef CONFIG_PCI_MSI
1099 static inline int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec)
1100 {
1101         return -1;
1102 }
1103
1104 static inline int
1105 pci_enable_msi_block_auto(struct pci_dev *dev, unsigned int *maxvec)
1106 {
1107         return -1;
1108 }
1109
1110 static inline void pci_msi_shutdown(struct pci_dev *dev)
1111 { }
1112 static inline void pci_disable_msi(struct pci_dev *dev)
1113 { }
1114
1115 static inline int pci_msix_table_size(struct pci_dev *dev)
1116 {
1117         return 0;
1118 }
1119 static inline int pci_enable_msix(struct pci_dev *dev,
1120                                   struct msix_entry *entries, int nvec)
1121 {
1122         return -1;
1123 }
1124
1125 static inline void pci_msix_shutdown(struct pci_dev *dev)
1126 { }
1127 static inline void pci_disable_msix(struct pci_dev *dev)
1128 { }
1129
1130 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev)
1131 { }
1132
1133 static inline void pci_restore_msi_state(struct pci_dev *dev)
1134 { }
1135 static inline int pci_msi_enabled(void)
1136 {
1137         return 0;
1138 }
1139 #else
1140 extern int pci_enable_msi_block(struct pci_dev *dev, unsigned int nvec);
1141 extern int pci_enable_msi_block_auto(struct pci_dev *dev, unsigned int *maxvec);
1142 extern void pci_msi_shutdown(struct pci_dev *dev);
1143 extern void pci_disable_msi(struct pci_dev *dev);
1144 extern int pci_msix_table_size(struct pci_dev *dev);
1145 extern int pci_enable_msix(struct pci_dev *dev,
1146         struct msix_entry *entries, int nvec);
1147 extern void pci_msix_shutdown(struct pci_dev *dev);
1148 extern void pci_disable_msix(struct pci_dev *dev);
1149 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
1150 extern void pci_restore_msi_state(struct pci_dev *dev);
1151 extern int pci_msi_enabled(void);
1152 #endif
1153
1154 #ifdef CONFIG_PCIEPORTBUS
1155 extern bool pcie_ports_disabled;
1156 extern bool pcie_ports_auto;
1157 #else
1158 #define pcie_ports_disabled     true
1159 #define pcie_ports_auto         false
1160 #endif
1161
1162 #ifndef CONFIG_PCIEASPM
1163 static inline int pcie_aspm_enabled(void) { return 0; }
1164 static inline bool pcie_aspm_support_enabled(void) { return false; }
1165 #else
1166 extern int pcie_aspm_enabled(void);
1167 extern bool pcie_aspm_support_enabled(void);
1168 #endif
1169
1170 #ifdef CONFIG_PCIEAER
1171 void pci_no_aer(void);
1172 bool pci_aer_available(void);
1173 #else
1174 static inline void pci_no_aer(void) { }
1175 static inline bool pci_aer_available(void) { return false; }
1176 #endif
1177
1178 #ifndef CONFIG_PCIE_ECRC
1179 static inline void pcie_set_ecrc_checking(struct pci_dev *dev)
1180 {
1181         return;
1182 }
1183 static inline void pcie_ecrc_get_policy(char *str) {};
1184 #else
1185 extern void pcie_set_ecrc_checking(struct pci_dev *dev);
1186 extern void pcie_ecrc_get_policy(char *str);
1187 #endif
1188
1189 #define pci_enable_msi(pdev)    pci_enable_msi_block(pdev, 1)
1190
1191 #ifdef CONFIG_HT_IRQ
1192 /* The functions a driver should call */
1193 int  ht_create_irq(struct pci_dev *dev, int idx);
1194 void ht_destroy_irq(unsigned int irq);
1195 #endif /* CONFIG_HT_IRQ */
1196
1197 extern void pci_cfg_access_lock(struct pci_dev *dev);
1198 extern bool pci_cfg_access_trylock(struct pci_dev *dev);
1199 extern void pci_cfg_access_unlock(struct pci_dev *dev);
1200
1201 /*
1202  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
1203  * a PCI domain is defined to be a set of PCI busses which share
1204  * configuration space.
1205  */
1206 #ifdef CONFIG_PCI_DOMAINS
1207 extern int pci_domains_supported;
1208 #else
1209 enum { pci_domains_supported = 0 };
1210 static inline int pci_domain_nr(struct pci_bus *bus)
1211 {
1212         return 0;
1213 }
1214
1215 static inline int pci_proc_domain(struct pci_bus *bus)
1216 {
1217         return 0;
1218 }
1219 #endif /* CONFIG_PCI_DOMAINS */
1220
1221 /* some architectures require additional setup to direct VGA traffic */
1222 typedef int (*arch_set_vga_state_t)(struct pci_dev *pdev, bool decode,
1223                       unsigned int command_bits, u32 flags);
1224 extern void pci_register_set_vga_state(arch_set_vga_state_t func);
1225
1226 #else /* CONFIG_PCI is not enabled */
1227
1228 /*
1229  *  If the system does not have PCI, clearly these return errors.  Define
1230  *  these as simple inline functions to avoid hair in drivers.
1231  */
1232
1233 #define _PCI_NOP(o, s, t) \
1234         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1235                                                 int where, t val) \
1236                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1237
1238 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1239                                 _PCI_NOP(o, word, u16 x) \
1240                                 _PCI_NOP(o, dword, u32 x)
1241 _PCI_NOP_ALL(read, *)
1242 _PCI_NOP_ALL(write,)
1243
1244 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1245                                              unsigned int device,
1246                                              struct pci_dev *from)
1247 {
1248         return NULL;
1249 }
1250
1251 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1252                                              unsigned int device,
1253                                              unsigned int ss_vendor,
1254                                              unsigned int ss_device,
1255                                              struct pci_dev *from)
1256 {
1257         return NULL;
1258 }
1259
1260 static inline struct pci_dev *pci_get_class(unsigned int class,
1261                                             struct pci_dev *from)
1262 {
1263         return NULL;
1264 }
1265
1266 #define pci_dev_present(ids)    (0)
1267 #define no_pci_devices()        (1)
1268 #define pci_dev_put(dev)        do { } while (0)
1269
1270 static inline void pci_set_master(struct pci_dev *dev)
1271 { }
1272
1273 static inline int pci_enable_device(struct pci_dev *dev)
1274 {
1275         return -EIO;
1276 }
1277
1278 static inline void pci_disable_device(struct pci_dev *dev)
1279 { }
1280
1281 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask)
1282 {
1283         return -EIO;
1284 }
1285
1286 static inline int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
1287 {
1288         return -EIO;
1289 }
1290
1291 static inline int pci_set_dma_max_seg_size(struct pci_dev *dev,
1292                                         unsigned int size)
1293 {
1294         return -EIO;
1295 }
1296
1297 static inline int pci_set_dma_seg_boundary(struct pci_dev *dev,
1298                                         unsigned long mask)
1299 {
1300         return -EIO;
1301 }
1302
1303 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1304 {
1305         return -EBUSY;
1306 }
1307
1308 static inline int __pci_register_driver(struct pci_driver *drv,
1309                                         struct module *owner)
1310 {
1311         return 0;
1312 }
1313
1314 static inline int pci_register_driver(struct pci_driver *drv)
1315 {
1316         return 0;
1317 }
1318
1319 static inline void pci_unregister_driver(struct pci_driver *drv)
1320 { }
1321
1322 static inline int pci_find_capability(struct pci_dev *dev, int cap)
1323 {
1324         return 0;
1325 }
1326
1327 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1328                                            int cap)
1329 {
1330         return 0;
1331 }
1332
1333 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1334 {
1335         return 0;
1336 }
1337
1338 /* Power management related routines */
1339 static inline int pci_save_state(struct pci_dev *dev)
1340 {
1341         return 0;
1342 }
1343
1344 static inline void pci_restore_state(struct pci_dev *dev)
1345 { }
1346
1347 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1348 {
1349         return 0;
1350 }
1351
1352 static inline int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1353 {
1354         return 0;
1355 }
1356
1357 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1358                                            pm_message_t state)
1359 {
1360         return PCI_D0;
1361 }
1362
1363 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1364                                   int enable)
1365 {
1366         return 0;
1367 }
1368
1369 static inline void pci_enable_ido(struct pci_dev *dev, unsigned long type)
1370 {
1371 }
1372
1373 static inline void pci_disable_ido(struct pci_dev *dev, unsigned long type)
1374 {
1375 }
1376
1377 static inline int pci_enable_obff(struct pci_dev *dev, unsigned long type)
1378 {
1379         return 0;
1380 }
1381
1382 static inline void pci_disable_obff(struct pci_dev *dev)
1383 {
1384 }
1385
1386 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1387 {
1388         return -EIO;
1389 }
1390
1391 static inline void pci_release_regions(struct pci_dev *dev)
1392 { }
1393
1394 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
1395
1396 static inline void pci_block_cfg_access(struct pci_dev *dev)
1397 { }
1398
1399 static inline int pci_block_cfg_access_in_atomic(struct pci_dev *dev)
1400 { return 0; }
1401
1402 static inline void pci_unblock_cfg_access(struct pci_dev *dev)
1403 { }
1404
1405 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1406 { return NULL; }
1407
1408 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1409                                                 unsigned int devfn)
1410 { return NULL; }
1411
1412 static inline struct pci_dev *pci_get_bus_and_slot(unsigned int bus,
1413                                                 unsigned int devfn)
1414 { return NULL; }
1415
1416 static inline int pci_domain_nr(struct pci_bus *bus)
1417 { return 0; }
1418
1419 static inline struct pci_dev *pci_dev_get(struct pci_dev *dev)
1420 { return NULL; }
1421
1422 #define dev_is_pci(d) (false)
1423 #define dev_is_pf(d) (false)
1424 #define dev_num_vf(d) (0)
1425 #endif /* CONFIG_PCI */
1426
1427 /* Include architecture-dependent settings and functions */
1428
1429 #include <asm/pci.h>
1430
1431 #ifndef PCIBIOS_MAX_MEM_32
1432 #define PCIBIOS_MAX_MEM_32 (-1)
1433 #endif
1434
1435 /* these helpers provide future and backwards compatibility
1436  * for accessing popular PCI BAR info */
1437 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1438 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1439 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1440 #define pci_resource_len(dev,bar) \
1441         ((pci_resource_start((dev), (bar)) == 0 &&      \
1442           pci_resource_end((dev), (bar)) ==             \
1443           pci_resource_start((dev), (bar))) ? 0 :       \
1444                                                         \
1445          (pci_resource_end((dev), (bar)) -              \
1446           pci_resource_start((dev), (bar)) + 1))
1447
1448 /* Similar to the helpers above, these manipulate per-pci_dev
1449  * driver-specific data.  They are really just a wrapper around
1450  * the generic device structure functions of these calls.
1451  */
1452 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1453 {
1454         return dev_get_drvdata(&pdev->dev);
1455 }
1456
1457 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1458 {
1459         dev_set_drvdata(&pdev->dev, data);
1460 }
1461
1462 /* If you want to know what to call your pci_dev, ask this function.
1463  * Again, it's a wrapper around the generic device.
1464  */
1465 static inline const char *pci_name(const struct pci_dev *pdev)
1466 {
1467         return dev_name(&pdev->dev);
1468 }
1469
1470
1471 /* Some archs don't want to expose struct resource to userland as-is
1472  * in sysfs and /proc
1473  */
1474 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
1475 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
1476                 const struct resource *rsrc, resource_size_t *start,
1477                 resource_size_t *end)
1478 {
1479         *start = rsrc->start;
1480         *end = rsrc->end;
1481 }
1482 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
1483
1484
1485 /*
1486  *  The world is not perfect and supplies us with broken PCI devices.
1487  *  For at least a part of these bugs we need a work-around, so both
1488  *  generic (drivers/pci/quirks.c) and per-architecture code can define
1489  *  fixup hooks to be called for particular buggy devices.
1490  */
1491
1492 struct pci_fixup {
1493         u16 vendor;             /* You can use PCI_ANY_ID here of course */
1494         u16 device;             /* You can use PCI_ANY_ID here of course */
1495         u32 class;              /* You can use PCI_ANY_ID here too */
1496         unsigned int class_shift;       /* should be 0, 8, 16 */
1497         void (*hook)(struct pci_dev *dev);
1498 };
1499
1500 enum pci_fixup_pass {
1501         pci_fixup_early,        /* Before probing BARs */
1502         pci_fixup_header,       /* After reading configuration header */
1503         pci_fixup_final,        /* Final phase of device fixups */
1504         pci_fixup_enable,       /* pci_enable_device() time */
1505         pci_fixup_resume,       /* pci_device_resume() */
1506         pci_fixup_suspend,      /* pci_device_suspend */
1507         pci_fixup_resume_early, /* pci_device_resume_early() */
1508 };
1509
1510 /* Anonymous variables would be nice... */
1511 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, class, \
1512                                   class_shift, hook)                    \
1513         static const struct pci_fixup __pci_fixup_##name __used         \
1514         __attribute__((__section__(#section), aligned((sizeof(void *)))))    \
1515                 = { vendor, device, class, class_shift, hook };
1516
1517 #define DECLARE_PCI_FIXUP_CLASS_EARLY(vendor, device, class,            \
1518                                          class_shift, hook)             \
1519         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1520                 vendor##device##hook, vendor, device, class, class_shift, hook)
1521 #define DECLARE_PCI_FIXUP_CLASS_HEADER(vendor, device, class,           \
1522                                          class_shift, hook)             \
1523         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1524                 vendor##device##hook, vendor, device, class, class_shift, hook)
1525 #define DECLARE_PCI_FIXUP_CLASS_FINAL(vendor, device, class,            \
1526                                          class_shift, hook)             \
1527         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1528                 vendor##device##hook, vendor, device, class, class_shift, hook)
1529 #define DECLARE_PCI_FIXUP_CLASS_ENABLE(vendor, device, class,           \
1530                                          class_shift, hook)             \
1531         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1532                 vendor##device##hook, vendor, device, class, class_shift, hook)
1533 #define DECLARE_PCI_FIXUP_CLASS_RESUME(vendor, device, class,           \
1534                                          class_shift, hook)             \
1535         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1536                 resume##vendor##device##hook, vendor, device, class,    \
1537                 class_shift, hook)
1538 #define DECLARE_PCI_FIXUP_CLASS_RESUME_EARLY(vendor, device, class,     \
1539                                          class_shift, hook)             \
1540         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1541                 resume_early##vendor##device##hook, vendor, device,     \
1542                 class, class_shift, hook)
1543 #define DECLARE_PCI_FIXUP_CLASS_SUSPEND(vendor, device, class,          \
1544                                          class_shift, hook)             \
1545         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1546                 suspend##vendor##device##hook, vendor, device, class,   \
1547                 class_shift, hook)
1548
1549 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
1550         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
1551                 vendor##device##hook, vendor, device, PCI_ANY_ID, 0, hook)
1552 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
1553         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
1554                 vendor##device##hook, vendor, device, PCI_ANY_ID, 0, hook)
1555 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
1556         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
1557                 vendor##device##hook, vendor, device, PCI_ANY_ID, 0, hook)
1558 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
1559         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
1560                 vendor##device##hook, vendor, device, PCI_ANY_ID, 0, hook)
1561 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
1562         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
1563                 resume##vendor##device##hook, vendor, device,           \
1564                 PCI_ANY_ID, 0, hook)
1565 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
1566         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
1567                 resume_early##vendor##device##hook, vendor, device,     \
1568                 PCI_ANY_ID, 0, hook)
1569 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
1570         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
1571                 suspend##vendor##device##hook, vendor, device,          \
1572                 PCI_ANY_ID, 0, hook)
1573
1574 #ifdef CONFIG_PCI_QUIRKS
1575 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
1576 struct pci_dev *pci_get_dma_source(struct pci_dev *dev);
1577 int pci_dev_specific_acs_enabled(struct pci_dev *dev, u16 acs_flags);
1578 #else
1579 static inline void pci_fixup_device(enum pci_fixup_pass pass,
1580                                     struct pci_dev *dev) {}
1581 static inline struct pci_dev *pci_get_dma_source(struct pci_dev *dev)
1582 {
1583         return pci_dev_get(dev);
1584 }
1585 static inline int pci_dev_specific_acs_enabled(struct pci_dev *dev,
1586                                                u16 acs_flags)
1587 {
1588         return -ENOTTY;
1589 }
1590 #endif
1591
1592 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
1593 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
1594 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
1595 int pcim_iomap_regions(struct pci_dev *pdev, int mask, const char *name);
1596 int pcim_iomap_regions_request_all(struct pci_dev *pdev, int mask,
1597                                    const char *name);
1598 void pcim_iounmap_regions(struct pci_dev *pdev, int mask);
1599
1600 extern int pci_pci_problems;
1601 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
1602 #define PCIPCI_TRITON           2
1603 #define PCIPCI_NATOMA           4
1604 #define PCIPCI_VIAETBF          8
1605 #define PCIPCI_VSFX             16
1606 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
1607 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
1608
1609 extern unsigned long pci_cardbus_io_size;
1610 extern unsigned long pci_cardbus_mem_size;
1611 extern u8 pci_dfl_cache_line_size;
1612 extern u8 pci_cache_line_size;
1613
1614 extern unsigned long pci_hotplug_io_size;
1615 extern unsigned long pci_hotplug_mem_size;
1616
1617 /* Architecture specific versions may override these (weak) */
1618 int pcibios_add_platform_entries(struct pci_dev *dev);
1619 void pcibios_disable_device(struct pci_dev *dev);
1620 void pcibios_set_master(struct pci_dev *dev);
1621 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
1622                                  enum pcie_reset_state state);
1623 int pcibios_add_device(struct pci_dev *dev);
1624
1625 #ifdef CONFIG_PCI_MMCONFIG
1626 extern void __init pci_mmcfg_early_init(void);
1627 extern void __init pci_mmcfg_late_init(void);
1628 #else
1629 static inline void pci_mmcfg_early_init(void) { }
1630 static inline void pci_mmcfg_late_init(void) { }
1631 #endif
1632
1633 int pci_ext_cfg_avail(void);
1634
1635 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
1636
1637 #ifdef CONFIG_PCI_IOV
1638 extern int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
1639 extern void pci_disable_sriov(struct pci_dev *dev);
1640 extern irqreturn_t pci_sriov_migration(struct pci_dev *dev);
1641 extern int pci_num_vf(struct pci_dev *dev);
1642 extern int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs);
1643 extern int pci_sriov_get_totalvfs(struct pci_dev *dev);
1644 #else
1645 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
1646 {
1647         return -ENODEV;
1648 }
1649 static inline void pci_disable_sriov(struct pci_dev *dev)
1650 {
1651 }
1652 static inline irqreturn_t pci_sriov_migration(struct pci_dev *dev)
1653 {
1654         return IRQ_NONE;
1655 }
1656 static inline int pci_num_vf(struct pci_dev *dev)
1657 {
1658         return 0;
1659 }
1660 static inline int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs)
1661 {
1662         return 0;
1663 }
1664 static inline int pci_sriov_get_totalvfs(struct pci_dev *dev)
1665 {
1666         return 0;
1667 }
1668 #endif
1669
1670 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
1671 extern void pci_hp_create_module_link(struct pci_slot *pci_slot);
1672 extern void pci_hp_remove_module_link(struct pci_slot *pci_slot);
1673 #endif
1674
1675 /**
1676  * pci_pcie_cap - get the saved PCIe capability offset
1677  * @dev: PCI device
1678  *
1679  * PCIe capability offset is calculated at PCI device initialization
1680  * time and saved in the data structure. This function returns saved
1681  * PCIe capability offset. Using this instead of pci_find_capability()
1682  * reduces unnecessary search in the PCI configuration space. If you
1683  * need to calculate PCIe capability offset from raw device for some
1684  * reasons, please use pci_find_capability() instead.
1685  */
1686 static inline int pci_pcie_cap(struct pci_dev *dev)
1687 {
1688         return dev->pcie_cap;
1689 }
1690
1691 /**
1692  * pci_is_pcie - check if the PCI device is PCI Express capable
1693  * @dev: PCI device
1694  *
1695  * Retrun true if the PCI device is PCI Express capable, false otherwise.
1696  */
1697 static inline bool pci_is_pcie(struct pci_dev *dev)
1698 {
1699         return !!pci_pcie_cap(dev);
1700 }
1701
1702 /**
1703  * pci_pcie_type - get the PCIe device/port type
1704  * @dev: PCI device
1705  */
1706 static inline int pci_pcie_type(const struct pci_dev *dev)
1707 {
1708         return (dev->pcie_flags_reg & PCI_EXP_FLAGS_TYPE) >> 4;
1709 }
1710
1711 void pci_request_acs(void);
1712 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags);
1713 bool pci_acs_path_enabled(struct pci_dev *start,
1714                           struct pci_dev *end, u16 acs_flags);
1715
1716 #define PCI_VPD_LRDT                    0x80    /* Large Resource Data Type */
1717 #define PCI_VPD_LRDT_ID(x)              (x | PCI_VPD_LRDT)
1718
1719 /* Large Resource Data Type Tag Item Names */
1720 #define PCI_VPD_LTIN_ID_STRING          0x02    /* Identifier String */
1721 #define PCI_VPD_LTIN_RO_DATA            0x10    /* Read-Only Data */
1722 #define PCI_VPD_LTIN_RW_DATA            0x11    /* Read-Write Data */
1723
1724 #define PCI_VPD_LRDT_ID_STRING          PCI_VPD_LRDT_ID(PCI_VPD_LTIN_ID_STRING)
1725 #define PCI_VPD_LRDT_RO_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RO_DATA)
1726 #define PCI_VPD_LRDT_RW_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RW_DATA)
1727
1728 /* Small Resource Data Type Tag Item Names */
1729 #define PCI_VPD_STIN_END                0x78    /* End */
1730
1731 #define PCI_VPD_SRDT_END                PCI_VPD_STIN_END
1732
1733 #define PCI_VPD_SRDT_TIN_MASK           0x78
1734 #define PCI_VPD_SRDT_LEN_MASK           0x07
1735
1736 #define PCI_VPD_LRDT_TAG_SIZE           3
1737 #define PCI_VPD_SRDT_TAG_SIZE           1
1738
1739 #define PCI_VPD_INFO_FLD_HDR_SIZE       3
1740
1741 #define PCI_VPD_RO_KEYWORD_PARTNO       "PN"
1742 #define PCI_VPD_RO_KEYWORD_MFR_ID       "MN"
1743 #define PCI_VPD_RO_KEYWORD_VENDOR0      "V0"
1744 #define PCI_VPD_RO_KEYWORD_CHKSUM       "RV"
1745
1746 /**
1747  * pci_vpd_lrdt_size - Extracts the Large Resource Data Type length
1748  * @lrdt: Pointer to the beginning of the Large Resource Data Type tag
1749  *
1750  * Returns the extracted Large Resource Data Type length.
1751  */
1752 static inline u16 pci_vpd_lrdt_size(const u8 *lrdt)
1753 {
1754         return (u16)lrdt[1] + ((u16)lrdt[2] << 8);
1755 }
1756
1757 /**
1758  * pci_vpd_srdt_size - Extracts the Small Resource Data Type length
1759  * @lrdt: Pointer to the beginning of the Small Resource Data Type tag
1760  *
1761  * Returns the extracted Small Resource Data Type length.
1762  */
1763 static inline u8 pci_vpd_srdt_size(const u8 *srdt)
1764 {
1765         return (*srdt) & PCI_VPD_SRDT_LEN_MASK;
1766 }
1767
1768 /**
1769  * pci_vpd_info_field_size - Extracts the information field length
1770  * @lrdt: Pointer to the beginning of an information field header
1771  *
1772  * Returns the extracted information field length.
1773  */
1774 static inline u8 pci_vpd_info_field_size(const u8 *info_field)
1775 {
1776         return info_field[2];
1777 }
1778
1779 /**
1780  * pci_vpd_find_tag - Locates the Resource Data Type tag provided
1781  * @buf: Pointer to buffered vpd data
1782  * @off: The offset into the buffer at which to begin the search
1783  * @len: The length of the vpd buffer
1784  * @rdt: The Resource Data Type to search for
1785  *
1786  * Returns the index where the Resource Data Type was found or
1787  * -ENOENT otherwise.
1788  */
1789 int pci_vpd_find_tag(const u8 *buf, unsigned int off, unsigned int len, u8 rdt);
1790
1791 /**
1792  * pci_vpd_find_info_keyword - Locates an information field keyword in the VPD
1793  * @buf: Pointer to buffered vpd data
1794  * @off: The offset into the buffer at which to begin the search
1795  * @len: The length of the buffer area, relative to off, in which to search
1796  * @kw: The keyword to search for
1797  *
1798  * Returns the index where the information field keyword was found or
1799  * -ENOENT otherwise.
1800  */
1801 int pci_vpd_find_info_keyword(const u8 *buf, unsigned int off,
1802                               unsigned int len, const char *kw);
1803
1804 /* PCI <-> OF binding helpers */
1805 #ifdef CONFIG_OF
1806 struct device_node;
1807 extern void pci_set_of_node(struct pci_dev *dev);
1808 extern void pci_release_of_node(struct pci_dev *dev);
1809 extern void pci_set_bus_of_node(struct pci_bus *bus);
1810 extern void pci_release_bus_of_node(struct pci_bus *bus);
1811
1812 /* Arch may override this (weak) */
1813 extern struct device_node * __weak pcibios_get_phb_of_node(struct pci_bus *bus);
1814
1815 static inline struct device_node *
1816 pci_device_to_OF_node(const struct pci_dev *pdev)
1817 {
1818         return pdev ? pdev->dev.of_node : NULL;
1819 }
1820
1821 static inline struct device_node *pci_bus_to_OF_node(struct pci_bus *bus)
1822 {
1823         return bus ? bus->dev.of_node : NULL;
1824 }
1825
1826 #else /* CONFIG_OF */
1827 static inline void pci_set_of_node(struct pci_dev *dev) { }
1828 static inline void pci_release_of_node(struct pci_dev *dev) { }
1829 static inline void pci_set_bus_of_node(struct pci_bus *bus) { }
1830 static inline void pci_release_bus_of_node(struct pci_bus *bus) { }
1831 #endif  /* CONFIG_OF */
1832
1833 #ifdef CONFIG_EEH
1834 static inline struct eeh_dev *pci_dev_to_eeh_dev(struct pci_dev *pdev)
1835 {
1836         return pdev->dev.archdata.edev;
1837 }
1838 #endif
1839
1840 /**
1841  * pci_find_upstream_pcie_bridge - find upstream PCIe-to-PCI bridge of a device
1842  * @pdev: the PCI device
1843  *
1844  * if the device is PCIE, return NULL
1845  * if the device isn't connected to a PCIe bridge (that is its parent is a
1846  * legacy PCI bridge and the bridge is directly connected to bus 0), return its
1847  * parent
1848  */
1849 struct pci_dev *pci_find_upstream_pcie_bridge(struct pci_dev *pdev);
1850
1851 #endif /* LINUX_PCI_H */