Merge branch 'topic/api_caps' into for-linus
[pandora-kernel.git] / include / linux / dmaengine.h
1 /*
2  * Copyright(c) 2004 - 2006 Intel Corporation. All rights reserved.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the Free
6  * Software Foundation; either version 2 of the License, or (at your option)
7  * any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program; if not, write to the Free Software Foundation, Inc., 59
16  * Temple Place - Suite 330, Boston, MA  02111-1307, USA.
17  *
18  * The full GNU General Public License is included in this distribution in the
19  * file called COPYING.
20  */
21 #ifndef LINUX_DMAENGINE_H
22 #define LINUX_DMAENGINE_H
23
24 #include <linux/device.h>
25 #include <linux/uio.h>
26 #include <linux/bug.h>
27 #include <linux/scatterlist.h>
28 #include <linux/bitmap.h>
29 #include <linux/types.h>
30 #include <asm/page.h>
31
32 /**
33  * typedef dma_cookie_t - an opaque DMA cookie
34  *
35  * if dma_cookie_t is >0 it's a DMA request cookie, <0 it's an error code
36  */
37 typedef s32 dma_cookie_t;
38 #define DMA_MIN_COOKIE  1
39 #define DMA_MAX_COOKIE  INT_MAX
40
41 #define dma_submit_error(cookie) ((cookie) < 0 ? 1 : 0)
42
43 /**
44  * enum dma_status - DMA transaction status
45  * @DMA_SUCCESS: transaction completed successfully
46  * @DMA_IN_PROGRESS: transaction not yet processed
47  * @DMA_PAUSED: transaction is paused
48  * @DMA_ERROR: transaction failed
49  */
50 enum dma_status {
51         DMA_SUCCESS,
52         DMA_IN_PROGRESS,
53         DMA_PAUSED,
54         DMA_ERROR,
55 };
56
57 /**
58  * enum dma_transaction_type - DMA transaction types/indexes
59  *
60  * Note: The DMA_ASYNC_TX capability is not to be set by drivers.  It is
61  * automatically set as dma devices are registered.
62  */
63 enum dma_transaction_type {
64         DMA_MEMCPY,
65         DMA_XOR,
66         DMA_PQ,
67         DMA_XOR_VAL,
68         DMA_PQ_VAL,
69         DMA_INTERRUPT,
70         DMA_SG,
71         DMA_PRIVATE,
72         DMA_ASYNC_TX,
73         DMA_SLAVE,
74         DMA_CYCLIC,
75         DMA_INTERLEAVE,
76 /* last transaction type for creation of the capabilities mask */
77         DMA_TX_TYPE_END,
78 };
79
80 /**
81  * enum dma_transfer_direction - dma transfer mode and direction indicator
82  * @DMA_MEM_TO_MEM: Async/Memcpy mode
83  * @DMA_MEM_TO_DEV: Slave mode & From Memory to Device
84  * @DMA_DEV_TO_MEM: Slave mode & From Device to Memory
85  * @DMA_DEV_TO_DEV: Slave mode & From Device to Device
86  */
87 enum dma_transfer_direction {
88         DMA_MEM_TO_MEM,
89         DMA_MEM_TO_DEV,
90         DMA_DEV_TO_MEM,
91         DMA_DEV_TO_DEV,
92         DMA_TRANS_NONE,
93 };
94
95 /**
96  * Interleaved Transfer Request
97  * ----------------------------
98  * A chunk is collection of contiguous bytes to be transfered.
99  * The gap(in bytes) between two chunks is called inter-chunk-gap(ICG).
100  * ICGs may or maynot change between chunks.
101  * A FRAME is the smallest series of contiguous {chunk,icg} pairs,
102  *  that when repeated an integral number of times, specifies the transfer.
103  * A transfer template is specification of a Frame, the number of times
104  *  it is to be repeated and other per-transfer attributes.
105  *
106  * Practically, a client driver would have ready a template for each
107  *  type of transfer it is going to need during its lifetime and
108  *  set only 'src_start' and 'dst_start' before submitting the requests.
109  *
110  *
111  *  |      Frame-1        |       Frame-2       | ~ |       Frame-'numf'  |
112  *  |====....==.===...=...|====....==.===...=...| ~ |====....==.===...=...|
113  *
114  *    ==  Chunk size
115  *    ... ICG
116  */
117
118 /**
119  * struct data_chunk - Element of scatter-gather list that makes a frame.
120  * @size: Number of bytes to read from source.
121  *        size_dst := fn(op, size_src), so doesn't mean much for destination.
122  * @icg: Number of bytes to jump after last src/dst address of this
123  *       chunk and before first src/dst address for next chunk.
124  *       Ignored for dst(assumed 0), if dst_inc is true and dst_sgl is false.
125  *       Ignored for src(assumed 0), if src_inc is true and src_sgl is false.
126  */
127 struct data_chunk {
128         size_t size;
129         size_t icg;
130 };
131
132 /**
133  * struct dma_interleaved_template - Template to convey DMAC the transfer pattern
134  *       and attributes.
135  * @src_start: Bus address of source for the first chunk.
136  * @dst_start: Bus address of destination for the first chunk.
137  * @dir: Specifies the type of Source and Destination.
138  * @src_inc: If the source address increments after reading from it.
139  * @dst_inc: If the destination address increments after writing to it.
140  * @src_sgl: If the 'icg' of sgl[] applies to Source (scattered read).
141  *              Otherwise, source is read contiguously (icg ignored).
142  *              Ignored if src_inc is false.
143  * @dst_sgl: If the 'icg' of sgl[] applies to Destination (scattered write).
144  *              Otherwise, destination is filled contiguously (icg ignored).
145  *              Ignored if dst_inc is false.
146  * @numf: Number of frames in this template.
147  * @frame_size: Number of chunks in a frame i.e, size of sgl[].
148  * @sgl: Array of {chunk,icg} pairs that make up a frame.
149  */
150 struct dma_interleaved_template {
151         dma_addr_t src_start;
152         dma_addr_t dst_start;
153         enum dma_transfer_direction dir;
154         bool src_inc;
155         bool dst_inc;
156         bool src_sgl;
157         bool dst_sgl;
158         size_t numf;
159         size_t frame_size;
160         struct data_chunk sgl[0];
161 };
162
163 /**
164  * enum dma_ctrl_flags - DMA flags to augment operation preparation,
165  *  control completion, and communicate status.
166  * @DMA_PREP_INTERRUPT - trigger an interrupt (callback) upon completion of
167  *  this transaction
168  * @DMA_CTRL_ACK - if clear, the descriptor cannot be reused until the client
169  *  acknowledges receipt, i.e. has has a chance to establish any dependency
170  *  chains
171  * @DMA_COMPL_SKIP_SRC_UNMAP - set to disable dma-unmapping the source buffer(s)
172  * @DMA_COMPL_SKIP_DEST_UNMAP - set to disable dma-unmapping the destination(s)
173  * @DMA_COMPL_SRC_UNMAP_SINGLE - set to do the source dma-unmapping as single
174  *      (if not set, do the source dma-unmapping as page)
175  * @DMA_COMPL_DEST_UNMAP_SINGLE - set to do the destination dma-unmapping as single
176  *      (if not set, do the destination dma-unmapping as page)
177  * @DMA_PREP_PQ_DISABLE_P - prevent generation of P while generating Q
178  * @DMA_PREP_PQ_DISABLE_Q - prevent generation of Q while generating P
179  * @DMA_PREP_CONTINUE - indicate to a driver that it is reusing buffers as
180  *  sources that were the result of a previous operation, in the case of a PQ
181  *  operation it continues the calculation with new sources
182  * @DMA_PREP_FENCE - tell the driver that subsequent operations depend
183  *  on the result of this operation
184  */
185 enum dma_ctrl_flags {
186         DMA_PREP_INTERRUPT = (1 << 0),
187         DMA_CTRL_ACK = (1 << 1),
188         DMA_COMPL_SKIP_SRC_UNMAP = (1 << 2),
189         DMA_COMPL_SKIP_DEST_UNMAP = (1 << 3),
190         DMA_COMPL_SRC_UNMAP_SINGLE = (1 << 4),
191         DMA_COMPL_DEST_UNMAP_SINGLE = (1 << 5),
192         DMA_PREP_PQ_DISABLE_P = (1 << 6),
193         DMA_PREP_PQ_DISABLE_Q = (1 << 7),
194         DMA_PREP_CONTINUE = (1 << 8),
195         DMA_PREP_FENCE = (1 << 9),
196 };
197
198 /**
199  * enum dma_ctrl_cmd - DMA operations that can optionally be exercised
200  * on a running channel.
201  * @DMA_TERMINATE_ALL: terminate all ongoing transfers
202  * @DMA_PAUSE: pause ongoing transfers
203  * @DMA_RESUME: resume paused transfer
204  * @DMA_SLAVE_CONFIG: this command is only implemented by DMA controllers
205  * that need to runtime reconfigure the slave channels (as opposed to passing
206  * configuration data in statically from the platform). An additional
207  * argument of struct dma_slave_config must be passed in with this
208  * command.
209  * @FSLDMA_EXTERNAL_START: this command will put the Freescale DMA controller
210  * into external start mode.
211  */
212 enum dma_ctrl_cmd {
213         DMA_TERMINATE_ALL,
214         DMA_PAUSE,
215         DMA_RESUME,
216         DMA_SLAVE_CONFIG,
217         FSLDMA_EXTERNAL_START,
218 };
219
220 /**
221  * enum sum_check_bits - bit position of pq_check_flags
222  */
223 enum sum_check_bits {
224         SUM_CHECK_P = 0,
225         SUM_CHECK_Q = 1,
226 };
227
228 /**
229  * enum pq_check_flags - result of async_{xor,pq}_zero_sum operations
230  * @SUM_CHECK_P_RESULT - 1 if xor zero sum error, 0 otherwise
231  * @SUM_CHECK_Q_RESULT - 1 if reed-solomon zero sum error, 0 otherwise
232  */
233 enum sum_check_flags {
234         SUM_CHECK_P_RESULT = (1 << SUM_CHECK_P),
235         SUM_CHECK_Q_RESULT = (1 << SUM_CHECK_Q),
236 };
237
238
239 /**
240  * dma_cap_mask_t - capabilities bitmap modeled after cpumask_t.
241  * See linux/cpumask.h
242  */
243 typedef struct { DECLARE_BITMAP(bits, DMA_TX_TYPE_END); } dma_cap_mask_t;
244
245 /**
246  * struct dma_chan_percpu - the per-CPU part of struct dma_chan
247  * @memcpy_count: transaction counter
248  * @bytes_transferred: byte counter
249  */
250
251 struct dma_chan_percpu {
252         /* stats */
253         unsigned long memcpy_count;
254         unsigned long bytes_transferred;
255 };
256
257 /**
258  * struct dma_chan - devices supply DMA channels, clients use them
259  * @device: ptr to the dma device who supplies this channel, always !%NULL
260  * @cookie: last cookie value returned to client
261  * @completed_cookie: last completed cookie for this channel
262  * @chan_id: channel ID for sysfs
263  * @dev: class device for sysfs
264  * @device_node: used to add this to the device chan list
265  * @local: per-cpu pointer to a struct dma_chan_percpu
266  * @client-count: how many clients are using this channel
267  * @table_count: number of appearances in the mem-to-mem allocation table
268  * @private: private data for certain client-channel associations
269  */
270 struct dma_chan {
271         struct dma_device *device;
272         dma_cookie_t cookie;
273         dma_cookie_t completed_cookie;
274
275         /* sysfs */
276         int chan_id;
277         struct dma_chan_dev *dev;
278
279         struct list_head device_node;
280         struct dma_chan_percpu __percpu *local;
281         int client_count;
282         int table_count;
283         void *private;
284 };
285
286 /**
287  * struct dma_chan_dev - relate sysfs device node to backing channel device
288  * @chan - driver channel device
289  * @device - sysfs device
290  * @dev_id - parent dma_device dev_id
291  * @idr_ref - reference count to gate release of dma_device dev_id
292  */
293 struct dma_chan_dev {
294         struct dma_chan *chan;
295         struct device device;
296         int dev_id;
297         atomic_t *idr_ref;
298 };
299
300 /**
301  * enum dma_slave_buswidth - defines bus with of the DMA slave
302  * device, source or target buses
303  */
304 enum dma_slave_buswidth {
305         DMA_SLAVE_BUSWIDTH_UNDEFINED = 0,
306         DMA_SLAVE_BUSWIDTH_1_BYTE = 1,
307         DMA_SLAVE_BUSWIDTH_2_BYTES = 2,
308         DMA_SLAVE_BUSWIDTH_4_BYTES = 4,
309         DMA_SLAVE_BUSWIDTH_8_BYTES = 8,
310 };
311
312 /**
313  * struct dma_slave_config - dma slave channel runtime config
314  * @direction: whether the data shall go in or out on this slave
315  * channel, right now. DMA_TO_DEVICE and DMA_FROM_DEVICE are
316  * legal values, DMA_BIDIRECTIONAL is not acceptable since we
317  * need to differentiate source and target addresses.
318  * @src_addr: this is the physical address where DMA slave data
319  * should be read (RX), if the source is memory this argument is
320  * ignored.
321  * @dst_addr: this is the physical address where DMA slave data
322  * should be written (TX), if the source is memory this argument
323  * is ignored.
324  * @src_addr_width: this is the width in bytes of the source (RX)
325  * register where DMA data shall be read. If the source
326  * is memory this may be ignored depending on architecture.
327  * Legal values: 1, 2, 4, 8.
328  * @dst_addr_width: same as src_addr_width but for destination
329  * target (TX) mutatis mutandis.
330  * @src_maxburst: the maximum number of words (note: words, as in
331  * units of the src_addr_width member, not bytes) that can be sent
332  * in one burst to the device. Typically something like half the
333  * FIFO depth on I/O peripherals so you don't overflow it. This
334  * may or may not be applicable on memory sources.
335  * @dst_maxburst: same as src_maxburst but for destination target
336  * mutatis mutandis.
337  * @device_fc: Flow Controller Settings. Only valid for slave channels. Fill
338  * with 'true' if peripheral should be flow controller. Direction will be
339  * selected at Runtime.
340  * @slave_id: Slave requester id. Only valid for slave channels. The dma
341  * slave peripheral will have unique id as dma requester which need to be
342  * pass as slave config.
343  *
344  * This struct is passed in as configuration data to a DMA engine
345  * in order to set up a certain channel for DMA transport at runtime.
346  * The DMA device/engine has to provide support for an additional
347  * command in the channel config interface, DMA_SLAVE_CONFIG
348  * and this struct will then be passed in as an argument to the
349  * DMA engine device_control() function.
350  *
351  * The rationale for adding configuration information to this struct
352  * is as follows: if it is likely that most DMA slave controllers in
353  * the world will support the configuration option, then make it
354  * generic. If not: if it is fixed so that it be sent in static from
355  * the platform data, then prefer to do that. Else, if it is neither
356  * fixed at runtime, nor generic enough (such as bus mastership on
357  * some CPU family and whatnot) then create a custom slave config
358  * struct and pass that, then make this config a member of that
359  * struct, if applicable.
360  */
361 struct dma_slave_config {
362         enum dma_transfer_direction direction;
363         dma_addr_t src_addr;
364         dma_addr_t dst_addr;
365         enum dma_slave_buswidth src_addr_width;
366         enum dma_slave_buswidth dst_addr_width;
367         u32 src_maxburst;
368         u32 dst_maxburst;
369         bool device_fc;
370         unsigned int slave_id;
371 };
372
373 /* struct dma_slave_caps - expose capabilities of a slave channel only
374  *
375  * @src_addr_widths: bit mask of src addr widths the channel supports
376  * @dstn_addr_widths: bit mask of dstn addr widths the channel supports
377  * @directions: bit mask of slave direction the channel supported
378  *      since the enum dma_transfer_direction is not defined as bits for each
379  *      type of direction, the dma controller should fill (1 << <TYPE>) and same
380  *      should be checked by controller as well
381  * @cmd_pause: true, if pause and thereby resume is supported
382  * @cmd_terminate: true, if terminate cmd is supported
383  */
384 struct dma_slave_caps {
385         u32 src_addr_widths;
386         u32 dstn_addr_widths;
387         u32 directions;
388         bool cmd_pause;
389         bool cmd_terminate;
390 };
391
392 static inline const char *dma_chan_name(struct dma_chan *chan)
393 {
394         return dev_name(&chan->dev->device);
395 }
396
397 void dma_chan_cleanup(struct kref *kref);
398
399 /**
400  * typedef dma_filter_fn - callback filter for dma_request_channel
401  * @chan: channel to be reviewed
402  * @filter_param: opaque parameter passed through dma_request_channel
403  *
404  * When this optional parameter is specified in a call to dma_request_channel a
405  * suitable channel is passed to this routine for further dispositioning before
406  * being returned.  Where 'suitable' indicates a non-busy channel that
407  * satisfies the given capability mask.  It returns 'true' to indicate that the
408  * channel is suitable.
409  */
410 typedef bool (*dma_filter_fn)(struct dma_chan *chan, void *filter_param);
411
412 typedef void (*dma_async_tx_callback)(void *dma_async_param);
413 /**
414  * struct dma_async_tx_descriptor - async transaction descriptor
415  * ---dma generic offload fields---
416  * @cookie: tracking cookie for this transaction, set to -EBUSY if
417  *      this tx is sitting on a dependency list
418  * @flags: flags to augment operation preparation, control completion, and
419  *      communicate status
420  * @phys: physical address of the descriptor
421  * @chan: target channel for this operation
422  * @tx_submit: set the prepared descriptor(s) to be executed by the engine
423  * @callback: routine to call after this operation is complete
424  * @callback_param: general parameter to pass to the callback routine
425  * ---async_tx api specific fields---
426  * @next: at completion submit this descriptor
427  * @parent: pointer to the next level up in the dependency chain
428  * @lock: protect the parent and next pointers
429  */
430 struct dma_async_tx_descriptor {
431         dma_cookie_t cookie;
432         enum dma_ctrl_flags flags; /* not a 'long' to pack with cookie */
433         dma_addr_t phys;
434         struct dma_chan *chan;
435         dma_cookie_t (*tx_submit)(struct dma_async_tx_descriptor *tx);
436         dma_async_tx_callback callback;
437         void *callback_param;
438 #ifdef CONFIG_ASYNC_TX_ENABLE_CHANNEL_SWITCH
439         struct dma_async_tx_descriptor *next;
440         struct dma_async_tx_descriptor *parent;
441         spinlock_t lock;
442 #endif
443 };
444
445 #ifndef CONFIG_ASYNC_TX_ENABLE_CHANNEL_SWITCH
446 static inline void txd_lock(struct dma_async_tx_descriptor *txd)
447 {
448 }
449 static inline void txd_unlock(struct dma_async_tx_descriptor *txd)
450 {
451 }
452 static inline void txd_chain(struct dma_async_tx_descriptor *txd, struct dma_async_tx_descriptor *next)
453 {
454         BUG();
455 }
456 static inline void txd_clear_parent(struct dma_async_tx_descriptor *txd)
457 {
458 }
459 static inline void txd_clear_next(struct dma_async_tx_descriptor *txd)
460 {
461 }
462 static inline struct dma_async_tx_descriptor *txd_next(struct dma_async_tx_descriptor *txd)
463 {
464         return NULL;
465 }
466 static inline struct dma_async_tx_descriptor *txd_parent(struct dma_async_tx_descriptor *txd)
467 {
468         return NULL;
469 }
470
471 #else
472 static inline void txd_lock(struct dma_async_tx_descriptor *txd)
473 {
474         spin_lock_bh(&txd->lock);
475 }
476 static inline void txd_unlock(struct dma_async_tx_descriptor *txd)
477 {
478         spin_unlock_bh(&txd->lock);
479 }
480 static inline void txd_chain(struct dma_async_tx_descriptor *txd, struct dma_async_tx_descriptor *next)
481 {
482         txd->next = next;
483         next->parent = txd;
484 }
485 static inline void txd_clear_parent(struct dma_async_tx_descriptor *txd)
486 {
487         txd->parent = NULL;
488 }
489 static inline void txd_clear_next(struct dma_async_tx_descriptor *txd)
490 {
491         txd->next = NULL;
492 }
493 static inline struct dma_async_tx_descriptor *txd_parent(struct dma_async_tx_descriptor *txd)
494 {
495         return txd->parent;
496 }
497 static inline struct dma_async_tx_descriptor *txd_next(struct dma_async_tx_descriptor *txd)
498 {
499         return txd->next;
500 }
501 #endif
502
503 /**
504  * struct dma_tx_state - filled in to report the status of
505  * a transfer.
506  * @last: last completed DMA cookie
507  * @used: last issued DMA cookie (i.e. the one in progress)
508  * @residue: the remaining number of bytes left to transmit
509  *      on the selected transfer for states DMA_IN_PROGRESS and
510  *      DMA_PAUSED if this is implemented in the driver, else 0
511  */
512 struct dma_tx_state {
513         dma_cookie_t last;
514         dma_cookie_t used;
515         u32 residue;
516 };
517
518 /**
519  * struct dma_device - info on the entity supplying DMA services
520  * @chancnt: how many DMA channels are supported
521  * @privatecnt: how many DMA channels are requested by dma_request_channel
522  * @channels: the list of struct dma_chan
523  * @global_node: list_head for global dma_device_list
524  * @cap_mask: one or more dma_capability flags
525  * @max_xor: maximum number of xor sources, 0 if no capability
526  * @max_pq: maximum number of PQ sources and PQ-continue capability
527  * @copy_align: alignment shift for memcpy operations
528  * @xor_align: alignment shift for xor operations
529  * @pq_align: alignment shift for pq operations
530  * @fill_align: alignment shift for memset operations
531  * @dev_id: unique device ID
532  * @dev: struct device reference for dma mapping api
533  * @device_alloc_chan_resources: allocate resources and return the
534  *      number of allocated descriptors
535  * @device_free_chan_resources: release DMA channel's resources
536  * @device_prep_dma_memcpy: prepares a memcpy operation
537  * @device_prep_dma_xor: prepares a xor operation
538  * @device_prep_dma_xor_val: prepares a xor validation operation
539  * @device_prep_dma_pq: prepares a pq operation
540  * @device_prep_dma_pq_val: prepares a pqzero_sum operation
541  * @device_prep_dma_interrupt: prepares an end of chain interrupt operation
542  * @device_prep_slave_sg: prepares a slave dma operation
543  * @device_prep_dma_cyclic: prepare a cyclic dma operation suitable for audio.
544  *      The function takes a buffer of size buf_len. The callback function will
545  *      be called after period_len bytes have been transferred.
546  * @device_prep_interleaved_dma: Transfer expression in a generic way.
547  * @device_control: manipulate all pending operations on a channel, returns
548  *      zero or error code
549  * @device_tx_status: poll for transaction completion, the optional
550  *      txstate parameter can be supplied with a pointer to get a
551  *      struct with auxiliary transfer status information, otherwise the call
552  *      will just return a simple status code
553  * @device_issue_pending: push pending transactions to hardware
554  * @device_slave_caps: return the slave channel capabilities
555  */
556 struct dma_device {
557
558         unsigned int chancnt;
559         unsigned int privatecnt;
560         struct list_head channels;
561         struct list_head global_node;
562         dma_cap_mask_t  cap_mask;
563         unsigned short max_xor;
564         unsigned short max_pq;
565         u8 copy_align;
566         u8 xor_align;
567         u8 pq_align;
568         u8 fill_align;
569         #define DMA_HAS_PQ_CONTINUE (1 << 15)
570
571         int dev_id;
572         struct device *dev;
573
574         int (*device_alloc_chan_resources)(struct dma_chan *chan);
575         void (*device_free_chan_resources)(struct dma_chan *chan);
576
577         struct dma_async_tx_descriptor *(*device_prep_dma_memcpy)(
578                 struct dma_chan *chan, dma_addr_t dest, dma_addr_t src,
579                 size_t len, unsigned long flags);
580         struct dma_async_tx_descriptor *(*device_prep_dma_xor)(
581                 struct dma_chan *chan, dma_addr_t dest, dma_addr_t *src,
582                 unsigned int src_cnt, size_t len, unsigned long flags);
583         struct dma_async_tx_descriptor *(*device_prep_dma_xor_val)(
584                 struct dma_chan *chan, dma_addr_t *src, unsigned int src_cnt,
585                 size_t len, enum sum_check_flags *result, unsigned long flags);
586         struct dma_async_tx_descriptor *(*device_prep_dma_pq)(
587                 struct dma_chan *chan, dma_addr_t *dst, dma_addr_t *src,
588                 unsigned int src_cnt, const unsigned char *scf,
589                 size_t len, unsigned long flags);
590         struct dma_async_tx_descriptor *(*device_prep_dma_pq_val)(
591                 struct dma_chan *chan, dma_addr_t *pq, dma_addr_t *src,
592                 unsigned int src_cnt, const unsigned char *scf, size_t len,
593                 enum sum_check_flags *pqres, unsigned long flags);
594         struct dma_async_tx_descriptor *(*device_prep_dma_interrupt)(
595                 struct dma_chan *chan, unsigned long flags);
596         struct dma_async_tx_descriptor *(*device_prep_dma_sg)(
597                 struct dma_chan *chan,
598                 struct scatterlist *dst_sg, unsigned int dst_nents,
599                 struct scatterlist *src_sg, unsigned int src_nents,
600                 unsigned long flags);
601
602         struct dma_async_tx_descriptor *(*device_prep_slave_sg)(
603                 struct dma_chan *chan, struct scatterlist *sgl,
604                 unsigned int sg_len, enum dma_transfer_direction direction,
605                 unsigned long flags, void *context);
606         struct dma_async_tx_descriptor *(*device_prep_dma_cyclic)(
607                 struct dma_chan *chan, dma_addr_t buf_addr, size_t buf_len,
608                 size_t period_len, enum dma_transfer_direction direction,
609                 unsigned long flags, void *context);
610         struct dma_async_tx_descriptor *(*device_prep_interleaved_dma)(
611                 struct dma_chan *chan, struct dma_interleaved_template *xt,
612                 unsigned long flags);
613         int (*device_control)(struct dma_chan *chan, enum dma_ctrl_cmd cmd,
614                 unsigned long arg);
615
616         enum dma_status (*device_tx_status)(struct dma_chan *chan,
617                                             dma_cookie_t cookie,
618                                             struct dma_tx_state *txstate);
619         void (*device_issue_pending)(struct dma_chan *chan);
620         int (*device_slave_caps)(struct dma_chan *chan, struct dma_slave_caps *caps);
621 };
622
623 static inline int dmaengine_device_control(struct dma_chan *chan,
624                                            enum dma_ctrl_cmd cmd,
625                                            unsigned long arg)
626 {
627         if (chan->device->device_control)
628                 return chan->device->device_control(chan, cmd, arg);
629
630         return -ENOSYS;
631 }
632
633 static inline int dmaengine_slave_config(struct dma_chan *chan,
634                                           struct dma_slave_config *config)
635 {
636         return dmaengine_device_control(chan, DMA_SLAVE_CONFIG,
637                         (unsigned long)config);
638 }
639
640 static inline bool is_slave_direction(enum dma_transfer_direction direction)
641 {
642         return (direction == DMA_MEM_TO_DEV) || (direction == DMA_DEV_TO_MEM);
643 }
644
645 static inline struct dma_async_tx_descriptor *dmaengine_prep_slave_single(
646         struct dma_chan *chan, dma_addr_t buf, size_t len,
647         enum dma_transfer_direction dir, unsigned long flags)
648 {
649         struct scatterlist sg;
650         sg_init_table(&sg, 1);
651         sg_dma_address(&sg) = buf;
652         sg_dma_len(&sg) = len;
653
654         return chan->device->device_prep_slave_sg(chan, &sg, 1,
655                                                   dir, flags, NULL);
656 }
657
658 static inline struct dma_async_tx_descriptor *dmaengine_prep_slave_sg(
659         struct dma_chan *chan, struct scatterlist *sgl, unsigned int sg_len,
660         enum dma_transfer_direction dir, unsigned long flags)
661 {
662         return chan->device->device_prep_slave_sg(chan, sgl, sg_len,
663                                                   dir, flags, NULL);
664 }
665
666 #ifdef CONFIG_RAPIDIO_DMA_ENGINE
667 struct rio_dma_ext;
668 static inline struct dma_async_tx_descriptor *dmaengine_prep_rio_sg(
669         struct dma_chan *chan, struct scatterlist *sgl, unsigned int sg_len,
670         enum dma_transfer_direction dir, unsigned long flags,
671         struct rio_dma_ext *rio_ext)
672 {
673         return chan->device->device_prep_slave_sg(chan, sgl, sg_len,
674                                                   dir, flags, rio_ext);
675 }
676 #endif
677
678 static inline struct dma_async_tx_descriptor *dmaengine_prep_dma_cyclic(
679                 struct dma_chan *chan, dma_addr_t buf_addr, size_t buf_len,
680                 size_t period_len, enum dma_transfer_direction dir,
681                 unsigned long flags)
682 {
683         return chan->device->device_prep_dma_cyclic(chan, buf_addr, buf_len,
684                                                 period_len, dir, flags, NULL);
685 }
686
687 static inline struct dma_async_tx_descriptor *dmaengine_prep_interleaved_dma(
688                 struct dma_chan *chan, struct dma_interleaved_template *xt,
689                 unsigned long flags)
690 {
691         return chan->device->device_prep_interleaved_dma(chan, xt, flags);
692 }
693
694 static inline int dma_get_slave_caps(struct dma_chan *chan, struct dma_slave_caps *caps)
695 {
696         if (!chan || !caps)
697                 return -EINVAL;
698
699         /* check if the channel supports slave transactions */
700         if (!test_bit(DMA_SLAVE, chan->device->cap_mask.bits))
701                 return -ENXIO;
702
703         if (chan->device->device_slave_caps)
704                 return chan->device->device_slave_caps(chan, caps);
705
706         return -ENXIO;
707 }
708
709 static inline int dmaengine_terminate_all(struct dma_chan *chan)
710 {
711         return dmaengine_device_control(chan, DMA_TERMINATE_ALL, 0);
712 }
713
714 static inline int dmaengine_pause(struct dma_chan *chan)
715 {
716         return dmaengine_device_control(chan, DMA_PAUSE, 0);
717 }
718
719 static inline int dmaengine_resume(struct dma_chan *chan)
720 {
721         return dmaengine_device_control(chan, DMA_RESUME, 0);
722 }
723
724 static inline enum dma_status dmaengine_tx_status(struct dma_chan *chan,
725         dma_cookie_t cookie, struct dma_tx_state *state)
726 {
727         return chan->device->device_tx_status(chan, cookie, state);
728 }
729
730 static inline dma_cookie_t dmaengine_submit(struct dma_async_tx_descriptor *desc)
731 {
732         return desc->tx_submit(desc);
733 }
734
735 static inline bool dmaengine_check_align(u8 align, size_t off1, size_t off2, size_t len)
736 {
737         size_t mask;
738
739         if (!align)
740                 return true;
741         mask = (1 << align) - 1;
742         if (mask & (off1 | off2 | len))
743                 return false;
744         return true;
745 }
746
747 static inline bool is_dma_copy_aligned(struct dma_device *dev, size_t off1,
748                                        size_t off2, size_t len)
749 {
750         return dmaengine_check_align(dev->copy_align, off1, off2, len);
751 }
752
753 static inline bool is_dma_xor_aligned(struct dma_device *dev, size_t off1,
754                                       size_t off2, size_t len)
755 {
756         return dmaengine_check_align(dev->xor_align, off1, off2, len);
757 }
758
759 static inline bool is_dma_pq_aligned(struct dma_device *dev, size_t off1,
760                                      size_t off2, size_t len)
761 {
762         return dmaengine_check_align(dev->pq_align, off1, off2, len);
763 }
764
765 static inline bool is_dma_fill_aligned(struct dma_device *dev, size_t off1,
766                                        size_t off2, size_t len)
767 {
768         return dmaengine_check_align(dev->fill_align, off1, off2, len);
769 }
770
771 static inline void
772 dma_set_maxpq(struct dma_device *dma, int maxpq, int has_pq_continue)
773 {
774         dma->max_pq = maxpq;
775         if (has_pq_continue)
776                 dma->max_pq |= DMA_HAS_PQ_CONTINUE;
777 }
778
779 static inline bool dmaf_continue(enum dma_ctrl_flags flags)
780 {
781         return (flags & DMA_PREP_CONTINUE) == DMA_PREP_CONTINUE;
782 }
783
784 static inline bool dmaf_p_disabled_continue(enum dma_ctrl_flags flags)
785 {
786         enum dma_ctrl_flags mask = DMA_PREP_CONTINUE | DMA_PREP_PQ_DISABLE_P;
787
788         return (flags & mask) == mask;
789 }
790
791 static inline bool dma_dev_has_pq_continue(struct dma_device *dma)
792 {
793         return (dma->max_pq & DMA_HAS_PQ_CONTINUE) == DMA_HAS_PQ_CONTINUE;
794 }
795
796 static inline unsigned short dma_dev_to_maxpq(struct dma_device *dma)
797 {
798         return dma->max_pq & ~DMA_HAS_PQ_CONTINUE;
799 }
800
801 /* dma_maxpq - reduce maxpq in the face of continued operations
802  * @dma - dma device with PQ capability
803  * @flags - to check if DMA_PREP_CONTINUE and DMA_PREP_PQ_DISABLE_P are set
804  *
805  * When an engine does not support native continuation we need 3 extra
806  * source slots to reuse P and Q with the following coefficients:
807  * 1/ {00} * P : remove P from Q', but use it as a source for P'
808  * 2/ {01} * Q : use Q to continue Q' calculation
809  * 3/ {00} * Q : subtract Q from P' to cancel (2)
810  *
811  * In the case where P is disabled we only need 1 extra source:
812  * 1/ {01} * Q : use Q to continue Q' calculation
813  */
814 static inline int dma_maxpq(struct dma_device *dma, enum dma_ctrl_flags flags)
815 {
816         if (dma_dev_has_pq_continue(dma) || !dmaf_continue(flags))
817                 return dma_dev_to_maxpq(dma);
818         else if (dmaf_p_disabled_continue(flags))
819                 return dma_dev_to_maxpq(dma) - 1;
820         else if (dmaf_continue(flags))
821                 return dma_dev_to_maxpq(dma) - 3;
822         BUG();
823 }
824
825 /* --- public DMA engine API --- */
826
827 #ifdef CONFIG_DMA_ENGINE
828 void dmaengine_get(void);
829 void dmaengine_put(void);
830 #else
831 static inline void dmaengine_get(void)
832 {
833 }
834 static inline void dmaengine_put(void)
835 {
836 }
837 #endif
838
839 #ifdef CONFIG_NET_DMA
840 #define net_dmaengine_get()     dmaengine_get()
841 #define net_dmaengine_put()     dmaengine_put()
842 #else
843 static inline void net_dmaengine_get(void)
844 {
845 }
846 static inline void net_dmaengine_put(void)
847 {
848 }
849 #endif
850
851 #ifdef CONFIG_ASYNC_TX_DMA
852 #define async_dmaengine_get()   dmaengine_get()
853 #define async_dmaengine_put()   dmaengine_put()
854 #ifndef CONFIG_ASYNC_TX_ENABLE_CHANNEL_SWITCH
855 #define async_dma_find_channel(type) dma_find_channel(DMA_ASYNC_TX)
856 #else
857 #define async_dma_find_channel(type) dma_find_channel(type)
858 #endif /* CONFIG_ASYNC_TX_ENABLE_CHANNEL_SWITCH */
859 #else
860 static inline void async_dmaengine_get(void)
861 {
862 }
863 static inline void async_dmaengine_put(void)
864 {
865 }
866 static inline struct dma_chan *
867 async_dma_find_channel(enum dma_transaction_type type)
868 {
869         return NULL;
870 }
871 #endif /* CONFIG_ASYNC_TX_DMA */
872
873 dma_cookie_t dma_async_memcpy_buf_to_buf(struct dma_chan *chan,
874         void *dest, void *src, size_t len);
875 dma_cookie_t dma_async_memcpy_buf_to_pg(struct dma_chan *chan,
876         struct page *page, unsigned int offset, void *kdata, size_t len);
877 dma_cookie_t dma_async_memcpy_pg_to_pg(struct dma_chan *chan,
878         struct page *dest_pg, unsigned int dest_off, struct page *src_pg,
879         unsigned int src_off, size_t len);
880 void dma_async_tx_descriptor_init(struct dma_async_tx_descriptor *tx,
881         struct dma_chan *chan);
882
883 static inline void async_tx_ack(struct dma_async_tx_descriptor *tx)
884 {
885         tx->flags |= DMA_CTRL_ACK;
886 }
887
888 static inline void async_tx_clear_ack(struct dma_async_tx_descriptor *tx)
889 {
890         tx->flags &= ~DMA_CTRL_ACK;
891 }
892
893 static inline bool async_tx_test_ack(struct dma_async_tx_descriptor *tx)
894 {
895         return (tx->flags & DMA_CTRL_ACK) == DMA_CTRL_ACK;
896 }
897
898 #define dma_cap_set(tx, mask) __dma_cap_set((tx), &(mask))
899 static inline void
900 __dma_cap_set(enum dma_transaction_type tx_type, dma_cap_mask_t *dstp)
901 {
902         set_bit(tx_type, dstp->bits);
903 }
904
905 #define dma_cap_clear(tx, mask) __dma_cap_clear((tx), &(mask))
906 static inline void
907 __dma_cap_clear(enum dma_transaction_type tx_type, dma_cap_mask_t *dstp)
908 {
909         clear_bit(tx_type, dstp->bits);
910 }
911
912 #define dma_cap_zero(mask) __dma_cap_zero(&(mask))
913 static inline void __dma_cap_zero(dma_cap_mask_t *dstp)
914 {
915         bitmap_zero(dstp->bits, DMA_TX_TYPE_END);
916 }
917
918 #define dma_has_cap(tx, mask) __dma_has_cap((tx), &(mask))
919 static inline int
920 __dma_has_cap(enum dma_transaction_type tx_type, dma_cap_mask_t *srcp)
921 {
922         return test_bit(tx_type, srcp->bits);
923 }
924
925 #define for_each_dma_cap_mask(cap, mask) \
926         for_each_set_bit(cap, mask.bits, DMA_TX_TYPE_END)
927
928 /**
929  * dma_async_issue_pending - flush pending transactions to HW
930  * @chan: target DMA channel
931  *
932  * This allows drivers to push copies to HW in batches,
933  * reducing MMIO writes where possible.
934  */
935 static inline void dma_async_issue_pending(struct dma_chan *chan)
936 {
937         chan->device->device_issue_pending(chan);
938 }
939
940 /**
941  * dma_async_is_tx_complete - poll for transaction completion
942  * @chan: DMA channel
943  * @cookie: transaction identifier to check status of
944  * @last: returns last completed cookie, can be NULL
945  * @used: returns last issued cookie, can be NULL
946  *
947  * If @last and @used are passed in, upon return they reflect the driver
948  * internal state and can be used with dma_async_is_complete() to check
949  * the status of multiple cookies without re-checking hardware state.
950  */
951 static inline enum dma_status dma_async_is_tx_complete(struct dma_chan *chan,
952         dma_cookie_t cookie, dma_cookie_t *last, dma_cookie_t *used)
953 {
954         struct dma_tx_state state;
955         enum dma_status status;
956
957         status = chan->device->device_tx_status(chan, cookie, &state);
958         if (last)
959                 *last = state.last;
960         if (used)
961                 *used = state.used;
962         return status;
963 }
964
965 /**
966  * dma_async_is_complete - test a cookie against chan state
967  * @cookie: transaction identifier to test status of
968  * @last_complete: last know completed transaction
969  * @last_used: last cookie value handed out
970  *
971  * dma_async_is_complete() is used in dma_async_is_tx_complete()
972  * the test logic is separated for lightweight testing of multiple cookies
973  */
974 static inline enum dma_status dma_async_is_complete(dma_cookie_t cookie,
975                         dma_cookie_t last_complete, dma_cookie_t last_used)
976 {
977         if (last_complete <= last_used) {
978                 if ((cookie <= last_complete) || (cookie > last_used))
979                         return DMA_SUCCESS;
980         } else {
981                 if ((cookie <= last_complete) && (cookie > last_used))
982                         return DMA_SUCCESS;
983         }
984         return DMA_IN_PROGRESS;
985 }
986
987 static inline void
988 dma_set_tx_state(struct dma_tx_state *st, dma_cookie_t last, dma_cookie_t used, u32 residue)
989 {
990         if (st) {
991                 st->last = last;
992                 st->used = used;
993                 st->residue = residue;
994         }
995 }
996
997 enum dma_status dma_sync_wait(struct dma_chan *chan, dma_cookie_t cookie);
998 #ifdef CONFIG_DMA_ENGINE
999 enum dma_status dma_wait_for_async_tx(struct dma_async_tx_descriptor *tx);
1000 void dma_issue_pending_all(void);
1001 struct dma_chan *__dma_request_channel(const dma_cap_mask_t *mask,
1002                                         dma_filter_fn fn, void *fn_param);
1003 struct dma_chan *dma_request_slave_channel(struct device *dev, const char *name);
1004 void dma_release_channel(struct dma_chan *chan);
1005 #else
1006 static inline enum dma_status dma_wait_for_async_tx(struct dma_async_tx_descriptor *tx)
1007 {
1008         return DMA_SUCCESS;
1009 }
1010 static inline void dma_issue_pending_all(void)
1011 {
1012 }
1013 static inline struct dma_chan *__dma_request_channel(const dma_cap_mask_t *mask,
1014                                               dma_filter_fn fn, void *fn_param)
1015 {
1016         return NULL;
1017 }
1018 static inline struct dma_chan *dma_request_slave_channel(struct device *dev,
1019                                                          const char *name)
1020 {
1021         return NULL;
1022 }
1023 static inline void dma_release_channel(struct dma_chan *chan)
1024 {
1025 }
1026 #endif
1027
1028 /* --- DMA device --- */
1029
1030 int dma_async_device_register(struct dma_device *device);
1031 void dma_async_device_unregister(struct dma_device *device);
1032 void dma_run_dependencies(struct dma_async_tx_descriptor *tx);
1033 struct dma_chan *dma_find_channel(enum dma_transaction_type tx_type);
1034 struct dma_chan *dma_get_slave_channel(struct dma_chan *chan);
1035 struct dma_chan *net_dma_find_channel(void);
1036 #define dma_request_channel(mask, x, y) __dma_request_channel(&(mask), x, y)
1037 #define dma_request_slave_channel_compat(mask, x, y, dev, name) \
1038         __dma_request_slave_channel_compat(&(mask), x, y, dev, name)
1039
1040 static inline struct dma_chan
1041 *__dma_request_slave_channel_compat(const dma_cap_mask_t *mask,
1042                                   dma_filter_fn fn, void *fn_param,
1043                                   struct device *dev, char *name)
1044 {
1045         struct dma_chan *chan;
1046
1047         chan = dma_request_slave_channel(dev, name);
1048         if (chan)
1049                 return chan;
1050
1051         return __dma_request_channel(mask, fn, fn_param);
1052 }
1053
1054 /* --- Helper iov-locking functions --- */
1055
1056 struct dma_page_list {
1057         char __user *base_address;
1058         int nr_pages;
1059         struct page **pages;
1060 };
1061
1062 struct dma_pinned_list {
1063         int nr_iovecs;
1064         struct dma_page_list page_list[0];
1065 };
1066
1067 struct dma_pinned_list *dma_pin_iovec_pages(struct iovec *iov, size_t len);
1068 void dma_unpin_iovec_pages(struct dma_pinned_list* pinned_list);
1069
1070 dma_cookie_t dma_memcpy_to_iovec(struct dma_chan *chan, struct iovec *iov,
1071         struct dma_pinned_list *pinned_list, unsigned char *kdata, size_t len);
1072 dma_cookie_t dma_memcpy_pg_to_iovec(struct dma_chan *chan, struct iovec *iov,
1073         struct dma_pinned_list *pinned_list, struct page *page,
1074         unsigned int offset, size_t len);
1075
1076 #endif /* DMAENGINE_H */