OMAP: DSS2: DSI: Fix DSI PLL power bug
[pandora-kernel.git] / drivers / video / omap2 / dss / dss_features.h
1 /*
2  * linux/drivers/video/omap2/dss/dss_features.h
3  *
4  * Copyright (C) 2010 Texas Instruments
5  * Author: Archit Taneja <archit@ti.com>
6  *
7  * This program is free software; you can redistribute it and/or modify it
8  * under the terms of the GNU General Public License version 2 as published by
9  * the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful, but WITHOUT
12  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
14  * more details.
15  *
16  * You should have received a copy of the GNU General Public License along with
17  * this program.  If not, see <http://www.gnu.org/licenses/>.
18  */
19
20 #ifndef __OMAP2_DSS_FEATURES_H
21 #define __OMAP2_DSS_FEATURES_H
22
23 #define MAX_DSS_MANAGERS        3
24 #define MAX_DSS_OVERLAYS        3
25 #define MAX_DSS_LCD_MANAGERS    2
26
27 /* DSS has feature id */
28 enum dss_feat_id {
29         FEAT_GLOBAL_ALPHA       = 1 << 0,
30         FEAT_GLOBAL_ALPHA_VID1  = 1 << 1,
31         FEAT_PRE_MULT_ALPHA     = 1 << 2,
32         FEAT_LCDENABLEPOL       = 1 << 3,
33         FEAT_LCDENABLESIGNAL    = 1 << 4,
34         FEAT_PCKFREEENABLE      = 1 << 5,
35         FEAT_FUNCGATED          = 1 << 6,
36         FEAT_MGR_LCD2           = 1 << 7,
37         FEAT_LINEBUFFERSPLIT    = 1 << 8,
38         FEAT_ROWREPEATENABLE    = 1 << 9,
39         FEAT_RESIZECONF         = 1 << 10,
40         /* Independent core clk divider */
41         FEAT_CORE_CLK_DIV       = 1 << 11,
42         FEAT_LCD_CLK_SRC        = 1 << 12,
43         /* DSI-PLL power command 0x3 is not working */
44         FEAT_DSI_PLL_PWR_BUG    = 1 << 13,
45 };
46
47 /* DSS register field id */
48 enum dss_feat_reg_field {
49         FEAT_REG_FIRHINC,
50         FEAT_REG_FIRVINC,
51         FEAT_REG_FIFOHIGHTHRESHOLD,
52         FEAT_REG_FIFOLOWTHRESHOLD,
53         FEAT_REG_FIFOSIZE,
54         FEAT_REG_HORIZONTALACCU,
55         FEAT_REG_VERTICALACCU,
56         FEAT_REG_DISPC_CLK_SWITCH,
57         FEAT_REG_DSIPLL_REGN,
58         FEAT_REG_DSIPLL_REGM,
59         FEAT_REG_DSIPLL_REGM_DISPC,
60         FEAT_REG_DSIPLL_REGM_DSI,
61 };
62
63 enum dss_range_param {
64         FEAT_PARAM_DSS_FCK,
65         FEAT_PARAM_DSIPLL_REGN,
66         FEAT_PARAM_DSIPLL_REGM,
67         FEAT_PARAM_DSIPLL_REGM_DISPC,
68         FEAT_PARAM_DSIPLL_REGM_DSI,
69         FEAT_PARAM_DSIPLL_FINT,
70         FEAT_PARAM_DSIPLL_LPDIV,
71 };
72
73 /* DSS Feature Functions */
74 int dss_feat_get_num_mgrs(void);
75 int dss_feat_get_num_ovls(void);
76 unsigned long dss_feat_get_param_min(enum dss_range_param param);
77 unsigned long dss_feat_get_param_max(enum dss_range_param param);
78 enum omap_display_type dss_feat_get_supported_displays(enum omap_channel channel);
79 enum omap_color_mode dss_feat_get_supported_color_modes(enum omap_plane plane);
80 bool dss_feat_color_mode_supported(enum omap_plane plane,
81                 enum omap_color_mode color_mode);
82 const char *dss_feat_get_clk_source_name(enum dss_clk_source id);
83
84 bool dss_has_feature(enum dss_feat_id id);
85 void dss_feat_get_reg_field(enum dss_feat_reg_field id, u8 *start, u8 *end);
86 void dss_features_init(void);
87 #endif