thermal: exynos: Add support for TRIM_RELOAD feature at Exynos3250
[pandora-kernel.git] / drivers / thermal / samsung / exynos_tmu_data.h
1 /*
2  * exynos_tmu_data.h - Samsung EXYNOS tmu data header file
3  *
4  *  Copyright (C) 2013 Samsung Electronics
5  *  Amit Daniel Kachhap <amit.daniel@samsung.com>
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License as published by
9  * the Free Software Foundation; either version 2 of the License, or
10  * (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
20  *
21  */
22
23 #ifndef _EXYNOS_TMU_DATA_H
24 #define _EXYNOS_TMU_DATA_H
25
26 /* Exynos generic registers */
27 #define EXYNOS_TMU_REG_TRIMINFO         0x0
28 #define EXYNOS_TMU_REG_CONTROL          0x20
29 #define EXYNOS_TMU_REG_STATUS           0x28
30 #define EXYNOS_TMU_REG_CURRENT_TEMP     0x40
31 #define EXYNOS_TMU_REG_INTEN            0x70
32 #define EXYNOS_TMU_REG_INTSTAT          0x74
33 #define EXYNOS_TMU_REG_INTCLEAR         0x78
34
35 #define EXYNOS_TMU_TEMP_MASK            0xff
36 #define EXYNOS_TMU_REF_VOLTAGE_SHIFT    24
37 #define EXYNOS_TMU_REF_VOLTAGE_MASK     0x1f
38 #define EXYNOS_TMU_BUF_SLOPE_SEL_MASK   0xf
39 #define EXYNOS_TMU_BUF_SLOPE_SEL_SHIFT  8
40 #define EXYNOS_TMU_CORE_EN_SHIFT        0
41
42 /* Exynos3250 specific registers */
43 #define EXYNOS_TMU_TRIMINFO_CON1        0x10
44
45 /* Exynos4210 specific registers */
46 #define EXYNOS4210_TMU_REG_THRESHOLD_TEMP       0x44
47 #define EXYNOS4210_TMU_REG_TRIG_LEVEL0  0x50
48
49 #define EXYNOS4210_TMU_TRIG_LEVEL_MASK  0x1111
50
51 /* Exynos5250, Exynos4412, Exynos3250 specific registers */
52 #define EXYNOS_TMU_TRIMINFO_CON2        0x14
53 #define EXYNOS_THD_TEMP_RISE            0x50
54 #define EXYNOS_THD_TEMP_FALL            0x54
55 #define EXYNOS_EMUL_CON         0x80
56
57 #define EXYNOS_TRIMINFO_RELOAD_ENABLE   1
58 #define EXYNOS_TRIMINFO_25_SHIFT        0
59 #define EXYNOS_TRIMINFO_85_SHIFT        8
60 #define EXYNOS_TMU_RISE_INT_MASK        0x111
61 #define EXYNOS_TMU_RISE_INT_SHIFT       0
62 #define EXYNOS_TMU_FALL_INT_MASK        0x111
63 #define EXYNOS_TMU_CLEAR_FALL_INT_SHIFT 12
64 #define EXYNOS5420_TMU_CLEAR_FALL_INT_SHIFT     16
65 #define EXYNOS5440_TMU_CLEAR_FALL_INT_SHIFT     4
66 #define EXYNOS_TMU_TRIP_MODE_SHIFT      13
67 #define EXYNOS_TMU_TRIP_MODE_MASK       0x7
68 #define EXYNOS_TMU_THERM_TRIP_EN_SHIFT  12
69
70 #define EXYNOS_TMU_INTEN_RISE0_SHIFT    0
71 #define EXYNOS_TMU_INTEN_RISE1_SHIFT    4
72 #define EXYNOS_TMU_INTEN_RISE2_SHIFT    8
73 #define EXYNOS_TMU_INTEN_RISE3_SHIFT    12
74 #define EXYNOS_TMU_INTEN_FALL0_SHIFT    16
75
76 #define EXYNOS_EMUL_TIME        0x57F0
77 #define EXYNOS_EMUL_TIME_MASK   0xffff
78 #define EXYNOS_EMUL_TIME_SHIFT  16
79 #define EXYNOS_EMUL_DATA_SHIFT  8
80 #define EXYNOS_EMUL_DATA_MASK   0xFF
81 #define EXYNOS_EMUL_ENABLE      0x1
82
83 #define EXYNOS_MAX_TRIGGER_PER_REG      4
84
85 /* Exynos5260 specific */
86 #define EXYNOS_TMU_REG_CONTROL1                 0x24
87 #define EXYNOS5260_TMU_REG_INTEN                0xC0
88 #define EXYNOS5260_TMU_REG_INTSTAT              0xC4
89 #define EXYNOS5260_TMU_REG_INTCLEAR             0xC8
90 #define EXYNOS5260_TMU_CLEAR_RISE_INT           0x1111
91 #define EXYNOS5260_TMU_CLEAR_FALL_INT           (0x1111 << 16)
92 #define EXYNOS5260_TMU_RISE_INT_MASK            0x1111
93 #define EXYNOS5260_TMU_FALL_INT_MASK            0x1111
94 #define EXYNOS5260_EMUL_CON                     0x100
95
96 /* Exynos4412 specific */
97 #define EXYNOS4412_MUX_ADDR_VALUE          6
98 #define EXYNOS4412_MUX_ADDR_SHIFT          20
99
100 /*exynos5440 specific registers*/
101 #define EXYNOS5440_TMU_S0_7_TRIM                0x000
102 #define EXYNOS5440_TMU_S0_7_CTRL                0x020
103 #define EXYNOS5440_TMU_S0_7_DEBUG               0x040
104 #define EXYNOS5440_TMU_S0_7_STATUS              0x060
105 #define EXYNOS5440_TMU_S0_7_TEMP                0x0f0
106 #define EXYNOS5440_TMU_S0_7_TH0                 0x110
107 #define EXYNOS5440_TMU_S0_7_TH1                 0x130
108 #define EXYNOS5440_TMU_S0_7_TH2                 0x150
109 #define EXYNOS5440_TMU_S0_7_IRQEN               0x210
110 #define EXYNOS5440_TMU_S0_7_IRQ                 0x230
111 /* exynos5440 common registers */
112 #define EXYNOS5440_TMU_IRQ_STATUS               0x000
113 #define EXYNOS5440_TMU_PMIN                     0x004
114
115 #define EXYNOS5440_TMU_RISE_INT_MASK            0xf
116 #define EXYNOS5440_TMU_RISE_INT_SHIFT           0
117 #define EXYNOS5440_TMU_FALL_INT_MASK            0xf
118 #define EXYNOS5440_TMU_INTEN_RISE0_SHIFT        0
119 #define EXYNOS5440_TMU_INTEN_RISE1_SHIFT        1
120 #define EXYNOS5440_TMU_INTEN_RISE2_SHIFT        2
121 #define EXYNOS5440_TMU_INTEN_RISE3_SHIFT        3
122 #define EXYNOS5440_TMU_INTEN_FALL0_SHIFT        4
123 #define EXYNOS5440_TMU_TH_RISE4_SHIFT           24
124 #define EXYNOS5440_EFUSE_SWAP_OFFSET            8
125
126 #if defined(CONFIG_SOC_EXYNOS3250)
127 extern struct exynos_tmu_init_data const exynos3250_default_tmu_data;
128 #define EXYNOS3250_TMU_DRV_DATA (&exynos3250_default_tmu_data)
129 #else
130 #define EXYNOS3250_TMU_DRV_DATA (NULL)
131 #endif
132
133 #if defined(CONFIG_CPU_EXYNOS4210)
134 extern struct exynos_tmu_init_data const exynos4210_default_tmu_data;
135 #define EXYNOS4210_TMU_DRV_DATA (&exynos4210_default_tmu_data)
136 #else
137 #define EXYNOS4210_TMU_DRV_DATA (NULL)
138 #endif
139
140 #if defined(CONFIG_SOC_EXYNOS4412)
141 extern struct exynos_tmu_init_data const exynos4412_default_tmu_data;
142 #define EXYNOS4412_TMU_DRV_DATA (&exynos4412_default_tmu_data)
143 #else
144 #define EXYNOS4412_TMU_DRV_DATA (NULL)
145 #endif
146
147 #if defined(CONFIG_SOC_EXYNOS5250)
148 extern struct exynos_tmu_init_data const exynos5250_default_tmu_data;
149 #define EXYNOS5250_TMU_DRV_DATA (&exynos5250_default_tmu_data)
150 #else
151 #define EXYNOS5250_TMU_DRV_DATA (NULL)
152 #endif
153
154 #if defined(CONFIG_SOC_EXYNOS5260)
155 extern struct exynos_tmu_init_data const exynos5260_default_tmu_data;
156 #define EXYNOS5260_TMU_DRV_DATA (&exynos5260_default_tmu_data)
157 #else
158 #define EXYNOS5260_TMU_DRV_DATA (NULL)
159 #endif
160
161 #if defined(CONFIG_SOC_EXYNOS5420)
162 extern struct exynos_tmu_init_data const exynos5420_default_tmu_data;
163 #define EXYNOS5420_TMU_DRV_DATA (&exynos5420_default_tmu_data)
164 #else
165 #define EXYNOS5420_TMU_DRV_DATA (NULL)
166 #endif
167
168 #if defined(CONFIG_SOC_EXYNOS5440)
169 extern struct exynos_tmu_init_data const exynos5440_default_tmu_data;
170 #define EXYNOS5440_TMU_DRV_DATA (&exynos5440_default_tmu_data)
171 #else
172 #define EXYNOS5440_TMU_DRV_DATA (NULL)
173 #endif
174
175 #endif /*_EXYNOS_TMU_DATA_H*/