[PATCH] PCI: Fix up PCI routing in parent bridge
[pandora-kernel.git] / drivers / pci / probe.c
1 /*
2  * probe.c - PCI detection and setup code
3  */
4
5 #include <linux/kernel.h>
6 #include <linux/delay.h>
7 #include <linux/init.h>
8 #include <linux/pci.h>
9 #include <linux/slab.h>
10 #include <linux/module.h>
11 #include <linux/cpumask.h>
12 #include "pci.h"
13
14 #define CARDBUS_LATENCY_TIMER   176     /* secondary latency timer */
15 #define CARDBUS_RESERVE_BUSNR   3
16 #define PCI_CFG_SPACE_SIZE      256
17 #define PCI_CFG_SPACE_EXP_SIZE  4096
18
19 /* Ugh.  Need to stop exporting this to modules. */
20 LIST_HEAD(pci_root_buses);
21 EXPORT_SYMBOL(pci_root_buses);
22
23 LIST_HEAD(pci_devices);
24
25 #ifdef HAVE_PCI_LEGACY
26 /**
27  * pci_create_legacy_files - create legacy I/O port and memory files
28  * @b: bus to create files under
29  *
30  * Some platforms allow access to legacy I/O port and ISA memory space on
31  * a per-bus basis.  This routine creates the files and ties them into
32  * their associated read, write and mmap files from pci-sysfs.c
33  */
34 static void pci_create_legacy_files(struct pci_bus *b)
35 {
36         b->legacy_io = kmalloc(sizeof(struct bin_attribute) * 2,
37                                GFP_ATOMIC);
38         if (b->legacy_io) {
39                 memset(b->legacy_io, 0, sizeof(struct bin_attribute) * 2);
40                 b->legacy_io->attr.name = "legacy_io";
41                 b->legacy_io->size = 0xffff;
42                 b->legacy_io->attr.mode = S_IRUSR | S_IWUSR;
43                 b->legacy_io->attr.owner = THIS_MODULE;
44                 b->legacy_io->read = pci_read_legacy_io;
45                 b->legacy_io->write = pci_write_legacy_io;
46                 class_device_create_bin_file(&b->class_dev, b->legacy_io);
47
48                 /* Allocated above after the legacy_io struct */
49                 b->legacy_mem = b->legacy_io + 1;
50                 b->legacy_mem->attr.name = "legacy_mem";
51                 b->legacy_mem->size = 1024*1024;
52                 b->legacy_mem->attr.mode = S_IRUSR | S_IWUSR;
53                 b->legacy_mem->attr.owner = THIS_MODULE;
54                 b->legacy_mem->mmap = pci_mmap_legacy_mem;
55                 class_device_create_bin_file(&b->class_dev, b->legacy_mem);
56         }
57 }
58
59 void pci_remove_legacy_files(struct pci_bus *b)
60 {
61         if (b->legacy_io) {
62                 class_device_remove_bin_file(&b->class_dev, b->legacy_io);
63                 class_device_remove_bin_file(&b->class_dev, b->legacy_mem);
64                 kfree(b->legacy_io); /* both are allocated here */
65         }
66 }
67 #else /* !HAVE_PCI_LEGACY */
68 static inline void pci_create_legacy_files(struct pci_bus *bus) { return; }
69 void pci_remove_legacy_files(struct pci_bus *bus) { return; }
70 #endif /* HAVE_PCI_LEGACY */
71
72 /*
73  * PCI Bus Class Devices
74  */
75 static ssize_t pci_bus_show_cpuaffinity(struct class_device *class_dev, char *buf)
76 {
77         cpumask_t cpumask = pcibus_to_cpumask(to_pci_bus(class_dev));
78         int ret;
79
80         ret = cpumask_scnprintf(buf, PAGE_SIZE, cpumask);
81         if (ret < PAGE_SIZE)
82                 buf[ret++] = '\n';
83         return ret;
84 }
85 CLASS_DEVICE_ATTR(cpuaffinity, S_IRUGO, pci_bus_show_cpuaffinity, NULL);
86
87 /*
88  * PCI Bus Class
89  */
90 static void release_pcibus_dev(struct class_device *class_dev)
91 {
92         struct pci_bus *pci_bus = to_pci_bus(class_dev);
93
94         if (pci_bus->bridge)
95                 put_device(pci_bus->bridge);
96         kfree(pci_bus);
97 }
98
99 static struct class pcibus_class = {
100         .name           = "pci_bus",
101         .release        = &release_pcibus_dev,
102 };
103
104 static int __init pcibus_class_init(void)
105 {
106         return class_register(&pcibus_class);
107 }
108 postcore_initcall(pcibus_class_init);
109
110 /*
111  * Translate the low bits of the PCI base
112  * to the resource type
113  */
114 static inline unsigned int pci_calc_resource_flags(unsigned int flags)
115 {
116         if (flags & PCI_BASE_ADDRESS_SPACE_IO)
117                 return IORESOURCE_IO;
118
119         if (flags & PCI_BASE_ADDRESS_MEM_PREFETCH)
120                 return IORESOURCE_MEM | IORESOURCE_PREFETCH;
121
122         return IORESOURCE_MEM;
123 }
124
125 /*
126  * Find the extent of a PCI decode..
127  */
128 static u32 pci_size(u32 base, u32 maxbase, u32 mask)
129 {
130         u32 size = mask & maxbase;      /* Find the significant bits */
131         if (!size)
132                 return 0;
133
134         /* Get the lowest of them to find the decode size, and
135            from that the extent.  */
136         size = (size & ~(size-1)) - 1;
137
138         /* base == maxbase can be valid only if the BAR has
139            already been programmed with all 1s.  */
140         if (base == maxbase && ((base | size) & mask) != mask)
141                 return 0;
142
143         return size;
144 }
145
146 static void pci_read_bases(struct pci_dev *dev, unsigned int howmany, int rom)
147 {
148         unsigned int pos, reg, next;
149         u32 l, sz;
150         struct resource *res;
151
152         for(pos=0; pos<howmany; pos = next) {
153                 next = pos+1;
154                 res = &dev->resource[pos];
155                 res->name = pci_name(dev);
156                 reg = PCI_BASE_ADDRESS_0 + (pos << 2);
157                 pci_read_config_dword(dev, reg, &l);
158                 pci_write_config_dword(dev, reg, ~0);
159                 pci_read_config_dword(dev, reg, &sz);
160                 pci_write_config_dword(dev, reg, l);
161                 if (!sz || sz == 0xffffffff)
162                         continue;
163                 if (l == 0xffffffff)
164                         l = 0;
165                 if ((l & PCI_BASE_ADDRESS_SPACE) == PCI_BASE_ADDRESS_SPACE_MEMORY) {
166                         sz = pci_size(l, sz, PCI_BASE_ADDRESS_MEM_MASK);
167                         if (!sz)
168                                 continue;
169                         res->start = l & PCI_BASE_ADDRESS_MEM_MASK;
170                         res->flags |= l & ~PCI_BASE_ADDRESS_MEM_MASK;
171                 } else {
172                         sz = pci_size(l, sz, PCI_BASE_ADDRESS_IO_MASK & 0xffff);
173                         if (!sz)
174                                 continue;
175                         res->start = l & PCI_BASE_ADDRESS_IO_MASK;
176                         res->flags |= l & ~PCI_BASE_ADDRESS_IO_MASK;
177                 }
178                 res->end = res->start + (unsigned long) sz;
179                 res->flags |= pci_calc_resource_flags(l);
180                 if ((l & (PCI_BASE_ADDRESS_SPACE | PCI_BASE_ADDRESS_MEM_TYPE_MASK))
181                     == (PCI_BASE_ADDRESS_SPACE_MEMORY | PCI_BASE_ADDRESS_MEM_TYPE_64)) {
182                         pci_read_config_dword(dev, reg+4, &l);
183                         next++;
184 #if BITS_PER_LONG == 64
185                         res->start |= ((unsigned long) l) << 32;
186                         res->end = res->start + sz;
187                         pci_write_config_dword(dev, reg+4, ~0);
188                         pci_read_config_dword(dev, reg+4, &sz);
189                         pci_write_config_dword(dev, reg+4, l);
190                         sz = pci_size(l, sz, 0xffffffff);
191                         if (sz) {
192                                 /* This BAR needs > 4GB?  Wow. */
193                                 res->end |= (unsigned long)sz<<32;
194                         }
195 #else
196                         if (l) {
197                                 printk(KERN_ERR "PCI: Unable to handle 64-bit address for device %s\n", pci_name(dev));
198                                 res->start = 0;
199                                 res->flags = 0;
200                                 continue;
201                         }
202 #endif
203                 }
204         }
205         if (rom) {
206                 dev->rom_base_reg = rom;
207                 res = &dev->resource[PCI_ROM_RESOURCE];
208                 res->name = pci_name(dev);
209                 pci_read_config_dword(dev, rom, &l);
210                 pci_write_config_dword(dev, rom, ~PCI_ROM_ADDRESS_ENABLE);
211                 pci_read_config_dword(dev, rom, &sz);
212                 pci_write_config_dword(dev, rom, l);
213                 if (l == 0xffffffff)
214                         l = 0;
215                 if (sz && sz != 0xffffffff) {
216                         sz = pci_size(l, sz, PCI_ROM_ADDRESS_MASK);
217                         if (sz) {
218                                 res->flags = (l & IORESOURCE_ROM_ENABLE) |
219                                   IORESOURCE_MEM | IORESOURCE_PREFETCH |
220                                   IORESOURCE_READONLY | IORESOURCE_CACHEABLE;
221                                 res->start = l & PCI_ROM_ADDRESS_MASK;
222                                 res->end = res->start + (unsigned long) sz;
223                         }
224                 }
225         }
226 }
227
228 void __devinit pci_read_bridge_bases(struct pci_bus *child)
229 {
230         struct pci_dev *dev = child->self;
231         u8 io_base_lo, io_limit_lo;
232         u16 mem_base_lo, mem_limit_lo;
233         unsigned long base, limit;
234         struct resource *res;
235         int i;
236
237         if (!dev)               /* It's a host bus, nothing to read */
238                 return;
239
240         if (dev->transparent) {
241                 printk(KERN_INFO "PCI: Transparent bridge - %s\n", pci_name(dev));
242                 for(i = 0; i < PCI_BUS_NUM_RESOURCES; i++)
243                         child->resource[i] = child->parent->resource[i];
244                 return;
245         }
246
247         for(i=0; i<3; i++)
248                 child->resource[i] = &dev->resource[PCI_BRIDGE_RESOURCES+i];
249
250         res = child->resource[0];
251         pci_read_config_byte(dev, PCI_IO_BASE, &io_base_lo);
252         pci_read_config_byte(dev, PCI_IO_LIMIT, &io_limit_lo);
253         base = (io_base_lo & PCI_IO_RANGE_MASK) << 8;
254         limit = (io_limit_lo & PCI_IO_RANGE_MASK) << 8;
255
256         if ((io_base_lo & PCI_IO_RANGE_TYPE_MASK) == PCI_IO_RANGE_TYPE_32) {
257                 u16 io_base_hi, io_limit_hi;
258                 pci_read_config_word(dev, PCI_IO_BASE_UPPER16, &io_base_hi);
259                 pci_read_config_word(dev, PCI_IO_LIMIT_UPPER16, &io_limit_hi);
260                 base |= (io_base_hi << 16);
261                 limit |= (io_limit_hi << 16);
262         }
263
264         if (base <= limit) {
265                 res->flags = (io_base_lo & PCI_IO_RANGE_TYPE_MASK) | IORESOURCE_IO;
266                 res->start = base;
267                 res->end = limit + 0xfff;
268         }
269
270         res = child->resource[1];
271         pci_read_config_word(dev, PCI_MEMORY_BASE, &mem_base_lo);
272         pci_read_config_word(dev, PCI_MEMORY_LIMIT, &mem_limit_lo);
273         base = (mem_base_lo & PCI_MEMORY_RANGE_MASK) << 16;
274         limit = (mem_limit_lo & PCI_MEMORY_RANGE_MASK) << 16;
275         if (base <= limit) {
276                 res->flags = (mem_base_lo & PCI_MEMORY_RANGE_TYPE_MASK) | IORESOURCE_MEM;
277                 res->start = base;
278                 res->end = limit + 0xfffff;
279         }
280
281         res = child->resource[2];
282         pci_read_config_word(dev, PCI_PREF_MEMORY_BASE, &mem_base_lo);
283         pci_read_config_word(dev, PCI_PREF_MEMORY_LIMIT, &mem_limit_lo);
284         base = (mem_base_lo & PCI_PREF_RANGE_MASK) << 16;
285         limit = (mem_limit_lo & PCI_PREF_RANGE_MASK) << 16;
286
287         if ((mem_base_lo & PCI_PREF_RANGE_TYPE_MASK) == PCI_PREF_RANGE_TYPE_64) {
288                 u32 mem_base_hi, mem_limit_hi;
289                 pci_read_config_dword(dev, PCI_PREF_BASE_UPPER32, &mem_base_hi);
290                 pci_read_config_dword(dev, PCI_PREF_LIMIT_UPPER32, &mem_limit_hi);
291
292                 /*
293                  * Some bridges set the base > limit by default, and some
294                  * (broken) BIOSes do not initialize them.  If we find
295                  * this, just assume they are not being used.
296                  */
297                 if (mem_base_hi <= mem_limit_hi) {
298 #if BITS_PER_LONG == 64
299                         base |= ((long) mem_base_hi) << 32;
300                         limit |= ((long) mem_limit_hi) << 32;
301 #else
302                         if (mem_base_hi || mem_limit_hi) {
303                                 printk(KERN_ERR "PCI: Unable to handle 64-bit address space for bridge %s\n", pci_name(dev));
304                                 return;
305                         }
306 #endif
307                 }
308         }
309         if (base <= limit) {
310                 res->flags = (mem_base_lo & PCI_MEMORY_RANGE_TYPE_MASK) | IORESOURCE_MEM | IORESOURCE_PREFETCH;
311                 res->start = base;
312                 res->end = limit + 0xfffff;
313         }
314 }
315
316 static struct pci_bus * __devinit pci_alloc_bus(void)
317 {
318         struct pci_bus *b;
319
320         b = kmalloc(sizeof(*b), GFP_KERNEL);
321         if (b) {
322                 memset(b, 0, sizeof(*b));
323                 INIT_LIST_HEAD(&b->node);
324                 INIT_LIST_HEAD(&b->children);
325                 INIT_LIST_HEAD(&b->devices);
326         }
327         return b;
328 }
329
330 static struct pci_bus * __devinit
331 pci_alloc_child_bus(struct pci_bus *parent, struct pci_dev *bridge, int busnr)
332 {
333         struct pci_bus *child;
334         int i;
335
336         /*
337          * Allocate a new bus, and inherit stuff from the parent..
338          */
339         child = pci_alloc_bus();
340         if (!child)
341                 return NULL;
342
343         child->self = bridge;
344         child->parent = parent;
345         child->ops = parent->ops;
346         child->sysdata = parent->sysdata;
347         child->bridge = get_device(&bridge->dev);
348
349         child->class_dev.class = &pcibus_class;
350         sprintf(child->class_dev.class_id, "%04x:%02x", pci_domain_nr(child), busnr);
351         class_device_register(&child->class_dev);
352         class_device_create_file(&child->class_dev, &class_device_attr_cpuaffinity);
353
354         /*
355          * Set up the primary, secondary and subordinate
356          * bus numbers.
357          */
358         child->number = child->secondary = busnr;
359         child->primary = parent->secondary;
360         child->subordinate = 0xff;
361
362         /* Set up default resource pointers and names.. */
363         for (i = 0; i < 4; i++) {
364                 child->resource[i] = &bridge->resource[PCI_BRIDGE_RESOURCES+i];
365                 child->resource[i]->name = child->name;
366         }
367         bridge->subordinate = child;
368
369         return child;
370 }
371
372 struct pci_bus * __devinit pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev, int busnr)
373 {
374         struct pci_bus *child;
375
376         child = pci_alloc_child_bus(parent, dev, busnr);
377         if (child) {
378                 spin_lock(&pci_bus_lock);
379                 list_add_tail(&child->node, &parent->children);
380                 spin_unlock(&pci_bus_lock);
381         }
382         return child;
383 }
384
385 static void pci_enable_crs(struct pci_dev *dev)
386 {
387         u16 cap, rpctl;
388         int rpcap = pci_find_capability(dev, PCI_CAP_ID_EXP);
389         if (!rpcap)
390                 return;
391
392         pci_read_config_word(dev, rpcap + PCI_CAP_FLAGS, &cap);
393         if (((cap & PCI_EXP_FLAGS_TYPE) >> 4) != PCI_EXP_TYPE_ROOT_PORT)
394                 return;
395
396         pci_read_config_word(dev, rpcap + PCI_EXP_RTCTL, &rpctl);
397         rpctl |= PCI_EXP_RTCTL_CRSSVE;
398         pci_write_config_word(dev, rpcap + PCI_EXP_RTCTL, rpctl);
399 }
400
401 static void __devinit pci_fixup_parent_subordinate_busnr(struct pci_bus *child, int max)
402 {
403         struct pci_bus *parent = child->parent;
404         while (parent->parent && parent->subordinate < max) {
405                 parent->subordinate = max;
406                 pci_write_config_byte(parent->self, PCI_SUBORDINATE_BUS, max);
407                 parent = parent->parent;
408         }
409 }
410
411 unsigned int __devinit pci_scan_child_bus(struct pci_bus *bus);
412
413 /*
414  * If it's a bridge, configure it and scan the bus behind it.
415  * For CardBus bridges, we don't scan behind as the devices will
416  * be handled by the bridge driver itself.
417  *
418  * We need to process bridges in two passes -- first we scan those
419  * already configured by the BIOS and after we are done with all of
420  * them, we proceed to assigning numbers to the remaining buses in
421  * order to avoid overlaps between old and new bus numbers.
422  */
423 int __devinit pci_scan_bridge(struct pci_bus *bus, struct pci_dev * dev, int max, int pass)
424 {
425         struct pci_bus *child;
426         int is_cardbus = (dev->hdr_type == PCI_HEADER_TYPE_CARDBUS);
427         u32 buses, i;
428         u16 bctl;
429
430         pci_read_config_dword(dev, PCI_PRIMARY_BUS, &buses);
431
432         pr_debug("PCI: Scanning behind PCI bridge %s, config %06x, pass %d\n",
433                  pci_name(dev), buses & 0xffffff, pass);
434
435         /* Disable MasterAbortMode during probing to avoid reporting
436            of bus errors (in some architectures) */ 
437         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &bctl);
438         pci_write_config_word(dev, PCI_BRIDGE_CONTROL,
439                               bctl & ~PCI_BRIDGE_CTL_MASTER_ABORT);
440
441         pci_enable_crs(dev);
442
443         if ((buses & 0xffff00) && !pcibios_assign_all_busses() && !is_cardbus) {
444                 unsigned int cmax, busnr;
445                 /*
446                  * Bus already configured by firmware, process it in the first
447                  * pass and just note the configuration.
448                  */
449                 if (pass)
450                         return max;
451                 busnr = (buses >> 8) & 0xFF;
452
453                 /*
454                  * If we already got to this bus through a different bridge,
455                  * ignore it.  This can happen with the i450NX chipset.
456                  */
457                 if (pci_find_bus(pci_domain_nr(bus), busnr)) {
458                         printk(KERN_INFO "PCI: Bus %04x:%02x already known\n",
459                                         pci_domain_nr(bus), busnr);
460                         return max;
461                 }
462
463                 child = pci_add_new_bus(bus, dev, busnr);
464                 if (!child)
465                         return max;
466                 child->primary = buses & 0xFF;
467                 child->subordinate = (buses >> 16) & 0xFF;
468                 child->bridge_ctl = bctl;
469
470                 cmax = pci_scan_child_bus(child);
471                 if (cmax > max)
472                         max = cmax;
473                 if (child->subordinate > max)
474                         max = child->subordinate;
475         } else {
476                 /*
477                  * We need to assign a number to this bus which we always
478                  * do in the second pass.
479                  */
480                 if (!pass)
481                         return max;
482
483                 /* Clear errors */
484                 pci_write_config_word(dev, PCI_STATUS, 0xffff);
485
486                 /* Prevent assigning a bus number that already exists.
487                  * This can happen when a bridge is hot-plugged */
488                 if (pci_find_bus(pci_domain_nr(bus), max+1))
489                         return max;
490                 child = pci_add_new_bus(bus, dev, ++max);
491                 buses = (buses & 0xff000000)
492                       | ((unsigned int)(child->primary)     <<  0)
493                       | ((unsigned int)(child->secondary)   <<  8)
494                       | ((unsigned int)(child->subordinate) << 16);
495
496                 /*
497                  * yenta.c forces a secondary latency timer of 176.
498                  * Copy that behaviour here.
499                  */
500                 if (is_cardbus) {
501                         buses &= ~0xff000000;
502                         buses |= CARDBUS_LATENCY_TIMER << 24;
503                 }
504                         
505                 /*
506                  * We need to blast all three values with a single write.
507                  */
508                 pci_write_config_dword(dev, PCI_PRIMARY_BUS, buses);
509
510                 if (!is_cardbus) {
511                         child->bridge_ctl = PCI_BRIDGE_CTL_NO_ISA;
512                         /*
513                          * Adjust subordinate busnr in parent buses.
514                          * We do this before scanning for children because
515                          * some devices may not be detected if the bios
516                          * was lazy.
517                          */
518                         pci_fixup_parent_subordinate_busnr(child, max);
519                         /* Now we can scan all subordinate buses... */
520                         max = pci_scan_child_bus(child);
521                 } else {
522                         /*
523                          * For CardBus bridges, we leave 4 bus numbers
524                          * as cards with a PCI-to-PCI bridge can be
525                          * inserted later.
526                          */
527                         for (i=0; i<CARDBUS_RESERVE_BUSNR; i++)
528                                 if (pci_find_bus(pci_domain_nr(bus),
529                                                         max+i+1))
530                                         break;
531                         max += i;
532                         pci_fixup_parent_subordinate_busnr(child, max);
533                 }
534                 /*
535                  * Set the subordinate bus number to its real value.
536                  */
537                 child->subordinate = max;
538                 pci_write_config_byte(dev, PCI_SUBORDINATE_BUS, max);
539         }
540
541         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, bctl);
542
543         sprintf(child->name, (is_cardbus ? "PCI CardBus #%02x" : "PCI Bus #%02x"), child->number);
544
545         return max;
546 }
547
548 /*
549  * Read interrupt line and base address registers.
550  * The architecture-dependent code can tweak these, of course.
551  */
552 static void pci_read_irq(struct pci_dev *dev)
553 {
554         unsigned char irq;
555
556         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &irq);
557         if (irq)
558                 pci_read_config_byte(dev, PCI_INTERRUPT_LINE, &irq);
559         dev->irq = irq;
560 }
561
562 /**
563  * pci_setup_device - fill in class and map information of a device
564  * @dev: the device structure to fill
565  *
566  * Initialize the device structure with information about the device's 
567  * vendor,class,memory and IO-space addresses,IRQ lines etc.
568  * Called at initialisation of the PCI subsystem and by CardBus services.
569  * Returns 0 on success and -1 if unknown type of device (not normal, bridge
570  * or CardBus).
571  */
572 static int pci_setup_device(struct pci_dev * dev)
573 {
574         u32 class;
575
576         sprintf(pci_name(dev), "%04x:%02x:%02x.%d", pci_domain_nr(dev->bus),
577                 dev->bus->number, PCI_SLOT(dev->devfn), PCI_FUNC(dev->devfn));
578
579         pci_read_config_dword(dev, PCI_CLASS_REVISION, &class);
580         class >>= 8;                                /* upper 3 bytes */
581         dev->class = class;
582         class >>= 8;
583
584         pr_debug("PCI: Found %s [%04x/%04x] %06x %02x\n", pci_name(dev),
585                  dev->vendor, dev->device, class, dev->hdr_type);
586
587         /* "Unknown power state" */
588         dev->current_state = 4;
589
590         /* Early fixups, before probing the BARs */
591         pci_fixup_device(pci_fixup_early, dev);
592         class = dev->class >> 8;
593
594         switch (dev->hdr_type) {                    /* header type */
595         case PCI_HEADER_TYPE_NORMAL:                /* standard header */
596                 if (class == PCI_CLASS_BRIDGE_PCI)
597                         goto bad;
598                 pci_read_irq(dev);
599                 pci_read_bases(dev, 6, PCI_ROM_ADDRESS);
600                 pci_read_config_word(dev, PCI_SUBSYSTEM_VENDOR_ID, &dev->subsystem_vendor);
601                 pci_read_config_word(dev, PCI_SUBSYSTEM_ID, &dev->subsystem_device);
602                 break;
603
604         case PCI_HEADER_TYPE_BRIDGE:                /* bridge header */
605                 if (class != PCI_CLASS_BRIDGE_PCI)
606                         goto bad;
607                 /* The PCI-to-PCI bridge spec requires that subtractive
608                    decoding (i.e. transparent) bridge must have programming
609                    interface code of 0x01. */ 
610                 dev->transparent = ((dev->class & 0xff) == 1);
611                 pci_read_bases(dev, 2, PCI_ROM_ADDRESS1);
612                 break;
613
614         case PCI_HEADER_TYPE_CARDBUS:               /* CardBus bridge header */
615                 if (class != PCI_CLASS_BRIDGE_CARDBUS)
616                         goto bad;
617                 pci_read_irq(dev);
618                 pci_read_bases(dev, 1, 0);
619                 pci_read_config_word(dev, PCI_CB_SUBSYSTEM_VENDOR_ID, &dev->subsystem_vendor);
620                 pci_read_config_word(dev, PCI_CB_SUBSYSTEM_ID, &dev->subsystem_device);
621                 break;
622
623         default:                                    /* unknown header */
624                 printk(KERN_ERR "PCI: device %s has unknown header type %02x, ignoring.\n",
625                         pci_name(dev), dev->hdr_type);
626                 return -1;
627
628         bad:
629                 printk(KERN_ERR "PCI: %s: class %x doesn't match header type %02x. Ignoring class.\n",
630                        pci_name(dev), class, dev->hdr_type);
631                 dev->class = PCI_CLASS_NOT_DEFINED;
632         }
633
634         /* We found a fine healthy device, go go go... */
635         return 0;
636 }
637
638 /**
639  * pci_release_dev - free a pci device structure when all users of it are finished.
640  * @dev: device that's been disconnected
641  *
642  * Will be called only by the device core when all users of this pci device are
643  * done.
644  */
645 static void pci_release_dev(struct device *dev)
646 {
647         struct pci_dev *pci_dev;
648
649         pci_dev = to_pci_dev(dev);
650         kfree(pci_dev);
651 }
652
653 /**
654  * pci_cfg_space_size - get the configuration space size of the PCI device.
655  *
656  * Regular PCI devices have 256 bytes, but PCI-X 2 and PCI Express devices
657  * have 4096 bytes.  Even if the device is capable, that doesn't mean we can
658  * access it.  Maybe we don't have a way to generate extended config space
659  * accesses, or the device is behind a reverse Express bridge.  So we try
660  * reading the dword at 0x100 which must either be 0 or a valid extended
661  * capability header.
662  */
663 static int pci_cfg_space_size(struct pci_dev *dev)
664 {
665         int pos;
666         u32 status;
667
668         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
669         if (!pos) {
670                 pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
671                 if (!pos)
672                         goto fail;
673
674                 pci_read_config_dword(dev, pos + PCI_X_STATUS, &status);
675                 if (!(status & (PCI_X_STATUS_266MHZ | PCI_X_STATUS_533MHZ)))
676                         goto fail;
677         }
678
679         if (pci_read_config_dword(dev, 256, &status) != PCIBIOS_SUCCESSFUL)
680                 goto fail;
681         if (status == 0xffffffff)
682                 goto fail;
683
684         return PCI_CFG_SPACE_EXP_SIZE;
685
686  fail:
687         return PCI_CFG_SPACE_SIZE;
688 }
689
690 static void pci_release_bus_bridge_dev(struct device *dev)
691 {
692         kfree(dev);
693 }
694
695 /*
696  * Read the config data for a PCI device, sanity-check it
697  * and fill in the dev structure...
698  */
699 static struct pci_dev * __devinit
700 pci_scan_device(struct pci_bus *bus, int devfn)
701 {
702         struct pci_dev *dev;
703         u32 l;
704         u8 hdr_type;
705         int delay = 1;
706
707         if (pci_bus_read_config_dword(bus, devfn, PCI_VENDOR_ID, &l))
708                 return NULL;
709
710         /* some broken boards return 0 or ~0 if a slot is empty: */
711         if (l == 0xffffffff || l == 0x00000000 ||
712             l == 0x0000ffff || l == 0xffff0000)
713                 return NULL;
714
715         /* Configuration request Retry Status */
716         while (l == 0xffff0001) {
717                 msleep(delay);
718                 delay *= 2;
719                 if (pci_bus_read_config_dword(bus, devfn, PCI_VENDOR_ID, &l))
720                         return NULL;
721                 /* Card hasn't responded in 60 seconds?  Must be stuck. */
722                 if (delay > 60 * 1000) {
723                         printk(KERN_WARNING "Device %04x:%02x:%02x.%d not "
724                                         "responding\n", pci_domain_nr(bus),
725                                         bus->number, PCI_SLOT(devfn),
726                                         PCI_FUNC(devfn));
727                         return NULL;
728                 }
729         }
730
731         if (pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type))
732                 return NULL;
733
734         dev = kmalloc(sizeof(struct pci_dev), GFP_KERNEL);
735         if (!dev)
736                 return NULL;
737
738         memset(dev, 0, sizeof(struct pci_dev));
739         dev->bus = bus;
740         dev->sysdata = bus->sysdata;
741         dev->dev.parent = bus->bridge;
742         dev->dev.bus = &pci_bus_type;
743         dev->devfn = devfn;
744         dev->hdr_type = hdr_type & 0x7f;
745         dev->multifunction = !!(hdr_type & 0x80);
746         dev->vendor = l & 0xffff;
747         dev->device = (l >> 16) & 0xffff;
748         dev->cfg_size = pci_cfg_space_size(dev);
749
750         /* Assume 32-bit PCI; let 64-bit PCI cards (which are far rarer)
751            set this higher, assuming the system even supports it.  */
752         dev->dma_mask = 0xffffffff;
753         if (pci_setup_device(dev) < 0) {
754                 kfree(dev);
755                 return NULL;
756         }
757         device_initialize(&dev->dev);
758         dev->dev.release = pci_release_dev;
759         pci_dev_get(dev);
760
761         pci_name_device(dev);
762
763         dev->dev.dma_mask = &dev->dma_mask;
764         dev->dev.coherent_dma_mask = 0xffffffffull;
765
766         return dev;
767 }
768
769 struct pci_dev * __devinit
770 pci_scan_single_device(struct pci_bus *bus, int devfn)
771 {
772         struct pci_dev *dev;
773
774         dev = pci_scan_device(bus, devfn);
775         pci_scan_msi_device(dev);
776
777         if (!dev)
778                 return NULL;
779         
780         /* Fix up broken headers */
781         pci_fixup_device(pci_fixup_header, dev);
782
783         /*
784          * Add the device to our list of discovered devices
785          * and the bus list for fixup functions, etc.
786          */
787         INIT_LIST_HEAD(&dev->global_list);
788         spin_lock(&pci_bus_lock);
789         list_add_tail(&dev->bus_list, &bus->devices);
790         spin_unlock(&pci_bus_lock);
791
792         return dev;
793 }
794
795 /**
796  * pci_scan_slot - scan a PCI slot on a bus for devices.
797  * @bus: PCI bus to scan
798  * @devfn: slot number to scan (must have zero function.)
799  *
800  * Scan a PCI slot on the specified PCI bus for devices, adding
801  * discovered devices to the @bus->devices list.  New devices
802  * will have an empty dev->global_list head.
803  */
804 int __devinit pci_scan_slot(struct pci_bus *bus, int devfn)
805 {
806         int func, nr = 0;
807         int scan_all_fns;
808
809         scan_all_fns = pcibios_scan_all_fns(bus, devfn);
810
811         for (func = 0; func < 8; func++, devfn++) {
812                 struct pci_dev *dev;
813
814                 dev = pci_scan_single_device(bus, devfn);
815                 if (dev) {
816                         nr++;
817
818                         /*
819                          * If this is a single function device,
820                          * don't scan past the first function.
821                          */
822                         if (!dev->multifunction) {
823                                 if (func > 0) {
824                                         dev->multifunction = 1;
825                                 } else {
826                                         break;
827                                 }
828                         }
829                 } else {
830                         if (func == 0 && !scan_all_fns)
831                                 break;
832                 }
833         }
834         return nr;
835 }
836
837 unsigned int __devinit pci_scan_child_bus(struct pci_bus *bus)
838 {
839         unsigned int devfn, pass, max = bus->secondary;
840         struct pci_dev *dev;
841
842         pr_debug("PCI: Scanning bus %04x:%02x\n", pci_domain_nr(bus), bus->number);
843
844         /* Go find them, Rover! */
845         for (devfn = 0; devfn < 0x100; devfn += 8)
846                 pci_scan_slot(bus, devfn);
847
848         /*
849          * After performing arch-dependent fixup of the bus, look behind
850          * all PCI-to-PCI bridges on this bus.
851          */
852         pr_debug("PCI: Fixups for bus %04x:%02x\n", pci_domain_nr(bus), bus->number);
853         pcibios_fixup_bus(bus);
854         for (pass=0; pass < 2; pass++)
855                 list_for_each_entry(dev, &bus->devices, bus_list) {
856                         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE ||
857                             dev->hdr_type == PCI_HEADER_TYPE_CARDBUS)
858                                 max = pci_scan_bridge(bus, dev, max, pass);
859                 }
860
861         /*
862          * We've scanned the bus and so we know all about what's on
863          * the other side of any bridges that may be on this bus plus
864          * any devices.
865          *
866          * Return how far we've got finding sub-buses.
867          */
868         pr_debug("PCI: Bus scan for %04x:%02x returning with max=%02x\n",
869                 pci_domain_nr(bus), bus->number, max);
870         return max;
871 }
872
873 unsigned int __devinit pci_do_scan_bus(struct pci_bus *bus)
874 {
875         unsigned int max;
876
877         max = pci_scan_child_bus(bus);
878
879         /*
880          * Make the discovered devices available.
881          */
882         pci_bus_add_devices(bus);
883
884         return max;
885 }
886
887 struct pci_bus * __devinit pci_scan_bus_parented(struct device *parent, int bus, struct pci_ops *ops, void *sysdata)
888 {
889         int error;
890         struct pci_bus *b;
891         struct device *dev;
892
893         b = pci_alloc_bus();
894         if (!b)
895                 return NULL;
896
897         dev = kmalloc(sizeof(*dev), GFP_KERNEL);
898         if (!dev){
899                 kfree(b);
900                 return NULL;
901         }
902
903         b->sysdata = sysdata;
904         b->ops = ops;
905
906         if (pci_find_bus(pci_domain_nr(b), bus)) {
907                 /* If we already got to this bus through a different bridge, ignore it */
908                 pr_debug("PCI: Bus %04x:%02x already known\n", pci_domain_nr(b), bus);
909                 goto err_out;
910         }
911         spin_lock(&pci_bus_lock);
912         list_add_tail(&b->node, &pci_root_buses);
913         spin_unlock(&pci_bus_lock);
914
915         memset(dev, 0, sizeof(*dev));
916         dev->parent = parent;
917         dev->release = pci_release_bus_bridge_dev;
918         sprintf(dev->bus_id, "pci%04x:%02x", pci_domain_nr(b), bus);
919         error = device_register(dev);
920         if (error)
921                 goto dev_reg_err;
922         b->bridge = get_device(dev);
923
924         b->class_dev.class = &pcibus_class;
925         sprintf(b->class_dev.class_id, "%04x:%02x", pci_domain_nr(b), bus);
926         error = class_device_register(&b->class_dev);
927         if (error)
928                 goto class_dev_reg_err;
929         error = class_device_create_file(&b->class_dev, &class_device_attr_cpuaffinity);
930         if (error)
931                 goto class_dev_create_file_err;
932
933         /* Create legacy_io and legacy_mem files for this bus */
934         pci_create_legacy_files(b);
935
936         error = sysfs_create_link(&b->class_dev.kobj, &b->bridge->kobj, "bridge");
937         if (error)
938                 goto sys_create_link_err;
939
940         b->number = b->secondary = bus;
941         b->resource[0] = &ioport_resource;
942         b->resource[1] = &iomem_resource;
943
944         b->subordinate = pci_scan_child_bus(b);
945
946         return b;
947
948 sys_create_link_err:
949         class_device_remove_file(&b->class_dev, &class_device_attr_cpuaffinity);
950 class_dev_create_file_err:
951         class_device_unregister(&b->class_dev);
952 class_dev_reg_err:
953         device_unregister(dev);
954 dev_reg_err:
955         spin_lock(&pci_bus_lock);
956         list_del(&b->node);
957         spin_unlock(&pci_bus_lock);
958 err_out:
959         kfree(dev);
960         kfree(b);
961         return NULL;
962 }
963 EXPORT_SYMBOL(pci_scan_bus_parented);
964
965 #ifdef CONFIG_HOTPLUG
966 EXPORT_SYMBOL(pci_add_new_bus);
967 EXPORT_SYMBOL(pci_do_scan_bus);
968 EXPORT_SYMBOL(pci_scan_slot);
969 EXPORT_SYMBOL(pci_scan_bridge);
970 EXPORT_SYMBOL(pci_scan_single_device);
971 EXPORT_SYMBOL_GPL(pci_scan_child_bus);
972 #endif