iwlwifi: define PAN queues/FIFOs
[pandora-kernel.git] / drivers / net / wireless / iwlwifi / iwl-dev.h
1 /******************************************************************************
2  *
3  * Copyright(c) 2003 - 2010 Intel Corporation. All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or modify it
6  * under the terms of version 2 of the GNU General Public License as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful, but WITHOUT
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
11  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
12  * more details.
13  *
14  * You should have received a copy of the GNU General Public License along with
15  * this program; if not, write to the Free Software Foundation, Inc.,
16  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA
17  *
18  * The full GNU General Public License is included in this distribution in the
19  * file called LICENSE.
20  *
21  * Contact Information:
22  *  Intel Linux Wireless <ilw@linux.intel.com>
23  * Intel Corporation, 5200 N.E. Elam Young Parkway, Hillsboro, OR 97124-6497
24  *
25  *****************************************************************************/
26 /*
27  * Please use this file (iwl-dev.h) for driver implementation definitions.
28  * Please use iwl-commands.h for uCode API definitions.
29  * Please use iwl-4965-hw.h for hardware-related definitions.
30  */
31
32 #ifndef __iwl_dev_h__
33 #define __iwl_dev_h__
34
35 #include <linux/pci.h> /* for struct pci_device_id */
36 #include <linux/kernel.h>
37 #include <net/ieee80211_radiotap.h>
38
39 #include "iwl-eeprom.h"
40 #include "iwl-csr.h"
41 #include "iwl-prph.h"
42 #include "iwl-fh.h"
43 #include "iwl-debug.h"
44 #include "iwl-4965-hw.h"
45 #include "iwl-3945-hw.h"
46 #include "iwl-agn-hw.h"
47 #include "iwl-led.h"
48 #include "iwl-power.h"
49 #include "iwl-agn-rs.h"
50 #include "iwl-agn-tt.h"
51
52 struct iwl_tx_queue;
53
54 /* CT-KILL constants */
55 #define CT_KILL_THRESHOLD_LEGACY   110 /* in Celsius */
56 #define CT_KILL_THRESHOLD          114 /* in Celsius */
57 #define CT_KILL_EXIT_THRESHOLD     95  /* in Celsius */
58
59 /* Default noise level to report when noise measurement is not available.
60  *   This may be because we're:
61  *   1)  Not associated (4965, no beacon statistics being sent to driver)
62  *   2)  Scanning (noise measurement does not apply to associated channel)
63  *   3)  Receiving CCK (3945 delivers noise info only for OFDM frames)
64  * Use default noise value of -127 ... this is below the range of measurable
65  *   Rx dBm for either 3945 or 4965, so it can indicate "unmeasurable" to user.
66  *   Also, -127 works better than 0 when averaging frames with/without
67  *   noise info (e.g. averaging might be done in app); measured dBm values are
68  *   always negative ... using a negative value as the default keeps all
69  *   averages within an s8's (used in some apps) range of negative values. */
70 #define IWL_NOISE_MEAS_NOT_AVAILABLE (-127)
71
72 /*
73  * RTS threshold here is total size [2347] minus 4 FCS bytes
74  * Per spec:
75  *   a value of 0 means RTS on all data/management packets
76  *   a value > max MSDU size means no RTS
77  * else RTS for data/management frames where MPDU is larger
78  *   than RTS value.
79  */
80 #define DEFAULT_RTS_THRESHOLD     2347U
81 #define MIN_RTS_THRESHOLD         0U
82 #define MAX_RTS_THRESHOLD         2347U
83 #define MAX_MSDU_SIZE             2304U
84 #define MAX_MPDU_SIZE             2346U
85 #define DEFAULT_BEACON_INTERVAL   100U
86 #define DEFAULT_SHORT_RETRY_LIMIT 7U
87 #define DEFAULT_LONG_RETRY_LIMIT  4U
88
89 struct iwl_rx_mem_buffer {
90         dma_addr_t page_dma;
91         struct page *page;
92         struct list_head list;
93 };
94
95 #define rxb_addr(r) page_address(r->page)
96
97 /* defined below */
98 struct iwl_device_cmd;
99
100 struct iwl_cmd_meta {
101         /* only for SYNC commands, iff the reply skb is wanted */
102         struct iwl_host_cmd *source;
103         /*
104          * only for ASYNC commands
105          * (which is somewhat stupid -- look at iwl-sta.c for instance
106          * which duplicates a bunch of code because the callback isn't
107          * invoked for SYNC commands, if it were and its result passed
108          * through it would be simpler...)
109          */
110         void (*callback)(struct iwl_priv *priv,
111                          struct iwl_device_cmd *cmd,
112                          struct iwl_rx_packet *pkt);
113
114         /* The CMD_SIZE_HUGE flag bit indicates that the command
115          * structure is stored at the end of the shared queue memory. */
116         u32 flags;
117
118         DEFINE_DMA_UNMAP_ADDR(mapping);
119         DEFINE_DMA_UNMAP_LEN(len);
120 };
121
122 /*
123  * Generic queue structure
124  *
125  * Contains common data for Rx and Tx queues
126  */
127 struct iwl_queue {
128         int n_bd;              /* number of BDs in this queue */
129         int write_ptr;       /* 1-st empty entry (index) host_w*/
130         int read_ptr;         /* last used entry (index) host_r*/
131         /* use for monitoring and recovering the stuck queue */
132         int last_read_ptr;      /* storing the last read_ptr */
133         /* number of time read_ptr and last_read_ptr are the same */
134         u8 repeat_same_read_ptr;
135         dma_addr_t dma_addr;   /* physical addr for BD's */
136         int n_window;          /* safe queue window */
137         u32 id;
138         int low_mark;          /* low watermark, resume queue if free
139                                 * space more than this */
140         int high_mark;         /* high watermark, stop queue if free
141                                 * space less than this */
142 } __packed;
143
144 /* One for each TFD */
145 struct iwl_tx_info {
146         struct sk_buff *skb;
147 };
148
149 /**
150  * struct iwl_tx_queue - Tx Queue for DMA
151  * @q: generic Rx/Tx queue descriptor
152  * @bd: base of circular buffer of TFDs
153  * @cmd: array of command/TX buffer pointers
154  * @meta: array of meta data for each command/tx buffer
155  * @dma_addr_cmd: physical address of cmd/tx buffer array
156  * @txb: array of per-TFD driver data
157  * @need_update: indicates need to update read/write index
158  * @sched_retry: indicates queue is high-throughput aggregation (HT AGG) enabled
159  *
160  * A Tx queue consists of circular buffer of BDs (a.k.a. TFDs, transmit frame
161  * descriptors) and required locking structures.
162  */
163 #define TFD_TX_CMD_SLOTS 256
164 #define TFD_CMD_SLOTS 32
165
166 struct iwl_tx_queue {
167         struct iwl_queue q;
168         void *tfds;
169         struct iwl_device_cmd **cmd;
170         struct iwl_cmd_meta *meta;
171         struct iwl_tx_info *txb;
172         u8 need_update;
173         u8 sched_retry;
174         u8 active;
175         u8 swq_id;
176 };
177
178 #define IWL_NUM_SCAN_RATES         (2)
179
180 struct iwl4965_channel_tgd_info {
181         u8 type;
182         s8 max_power;
183 };
184
185 struct iwl4965_channel_tgh_info {
186         s64 last_radar_time;
187 };
188
189 #define IWL4965_MAX_RATE (33)
190
191 struct iwl3945_clip_group {
192         /* maximum power level to prevent clipping for each rate, derived by
193          *   us from this band's saturation power in EEPROM */
194         const s8 clip_powers[IWL_MAX_RATES];
195 };
196
197 /* current Tx power values to use, one for each rate for each channel.
198  * requested power is limited by:
199  * -- regulatory EEPROM limits for this channel
200  * -- hardware capabilities (clip-powers)
201  * -- spectrum management
202  * -- user preference (e.g. iwconfig)
203  * when requested power is set, base power index must also be set. */
204 struct iwl3945_channel_power_info {
205         struct iwl3945_tx_power tpc;    /* actual radio and DSP gain settings */
206         s8 power_table_index;   /* actual (compenst'd) index into gain table */
207         s8 base_power_index;    /* gain index for power at factory temp. */
208         s8 requested_power;     /* power (dBm) requested for this chnl/rate */
209 };
210
211 /* current scan Tx power values to use, one for each scan rate for each
212  * channel. */
213 struct iwl3945_scan_power_info {
214         struct iwl3945_tx_power tpc;    /* actual radio and DSP gain settings */
215         s8 power_table_index;   /* actual (compenst'd) index into gain table */
216         s8 requested_power;     /* scan pwr (dBm) requested for chnl/rate */
217 };
218
219 /*
220  * One for each channel, holds all channel setup data
221  * Some of the fields (e.g. eeprom and flags/max_power_avg) are redundant
222  *     with one another!
223  */
224 struct iwl_channel_info {
225         struct iwl4965_channel_tgd_info tgd;
226         struct iwl4965_channel_tgh_info tgh;
227         struct iwl_eeprom_channel eeprom;       /* EEPROM regulatory limit */
228         struct iwl_eeprom_channel ht40_eeprom;  /* EEPROM regulatory limit for
229                                                  * HT40 channel */
230
231         u8 channel;       /* channel number */
232         u8 flags;         /* flags copied from EEPROM */
233         s8 max_power_avg; /* (dBm) regul. eeprom, normal Tx, any rate */
234         s8 curr_txpow;    /* (dBm) regulatory/spectrum/user (not h/w) limit */
235         s8 min_power;     /* always 0 */
236         s8 scan_power;    /* (dBm) regul. eeprom, direct scans, any rate */
237
238         u8 group_index;   /* 0-4, maps channel to group1/2/3/4/5 */
239         u8 band_index;    /* 0-4, maps channel to band1/2/3/4/5 */
240         enum ieee80211_band band;
241
242         /* HT40 channel info */
243         s8 ht40_max_power_avg;  /* (dBm) regul. eeprom, normal Tx, any rate */
244         u8 ht40_flags;          /* flags copied from EEPROM */
245         u8 ht40_extension_channel; /* HT_IE_EXT_CHANNEL_* */
246
247         /* Radio/DSP gain settings for each "normal" data Tx rate.
248          * These include, in addition to RF and DSP gain, a few fields for
249          *   remembering/modifying gain settings (indexes). */
250         struct iwl3945_channel_power_info power_info[IWL4965_MAX_RATE];
251
252         /* Radio/DSP gain settings for each scan rate, for directed scans. */
253         struct iwl3945_scan_power_info scan_pwr_info[IWL_NUM_SCAN_RATES];
254 };
255
256 #define IWL_TX_FIFO_BK          0       /* shared */
257 #define IWL_TX_FIFO_BE          1
258 #define IWL_TX_FIFO_VI          2       /* shared */
259 #define IWL_TX_FIFO_VO          3
260 #define IWL_TX_FIFO_BK_IPAN     IWL_TX_FIFO_BK
261 #define IWL_TX_FIFO_BE_IPAN     4
262 #define IWL_TX_FIFO_VI_IPAN     IWL_TX_FIFO_VI
263 #define IWL_TX_FIFO_VO_IPAN     5
264 #define IWL_TX_FIFO_UNUSED      -1
265
266 /* Minimum number of queues. MAX_NUM is defined in hw specific files.
267  * Set the minimum to accommodate the 4 standard TX queues, 1 command
268  * queue, 2 (unused) HCCA queues, and 4 HT queues (one for each AC) */
269 #define IWL_MIN_NUM_QUEUES      10
270
271 /*
272  * Command queue depends on iPAN support.
273  */
274 #define IWL_DEFAULT_CMD_QUEUE_NUM       4
275 #define IWL_IPAN_CMD_QUEUE_NUM          9
276
277 /*
278  * This queue number is required for proper operation
279  * because the ucode will stop/start the scheduler as
280  * required.
281  */
282 #define IWL_IPAN_MCAST_QUEUE            8
283
284 /* Power management (not Tx power) structures */
285
286 enum iwl_pwr_src {
287         IWL_PWR_SRC_VMAIN,
288         IWL_PWR_SRC_VAUX,
289 };
290
291 #define IEEE80211_DATA_LEN              2304
292 #define IEEE80211_4ADDR_LEN             30
293 #define IEEE80211_HLEN                  (IEEE80211_4ADDR_LEN)
294 #define IEEE80211_FRAME_LEN             (IEEE80211_DATA_LEN + IEEE80211_HLEN)
295
296 struct iwl_frame {
297         union {
298                 struct ieee80211_hdr frame;
299                 struct iwl_tx_beacon_cmd beacon;
300                 u8 raw[IEEE80211_FRAME_LEN];
301                 u8 cmd[360];
302         } u;
303         struct list_head list;
304 };
305
306 #define SEQ_TO_SN(seq) (((seq) & IEEE80211_SCTL_SEQ) >> 4)
307 #define SN_TO_SEQ(ssn) (((ssn) << 4) & IEEE80211_SCTL_SEQ)
308 #define MAX_SN ((IEEE80211_SCTL_SEQ) >> 4)
309
310 enum {
311         CMD_SYNC = 0,
312         CMD_SIZE_NORMAL = 0,
313         CMD_NO_SKB = 0,
314         CMD_SIZE_HUGE = (1 << 0),
315         CMD_ASYNC = (1 << 1),
316         CMD_WANT_SKB = (1 << 2),
317 };
318
319 #define DEF_CMD_PAYLOAD_SIZE 320
320
321 /**
322  * struct iwl_device_cmd
323  *
324  * For allocation of the command and tx queues, this establishes the overall
325  * size of the largest command we send to uCode, except for a scan command
326  * (which is relatively huge; space is allocated separately).
327  */
328 struct iwl_device_cmd {
329         struct iwl_cmd_header hdr;      /* uCode API */
330         union {
331                 u32 flags;
332                 u8 val8;
333                 u16 val16;
334                 u32 val32;
335                 struct iwl_tx_cmd tx;
336                 struct iwl6000_channel_switch_cmd chswitch;
337                 u8 payload[DEF_CMD_PAYLOAD_SIZE];
338         } __packed cmd;
339 } __packed;
340
341 #define TFD_MAX_PAYLOAD_SIZE (sizeof(struct iwl_device_cmd))
342
343
344 struct iwl_host_cmd {
345         const void *data;
346         unsigned long reply_page;
347         void (*callback)(struct iwl_priv *priv,
348                          struct iwl_device_cmd *cmd,
349                          struct iwl_rx_packet *pkt);
350         u32 flags;
351         u16 len;
352         u8 id;
353 };
354
355 #define SUP_RATE_11A_MAX_NUM_CHANNELS  8
356 #define SUP_RATE_11B_MAX_NUM_CHANNELS  4
357 #define SUP_RATE_11G_MAX_NUM_CHANNELS  12
358
359 /**
360  * struct iwl_rx_queue - Rx queue
361  * @bd: driver's pointer to buffer of receive buffer descriptors (rbd)
362  * @bd_dma: bus address of buffer of receive buffer descriptors (rbd)
363  * @read: Shared index to newest available Rx buffer
364  * @write: Shared index to oldest written Rx packet
365  * @free_count: Number of pre-allocated buffers in rx_free
366  * @rx_free: list of free SKBs for use
367  * @rx_used: List of Rx buffers with no SKB
368  * @need_update: flag to indicate we need to update read/write index
369  * @rb_stts: driver's pointer to receive buffer status
370  * @rb_stts_dma: bus address of receive buffer status
371  *
372  * NOTE:  rx_free and rx_used are used as a FIFO for iwl_rx_mem_buffers
373  */
374 struct iwl_rx_queue {
375         __le32 *bd;
376         dma_addr_t bd_dma;
377         struct iwl_rx_mem_buffer pool[RX_QUEUE_SIZE + RX_FREE_BUFFERS];
378         struct iwl_rx_mem_buffer *queue[RX_QUEUE_SIZE];
379         u32 read;
380         u32 write;
381         u32 free_count;
382         u32 write_actual;
383         struct list_head rx_free;
384         struct list_head rx_used;
385         int need_update;
386         struct iwl_rb_status *rb_stts;
387         dma_addr_t rb_stts_dma;
388         spinlock_t lock;
389 };
390
391 #define IWL_SUPPORTED_RATES_IE_LEN         8
392
393 #define MAX_TID_COUNT        9
394
395 #define IWL_INVALID_RATE     0xFF
396 #define IWL_INVALID_VALUE    -1
397
398 /**
399  * struct iwl_ht_agg -- aggregation status while waiting for block-ack
400  * @txq_id: Tx queue used for Tx attempt
401  * @frame_count: # frames attempted by Tx command
402  * @wait_for_ba: Expect block-ack before next Tx reply
403  * @start_idx: Index of 1st Transmit Frame Descriptor (TFD) in Tx window
404  * @bitmap0: Low order bitmap, one bit for each frame pending ACK in Tx window
405  * @bitmap1: High order, one bit for each frame pending ACK in Tx window
406  * @rate_n_flags: Rate at which Tx was attempted
407  *
408  * If REPLY_TX indicates that aggregation was attempted, driver must wait
409  * for block ack (REPLY_COMPRESSED_BA).  This struct stores tx reply info
410  * until block ack arrives.
411  */
412 struct iwl_ht_agg {
413         u16 txq_id;
414         u16 frame_count;
415         u16 wait_for_ba;
416         u16 start_idx;
417         u64 bitmap;
418         u32 rate_n_flags;
419 #define IWL_AGG_OFF 0
420 #define IWL_AGG_ON 1
421 #define IWL_EMPTYING_HW_QUEUE_ADDBA 2
422 #define IWL_EMPTYING_HW_QUEUE_DELBA 3
423         u8 state;
424 };
425
426
427 struct iwl_tid_data {
428         u16 seq_number; /* agn only */
429         u16 tfds_in_queue;
430         struct iwl_ht_agg agg;
431 };
432
433 struct iwl_hw_key {
434         u32 cipher;
435         int keylen;
436         u8 keyidx;
437         u8 key[32];
438 };
439
440 union iwl_ht_rate_supp {
441         u16 rates;
442         struct {
443                 u8 siso_rate;
444                 u8 mimo_rate;
445         };
446 };
447
448 #define CFG_HT_RX_AMPDU_FACTOR_8K   (0x0)
449 #define CFG_HT_RX_AMPDU_FACTOR_16K  (0x1)
450 #define CFG_HT_RX_AMPDU_FACTOR_32K  (0x2)
451 #define CFG_HT_RX_AMPDU_FACTOR_64K  (0x3)
452 #define CFG_HT_RX_AMPDU_FACTOR_DEF  CFG_HT_RX_AMPDU_FACTOR_64K
453 #define CFG_HT_RX_AMPDU_FACTOR_MAX  CFG_HT_RX_AMPDU_FACTOR_64K
454 #define CFG_HT_RX_AMPDU_FACTOR_MIN  CFG_HT_RX_AMPDU_FACTOR_8K
455
456 /*
457  * Maximal MPDU density for TX aggregation
458  * 4 - 2us density
459  * 5 - 4us density
460  * 6 - 8us density
461  * 7 - 16us density
462  */
463 #define CFG_HT_MPDU_DENSITY_2USEC   (0x4)
464 #define CFG_HT_MPDU_DENSITY_4USEC   (0x5)
465 #define CFG_HT_MPDU_DENSITY_8USEC   (0x6)
466 #define CFG_HT_MPDU_DENSITY_16USEC  (0x7)
467 #define CFG_HT_MPDU_DENSITY_DEF CFG_HT_MPDU_DENSITY_4USEC
468 #define CFG_HT_MPDU_DENSITY_MAX CFG_HT_MPDU_DENSITY_16USEC
469 #define CFG_HT_MPDU_DENSITY_MIN     (0x1)
470
471 struct iwl_ht_config {
472         /* self configuration data */
473         bool is_ht;
474         bool is_40mhz;
475         bool single_chain_sufficient;
476         enum ieee80211_smps_mode smps; /* current smps mode */
477         /* BSS related data */
478         u8 extension_chan_offset;
479         u8 ht_protection;
480         u8 non_GF_STA_present;
481 };
482
483 /* QoS structures */
484 struct iwl_qos_info {
485         int qos_active;
486         struct iwl_qosparam_cmd def_qos_parm;
487 };
488
489 /*
490  * Structure should be accessed with sta_lock held. When station addition
491  * is in progress (IWL_STA_UCODE_INPROGRESS) it is possible to access only
492  * the commands (iwl_addsta_cmd and iwl_link_quality_cmd) without sta_lock
493  * held.
494  */
495 struct iwl_station_entry {
496         struct iwl_addsta_cmd sta;
497         struct iwl_tid_data tid[MAX_TID_COUNT];
498         u8 used;
499         struct iwl_hw_key keyinfo;
500         struct iwl_link_quality_cmd *lq;
501 };
502
503 struct iwl_station_priv_common {
504         u8 sta_id;
505 };
506
507 /*
508  * iwl_station_priv: Driver's private station information
509  *
510  * When mac80211 creates a station it reserves some space (hw->sta_data_size)
511  * in the structure for use by driver. This structure is places in that
512  * space.
513  *
514  * The common struct MUST be first because it is shared between
515  * 3945 and agn!
516  */
517 struct iwl_station_priv {
518         struct iwl_station_priv_common common;
519         struct iwl_lq_sta lq_sta;
520         atomic_t pending_frames;
521         bool client;
522         bool asleep;
523 };
524
525 /**
526  * struct iwl_vif_priv - driver's private per-interface information
527  *
528  * When mac80211 allocates a virtual interface, it can allocate
529  * space for us to put data into.
530  */
531 struct iwl_vif_priv {
532         struct iwl_rxon_context *ctx;
533         u8 ibss_bssid_sta_id;
534 };
535
536 /* one for each uCode image (inst/data, boot/init/runtime) */
537 struct fw_desc {
538         void *v_addr;           /* access by driver */
539         dma_addr_t p_addr;      /* access by card's busmaster DMA */
540         u32 len;                /* bytes */
541 };
542
543 /* v1/v2 uCode file layout */
544 struct iwl_ucode_header {
545         __le32 ver;     /* major/minor/API/serial */
546         union {
547                 struct {
548                         __le32 inst_size;       /* bytes of runtime code */
549                         __le32 data_size;       /* bytes of runtime data */
550                         __le32 init_size;       /* bytes of init code */
551                         __le32 init_data_size;  /* bytes of init data */
552                         __le32 boot_size;       /* bytes of bootstrap code */
553                         u8 data[0];             /* in same order as sizes */
554                 } v1;
555                 struct {
556                         __le32 build;           /* build number */
557                         __le32 inst_size;       /* bytes of runtime code */
558                         __le32 data_size;       /* bytes of runtime data */
559                         __le32 init_size;       /* bytes of init code */
560                         __le32 init_data_size;  /* bytes of init data */
561                         __le32 boot_size;       /* bytes of bootstrap code */
562                         u8 data[0];             /* in same order as sizes */
563                 } v2;
564         } u;
565 };
566
567 /*
568  * new TLV uCode file layout
569  *
570  * The new TLV file format contains TLVs, that each specify
571  * some piece of data. To facilitate "groups", for example
572  * different instruction image with different capabilities,
573  * bundled with the same init image, an alternative mechanism
574  * is provided:
575  * When the alternative field is 0, that means that the item
576  * is always valid. When it is non-zero, then it is only
577  * valid in conjunction with items of the same alternative,
578  * in which case the driver (user) selects one alternative
579  * to use.
580  */
581
582 enum iwl_ucode_tlv_type {
583         IWL_UCODE_TLV_INVALID           = 0, /* unused */
584         IWL_UCODE_TLV_INST              = 1,
585         IWL_UCODE_TLV_DATA              = 2,
586         IWL_UCODE_TLV_INIT              = 3,
587         IWL_UCODE_TLV_INIT_DATA         = 4,
588         IWL_UCODE_TLV_BOOT              = 5,
589         IWL_UCODE_TLV_PROBE_MAX_LEN     = 6, /* a u32 value */
590         IWL_UCODE_TLV_RUNT_EVTLOG_PTR   = 8,
591         IWL_UCODE_TLV_RUNT_EVTLOG_SIZE  = 9,
592         IWL_UCODE_TLV_RUNT_ERRLOG_PTR   = 10,
593         IWL_UCODE_TLV_INIT_EVTLOG_PTR   = 11,
594         IWL_UCODE_TLV_INIT_EVTLOG_SIZE  = 12,
595         IWL_UCODE_TLV_INIT_ERRLOG_PTR   = 13,
596         IWL_UCODE_TLV_ENHANCE_SENS_TBL  = 14,
597         IWL_UCODE_TLV_PHY_CALIBRATION_SIZE = 15,
598 };
599
600 struct iwl_ucode_tlv {
601         __le16 type;            /* see above */
602         __le16 alternative;     /* see comment */
603         __le32 length;          /* not including type/length fields */
604         u8 data[0];
605 } __packed;
606
607 #define IWL_TLV_UCODE_MAGIC     0x0a4c5749
608
609 struct iwl_tlv_ucode_header {
610         /*
611          * The TLV style ucode header is distinguished from
612          * the v1/v2 style header by first four bytes being
613          * zero, as such is an invalid combination of
614          * major/minor/API/serial versions.
615          */
616         __le32 zero;
617         __le32 magic;
618         u8 human_readable[64];
619         __le32 ver;             /* major/minor/API/serial */
620         __le32 build;
621         __le64 alternatives;    /* bitmask of valid alternatives */
622         /*
623          * The data contained herein has a TLV layout,
624          * see above for the TLV header and types.
625          * Note that each TLV is padded to a length
626          * that is a multiple of 4 for alignment.
627          */
628         u8 data[0];
629 };
630
631 struct iwl4965_ibss_seq {
632         u8 mac[ETH_ALEN];
633         u16 seq_num;
634         u16 frag_num;
635         unsigned long packet_time;
636         struct list_head list;
637 };
638
639 struct iwl_sensitivity_ranges {
640         u16 min_nrg_cck;
641         u16 max_nrg_cck;
642
643         u16 nrg_th_cck;
644         u16 nrg_th_ofdm;
645
646         u16 auto_corr_min_ofdm;
647         u16 auto_corr_min_ofdm_mrc;
648         u16 auto_corr_min_ofdm_x1;
649         u16 auto_corr_min_ofdm_mrc_x1;
650
651         u16 auto_corr_max_ofdm;
652         u16 auto_corr_max_ofdm_mrc;
653         u16 auto_corr_max_ofdm_x1;
654         u16 auto_corr_max_ofdm_mrc_x1;
655
656         u16 auto_corr_max_cck;
657         u16 auto_corr_max_cck_mrc;
658         u16 auto_corr_min_cck;
659         u16 auto_corr_min_cck_mrc;
660
661         u16 barker_corr_th_min;
662         u16 barker_corr_th_min_mrc;
663         u16 nrg_th_cca;
664 };
665
666
667 #define KELVIN_TO_CELSIUS(x) ((x)-273)
668 #define CELSIUS_TO_KELVIN(x) ((x)+273)
669
670
671 /**
672  * struct iwl_hw_params
673  * @max_txq_num: Max # Tx queues supported
674  * @dma_chnl_num: Number of Tx DMA/FIFO channels
675  * @scd_bc_tbls_size: size of scheduler byte count tables
676  * @tfd_size: TFD size
677  * @tx/rx_chains_num: Number of TX/RX chains
678  * @valid_tx/rx_ant: usable antennas
679  * @max_rxq_size: Max # Rx frames in Rx queue (must be power-of-2)
680  * @max_rxq_log: Log-base-2 of max_rxq_size
681  * @rx_page_order: Rx buffer page order
682  * @rx_wrt_ptr_reg: FH{39}_RSCSR_CHNL0_WPTR
683  * @max_stations:
684  * @bcast_sta_id:
685  * @ht40_channel: is 40MHz width possible in band 2.4
686  * BIT(IEEE80211_BAND_5GHZ) BIT(IEEE80211_BAND_5GHZ)
687  * @sw_crypto: 0 for hw, 1 for sw
688  * @max_xxx_size: for ucode uses
689  * @ct_kill_threshold: temperature threshold
690  * @beacon_time_tsf_bits: number of valid tsf bits for beacon time
691  * @calib_init_cfg: setup initial calibrations for the hw
692  * @struct iwl_sensitivity_ranges: range of sensitivity values
693  */
694 struct iwl_hw_params {
695         u8 max_txq_num;
696         u8 dma_chnl_num;
697         u16 scd_bc_tbls_size;
698         u32 tfd_size;
699         u8  tx_chains_num;
700         u8  rx_chains_num;
701         u8  valid_tx_ant;
702         u8  valid_rx_ant;
703         u16 max_rxq_size;
704         u16 max_rxq_log;
705         u32 rx_page_order;
706         u32 rx_wrt_ptr_reg;
707         u8  max_stations;
708         u8  bcast_sta_id;
709         u8  ht40_channel;
710         u8  max_beacon_itrvl;   /* in 1024 ms */
711         u32 max_inst_size;
712         u32 max_data_size;
713         u32 max_bsm_size;
714         u32 ct_kill_threshold; /* value in hw-dependent units */
715         u32 ct_kill_exit_threshold; /* value in hw-dependent units */
716                                     /* for 1000, 6000 series and up */
717         u16 beacon_time_tsf_bits;
718         u32 calib_init_cfg;
719         const struct iwl_sensitivity_ranges *sens;
720 };
721
722
723 /******************************************************************************
724  *
725  * Functions implemented in core module which are forward declared here
726  * for use by iwl-[4-5].c
727  *
728  * NOTE:  The implementation of these functions are not hardware specific
729  * which is why they are in the core module files.
730  *
731  * Naming convention --
732  * iwl_         <-- Is part of iwlwifi
733  * iwlXXXX_     <-- Hardware specific (implemented in iwl-XXXX.c for XXXX)
734  * iwl4965_bg_      <-- Called from work queue context
735  * iwl4965_mac_     <-- mac80211 callback
736  *
737  ****************************************************************************/
738 extern void iwl_update_chain_flags(struct iwl_priv *priv);
739 extern int iwl_set_pwr_src(struct iwl_priv *priv, enum iwl_pwr_src src);
740 extern const u8 iwl_bcast_addr[ETH_ALEN];
741 extern int iwl_rxq_stop(struct iwl_priv *priv);
742 extern void iwl_txq_ctx_stop(struct iwl_priv *priv);
743 extern int iwl_queue_space(const struct iwl_queue *q);
744 static inline int iwl_queue_used(const struct iwl_queue *q, int i)
745 {
746         return q->write_ptr >= q->read_ptr ?
747                 (i >= q->read_ptr && i < q->write_ptr) :
748                 !(i < q->read_ptr && i >= q->write_ptr);
749 }
750
751
752 static inline u8 get_cmd_index(struct iwl_queue *q, u32 index, int is_huge)
753 {
754         /*
755          * This is for init calibration result and scan command which
756          * required buffer > TFD_MAX_PAYLOAD_SIZE,
757          * the big buffer at end of command array
758          */
759         if (is_huge)
760                 return q->n_window;     /* must be power of 2 */
761
762         /* Otherwise, use normal size buffers */
763         return index & (q->n_window - 1);
764 }
765
766
767 struct iwl_dma_ptr {
768         dma_addr_t dma;
769         void *addr;
770         size_t size;
771 };
772
773 #define IWL_OPERATION_MODE_AUTO     0
774 #define IWL_OPERATION_MODE_HT_ONLY  1
775 #define IWL_OPERATION_MODE_MIXED    2
776 #define IWL_OPERATION_MODE_20MHZ    3
777
778 #define IWL_TX_CRC_SIZE 4
779 #define IWL_TX_DELIMITER_SIZE 4
780
781 #define TX_POWER_IWL_ILLEGAL_VOLTAGE -10000
782
783 /* Sensitivity and chain noise calibration */
784 #define INITIALIZATION_VALUE            0xFFFF
785 #define IWL4965_CAL_NUM_BEACONS         20
786 #define IWL_CAL_NUM_BEACONS             16
787 #define MAXIMUM_ALLOWED_PATHLOSS        15
788
789 #define CHAIN_NOISE_MAX_DELTA_GAIN_CODE 3
790
791 #define MAX_FA_OFDM  50
792 #define MIN_FA_OFDM  5
793 #define MAX_FA_CCK   50
794 #define MIN_FA_CCK   5
795
796 #define AUTO_CORR_STEP_OFDM       1
797
798 #define AUTO_CORR_STEP_CCK     3
799 #define AUTO_CORR_MAX_TH_CCK   160
800
801 #define NRG_DIFF               2
802 #define NRG_STEP_CCK           2
803 #define NRG_MARGIN             8
804 #define MAX_NUMBER_CCK_NO_FA 100
805
806 #define AUTO_CORR_CCK_MIN_VAL_DEF    (125)
807
808 #define CHAIN_A             0
809 #define CHAIN_B             1
810 #define CHAIN_C             2
811 #define CHAIN_NOISE_DELTA_GAIN_INIT_VAL 4
812 #define ALL_BAND_FILTER                 0xFF00
813 #define IN_BAND_FILTER                  0xFF
814 #define MIN_AVERAGE_NOISE_MAX_VALUE     0xFFFFFFFF
815
816 #define NRG_NUM_PREV_STAT_L     20
817 #define NUM_RX_CHAINS           3
818
819 enum iwl4965_false_alarm_state {
820         IWL_FA_TOO_MANY = 0,
821         IWL_FA_TOO_FEW = 1,
822         IWL_FA_GOOD_RANGE = 2,
823 };
824
825 enum iwl4965_chain_noise_state {
826         IWL_CHAIN_NOISE_ALIVE = 0,  /* must be 0 */
827         IWL_CHAIN_NOISE_ACCUMULATE,
828         IWL_CHAIN_NOISE_CALIBRATED,
829         IWL_CHAIN_NOISE_DONE,
830 };
831
832 enum iwl4965_calib_enabled_state {
833         IWL_CALIB_DISABLED = 0,  /* must be 0 */
834         IWL_CALIB_ENABLED = 1,
835 };
836
837
838 /*
839  * enum iwl_calib
840  * defines the order in which results of initial calibrations
841  * should be sent to the runtime uCode
842  */
843 enum iwl_calib {
844         IWL_CALIB_XTAL,
845         IWL_CALIB_DC,
846         IWL_CALIB_LO,
847         IWL_CALIB_TX_IQ,
848         IWL_CALIB_TX_IQ_PERD,
849         IWL_CALIB_BASE_BAND,
850         IWL_CALIB_MAX
851 };
852
853 /* Opaque calibration results */
854 struct iwl_calib_result {
855         void *buf;
856         size_t buf_len;
857 };
858
859 enum ucode_type {
860         UCODE_NONE = 0,
861         UCODE_INIT,
862         UCODE_RT
863 };
864
865 /* Sensitivity calib data */
866 struct iwl_sensitivity_data {
867         u32 auto_corr_ofdm;
868         u32 auto_corr_ofdm_mrc;
869         u32 auto_corr_ofdm_x1;
870         u32 auto_corr_ofdm_mrc_x1;
871         u32 auto_corr_cck;
872         u32 auto_corr_cck_mrc;
873
874         u32 last_bad_plcp_cnt_ofdm;
875         u32 last_fa_cnt_ofdm;
876         u32 last_bad_plcp_cnt_cck;
877         u32 last_fa_cnt_cck;
878
879         u32 nrg_curr_state;
880         u32 nrg_prev_state;
881         u32 nrg_value[10];
882         u8  nrg_silence_rssi[NRG_NUM_PREV_STAT_L];
883         u32 nrg_silence_ref;
884         u32 nrg_energy_idx;
885         u32 nrg_silence_idx;
886         u32 nrg_th_cck;
887         s32 nrg_auto_corr_silence_diff;
888         u32 num_in_cck_no_fa;
889         u32 nrg_th_ofdm;
890
891         u16 barker_corr_th_min;
892         u16 barker_corr_th_min_mrc;
893         u16 nrg_th_cca;
894 };
895
896 /* Chain noise (differential Rx gain) calib data */
897 struct iwl_chain_noise_data {
898         u32 active_chains;
899         u32 chain_noise_a;
900         u32 chain_noise_b;
901         u32 chain_noise_c;
902         u32 chain_signal_a;
903         u32 chain_signal_b;
904         u32 chain_signal_c;
905         u16 beacon_count;
906         u8 disconn_array[NUM_RX_CHAINS];
907         u8 delta_gain_code[NUM_RX_CHAINS];
908         u8 radio_write;
909         u8 state;
910 };
911
912 #define EEPROM_SEM_TIMEOUT 10           /* milliseconds */
913 #define EEPROM_SEM_RETRY_LIMIT 1000     /* number of attempts (not time) */
914
915 #define IWL_TRAFFIC_ENTRIES     (256)
916 #define IWL_TRAFFIC_ENTRY_SIZE  (64)
917
918 enum {
919         MEASUREMENT_READY = (1 << 0),
920         MEASUREMENT_ACTIVE = (1 << 1),
921 };
922
923 enum iwl_nvm_type {
924         NVM_DEVICE_TYPE_EEPROM = 0,
925         NVM_DEVICE_TYPE_OTP,
926 };
927
928 /*
929  * Two types of OTP memory access modes
930  *   IWL_OTP_ACCESS_ABSOLUTE - absolute address mode,
931  *                              based on physical memory addressing
932  *   IWL_OTP_ACCESS_RELATIVE - relative address mode,
933  *                             based on logical memory addressing
934  */
935 enum iwl_access_mode {
936         IWL_OTP_ACCESS_ABSOLUTE,
937         IWL_OTP_ACCESS_RELATIVE,
938 };
939
940 /**
941  * enum iwl_pa_type - Power Amplifier type
942  * @IWL_PA_SYSTEM:  based on uCode configuration
943  * @IWL_PA_INTERNAL: use Internal only
944  */
945 enum iwl_pa_type {
946         IWL_PA_SYSTEM = 0,
947         IWL_PA_INTERNAL = 1,
948 };
949
950 /* interrupt statistics */
951 struct isr_statistics {
952         u32 hw;
953         u32 sw;
954         u32 sw_err;
955         u32 sch;
956         u32 alive;
957         u32 rfkill;
958         u32 ctkill;
959         u32 wakeup;
960         u32 rx;
961         u32 rx_handlers[REPLY_MAX];
962         u32 tx;
963         u32 unhandled;
964 };
965
966 #ifdef CONFIG_IWLWIFI_DEBUGFS
967 /* management statistics */
968 enum iwl_mgmt_stats {
969         MANAGEMENT_ASSOC_REQ = 0,
970         MANAGEMENT_ASSOC_RESP,
971         MANAGEMENT_REASSOC_REQ,
972         MANAGEMENT_REASSOC_RESP,
973         MANAGEMENT_PROBE_REQ,
974         MANAGEMENT_PROBE_RESP,
975         MANAGEMENT_BEACON,
976         MANAGEMENT_ATIM,
977         MANAGEMENT_DISASSOC,
978         MANAGEMENT_AUTH,
979         MANAGEMENT_DEAUTH,
980         MANAGEMENT_ACTION,
981         MANAGEMENT_MAX,
982 };
983 /* control statistics */
984 enum iwl_ctrl_stats {
985         CONTROL_BACK_REQ =  0,
986         CONTROL_BACK,
987         CONTROL_PSPOLL,
988         CONTROL_RTS,
989         CONTROL_CTS,
990         CONTROL_ACK,
991         CONTROL_CFEND,
992         CONTROL_CFENDACK,
993         CONTROL_MAX,
994 };
995
996 struct traffic_stats {
997         u32 mgmt[MANAGEMENT_MAX];
998         u32 ctrl[CONTROL_MAX];
999         u32 data_cnt;
1000         u64 data_bytes;
1001 };
1002 #else
1003 struct traffic_stats {
1004         u64 data_bytes;
1005 };
1006 #endif
1007
1008 /*
1009  * iwl_switch_rxon: "channel switch" structure
1010  *
1011  * @ switch_in_progress: channel switch in progress
1012  * @ channel: new channel
1013  */
1014 struct iwl_switch_rxon {
1015         bool switch_in_progress;
1016         __le16 channel;
1017 };
1018
1019 /*
1020  * schedule the timer to wake up every UCODE_TRACE_PERIOD milliseconds
1021  * to perform continuous uCode event logging operation if enabled
1022  */
1023 #define UCODE_TRACE_PERIOD (100)
1024
1025 /*
1026  * iwl_event_log: current uCode event log position
1027  *
1028  * @ucode_trace: enable/disable ucode continuous trace timer
1029  * @num_wraps: how many times the event buffer wraps
1030  * @next_entry:  the entry just before the next one that uCode would fill
1031  * @non_wraps_count: counter for no wrap detected when dump ucode events
1032  * @wraps_once_count: counter for wrap once detected when dump ucode events
1033  * @wraps_more_count: counter for wrap more than once detected
1034  *                    when dump ucode events
1035  */
1036 struct iwl_event_log {
1037         bool ucode_trace;
1038         u32 num_wraps;
1039         u32 next_entry;
1040         int non_wraps_count;
1041         int wraps_once_count;
1042         int wraps_more_count;
1043 };
1044
1045 /*
1046  * host interrupt timeout value
1047  * used with setting interrupt coalescing timer
1048  * the CSR_INT_COALESCING is an 8 bit register in 32-usec unit
1049  *
1050  * default interrupt coalescing timer is 64 x 32 = 2048 usecs
1051  * default interrupt coalescing calibration timer is 16 x 32 = 512 usecs
1052  */
1053 #define IWL_HOST_INT_TIMEOUT_MAX        (0xFF)
1054 #define IWL_HOST_INT_TIMEOUT_DEF        (0x40)
1055 #define IWL_HOST_INT_TIMEOUT_MIN        (0x0)
1056 #define IWL_HOST_INT_CALIB_TIMEOUT_MAX  (0xFF)
1057 #define IWL_HOST_INT_CALIB_TIMEOUT_DEF  (0x10)
1058 #define IWL_HOST_INT_CALIB_TIMEOUT_MIN  (0x0)
1059
1060 /*
1061  * This is the threshold value of plcp error rate per 100mSecs.  It is
1062  * used to set and check for the validity of plcp_delta.
1063  */
1064 #define IWL_MAX_PLCP_ERR_THRESHOLD_MIN  (1)
1065 #define IWL_MAX_PLCP_ERR_THRESHOLD_DEF  (50)
1066 #define IWL_MAX_PLCP_ERR_LONG_THRESHOLD_DEF     (100)
1067 #define IWL_MAX_PLCP_ERR_EXT_LONG_THRESHOLD_DEF (200)
1068 #define IWL_MAX_PLCP_ERR_THRESHOLD_MAX  (255)
1069 #define IWL_MAX_PLCP_ERR_THRESHOLD_DISABLE      (0)
1070
1071 #define IWL_DELAY_NEXT_FORCE_RF_RESET  (HZ*3)
1072 #define IWL_DELAY_NEXT_FORCE_FW_RELOAD (HZ*5)
1073
1074 /* timer constants use to monitor and recover stuck tx queues in mSecs */
1075 #define IWL_DEF_MONITORING_PERIOD       (1000)
1076 #define IWL_LONG_MONITORING_PERIOD      (5000)
1077 #define IWL_ONE_HUNDRED_MSECS   (100)
1078 #define IWL_MAX_MONITORING_PERIOD       (60000)
1079
1080 /* BT Antenna Coupling Threshold (dB) */
1081 #define IWL_BT_ANTENNA_COUPLING_THRESHOLD       (35)
1082
1083 enum iwl_reset {
1084         IWL_RF_RESET = 0,
1085         IWL_FW_RESET,
1086         IWL_MAX_FORCE_RESET,
1087 };
1088
1089 struct iwl_force_reset {
1090         int reset_request_count;
1091         int reset_success_count;
1092         int reset_reject_count;
1093         unsigned long reset_duration;
1094         unsigned long last_force_reset_jiffies;
1095 };
1096
1097 /* extend beacon time format bit shifting  */
1098 /*
1099  * for _3945 devices
1100  * bits 31:24 - extended
1101  * bits 23:0  - interval
1102  */
1103 #define IWL3945_EXT_BEACON_TIME_POS     24
1104 /*
1105  * for _agn devices
1106  * bits 31:22 - extended
1107  * bits 21:0  - interval
1108  */
1109 #define IWLAGN_EXT_BEACON_TIME_POS      22
1110
1111 enum iwl_rxon_context_id {
1112         IWL_RXON_CTX_BSS,
1113
1114         NUM_IWL_RXON_CTX
1115 };
1116
1117 struct iwl_rxon_context {
1118         enum iwl_rxon_context_id ctxid;
1119         /*
1120          * We declare this const so it can only be
1121          * changed via explicit cast within the
1122          * routines that actually update the physical
1123          * hardware.
1124          */
1125         const struct iwl_rxon_cmd active;
1126         struct iwl_rxon_cmd staging;
1127
1128         struct iwl_rxon_time_cmd timing;
1129 };
1130
1131 struct iwl_priv {
1132
1133         /* ieee device used by generic ieee processing code */
1134         struct ieee80211_hw *hw;
1135         struct ieee80211_channel *ieee_channels;
1136         struct ieee80211_rate *ieee_rates;
1137         struct iwl_cfg *cfg;
1138
1139         /* temporary frame storage list */
1140         struct list_head free_frames;
1141         int frames_count;
1142
1143         enum ieee80211_band band;
1144         int alloc_rxb_page;
1145
1146         void (*rx_handlers[REPLY_MAX])(struct iwl_priv *priv,
1147                                        struct iwl_rx_mem_buffer *rxb);
1148
1149         struct ieee80211_supported_band bands[IEEE80211_NUM_BANDS];
1150
1151         /* spectrum measurement report caching */
1152         struct iwl_spectrum_notification measure_report;
1153         u8 measurement_status;
1154
1155         /* ucode beacon time */
1156         u32 ucode_beacon_time;
1157         int missed_beacon_threshold;
1158
1159         /* track IBSS manager (last beacon) status */
1160         u32 ibss_manager;
1161
1162         /* storing the jiffies when the plcp error rate is received */
1163         unsigned long plcp_jiffies;
1164
1165         /* force reset */
1166         struct iwl_force_reset force_reset[IWL_MAX_FORCE_RESET];
1167
1168         /* we allocate array of iwl_channel_info for NIC's valid channels.
1169          *    Access via channel # using indirect index array */
1170         struct iwl_channel_info *channel_info;  /* channel info array */
1171         u8 channel_count;       /* # of channels */
1172
1173         /* thermal calibration */
1174         s32 temperature;        /* degrees Kelvin */
1175         s32 last_temperature;
1176
1177         /* init calibration results */
1178         struct iwl_calib_result calib_results[IWL_CALIB_MAX];
1179
1180         /* Scan related variables */
1181         unsigned long scan_start;
1182         unsigned long scan_start_tsf;
1183         void *scan_cmd;
1184         enum ieee80211_band scan_band;
1185         struct cfg80211_scan_request *scan_request;
1186         struct ieee80211_vif *scan_vif;
1187         bool is_internal_short_scan;
1188         u8 scan_tx_ant[IEEE80211_NUM_BANDS];
1189         u8 mgmt_tx_ant;
1190
1191         /* spinlock */
1192         spinlock_t lock;        /* protect general shared data */
1193         spinlock_t hcmd_lock;   /* protect hcmd */
1194         spinlock_t reg_lock;    /* protect hw register access */
1195         struct mutex mutex;
1196         struct mutex sync_cmd_mutex; /* enable serialization of sync commands */
1197
1198         /* basic pci-network driver stuff */
1199         struct pci_dev *pci_dev;
1200
1201         /* pci hardware address support */
1202         void __iomem *hw_base;
1203         u32  hw_rev;
1204         u32  hw_wa_rev;
1205         u8   rev_id;
1206
1207         /* microcode/device supports multiple contexts */
1208         u8 valid_contexts;
1209
1210         /* command queue number */
1211         u8 cmd_queue;
1212
1213         /* EEPROM MAC addresses */
1214         struct mac_address addresses[2];
1215
1216         /* uCode images, save to reload in case of failure */
1217         int fw_index;                   /* firmware we're trying to load */
1218         u32 ucode_ver;                  /* version of ucode, copy of
1219                                            iwl_ucode.ver */
1220         struct fw_desc ucode_code;      /* runtime inst */
1221         struct fw_desc ucode_data;      /* runtime data original */
1222         struct fw_desc ucode_data_backup;       /* runtime data save/restore */
1223         struct fw_desc ucode_init;      /* initialization inst */
1224         struct fw_desc ucode_init_data; /* initialization data */
1225         struct fw_desc ucode_boot;      /* bootstrap inst */
1226         enum ucode_type ucode_type;
1227         u8 ucode_write_complete;        /* the image write is complete */
1228         char firmware_name[25];
1229
1230         struct iwl_rxon_context contexts[NUM_IWL_RXON_CTX];
1231
1232         struct iwl_switch_rxon switch_rxon;
1233
1234         /* 1st responses from initialize and runtime uCode images.
1235          * _agn's initialize alive response contains some calibration data. */
1236         struct iwl_init_alive_resp card_alive_init;
1237         struct iwl_alive_resp card_alive;
1238
1239         unsigned long last_blink_time;
1240         u8 last_blink_rate;
1241         u8 allow_blinking;
1242         u64 led_tpt;
1243
1244         u16 active_rate;
1245
1246         u8 start_calib;
1247         struct iwl_sensitivity_data sensitivity_data;
1248         struct iwl_chain_noise_data chain_noise_data;
1249         bool enhance_sensitivity_table;
1250         __le16 sensitivity_tbl[HD_TABLE_SIZE];
1251         __le16 enhance_sensitivity_tbl[ENHANCE_HD_TABLE_ENTRIES];
1252
1253         struct iwl_ht_config current_ht_config;
1254
1255         /* Rate scaling data */
1256         u8 retry_rate;
1257
1258         wait_queue_head_t wait_command_queue;
1259
1260         int activity_timer_active;
1261
1262         /* Rx and Tx DMA processing queues */
1263         struct iwl_rx_queue rxq;
1264         struct iwl_tx_queue *txq;
1265         unsigned long txq_ctx_active_msk;
1266         struct iwl_dma_ptr  kw; /* keep warm address */
1267         struct iwl_dma_ptr  scd_bc_tbls;
1268
1269         u32 scd_base_addr;      /* scheduler sram base address */
1270
1271         unsigned long status;
1272
1273         /* counts mgmt, ctl, and data packets */
1274         struct traffic_stats tx_stats;
1275         struct traffic_stats rx_stats;
1276
1277         /* counts interrupts */
1278         struct isr_statistics isr_stats;
1279
1280         struct iwl_power_mgr power_data;
1281         struct iwl_tt_mgmt thermal_throttle;
1282
1283         /* context information */
1284         u8 bssid[ETH_ALEN]; /* used only on 3945 but filled by core */
1285
1286         /* station table variables */
1287
1288         /* Note: if lock and sta_lock are needed, lock must be acquired first */
1289         spinlock_t sta_lock;
1290         int num_stations;
1291         struct iwl_station_entry stations[IWL_STATION_COUNT];
1292         struct iwl_wep_key wep_keys[WEP_KEYS_MAX]; /* protected by mutex */
1293         u8 key_mapping_key;
1294         unsigned long ucode_key_table;
1295
1296         /* queue refcounts */
1297 #define IWL_MAX_HW_QUEUES       32
1298         unsigned long queue_stopped[BITS_TO_LONGS(IWL_MAX_HW_QUEUES)];
1299         /* for each AC */
1300         atomic_t queue_stop_count[4];
1301
1302         /* Indication if ieee80211_ops->open has been called */
1303         u8 is_open;
1304
1305         u8 mac80211_registered;
1306
1307         /* eeprom -- this is in the card's little endian byte order */
1308         u8 *eeprom;
1309         int    nvm_device_type;
1310         struct iwl_eeprom_calib_info *calib_info;
1311
1312         enum nl80211_iftype iw_mode;
1313
1314         struct sk_buff *ibss_beacon;
1315
1316         /* Last Rx'd beacon timestamp */
1317         u64 timestamp;
1318         struct ieee80211_vif *vif;
1319
1320         union {
1321 #if defined(CONFIG_IWL3945) || defined(CONFIG_IWL3945_MODULE)
1322                 struct {
1323                         void *shared_virt;
1324                         dma_addr_t shared_phys;
1325
1326                         struct delayed_work thermal_periodic;
1327                         struct delayed_work rfkill_poll;
1328
1329                         struct iwl3945_notif_statistics statistics;
1330 #ifdef CONFIG_IWLWIFI_DEBUGFS
1331                         struct iwl3945_notif_statistics accum_statistics;
1332                         struct iwl3945_notif_statistics delta_statistics;
1333                         struct iwl3945_notif_statistics max_delta;
1334 #endif
1335
1336                         u32 sta_supp_rates;
1337                         int last_rx_rssi;       /* From Rx packet statistics */
1338
1339                         /* Rx'd packet timing information */
1340                         u32 last_beacon_time;
1341                         u64 last_tsf;
1342
1343                         /*
1344                          * each calibration channel group in the
1345                          * EEPROM has a derived clip setting for
1346                          * each rate.
1347                          */
1348                         const struct iwl3945_clip_group clip_groups[5];
1349
1350                 } _3945;
1351 #endif
1352 #if defined(CONFIG_IWLAGN) || defined(CONFIG_IWLAGN_MODULE)
1353                 struct {
1354                         /* INT ICT Table */
1355                         __le32 *ict_tbl;
1356                         void *ict_tbl_vir;
1357                         dma_addr_t ict_tbl_dma;
1358                         dma_addr_t aligned_ict_tbl_dma;
1359                         int ict_index;
1360                         u32 inta;
1361                         bool use_ict;
1362                         /*
1363                          * reporting the number of tids has AGG on. 0 means
1364                          * no AGGREGATION
1365                          */
1366                         u8 agg_tids_count;
1367
1368                         struct iwl_rx_phy_res last_phy_res;
1369                         bool last_phy_res_valid;
1370
1371                         struct completion firmware_loading_complete;
1372
1373                         u32 init_evtlog_ptr, init_evtlog_size, init_errlog_ptr;
1374                         u32 inst_evtlog_ptr, inst_evtlog_size, inst_errlog_ptr;
1375
1376                         /*
1377                          * chain noise reset and gain commands are the
1378                          * two extra calibration commands follows the standard
1379                          * phy calibration commands
1380                          */
1381                         u8 phy_calib_chain_noise_reset_cmd;
1382                         u8 phy_calib_chain_noise_gain_cmd;
1383
1384                         struct iwl_notif_statistics statistics;
1385                         struct iwl_bt_notif_statistics statistics_bt;
1386 #ifdef CONFIG_IWLWIFI_DEBUGFS
1387                         struct iwl_notif_statistics accum_statistics;
1388                         struct iwl_notif_statistics delta_statistics;
1389                         struct iwl_notif_statistics max_delta;
1390                         struct iwl_bt_notif_statistics accum_statistics_bt;
1391                         struct iwl_bt_notif_statistics delta_statistics_bt;
1392                         struct iwl_bt_notif_statistics max_delta_bt;
1393 #endif
1394                 } _agn;
1395 #endif
1396         };
1397
1398         /* bt coex */
1399         u8 bt_status;
1400         u8 bt_traffic_load, notif_bt_traffic_load;
1401         bool bt_ch_announce;
1402         bool bt_sco_active;
1403         bool bt_full_concurrent;
1404         bool bt_ant_couple_ok;
1405         __le32 kill_ack_mask;
1406         __le32 kill_cts_mask;
1407         __le16 bt_valid;
1408         u16 bt_on_thresh;
1409         u16 bt_duration;
1410         u16 dynamic_frag_thresh;
1411         u16 dynamic_agg_thresh;
1412         u8 bt_ci_compliance;
1413         struct work_struct bt_traffic_change_work;
1414
1415         struct iwl_hw_params hw_params;
1416
1417         u32 inta_mask;
1418
1419         struct iwl_qos_info qos_data;
1420
1421         struct workqueue_struct *workqueue;
1422
1423         struct work_struct restart;
1424         struct work_struct scan_completed;
1425         struct work_struct rx_replenish;
1426         struct work_struct abort_scan;
1427         struct work_struct beacon_update;
1428         struct work_struct tt_work;
1429         struct work_struct ct_enter;
1430         struct work_struct ct_exit;
1431         struct work_struct start_internal_scan;
1432         struct work_struct tx_flush;
1433         struct work_struct bt_full_concurrency;
1434         struct work_struct bt_runtime_config;
1435
1436         struct tasklet_struct irq_tasklet;
1437
1438         struct delayed_work init_alive_start;
1439         struct delayed_work alive_start;
1440         struct delayed_work scan_check;
1441
1442         /* TX Power */
1443         s8 tx_power_user_lmt;
1444         s8 tx_power_device_lmt;
1445         s8 tx_power_lmt_in_half_dbm; /* max tx power in half-dBm format */
1446
1447
1448 #ifdef CONFIG_IWLWIFI_DEBUG
1449         /* debugging info */
1450         u32 debug_level; /* per device debugging will override global
1451                             iwl_debug_level if set */
1452 #endif /* CONFIG_IWLWIFI_DEBUG */
1453 #ifdef CONFIG_IWLWIFI_DEBUGFS
1454         /* debugfs */
1455         u16 tx_traffic_idx;
1456         u16 rx_traffic_idx;
1457         u8 *tx_traffic;
1458         u8 *rx_traffic;
1459         struct dentry *debugfs_dir;
1460         u32 dbgfs_sram_offset, dbgfs_sram_len;
1461         bool disable_ht40;
1462 #endif /* CONFIG_IWLWIFI_DEBUGFS */
1463
1464         struct work_struct txpower_work;
1465         u32 disable_sens_cal;
1466         u32 disable_chain_noise_cal;
1467         u32 disable_tx_power_cal;
1468         struct work_struct run_time_calib_work;
1469         struct timer_list statistics_periodic;
1470         struct timer_list ucode_trace;
1471         struct timer_list monitor_recover;
1472         bool hw_ready;
1473
1474         struct iwl_event_log event_log;
1475 }; /*iwl_priv */
1476
1477 static inline void iwl_txq_ctx_activate(struct iwl_priv *priv, int txq_id)
1478 {
1479         set_bit(txq_id, &priv->txq_ctx_active_msk);
1480 }
1481
1482 static inline void iwl_txq_ctx_deactivate(struct iwl_priv *priv, int txq_id)
1483 {
1484         clear_bit(txq_id, &priv->txq_ctx_active_msk);
1485 }
1486
1487 #ifdef CONFIG_IWLWIFI_DEBUG
1488 const char *iwl_get_tx_fail_reason(u32 status);
1489 /*
1490  * iwl_get_debug_level: Return active debug level for device
1491  *
1492  * Using sysfs it is possible to set per device debug level. This debug
1493  * level will be used if set, otherwise the global debug level which can be
1494  * set via module parameter is used.
1495  */
1496 static inline u32 iwl_get_debug_level(struct iwl_priv *priv)
1497 {
1498         if (priv->debug_level)
1499                 return priv->debug_level;
1500         else
1501                 return iwl_debug_level;
1502 }
1503 #else
1504 static inline const char *iwl_get_tx_fail_reason(u32 status) { return ""; }
1505
1506 static inline u32 iwl_get_debug_level(struct iwl_priv *priv)
1507 {
1508         return iwl_debug_level;
1509 }
1510 #endif
1511
1512
1513 static inline struct ieee80211_hdr *iwl_tx_queue_get_hdr(struct iwl_priv *priv,
1514                                                          int txq_id, int idx)
1515 {
1516         if (priv->txq[txq_id].txb[idx].skb)
1517                 return (struct ieee80211_hdr *)priv->txq[txq_id].
1518                                 txb[idx].skb->data;
1519         return NULL;
1520 }
1521
1522 static inline struct iwl_rxon_context *
1523 iwl_rxon_ctx_from_vif(struct ieee80211_vif *vif)
1524 {
1525         struct iwl_vif_priv *vif_priv = (void *)vif->drv_priv;
1526
1527         return vif_priv->ctx;
1528 }
1529
1530 #define for_each_context(priv, ctx)                             \
1531         for (ctx = &priv->contexts[IWL_RXON_CTX_BSS];           \
1532              ctx < &priv->contexts[NUM_IWL_RXON_CTX]; ctx++)    \
1533                 if (priv->valid_contexts & BIT(ctx->ctxid))
1534
1535 static inline int iwl_is_associated(struct iwl_priv *priv,
1536                                     enum iwl_rxon_context_id ctxid)
1537 {
1538         return (priv->contexts[ctxid].active.filter_flags &
1539                         RXON_FILTER_ASSOC_MSK) ? 1 : 0;
1540 }
1541
1542 static inline int iwl_is_any_associated(struct iwl_priv *priv)
1543 {
1544         return iwl_is_associated(priv, IWL_RXON_CTX_BSS);
1545 }
1546
1547 static inline int iwl_is_associated_ctx(struct iwl_rxon_context *ctx)
1548 {
1549         return (ctx->active.filter_flags & RXON_FILTER_ASSOC_MSK) ? 1 : 0;
1550 }
1551
1552 static inline int is_channel_valid(const struct iwl_channel_info *ch_info)
1553 {
1554         if (ch_info == NULL)
1555                 return 0;
1556         return (ch_info->flags & EEPROM_CHANNEL_VALID) ? 1 : 0;
1557 }
1558
1559 static inline int is_channel_radar(const struct iwl_channel_info *ch_info)
1560 {
1561         return (ch_info->flags & EEPROM_CHANNEL_RADAR) ? 1 : 0;
1562 }
1563
1564 static inline u8 is_channel_a_band(const struct iwl_channel_info *ch_info)
1565 {
1566         return ch_info->band == IEEE80211_BAND_5GHZ;
1567 }
1568
1569 static inline u8 is_channel_bg_band(const struct iwl_channel_info *ch_info)
1570 {
1571         return ch_info->band == IEEE80211_BAND_2GHZ;
1572 }
1573
1574 static inline int is_channel_passive(const struct iwl_channel_info *ch)
1575 {
1576         return (!(ch->flags & EEPROM_CHANNEL_ACTIVE)) ? 1 : 0;
1577 }
1578
1579 static inline int is_channel_ibss(const struct iwl_channel_info *ch)
1580 {
1581         return ((ch->flags & EEPROM_CHANNEL_IBSS)) ? 1 : 0;
1582 }
1583
1584 static inline void __iwl_free_pages(struct iwl_priv *priv, struct page *page)
1585 {
1586         __free_pages(page, priv->hw_params.rx_page_order);
1587         priv->alloc_rxb_page--;
1588 }
1589
1590 static inline void iwl_free_pages(struct iwl_priv *priv, unsigned long page)
1591 {
1592         free_pages(page, priv->hw_params.rx_page_order);
1593         priv->alloc_rxb_page--;
1594 }
1595 #endif                          /* __iwl_dev_h__ */