[PATCH] sky2: rework of NAPI and IRQ management
[pandora-kernel.git] / drivers / net / sky2.c
1 /*
2  * New driver for Marvell Yukon 2 chipset.
3  * Based on earlier sk98lin, and skge driver.
4  *
5  * This driver intentionally does not support all the features
6  * of the original driver such as link fail-over and link management because
7  * those should be done at higher levels.
8  *
9  * Copyright (C) 2005 Stephen Hemminger <shemminger@osdl.org>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License, or
14  * (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #include <linux/config.h>
27 #include <linux/crc32.h>
28 #include <linux/kernel.h>
29 #include <linux/version.h>
30 #include <linux/module.h>
31 #include <linux/netdevice.h>
32 #include <linux/dma-mapping.h>
33 #include <linux/etherdevice.h>
34 #include <linux/ethtool.h>
35 #include <linux/pci.h>
36 #include <linux/ip.h>
37 #include <linux/tcp.h>
38 #include <linux/in.h>
39 #include <linux/delay.h>
40 #include <linux/workqueue.h>
41 #include <linux/if_vlan.h>
42 #include <linux/prefetch.h>
43 #include <linux/mii.h>
44
45 #include <asm/irq.h>
46
47 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
48 #define SKY2_VLAN_TAG_USED 1
49 #endif
50
51 #include "sky2.h"
52
53 #define DRV_NAME                "sky2"
54 #define DRV_VERSION             "0.15"
55 #define PFX                     DRV_NAME " "
56
57 /*
58  * The Yukon II chipset takes 64 bit command blocks (called list elements)
59  * that are organized into three (receive, transmit, status) different rings
60  * similar to Tigon3. A transmit can require several elements;
61  * a receive requires one (or two if using 64 bit dma).
62  */
63
64 #define RX_LE_SIZE              512
65 #define RX_LE_BYTES             (RX_LE_SIZE*sizeof(struct sky2_rx_le))
66 #define RX_MAX_PENDING          (RX_LE_SIZE/2 - 2)
67 #define RX_DEF_PENDING          RX_MAX_PENDING
68 #define RX_SKB_ALIGN            8
69
70 #define TX_RING_SIZE            512
71 #define TX_DEF_PENDING          (TX_RING_SIZE - 1)
72 #define TX_MIN_PENDING          64
73 #define MAX_SKB_TX_LE           (4 + (sizeof(dma_addr_t)/sizeof(u32))*MAX_SKB_FRAGS)
74
75 #define STATUS_RING_SIZE        2048    /* 2 ports * (TX + 2*RX) */
76 #define STATUS_LE_BYTES         (STATUS_RING_SIZE*sizeof(struct sky2_status_le))
77 #define ETH_JUMBO_MTU           9000
78 #define TX_WATCHDOG             (5 * HZ)
79 #define NAPI_WEIGHT             64
80 #define PHY_RETRIES             1000
81
82 static const u32 default_msg =
83     NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK
84     | NETIF_MSG_TIMER | NETIF_MSG_TX_ERR | NETIF_MSG_RX_ERR
85     | NETIF_MSG_IFUP | NETIF_MSG_IFDOWN;
86
87 static int debug = -1;          /* defaults above */
88 module_param(debug, int, 0);
89 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
90
91 static int copybreak __read_mostly = 256;
92 module_param(copybreak, int, 0);
93 MODULE_PARM_DESC(copybreak, "Receive copy threshold");
94
95 static const struct pci_device_id sky2_id_table[] = {
96         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9000) },
97         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E00) },
98         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b00) },
99         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b01) },
100         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4340) },
101         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4341) },
102         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4342) },
103         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4343) },
104         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4344) },
105         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4345) },
106         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4346) },
107         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4347) },
108         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4350) },
109         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4351) },
110         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4352) },
111         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4360) },
112         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4361) },
113         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4362) },
114         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4363) },
115         { 0 }
116 };
117
118 MODULE_DEVICE_TABLE(pci, sky2_id_table);
119
120 /* Avoid conditionals by using array */
121 static const unsigned txqaddr[] = { Q_XA1, Q_XA2 };
122 static const unsigned rxqaddr[] = { Q_R1, Q_R2 };
123
124 /* This driver supports yukon2 chipset only */
125 static const char *yukon2_name[] = {
126         "XL",           /* 0xb3 */
127         "EC Ultra",     /* 0xb4 */
128         "UNKNOWN",      /* 0xb5 */
129         "EC",           /* 0xb6 */
130         "FE",           /* 0xb7 */
131 };
132
133 /* Access to external PHY */
134 static int gm_phy_write(struct sky2_hw *hw, unsigned port, u16 reg, u16 val)
135 {
136         int i;
137
138         gma_write16(hw, port, GM_SMI_DATA, val);
139         gma_write16(hw, port, GM_SMI_CTRL,
140                     GM_SMI_CT_PHY_AD(PHY_ADDR_MARV) | GM_SMI_CT_REG_AD(reg));
141
142         for (i = 0; i < PHY_RETRIES; i++) {
143                 if (!(gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_BUSY))
144                         return 0;
145                 udelay(1);
146         }
147
148         printk(KERN_WARNING PFX "%s: phy write timeout\n", hw->dev[port]->name);
149         return -ETIMEDOUT;
150 }
151
152 static int __gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg, u16 *val)
153 {
154         int i;
155
156         gma_write16(hw, port, GM_SMI_CTRL, GM_SMI_CT_PHY_AD(PHY_ADDR_MARV)
157                     | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
158
159         for (i = 0; i < PHY_RETRIES; i++) {
160                 if (gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_RD_VAL) {
161                         *val = gma_read16(hw, port, GM_SMI_DATA);
162                         return 0;
163                 }
164
165                 udelay(1);
166         }
167
168         return -ETIMEDOUT;
169 }
170
171 static u16 gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg)
172 {
173         u16 v;
174
175         if (__gm_phy_read(hw, port, reg, &v) != 0)
176                 printk(KERN_WARNING PFX "%s: phy read timeout\n", hw->dev[port]->name);
177         return v;
178 }
179
180 static int sky2_set_power_state(struct sky2_hw *hw, pci_power_t state)
181 {
182         u16 power_control;
183         u32 reg1;
184         int vaux;
185         int ret = 0;
186
187         pr_debug("sky2_set_power_state %d\n", state);
188         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
189
190         power_control = sky2_pci_read16(hw, hw->pm_cap + PCI_PM_PMC);
191         vaux = (sky2_read16(hw, B0_CTST) & Y2_VAUX_AVAIL) &&
192                 (power_control & PCI_PM_CAP_PME_D3cold);
193
194         power_control = sky2_pci_read16(hw, hw->pm_cap + PCI_PM_CTRL);
195
196         power_control |= PCI_PM_CTRL_PME_STATUS;
197         power_control &= ~(PCI_PM_CTRL_STATE_MASK);
198
199         switch (state) {
200         case PCI_D0:
201                 /* switch power to VCC (WA for VAUX problem) */
202                 sky2_write8(hw, B0_POWER_CTRL,
203                             PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
204
205                 /* disable Core Clock Division, */
206                 sky2_write32(hw, B2_Y2_CLK_CTRL, Y2_CLK_DIV_DIS);
207
208                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
209                         /* enable bits are inverted */
210                         sky2_write8(hw, B2_Y2_CLK_GATE,
211                                     Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
212                                     Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
213                                     Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
214                 else
215                         sky2_write8(hw, B2_Y2_CLK_GATE, 0);
216
217                 /* Turn off phy power saving */
218                 reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
219                 reg1 &= ~(PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
220
221                 /* looks like this XL is back asswards .. */
222                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1) {
223                         reg1 |= PCI_Y2_PHY1_COMA;
224                         if (hw->ports > 1)
225                                 reg1 |= PCI_Y2_PHY2_COMA;
226                 }
227
228                 if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
229                         sky2_pci_write32(hw, PCI_DEV_REG3, 0);
230                         reg1 = sky2_pci_read32(hw, PCI_DEV_REG4);
231                         reg1 &= P_ASPM_CONTROL_MSK;
232                         sky2_pci_write32(hw, PCI_DEV_REG4, reg1);
233                         sky2_pci_write32(hw, PCI_DEV_REG5, 0);
234                 }
235
236                 sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
237
238                 break;
239
240         case PCI_D3hot:
241         case PCI_D3cold:
242                 /* Turn on phy power saving */
243                 reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
244                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
245                         reg1 &= ~(PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
246                 else
247                         reg1 |= (PCI_Y2_PHY1_POWD | PCI_Y2_PHY2_POWD);
248                 sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
249
250                 if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
251                         sky2_write8(hw, B2_Y2_CLK_GATE, 0);
252                 else
253                         /* enable bits are inverted */
254                         sky2_write8(hw, B2_Y2_CLK_GATE,
255                                     Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
256                                     Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
257                                     Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
258
259                 /* switch power to VAUX */
260                 if (vaux && state != PCI_D3cold)
261                         sky2_write8(hw, B0_POWER_CTRL,
262                                     (PC_VAUX_ENA | PC_VCC_ENA |
263                                      PC_VAUX_ON | PC_VCC_OFF));
264                 break;
265         default:
266                 printk(KERN_ERR PFX "Unknown power state %d\n", state);
267                 ret = -1;
268         }
269
270         sky2_pci_write16(hw, hw->pm_cap + PCI_PM_CTRL, power_control);
271         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
272         return ret;
273 }
274
275 static void sky2_phy_reset(struct sky2_hw *hw, unsigned port)
276 {
277         u16 reg;
278
279         /* disable all GMAC IRQ's */
280         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
281         /* disable PHY IRQs */
282         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
283
284         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
285         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
286         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
287         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
288
289         reg = gma_read16(hw, port, GM_RX_CTRL);
290         reg |= GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA;
291         gma_write16(hw, port, GM_RX_CTRL, reg);
292 }
293
294 static void sky2_phy_init(struct sky2_hw *hw, unsigned port)
295 {
296         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
297         u16 ctrl, ct1000, adv, pg, ledctrl, ledover;
298
299         if (sky2->autoneg == AUTONEG_ENABLE && hw->chip_id != CHIP_ID_YUKON_XL) {
300                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
301
302                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
303                            PHY_M_EC_MAC_S_MSK);
304                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
305
306                 if (hw->chip_id == CHIP_ID_YUKON_EC)
307                         ectrl |= PHY_M_EC_DSC_2(2) | PHY_M_EC_DOWN_S_ENA;
308                 else
309                         ectrl |= PHY_M_EC_M_DSC(2) | PHY_M_EC_S_DSC(3);
310
311                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
312         }
313
314         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
315         if (hw->copper) {
316                 if (hw->chip_id == CHIP_ID_YUKON_FE) {
317                         /* enable automatic crossover */
318                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO) >> 1;
319                 } else {
320                         /* disable energy detect */
321                         ctrl &= ~PHY_M_PC_EN_DET_MSK;
322
323                         /* enable automatic crossover */
324                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO);
325
326                         if (sky2->autoneg == AUTONEG_ENABLE &&
327                             hw->chip_id == CHIP_ID_YUKON_XL) {
328                                 ctrl &= ~PHY_M_PC_DSC_MSK;
329                                 ctrl |= PHY_M_PC_DSC(2) | PHY_M_PC_DOWN_S_ENA;
330                         }
331                 }
332                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
333         } else {
334                 /* workaround for deviation #4.88 (CRC errors) */
335                 /* disable Automatic Crossover */
336
337                 ctrl &= ~PHY_M_PC_MDIX_MSK;
338                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
339
340                 if (hw->chip_id == CHIP_ID_YUKON_XL) {
341                         /* Fiber: select 1000BASE-X only mode MAC Specific Ctrl Reg. */
342                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
343                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
344                         ctrl &= ~PHY_M_MAC_MD_MSK;
345                         ctrl |= PHY_M_MAC_MODE_SEL(PHY_M_MAC_MD_1000BX);
346                         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
347
348                         /* select page 1 to access Fiber registers */
349                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 1);
350                 }
351         }
352
353         ctrl = gm_phy_read(hw, port, PHY_MARV_CTRL);
354         if (sky2->autoneg == AUTONEG_DISABLE)
355                 ctrl &= ~PHY_CT_ANE;
356         else
357                 ctrl |= PHY_CT_ANE;
358
359         ctrl |= PHY_CT_RESET;
360         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
361
362         ctrl = 0;
363         ct1000 = 0;
364         adv = PHY_AN_CSMA;
365
366         if (sky2->autoneg == AUTONEG_ENABLE) {
367                 if (hw->copper) {
368                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
369                                 ct1000 |= PHY_M_1000C_AFD;
370                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
371                                 ct1000 |= PHY_M_1000C_AHD;
372                         if (sky2->advertising & ADVERTISED_100baseT_Full)
373                                 adv |= PHY_M_AN_100_FD;
374                         if (sky2->advertising & ADVERTISED_100baseT_Half)
375                                 adv |= PHY_M_AN_100_HD;
376                         if (sky2->advertising & ADVERTISED_10baseT_Full)
377                                 adv |= PHY_M_AN_10_FD;
378                         if (sky2->advertising & ADVERTISED_10baseT_Half)
379                                 adv |= PHY_M_AN_10_HD;
380                 } else          /* special defines for FIBER (88E1011S only) */
381                         adv |= PHY_M_AN_1000X_AHD | PHY_M_AN_1000X_AFD;
382
383                 /* Set Flow-control capabilities */
384                 if (sky2->tx_pause && sky2->rx_pause)
385                         adv |= PHY_AN_PAUSE_CAP;        /* symmetric */
386                 else if (sky2->rx_pause && !sky2->tx_pause)
387                         adv |= PHY_AN_PAUSE_ASYM | PHY_AN_PAUSE_CAP;
388                 else if (!sky2->rx_pause && sky2->tx_pause)
389                         adv |= PHY_AN_PAUSE_ASYM;       /* local */
390
391                 /* Restart Auto-negotiation */
392                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
393         } else {
394                 /* forced speed/duplex settings */
395                 ct1000 = PHY_M_1000C_MSE;
396
397                 if (sky2->duplex == DUPLEX_FULL)
398                         ctrl |= PHY_CT_DUP_MD;
399
400                 switch (sky2->speed) {
401                 case SPEED_1000:
402                         ctrl |= PHY_CT_SP1000;
403                         break;
404                 case SPEED_100:
405                         ctrl |= PHY_CT_SP100;
406                         break;
407                 }
408
409                 ctrl |= PHY_CT_RESET;
410         }
411
412         if (hw->chip_id != CHIP_ID_YUKON_FE)
413                 gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
414
415         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
416         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
417
418         /* Setup Phy LED's */
419         ledctrl = PHY_M_LED_PULS_DUR(PULS_170MS);
420         ledover = 0;
421
422         switch (hw->chip_id) {
423         case CHIP_ID_YUKON_FE:
424                 /* on 88E3082 these bits are at 11..9 (shifted left) */
425                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) << 1;
426
427                 ctrl = gm_phy_read(hw, port, PHY_MARV_FE_LED_PAR);
428
429                 /* delete ACT LED control bits */
430                 ctrl &= ~PHY_M_FELP_LED1_MSK;
431                 /* change ACT LED control to blink mode */
432                 ctrl |= PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_ACT_BL);
433                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
434                 break;
435
436         case CHIP_ID_YUKON_XL:
437                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
438
439                 /* select page 3 to access LED control register */
440                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
441
442                 /* set LED Function Control register */
443                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, (PHY_M_LEDC_LOS_CTRL(1) |     /* LINK/ACT */
444                                                            PHY_M_LEDC_INIT_CTRL(7) |    /* 10 Mbps */
445                                                            PHY_M_LEDC_STA1_CTRL(7) |    /* 100 Mbps */
446                                                            PHY_M_LEDC_STA0_CTRL(7)));   /* 1000 Mbps */
447
448                 /* set Polarity Control register */
449                 gm_phy_write(hw, port, PHY_MARV_PHY_STAT,
450                              (PHY_M_POLC_LS1_P_MIX(4) |
451                               PHY_M_POLC_IS0_P_MIX(4) |
452                               PHY_M_POLC_LOS_CTRL(2) |
453                               PHY_M_POLC_INIT_CTRL(2) |
454                               PHY_M_POLC_STA1_CTRL(2) |
455                               PHY_M_POLC_STA0_CTRL(2)));
456
457                 /* restore page register */
458                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
459                 break;
460
461         default:
462                 /* set Tx LED (LED_TX) to blink mode on Rx OR Tx activity */
463                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) | PHY_M_LEDC_TX_CTRL;
464                 /* turn off the Rx LED (LED_RX) */
465                 ledover |= PHY_M_LED_MO_RX(MO_LED_OFF);
466         }
467
468         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev >= 2) {
469                 /* apply fixes in PHY AFE */
470                 gm_phy_write(hw, port, 22, 255);
471                 /* increase differential signal amplitude in 10BASE-T */
472                 gm_phy_write(hw, port, 24, 0xaa99);
473                 gm_phy_write(hw, port, 23, 0x2011);
474
475                 /* fix for IEEE A/B Symmetry failure in 1000BASE-T */
476                 gm_phy_write(hw, port, 24, 0xa204);
477                 gm_phy_write(hw, port, 23, 0x2002);
478
479                 /* set page register to 0 */
480                 gm_phy_write(hw, port, 22, 0);
481         } else {
482                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
483
484                 if (sky2->autoneg == AUTONEG_DISABLE || sky2->speed == SPEED_100) {
485                         /* turn on 100 Mbps LED (LED_LINK100) */
486                         ledover |= PHY_M_LED_MO_100(MO_LED_ON);
487                 }
488
489                 if (ledover)
490                         gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
491
492         }
493         /* Enable phy interrupt on auto-negotiation complete (or link up) */
494         if (sky2->autoneg == AUTONEG_ENABLE)
495                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_COMPL);
496         else
497                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
498 }
499
500 /* Force a renegotiation */
501 static void sky2_phy_reinit(struct sky2_port *sky2)
502 {
503         spin_lock_bh(&sky2->phy_lock);
504         sky2_phy_init(sky2->hw, sky2->port);
505         spin_unlock_bh(&sky2->phy_lock);
506 }
507
508 static void sky2_mac_init(struct sky2_hw *hw, unsigned port)
509 {
510         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
511         u16 reg;
512         int i;
513         const u8 *addr = hw->dev[port]->dev_addr;
514
515         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
516         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR|GPC_ENA_PAUSE);
517
518         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
519
520         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 && port == 1) {
521                 /* WA DEV_472 -- looks like crossed wires on port 2 */
522                 /* clear GMAC 1 Control reset */
523                 sky2_write8(hw, SK_REG(0, GMAC_CTRL), GMC_RST_CLR);
524                 do {
525                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_SET);
526                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_CLR);
527                 } while (gm_phy_read(hw, 1, PHY_MARV_ID0) != PHY_MARV_ID0_VAL ||
528                          gm_phy_read(hw, 1, PHY_MARV_ID1) != PHY_MARV_ID1_Y2 ||
529                          gm_phy_read(hw, 1, PHY_MARV_INT_MASK) != 0);
530         }
531
532         if (sky2->autoneg == AUTONEG_DISABLE) {
533                 reg = gma_read16(hw, port, GM_GP_CTRL);
534                 reg |= GM_GPCR_AU_ALL_DIS;
535                 gma_write16(hw, port, GM_GP_CTRL, reg);
536                 gma_read16(hw, port, GM_GP_CTRL);
537
538                 switch (sky2->speed) {
539                 case SPEED_1000:
540                         reg &= ~GM_GPCR_SPEED_100;
541                         reg |= GM_GPCR_SPEED_1000;
542                         break;
543                 case SPEED_100:
544                         reg &= ~GM_GPCR_SPEED_1000;
545                         reg |= GM_GPCR_SPEED_100;
546                         break;
547                 case SPEED_10:
548                         reg &= ~(GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100);
549                         break;
550                 }
551
552                 if (sky2->duplex == DUPLEX_FULL)
553                         reg |= GM_GPCR_DUP_FULL;
554         } else
555                 reg = GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100 | GM_GPCR_DUP_FULL;
556
557         if (!sky2->tx_pause && !sky2->rx_pause) {
558                 sky2_write32(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
559                 reg |=
560                     GM_GPCR_FC_TX_DIS | GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
561         } else if (sky2->tx_pause && !sky2->rx_pause) {
562                 /* disable Rx flow-control */
563                 reg |= GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
564         }
565
566         gma_write16(hw, port, GM_GP_CTRL, reg);
567
568         sky2_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
569
570         spin_lock_bh(&sky2->phy_lock);
571         sky2_phy_init(hw, port);
572         spin_unlock_bh(&sky2->phy_lock);
573
574         /* MIB clear */
575         reg = gma_read16(hw, port, GM_PHY_ADDR);
576         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
577
578         for (i = 0; i < GM_MIB_CNT_SIZE; i++)
579                 gma_read16(hw, port, GM_MIB_CNT_BASE + 8 * i);
580         gma_write16(hw, port, GM_PHY_ADDR, reg);
581
582         /* transmit control */
583         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
584
585         /* receive control reg: unicast + multicast + no FCS  */
586         gma_write16(hw, port, GM_RX_CTRL,
587                     GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
588
589         /* transmit flow control */
590         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
591
592         /* transmit parameter */
593         gma_write16(hw, port, GM_TX_PARAM,
594                     TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
595                     TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
596                     TX_IPG_JAM_DATA(TX_IPG_JAM_DEF) |
597                     TX_BACK_OFF_LIM(TX_BOF_LIM_DEF));
598
599         /* serial mode register */
600         reg = DATA_BLIND_VAL(DATA_BLIND_DEF) |
601                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
602
603         if (hw->dev[port]->mtu > ETH_DATA_LEN)
604                 reg |= GM_SMOD_JUMBO_ENA;
605
606         gma_write16(hw, port, GM_SERIAL_MODE, reg);
607
608         /* virtual address for data */
609         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
610
611         /* physical address: used for pause frames */
612         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
613
614         /* ignore counter overflows */
615         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
616         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
617         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
618
619         /* Configure Rx MAC FIFO */
620         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
621         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
622                      GMF_OPER_ON | GMF_RX_F_FL_ON);
623
624         /* Flush Rx MAC FIFO on any flow control or error */
625         sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), GMR_FS_ANY_ERR);
626
627         /* Set threshold to 0xa (64 bytes)
628          *  ASF disabled so no need to do WA dev #4.30
629          */
630         sky2_write16(hw, SK_REG(port, RX_GMF_FL_THR), RX_GMF_FL_THR_DEF);
631
632         /* Configure Tx MAC FIFO */
633         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
634         sky2_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
635
636         if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
637                 sky2_write8(hw, SK_REG(port, RX_GMF_LP_THR), 768/8);
638                 sky2_write8(hw, SK_REG(port, RX_GMF_UP_THR), 1024/8);
639                 if (hw->dev[port]->mtu > ETH_DATA_LEN) {
640                         /* set Tx GMAC FIFO Almost Empty Threshold */
641                         sky2_write32(hw, SK_REG(port, TX_GMF_AE_THR), 0x180);
642                         /* Disable Store & Forward mode for TX */
643                         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_DIS);
644                 }
645         }
646
647 }
648
649 /* Assign Ram Buffer allocation.
650  * start and end are in units of 4k bytes
651  * ram registers are in units of 64bit words
652  */
653 static void sky2_ramset(struct sky2_hw *hw, u16 q, u8 startk, u8 endk)
654 {
655         u32 start, end;
656
657         start = startk * 4096/8;
658         end = (endk * 4096/8) - 1;
659
660         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
661         sky2_write32(hw, RB_ADDR(q, RB_START), start);
662         sky2_write32(hw, RB_ADDR(q, RB_END), end);
663         sky2_write32(hw, RB_ADDR(q, RB_WP), start);
664         sky2_write32(hw, RB_ADDR(q, RB_RP), start);
665
666         if (q == Q_R1 || q == Q_R2) {
667                 u32 space = (endk - startk) * 4096/8;
668                 u32 tp = space - space/4;
669
670                 /* On receive queue's set the thresholds
671                  * give receiver priority when > 3/4 full
672                  * send pause when down to 2K
673                  */
674                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTHP), tp);
675                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTHP), space/2);
676
677                 tp = space - 2048/8;
678                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTPP), tp);
679                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTPP), space/4);
680         } else {
681                 /* Enable store & forward on Tx queue's because
682                  * Tx FIFO is only 1K on Yukon
683                  */
684                 sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
685         }
686
687         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
688         sky2_read8(hw, RB_ADDR(q, RB_CTRL));
689 }
690
691 /* Setup Bus Memory Interface */
692 static void sky2_qset(struct sky2_hw *hw, u16 q)
693 {
694         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_RESET);
695         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_OPER_INIT);
696         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_FIFO_OP_ON);
697         sky2_write32(hw, Q_ADDR(q, Q_WM),  BMU_WM_DEFAULT);
698 }
699
700 /* Setup prefetch unit registers. This is the interface between
701  * hardware and driver list elements
702  */
703 static void sky2_prefetch_init(struct sky2_hw *hw, u32 qaddr,
704                                       u64 addr, u32 last)
705 {
706         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
707         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_CLR);
708         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_HI), addr >> 32);
709         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_LO), (u32) addr);
710         sky2_write16(hw, Y2_QADDR(qaddr, PREF_UNIT_LAST_IDX), last);
711         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_OP_ON);
712
713         sky2_read32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL));
714 }
715
716 static inline struct sky2_tx_le *get_tx_le(struct sky2_port *sky2)
717 {
718         struct sky2_tx_le *le = sky2->tx_le + sky2->tx_prod;
719
720         sky2->tx_prod = (sky2->tx_prod + 1) % TX_RING_SIZE;
721         return le;
722 }
723
724 /* Update chip's next pointer */
725 static inline void sky2_put_idx(struct sky2_hw *hw, unsigned q, u16 idx)
726 {
727         wmb();
728         sky2_write16(hw, Y2_QADDR(q, PREF_UNIT_PUT_IDX), idx);
729         mmiowb();
730 }
731
732
733 static inline struct sky2_rx_le *sky2_next_rx(struct sky2_port *sky2)
734 {
735         struct sky2_rx_le *le = sky2->rx_le + sky2->rx_put;
736         sky2->rx_put = (sky2->rx_put + 1) % RX_LE_SIZE;
737         return le;
738 }
739
740 /* Return high part of DMA address (could be 32 or 64 bit) */
741 static inline u32 high32(dma_addr_t a)
742 {
743         return sizeof(a) > sizeof(u32) ? (a >> 16) >> 16 : 0;
744 }
745
746 /* Build description to hardware about buffer */
747 static void sky2_rx_add(struct sky2_port *sky2, dma_addr_t map)
748 {
749         struct sky2_rx_le *le;
750         u32 hi = high32(map);
751         u16 len = sky2->rx_bufsize;
752
753         if (sky2->rx_addr64 != hi) {
754                 le = sky2_next_rx(sky2);
755                 le->addr = cpu_to_le32(hi);
756                 le->ctrl = 0;
757                 le->opcode = OP_ADDR64 | HW_OWNER;
758                 sky2->rx_addr64 = high32(map + len);
759         }
760
761         le = sky2_next_rx(sky2);
762         le->addr = cpu_to_le32((u32) map);
763         le->length = cpu_to_le16(len);
764         le->ctrl = 0;
765         le->opcode = OP_PACKET | HW_OWNER;
766 }
767
768
769 /* Tell chip where to start receive checksum.
770  * Actually has two checksums, but set both same to avoid possible byte
771  * order problems.
772  */
773 static void rx_set_checksum(struct sky2_port *sky2)
774 {
775         struct sky2_rx_le *le;
776
777         le = sky2_next_rx(sky2);
778         le->addr = (ETH_HLEN << 16) | ETH_HLEN;
779         le->ctrl = 0;
780         le->opcode = OP_TCPSTART | HW_OWNER;
781
782         sky2_write32(sky2->hw,
783                      Q_ADDR(rxqaddr[sky2->port], Q_CSR),
784                      sky2->rx_csum ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
785
786 }
787
788 /*
789  * The RX Stop command will not work for Yukon-2 if the BMU does not
790  * reach the end of packet and since we can't make sure that we have
791  * incoming data, we must reset the BMU while it is not doing a DMA
792  * transfer. Since it is possible that the RX path is still active,
793  * the RX RAM buffer will be stopped first, so any possible incoming
794  * data will not trigger a DMA. After the RAM buffer is stopped, the
795  * BMU is polled until any DMA in progress is ended and only then it
796  * will be reset.
797  */
798 static void sky2_rx_stop(struct sky2_port *sky2)
799 {
800         struct sky2_hw *hw = sky2->hw;
801         unsigned rxq = rxqaddr[sky2->port];
802         int i;
803
804         /* disable the RAM Buffer receive queue */
805         sky2_write8(hw, RB_ADDR(rxq, RB_CTRL), RB_DIS_OP_MD);
806
807         for (i = 0; i < 0xffff; i++)
808                 if (sky2_read8(hw, RB_ADDR(rxq, Q_RSL))
809                     == sky2_read8(hw, RB_ADDR(rxq, Q_RL)))
810                         goto stopped;
811
812         printk(KERN_WARNING PFX "%s: receiver stop failed\n",
813                sky2->netdev->name);
814 stopped:
815         sky2_write32(hw, Q_ADDR(rxq, Q_CSR), BMU_RST_SET | BMU_FIFO_RST);
816
817         /* reset the Rx prefetch unit */
818         sky2_write32(hw, Y2_QADDR(rxq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
819 }
820
821 /* Clean out receive buffer area, assumes receiver hardware stopped */
822 static void sky2_rx_clean(struct sky2_port *sky2)
823 {
824         unsigned i;
825
826         memset(sky2->rx_le, 0, RX_LE_BYTES);
827         for (i = 0; i < sky2->rx_pending; i++) {
828                 struct ring_info *re = sky2->rx_ring + i;
829
830                 if (re->skb) {
831                         pci_unmap_single(sky2->hw->pdev,
832                                          re->mapaddr, sky2->rx_bufsize,
833                                          PCI_DMA_FROMDEVICE);
834                         kfree_skb(re->skb);
835                         re->skb = NULL;
836                 }
837         }
838 }
839
840 /* Basic MII support */
841 static int sky2_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
842 {
843         struct mii_ioctl_data *data = if_mii(ifr);
844         struct sky2_port *sky2 = netdev_priv(dev);
845         struct sky2_hw *hw = sky2->hw;
846         int err = -EOPNOTSUPP;
847
848         if (!netif_running(dev))
849                 return -ENODEV; /* Phy still in reset */
850
851         switch(cmd) {
852         case SIOCGMIIPHY:
853                 data->phy_id = PHY_ADDR_MARV;
854
855                 /* fallthru */
856         case SIOCGMIIREG: {
857                 u16 val = 0;
858
859                 spin_lock_bh(&sky2->phy_lock);
860                 err = __gm_phy_read(hw, sky2->port, data->reg_num & 0x1f, &val);
861                 spin_unlock_bh(&sky2->phy_lock);
862
863                 data->val_out = val;
864                 break;
865         }
866
867         case SIOCSMIIREG:
868                 if (!capable(CAP_NET_ADMIN))
869                         return -EPERM;
870
871                 spin_lock_bh(&sky2->phy_lock);
872                 err = gm_phy_write(hw, sky2->port, data->reg_num & 0x1f,
873                                    data->val_in);
874                 spin_unlock_bh(&sky2->phy_lock);
875                 break;
876         }
877         return err;
878 }
879
880 #ifdef SKY2_VLAN_TAG_USED
881 static void sky2_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
882 {
883         struct sky2_port *sky2 = netdev_priv(dev);
884         struct sky2_hw *hw = sky2->hw;
885         u16 port = sky2->port;
886
887         spin_lock_bh(&sky2->tx_lock);
888
889         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_ON);
890         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_ON);
891         sky2->vlgrp = grp;
892
893         spin_unlock_bh(&sky2->tx_lock);
894 }
895
896 static void sky2_vlan_rx_kill_vid(struct net_device *dev, unsigned short vid)
897 {
898         struct sky2_port *sky2 = netdev_priv(dev);
899         struct sky2_hw *hw = sky2->hw;
900         u16 port = sky2->port;
901
902         spin_lock_bh(&sky2->tx_lock);
903
904         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_OFF);
905         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_OFF);
906         if (sky2->vlgrp)
907                 sky2->vlgrp->vlan_devices[vid] = NULL;
908
909         spin_unlock_bh(&sky2->tx_lock);
910 }
911 #endif
912
913 /*
914  * It appears the hardware has a bug in the FIFO logic that
915  * cause it to hang if the FIFO gets overrun and the receive buffer
916  * is not aligned. ALso alloc_skb() won't align properly if slab
917  * debugging is enabled.
918  */
919 static inline struct sk_buff *sky2_alloc_skb(unsigned int size, gfp_t gfp_mask)
920 {
921         struct sk_buff *skb;
922
923         skb = alloc_skb(size + RX_SKB_ALIGN, gfp_mask);
924         if (likely(skb)) {
925                 unsigned long p = (unsigned long) skb->data;
926                 skb_reserve(skb,
927                         ((p + RX_SKB_ALIGN - 1) & ~(RX_SKB_ALIGN - 1)) - p);
928         }
929
930         return skb;
931 }
932
933 /*
934  * Allocate and setup receiver buffer pool.
935  * In case of 64 bit dma, there are 2X as many list elements
936  * available as ring entries
937  * and need to reserve one list element so we don't wrap around.
938  */
939 static int sky2_rx_start(struct sky2_port *sky2)
940 {
941         struct sky2_hw *hw = sky2->hw;
942         unsigned rxq = rxqaddr[sky2->port];
943         int i;
944
945         sky2->rx_put = sky2->rx_next = 0;
946         sky2_qset(hw, rxq);
947
948         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev >= 2) {
949                 /* MAC Rx RAM Read is controlled by hardware */
950                 sky2_write32(hw, Q_ADDR(rxq, Q_F), F_M_RX_RAM_DIS);
951         }
952
953         sky2_prefetch_init(hw, rxq, sky2->rx_le_map, RX_LE_SIZE - 1);
954
955         rx_set_checksum(sky2);
956         for (i = 0; i < sky2->rx_pending; i++) {
957                 struct ring_info *re = sky2->rx_ring + i;
958
959                 re->skb = sky2_alloc_skb(sky2->rx_bufsize, GFP_KERNEL);
960                 if (!re->skb)
961                         goto nomem;
962
963                 re->mapaddr = pci_map_single(hw->pdev, re->skb->data,
964                                              sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
965                 sky2_rx_add(sky2, re->mapaddr);
966         }
967
968         /* Truncate oversize frames */
969         sky2_write16(hw, SK_REG(sky2->port, RX_GMF_TR_THR), sky2->rx_bufsize - 8);
970         sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_ON);
971
972         /* Tell chip about available buffers */
973         sky2_write16(hw, Y2_QADDR(rxq, PREF_UNIT_PUT_IDX), sky2->rx_put);
974         return 0;
975 nomem:
976         sky2_rx_clean(sky2);
977         return -ENOMEM;
978 }
979
980 /* Bring up network interface. */
981 static int sky2_up(struct net_device *dev)
982 {
983         struct sky2_port *sky2 = netdev_priv(dev);
984         struct sky2_hw *hw = sky2->hw;
985         unsigned port = sky2->port;
986         u32 ramsize, rxspace, imask;
987         int err = -ENOMEM;
988
989         if (netif_msg_ifup(sky2))
990                 printk(KERN_INFO PFX "%s: enabling interface\n", dev->name);
991
992         /* must be power of 2 */
993         sky2->tx_le = pci_alloc_consistent(hw->pdev,
994                                            TX_RING_SIZE *
995                                            sizeof(struct sky2_tx_le),
996                                            &sky2->tx_le_map);
997         if (!sky2->tx_le)
998                 goto err_out;
999
1000         sky2->tx_ring = kcalloc(TX_RING_SIZE, sizeof(struct tx_ring_info),
1001                                 GFP_KERNEL);
1002         if (!sky2->tx_ring)
1003                 goto err_out;
1004         sky2->tx_prod = sky2->tx_cons = 0;
1005
1006         sky2->rx_le = pci_alloc_consistent(hw->pdev, RX_LE_BYTES,
1007                                            &sky2->rx_le_map);
1008         if (!sky2->rx_le)
1009                 goto err_out;
1010         memset(sky2->rx_le, 0, RX_LE_BYTES);
1011
1012         sky2->rx_ring = kcalloc(sky2->rx_pending, sizeof(struct ring_info),
1013                                 GFP_KERNEL);
1014         if (!sky2->rx_ring)
1015                 goto err_out;
1016
1017         sky2_mac_init(hw, port);
1018
1019         /* Determine available ram buffer space (in 4K blocks).
1020          * Note: not sure about the FE setting below yet
1021          */
1022         if (hw->chip_id == CHIP_ID_YUKON_FE)
1023                 ramsize = 4;
1024         else
1025                 ramsize = sky2_read8(hw, B2_E_0);
1026
1027         /* Give transmitter one third (rounded up) */
1028         rxspace = ramsize - (ramsize + 2) / 3;
1029
1030         sky2_ramset(hw, rxqaddr[port], 0, rxspace);
1031         sky2_ramset(hw, txqaddr[port], rxspace, ramsize);
1032
1033         /* Make sure SyncQ is disabled */
1034         sky2_write8(hw, RB_ADDR(port == 0 ? Q_XS1 : Q_XS2, RB_CTRL),
1035                     RB_RST_SET);
1036
1037         sky2_qset(hw, txqaddr[port]);
1038
1039         /* Set almost empty threshold */
1040         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev == 1)
1041                 sky2_write16(hw, Q_ADDR(txqaddr[port], Q_AL), 0x1a0);
1042
1043         sky2_prefetch_init(hw, txqaddr[port], sky2->tx_le_map,
1044                            TX_RING_SIZE - 1);
1045
1046         err = sky2_rx_start(sky2);
1047         if (err)
1048                 goto err_out;
1049
1050         /* Enable interrupts from phy/mac for port */
1051         imask = sky2_read32(hw, B0_IMSK);
1052         imask |= (port == 0) ? Y2_IS_PORT_1 : Y2_IS_PORT_2;
1053         sky2_write32(hw, B0_IMSK, imask);
1054
1055         return 0;
1056
1057 err_out:
1058         if (sky2->rx_le) {
1059                 pci_free_consistent(hw->pdev, RX_LE_BYTES,
1060                                     sky2->rx_le, sky2->rx_le_map);
1061                 sky2->rx_le = NULL;
1062         }
1063         if (sky2->tx_le) {
1064                 pci_free_consistent(hw->pdev,
1065                                     TX_RING_SIZE * sizeof(struct sky2_tx_le),
1066                                     sky2->tx_le, sky2->tx_le_map);
1067                 sky2->tx_le = NULL;
1068         }
1069         kfree(sky2->tx_ring);
1070         kfree(sky2->rx_ring);
1071
1072         sky2->tx_ring = NULL;
1073         sky2->rx_ring = NULL;
1074         return err;
1075 }
1076
1077 /* Modular subtraction in ring */
1078 static inline int tx_dist(unsigned tail, unsigned head)
1079 {
1080         return (head - tail) % TX_RING_SIZE;
1081 }
1082
1083 /* Number of list elements available for next tx */
1084 static inline int tx_avail(const struct sky2_port *sky2)
1085 {
1086         return sky2->tx_pending - tx_dist(sky2->tx_cons, sky2->tx_prod);
1087 }
1088
1089 /* Estimate of number of transmit list elements required */
1090 static unsigned tx_le_req(const struct sk_buff *skb)
1091 {
1092         unsigned count;
1093
1094         count = sizeof(dma_addr_t) / sizeof(u32);
1095         count += skb_shinfo(skb)->nr_frags * count;
1096
1097         if (skb_shinfo(skb)->tso_size)
1098                 ++count;
1099
1100         if (skb->ip_summed == CHECKSUM_HW)
1101                 ++count;
1102
1103         return count;
1104 }
1105
1106 /*
1107  * Put one packet in ring for transmit.
1108  * A single packet can generate multiple list elements, and
1109  * the number of ring elements will probably be less than the number
1110  * of list elements used.
1111  *
1112  * No BH disabling for tx_lock here (like tg3)
1113  */
1114 static int sky2_xmit_frame(struct sk_buff *skb, struct net_device *dev)
1115 {
1116         struct sky2_port *sky2 = netdev_priv(dev);
1117         struct sky2_hw *hw = sky2->hw;
1118         struct sky2_tx_le *le = NULL;
1119         struct tx_ring_info *re;
1120         unsigned i, len;
1121         int avail;
1122         dma_addr_t mapping;
1123         u32 addr64;
1124         u16 mss;
1125         u8 ctrl;
1126
1127         /* No BH disabling for tx_lock here.  We are running in BH disabled
1128          * context and TX reclaim runs via poll inside of a software
1129          * interrupt, and no related locks in IRQ processing.
1130          */
1131         if (!spin_trylock(&sky2->tx_lock))
1132                 return NETDEV_TX_LOCKED;
1133
1134         if (unlikely(tx_avail(sky2) < tx_le_req(skb))) {
1135                 /* There is a known but harmless race with lockless tx
1136                  * and netif_stop_queue.
1137                  */
1138                 if (!netif_queue_stopped(dev)) {
1139                         netif_stop_queue(dev);
1140                         if (net_ratelimit())
1141                                 printk(KERN_WARNING PFX "%s: ring full when queue awake!\n",
1142                                        dev->name);
1143                 }
1144                 spin_unlock(&sky2->tx_lock);
1145
1146                 return NETDEV_TX_BUSY;
1147         }
1148
1149         if (unlikely(netif_msg_tx_queued(sky2)))
1150                 printk(KERN_DEBUG "%s: tx queued, slot %u, len %d\n",
1151                        dev->name, sky2->tx_prod, skb->len);
1152
1153         len = skb_headlen(skb);
1154         mapping = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
1155         addr64 = high32(mapping);
1156
1157         re = sky2->tx_ring + sky2->tx_prod;
1158
1159         /* Send high bits if changed or crosses boundary */
1160         if (addr64 != sky2->tx_addr64 || high32(mapping + len) != sky2->tx_addr64) {
1161                 le = get_tx_le(sky2);
1162                 le->tx.addr = cpu_to_le32(addr64);
1163                 le->ctrl = 0;
1164                 le->opcode = OP_ADDR64 | HW_OWNER;
1165                 sky2->tx_addr64 = high32(mapping + len);
1166         }
1167
1168         /* Check for TCP Segmentation Offload */
1169         mss = skb_shinfo(skb)->tso_size;
1170         if (mss != 0) {
1171                 /* just drop the packet if non-linear expansion fails */
1172                 if (skb_header_cloned(skb) &&
1173                     pskb_expand_head(skb, 0, 0, GFP_ATOMIC)) {
1174                         dev_kfree_skb_any(skb);
1175                         goto out_unlock;
1176                 }
1177
1178                 mss += ((skb->h.th->doff - 5) * 4);     /* TCP options */
1179                 mss += (skb->nh.iph->ihl * 4) + sizeof(struct tcphdr);
1180                 mss += ETH_HLEN;
1181         }
1182
1183         if (mss != sky2->tx_last_mss) {
1184                 le = get_tx_le(sky2);
1185                 le->tx.tso.size = cpu_to_le16(mss);
1186                 le->tx.tso.rsvd = 0;
1187                 le->opcode = OP_LRGLEN | HW_OWNER;
1188                 le->ctrl = 0;
1189                 sky2->tx_last_mss = mss;
1190         }
1191
1192         ctrl = 0;
1193 #ifdef SKY2_VLAN_TAG_USED
1194         /* Add VLAN tag, can piggyback on LRGLEN or ADDR64 */
1195         if (sky2->vlgrp && vlan_tx_tag_present(skb)) {
1196                 if (!le) {
1197                         le = get_tx_le(sky2);
1198                         le->tx.addr = 0;
1199                         le->opcode = OP_VLAN|HW_OWNER;
1200                         le->ctrl = 0;
1201                 } else
1202                         le->opcode |= OP_VLAN;
1203                 le->length = cpu_to_be16(vlan_tx_tag_get(skb));
1204                 ctrl |= INS_VLAN;
1205         }
1206 #endif
1207
1208         /* Handle TCP checksum offload */
1209         if (skb->ip_summed == CHECKSUM_HW) {
1210                 u16 hdr = skb->h.raw - skb->data;
1211                 u16 offset = hdr + skb->csum;
1212
1213                 ctrl = CALSUM | WR_SUM | INIT_SUM | LOCK_SUM;
1214                 if (skb->nh.iph->protocol == IPPROTO_UDP)
1215                         ctrl |= UDPTCP;
1216
1217                 le = get_tx_le(sky2);
1218                 le->tx.csum.start = cpu_to_le16(hdr);
1219                 le->tx.csum.offset = cpu_to_le16(offset);
1220                 le->length = 0; /* initial checksum value */
1221                 le->ctrl = 1;   /* one packet */
1222                 le->opcode = OP_TCPLISW | HW_OWNER;
1223         }
1224
1225         le = get_tx_le(sky2);
1226         le->tx.addr = cpu_to_le32((u32) mapping);
1227         le->length = cpu_to_le16(len);
1228         le->ctrl = ctrl;
1229         le->opcode = mss ? (OP_LARGESEND | HW_OWNER) : (OP_PACKET | HW_OWNER);
1230
1231         /* Record the transmit mapping info */
1232         re->skb = skb;
1233         pci_unmap_addr_set(re, mapaddr, mapping);
1234
1235         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1236                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1237                 struct tx_ring_info *fre;
1238
1239                 mapping = pci_map_page(hw->pdev, frag->page, frag->page_offset,
1240                                        frag->size, PCI_DMA_TODEVICE);
1241                 addr64 = high32(mapping);
1242                 if (addr64 != sky2->tx_addr64) {
1243                         le = get_tx_le(sky2);
1244                         le->tx.addr = cpu_to_le32(addr64);
1245                         le->ctrl = 0;
1246                         le->opcode = OP_ADDR64 | HW_OWNER;
1247                         sky2->tx_addr64 = addr64;
1248                 }
1249
1250                 le = get_tx_le(sky2);
1251                 le->tx.addr = cpu_to_le32((u32) mapping);
1252                 le->length = cpu_to_le16(frag->size);
1253                 le->ctrl = ctrl;
1254                 le->opcode = OP_BUFFER | HW_OWNER;
1255
1256                 fre = sky2->tx_ring
1257                     + ((re - sky2->tx_ring) + i + 1) % TX_RING_SIZE;
1258                 pci_unmap_addr_set(fre, mapaddr, mapping);
1259         }
1260
1261         re->idx = sky2->tx_prod;
1262         le->ctrl |= EOP;
1263
1264         avail = tx_avail(sky2);
1265         if (mss != 0 || avail < TX_MIN_PENDING) {
1266                 le->ctrl |= FRC_STAT;
1267                 if (avail <= MAX_SKB_TX_LE)
1268                         netif_stop_queue(dev);
1269         }
1270
1271         sky2_put_idx(hw, txqaddr[sky2->port], sky2->tx_prod);
1272
1273 out_unlock:
1274         spin_unlock(&sky2->tx_lock);
1275
1276         dev->trans_start = jiffies;
1277         return NETDEV_TX_OK;
1278 }
1279
1280 /*
1281  * Free ring elements from starting at tx_cons until "done"
1282  *
1283  * NB: the hardware will tell us about partial completion of multi-part
1284  *     buffers; these are deferred until completion.
1285  */
1286 static void sky2_tx_complete(struct sky2_port *sky2, u16 done)
1287 {
1288         struct net_device *dev = sky2->netdev;
1289         struct pci_dev *pdev = sky2->hw->pdev;
1290         u16 nxt, put;
1291         unsigned i;
1292
1293         BUG_ON(done >= TX_RING_SIZE);
1294
1295         if (unlikely(netif_msg_tx_done(sky2)))
1296                 printk(KERN_DEBUG "%s: tx done, up to %u\n",
1297                        dev->name, done);
1298
1299         for (put = sky2->tx_cons; put != done; put = nxt) {
1300                 struct tx_ring_info *re = sky2->tx_ring + put;
1301                 struct sk_buff *skb = re->skb;
1302
1303                 nxt = re->idx;
1304                 BUG_ON(nxt >= TX_RING_SIZE);
1305                 prefetch(sky2->tx_ring + nxt);
1306
1307                 /* Check for partial status */
1308                 if (tx_dist(put, done) < tx_dist(put, nxt))
1309                         break;
1310
1311                 skb = re->skb;
1312                 pci_unmap_single(pdev, pci_unmap_addr(re, mapaddr),
1313                                  skb_headlen(skb), PCI_DMA_TODEVICE);
1314
1315                 for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1316                         struct tx_ring_info *fre;
1317                         fre = sky2->tx_ring + (put + i + 1) % TX_RING_SIZE;
1318                         pci_unmap_page(pdev, pci_unmap_addr(fre, mapaddr),
1319                                        skb_shinfo(skb)->frags[i].size,
1320                                        PCI_DMA_TODEVICE);
1321                 }
1322
1323                 dev_kfree_skb_any(skb);
1324         }
1325
1326         sky2->tx_cons = put;
1327         if (netif_queue_stopped(dev) && tx_avail(sky2) > MAX_SKB_TX_LE)
1328                 netif_wake_queue(dev);
1329 }
1330
1331 /* Cleanup all untransmitted buffers, assume transmitter not running */
1332 static void sky2_tx_clean(struct sky2_port *sky2)
1333 {
1334         spin_lock_bh(&sky2->tx_lock);
1335         sky2_tx_complete(sky2, sky2->tx_prod);
1336         spin_unlock_bh(&sky2->tx_lock);
1337 }
1338
1339 /* Network shutdown */
1340 static int sky2_down(struct net_device *dev)
1341 {
1342         struct sky2_port *sky2 = netdev_priv(dev);
1343         struct sky2_hw *hw = sky2->hw;
1344         unsigned port = sky2->port;
1345         u16 ctrl;
1346         u32 imask;
1347
1348         /* Never really got started! */
1349         if (!sky2->tx_le)
1350                 return 0;
1351
1352         if (netif_msg_ifdown(sky2))
1353                 printk(KERN_INFO PFX "%s: disabling interface\n", dev->name);
1354
1355         /* Stop more packets from being queued */
1356         netif_stop_queue(dev);
1357
1358         sky2_phy_reset(hw, port);
1359
1360         /* Stop transmitter */
1361         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_STOP);
1362         sky2_read32(hw, Q_ADDR(txqaddr[port], Q_CSR));
1363
1364         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
1365                      RB_RST_SET | RB_DIS_OP_MD);
1366
1367         ctrl = gma_read16(hw, port, GM_GP_CTRL);
1368         ctrl &= ~(GM_GPCR_TX_ENA | GM_GPCR_RX_ENA);
1369         gma_write16(hw, port, GM_GP_CTRL, ctrl);
1370
1371         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
1372
1373         /* Workaround shared GMAC reset */
1374         if (!(hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0
1375               && port == 0 && hw->dev[1] && netif_running(hw->dev[1])))
1376                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
1377
1378         /* Disable Force Sync bit and Enable Alloc bit */
1379         sky2_write8(hw, SK_REG(port, TXA_CTRL),
1380                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
1381
1382         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
1383         sky2_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
1384         sky2_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
1385
1386         /* Reset the PCI FIFO of the async Tx queue */
1387         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR),
1388                      BMU_RST_SET | BMU_FIFO_RST);
1389
1390         /* Reset the Tx prefetch units */
1391         sky2_write32(hw, Y2_QADDR(txqaddr[port], PREF_UNIT_CTRL),
1392                      PREF_UNIT_RST_SET);
1393
1394         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
1395
1396         sky2_rx_stop(sky2);
1397
1398         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
1399         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
1400
1401         /* Disable port IRQ */
1402         imask = sky2_read32(hw, B0_IMSK);
1403         imask &= ~(sky2->port == 0) ? Y2_IS_PORT_1 : Y2_IS_PORT_2;
1404         sky2_write32(hw, B0_IMSK, imask);
1405
1406         /* turn off LED's */
1407         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
1408
1409         synchronize_irq(hw->pdev->irq);
1410
1411         sky2_tx_clean(sky2);
1412         sky2_rx_clean(sky2);
1413
1414         pci_free_consistent(hw->pdev, RX_LE_BYTES,
1415                             sky2->rx_le, sky2->rx_le_map);
1416         kfree(sky2->rx_ring);
1417
1418         pci_free_consistent(hw->pdev,
1419                             TX_RING_SIZE * sizeof(struct sky2_tx_le),
1420                             sky2->tx_le, sky2->tx_le_map);
1421         kfree(sky2->tx_ring);
1422
1423         sky2->tx_le = NULL;
1424         sky2->rx_le = NULL;
1425
1426         sky2->rx_ring = NULL;
1427         sky2->tx_ring = NULL;
1428
1429         return 0;
1430 }
1431
1432 static u16 sky2_phy_speed(const struct sky2_hw *hw, u16 aux)
1433 {
1434         if (!hw->copper)
1435                 return SPEED_1000;
1436
1437         if (hw->chip_id == CHIP_ID_YUKON_FE)
1438                 return (aux & PHY_M_PS_SPEED_100) ? SPEED_100 : SPEED_10;
1439
1440         switch (aux & PHY_M_PS_SPEED_MSK) {
1441         case PHY_M_PS_SPEED_1000:
1442                 return SPEED_1000;
1443         case PHY_M_PS_SPEED_100:
1444                 return SPEED_100;
1445         default:
1446                 return SPEED_10;
1447         }
1448 }
1449
1450 static void sky2_link_up(struct sky2_port *sky2)
1451 {
1452         struct sky2_hw *hw = sky2->hw;
1453         unsigned port = sky2->port;
1454         u16 reg;
1455
1456         /* Enable Transmit FIFO Underrun */
1457         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
1458
1459         reg = gma_read16(hw, port, GM_GP_CTRL);
1460         if (sky2->autoneg == AUTONEG_DISABLE) {
1461                 reg |= GM_GPCR_AU_ALL_DIS;
1462
1463                 /* Is write/read necessary?  Copied from sky2_mac_init */
1464                 gma_write16(hw, port, GM_GP_CTRL, reg);
1465                 gma_read16(hw, port, GM_GP_CTRL);
1466
1467                 switch (sky2->speed) {
1468                 case SPEED_1000:
1469                         reg &= ~GM_GPCR_SPEED_100;
1470                         reg |= GM_GPCR_SPEED_1000;
1471                         break;
1472                 case SPEED_100:
1473                         reg &= ~GM_GPCR_SPEED_1000;
1474                         reg |= GM_GPCR_SPEED_100;
1475                         break;
1476                 case SPEED_10:
1477                         reg &= ~(GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100);
1478                         break;
1479                 }
1480         } else
1481                 reg &= ~GM_GPCR_AU_ALL_DIS;
1482
1483         if (sky2->duplex == DUPLEX_FULL || sky2->autoneg == AUTONEG_ENABLE)
1484                 reg |= GM_GPCR_DUP_FULL;
1485
1486         /* enable Rx/Tx */
1487         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
1488         gma_write16(hw, port, GM_GP_CTRL, reg);
1489         gma_read16(hw, port, GM_GP_CTRL);
1490
1491         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
1492
1493         netif_carrier_on(sky2->netdev);
1494         netif_wake_queue(sky2->netdev);
1495
1496         /* Turn on link LED */
1497         sky2_write8(hw, SK_REG(port, LNK_LED_REG),
1498                     LINKLED_ON | LINKLED_BLINK_OFF | LINKLED_LINKSYNC_OFF);
1499
1500         if (hw->chip_id == CHIP_ID_YUKON_XL) {
1501                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
1502
1503                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
1504                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, PHY_M_LEDC_LOS_CTRL(1) |      /* LINK/ACT */
1505                              PHY_M_LEDC_INIT_CTRL(sky2->speed ==
1506                                                   SPEED_10 ? 7 : 0) |
1507                              PHY_M_LEDC_STA1_CTRL(sky2->speed ==
1508                                                   SPEED_100 ? 7 : 0) |
1509                              PHY_M_LEDC_STA0_CTRL(sky2->speed ==
1510                                                   SPEED_1000 ? 7 : 0));
1511                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
1512         }
1513
1514         if (netif_msg_link(sky2))
1515                 printk(KERN_INFO PFX
1516                        "%s: Link is up at %d Mbps, %s duplex, flow control %s\n",
1517                        sky2->netdev->name, sky2->speed,
1518                        sky2->duplex == DUPLEX_FULL ? "full" : "half",
1519                        (sky2->tx_pause && sky2->rx_pause) ? "both" :
1520                        sky2->tx_pause ? "tx" : sky2->rx_pause ? "rx" : "none");
1521 }
1522
1523 static void sky2_link_down(struct sky2_port *sky2)
1524 {
1525         struct sky2_hw *hw = sky2->hw;
1526         unsigned port = sky2->port;
1527         u16 reg;
1528
1529         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
1530
1531         reg = gma_read16(hw, port, GM_GP_CTRL);
1532         reg &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
1533         gma_write16(hw, port, GM_GP_CTRL, reg);
1534         gma_read16(hw, port, GM_GP_CTRL);       /* PCI post */
1535
1536         if (sky2->rx_pause && !sky2->tx_pause) {
1537                 /* restore Asymmetric Pause bit */
1538                 gm_phy_write(hw, port, PHY_MARV_AUNE_ADV,
1539                              gm_phy_read(hw, port, PHY_MARV_AUNE_ADV)
1540                              | PHY_M_AN_ASP);
1541         }
1542
1543         netif_carrier_off(sky2->netdev);
1544         netif_stop_queue(sky2->netdev);
1545
1546         /* Turn on link LED */
1547         sky2_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
1548
1549         if (netif_msg_link(sky2))
1550                 printk(KERN_INFO PFX "%s: Link is down.\n", sky2->netdev->name);
1551         sky2_phy_init(hw, port);
1552 }
1553
1554 static int sky2_autoneg_done(struct sky2_port *sky2, u16 aux)
1555 {
1556         struct sky2_hw *hw = sky2->hw;
1557         unsigned port = sky2->port;
1558         u16 lpa;
1559
1560         lpa = gm_phy_read(hw, port, PHY_MARV_AUNE_LP);
1561
1562         if (lpa & PHY_M_AN_RF) {
1563                 printk(KERN_ERR PFX "%s: remote fault", sky2->netdev->name);
1564                 return -1;
1565         }
1566
1567         if (hw->chip_id != CHIP_ID_YUKON_FE &&
1568             gm_phy_read(hw, port, PHY_MARV_1000T_STAT) & PHY_B_1000S_MSF) {
1569                 printk(KERN_ERR PFX "%s: master/slave fault",
1570                        sky2->netdev->name);
1571                 return -1;
1572         }
1573
1574         if (!(aux & PHY_M_PS_SPDUP_RES)) {
1575                 printk(KERN_ERR PFX "%s: speed/duplex mismatch",
1576                        sky2->netdev->name);
1577                 return -1;
1578         }
1579
1580         sky2->duplex = (aux & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1581
1582         sky2->speed = sky2_phy_speed(hw, aux);
1583
1584         /* Pause bits are offset (9..8) */
1585         if (hw->chip_id == CHIP_ID_YUKON_XL)
1586                 aux >>= 6;
1587
1588         sky2->rx_pause = (aux & PHY_M_PS_RX_P_EN) != 0;
1589         sky2->tx_pause = (aux & PHY_M_PS_TX_P_EN) != 0;
1590
1591         if ((sky2->tx_pause || sky2->rx_pause)
1592             && !(sky2->speed < SPEED_1000 && sky2->duplex == DUPLEX_HALF))
1593                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
1594         else
1595                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
1596
1597         return 0;
1598 }
1599
1600 /* Interrupt from PHY */
1601 static void sky2_phy_intr(struct sky2_hw *hw, unsigned port)
1602 {
1603         struct net_device *dev = hw->dev[port];
1604         struct sky2_port *sky2 = netdev_priv(dev);
1605         u16 istatus, phystat;
1606
1607         spin_lock(&sky2->phy_lock);
1608         istatus = gm_phy_read(hw, port, PHY_MARV_INT_STAT);
1609         phystat = gm_phy_read(hw, port, PHY_MARV_PHY_STAT);
1610
1611         if (!netif_running(dev))
1612                 goto out;
1613
1614         if (netif_msg_intr(sky2))
1615                 printk(KERN_INFO PFX "%s: phy interrupt status 0x%x 0x%x\n",
1616                        sky2->netdev->name, istatus, phystat);
1617
1618         if (istatus & PHY_M_IS_AN_COMPL) {
1619                 if (sky2_autoneg_done(sky2, phystat) == 0)
1620                         sky2_link_up(sky2);
1621                 goto out;
1622         }
1623
1624         if (istatus & PHY_M_IS_LSP_CHANGE)
1625                 sky2->speed = sky2_phy_speed(hw, phystat);
1626
1627         if (istatus & PHY_M_IS_DUP_CHANGE)
1628                 sky2->duplex =
1629                     (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1630
1631         if (istatus & PHY_M_IS_LST_CHANGE) {
1632                 if (phystat & PHY_M_PS_LINK_UP)
1633                         sky2_link_up(sky2);
1634                 else
1635                         sky2_link_down(sky2);
1636         }
1637 out:
1638         spin_unlock(&sky2->phy_lock);
1639 }
1640
1641
1642 /* Transmit timeout is only called if we are running, carries is up
1643  * and tx queue is full (stopped).
1644  */
1645 static void sky2_tx_timeout(struct net_device *dev)
1646 {
1647         struct sky2_port *sky2 = netdev_priv(dev);
1648         struct sky2_hw *hw = sky2->hw;
1649         unsigned txq = txqaddr[sky2->port];
1650
1651         if (netif_msg_timer(sky2))
1652                 printk(KERN_ERR PFX "%s: tx timeout\n", dev->name);
1653
1654         sky2_write32(hw, Q_ADDR(txq, Q_CSR), BMU_STOP);
1655         sky2_write32(hw, Y2_QADDR(txq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
1656
1657         sky2_tx_clean(sky2);
1658
1659         sky2_qset(hw, txq);
1660         sky2_prefetch_init(hw, txq, sky2->tx_le_map, TX_RING_SIZE - 1);
1661 }
1662
1663
1664 #define roundup(x, y)   ((((x)+((y)-1))/(y))*(y))
1665 /* Want receive buffer size to be multiple of 64 bits
1666  * and incl room for vlan and truncation
1667  */
1668 static inline unsigned sky2_buf_size(int mtu)
1669 {
1670         return roundup(mtu + ETH_HLEN + VLAN_HLEN, 8) + 8;
1671 }
1672
1673 static int sky2_change_mtu(struct net_device *dev, int new_mtu)
1674 {
1675         struct sky2_port *sky2 = netdev_priv(dev);
1676         struct sky2_hw *hw = sky2->hw;
1677         int err;
1678         u16 ctl, mode;
1679         u32 imask;
1680
1681         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
1682                 return -EINVAL;
1683
1684         if (hw->chip_id == CHIP_ID_YUKON_EC_U && new_mtu > ETH_DATA_LEN)
1685                 return -EINVAL;
1686
1687         if (!netif_running(dev)) {
1688                 dev->mtu = new_mtu;
1689                 return 0;
1690         }
1691
1692         imask = sky2_read32(hw, B0_IMSK);
1693         sky2_write32(hw, B0_IMSK, 0);
1694
1695         dev->trans_start = jiffies;     /* prevent tx timeout */
1696         netif_stop_queue(dev);
1697         netif_poll_disable(hw->dev[0]);
1698
1699         synchronize_irq(hw->pdev->irq);
1700
1701         ctl = gma_read16(hw, sky2->port, GM_GP_CTRL);
1702         gma_write16(hw, sky2->port, GM_GP_CTRL, ctl & ~GM_GPCR_RX_ENA);
1703         sky2_rx_stop(sky2);
1704         sky2_rx_clean(sky2);
1705
1706         dev->mtu = new_mtu;
1707         sky2->rx_bufsize = sky2_buf_size(new_mtu);
1708         mode = DATA_BLIND_VAL(DATA_BLIND_DEF) |
1709                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
1710
1711         if (dev->mtu > ETH_DATA_LEN)
1712                 mode |= GM_SMOD_JUMBO_ENA;
1713
1714         gma_write16(hw, sky2->port, GM_SERIAL_MODE, mode);
1715
1716         sky2_write8(hw, RB_ADDR(rxqaddr[sky2->port], RB_CTRL), RB_ENA_OP_MD);
1717
1718         err = sky2_rx_start(sky2);
1719         sky2_write32(hw, B0_IMSK, imask);
1720
1721         if (err)
1722                 dev_close(dev);
1723         else {
1724                 gma_write16(hw, sky2->port, GM_GP_CTRL, ctl);
1725
1726                 netif_poll_enable(hw->dev[0]);
1727                 netif_wake_queue(dev);
1728         }
1729
1730         return err;
1731 }
1732
1733 /*
1734  * Receive one packet.
1735  * For small packets or errors, just reuse existing skb.
1736  * For larger packets, get new buffer.
1737  */
1738 static struct sk_buff *sky2_receive(struct sky2_port *sky2,
1739                                     u16 length, u32 status)
1740 {
1741         struct ring_info *re = sky2->rx_ring + sky2->rx_next;
1742         struct sk_buff *skb = NULL;
1743
1744         if (unlikely(netif_msg_rx_status(sky2)))
1745                 printk(KERN_DEBUG PFX "%s: rx slot %u status 0x%x len %d\n",
1746                        sky2->netdev->name, sky2->rx_next, status, length);
1747
1748         sky2->rx_next = (sky2->rx_next + 1) % sky2->rx_pending;
1749         prefetch(sky2->rx_ring + sky2->rx_next);
1750
1751         if (status & GMR_FS_ANY_ERR)
1752                 goto error;
1753
1754         if (!(status & GMR_FS_RX_OK))
1755                 goto resubmit;
1756
1757         if (length > sky2->netdev->mtu + ETH_HLEN)
1758                 goto oversize;
1759
1760         if (length < copybreak) {
1761                 skb = alloc_skb(length + 2, GFP_ATOMIC);
1762                 if (!skb)
1763                         goto resubmit;
1764
1765                 skb_reserve(skb, 2);
1766                 pci_dma_sync_single_for_cpu(sky2->hw->pdev, re->mapaddr,
1767                                             length, PCI_DMA_FROMDEVICE);
1768                 memcpy(skb->data, re->skb->data, length);
1769                 skb->ip_summed = re->skb->ip_summed;
1770                 skb->csum = re->skb->csum;
1771                 pci_dma_sync_single_for_device(sky2->hw->pdev, re->mapaddr,
1772                                                length, PCI_DMA_FROMDEVICE);
1773         } else {
1774                 struct sk_buff *nskb;
1775
1776                 nskb = sky2_alloc_skb(sky2->rx_bufsize, GFP_ATOMIC);
1777                 if (!nskb)
1778                         goto resubmit;
1779
1780                 skb = re->skb;
1781                 re->skb = nskb;
1782                 pci_unmap_single(sky2->hw->pdev, re->mapaddr,
1783                                  sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
1784                 prefetch(skb->data);
1785
1786                 re->mapaddr = pci_map_single(sky2->hw->pdev, nskb->data,
1787                                              sky2->rx_bufsize, PCI_DMA_FROMDEVICE);
1788         }
1789
1790         skb_put(skb, length);
1791 resubmit:
1792         re->skb->ip_summed = CHECKSUM_NONE;
1793         sky2_rx_add(sky2, re->mapaddr);
1794
1795         /* Tell receiver about new buffers. */
1796         sky2_put_idx(sky2->hw, rxqaddr[sky2->port], sky2->rx_put);
1797
1798         return skb;
1799
1800 oversize:
1801         ++sky2->net_stats.rx_over_errors;
1802         goto resubmit;
1803
1804 error:
1805         ++sky2->net_stats.rx_errors;
1806
1807         if (netif_msg_rx_err(sky2) && net_ratelimit())
1808                 printk(KERN_INFO PFX "%s: rx error, status 0x%x length %d\n",
1809                        sky2->netdev->name, status, length);
1810
1811         if (status & (GMR_FS_LONG_ERR | GMR_FS_UN_SIZE))
1812                 sky2->net_stats.rx_length_errors++;
1813         if (status & GMR_FS_FRAGMENT)
1814                 sky2->net_stats.rx_frame_errors++;
1815         if (status & GMR_FS_CRC_ERR)
1816                 sky2->net_stats.rx_crc_errors++;
1817         if (status & GMR_FS_RX_FF_OV)
1818                 sky2->net_stats.rx_fifo_errors++;
1819
1820         goto resubmit;
1821 }
1822
1823 /* Transmit complete */
1824 static inline void sky2_tx_done(struct net_device *dev, u16 last)
1825 {
1826         struct sky2_port *sky2 = netdev_priv(dev);
1827
1828         if (netif_running(dev)) {
1829                 spin_lock(&sky2->tx_lock);
1830                 sky2_tx_complete(sky2, last);
1831                 spin_unlock(&sky2->tx_lock);
1832         }
1833 }
1834
1835 /* Process status response ring */
1836 static int sky2_status_intr(struct sky2_hw *hw, int to_do)
1837 {
1838         int work_done = 0;
1839
1840         rmb();
1841
1842         for(;;) {
1843                 struct sky2_status_le *le  = hw->st_le + hw->st_idx;
1844                 struct net_device *dev;
1845                 struct sky2_port *sky2;
1846                 struct sk_buff *skb;
1847                 u32 status;
1848                 u16 length;
1849                 u8  link, opcode;
1850
1851                 opcode = le->opcode;
1852                 if (!opcode)
1853                         break;
1854                 opcode &= ~HW_OWNER;
1855
1856                 hw->st_idx = (hw->st_idx + 1) % STATUS_RING_SIZE;
1857                 le->opcode = 0;
1858
1859                 link = le->link;
1860                 BUG_ON(link >= 2);
1861                 dev = hw->dev[link];
1862
1863                 sky2 = netdev_priv(dev);
1864                 length = le->length;
1865                 status = le->status;
1866
1867                 switch (opcode) {
1868                 case OP_RXSTAT:
1869                         skb = sky2_receive(sky2, length, status);
1870                         if (!skb)
1871                                 break;
1872
1873                         skb->dev = dev;
1874                         skb->protocol = eth_type_trans(skb, dev);
1875                         dev->last_rx = jiffies;
1876
1877 #ifdef SKY2_VLAN_TAG_USED
1878                         if (sky2->vlgrp && (status & GMR_FS_VLAN)) {
1879                                 vlan_hwaccel_receive_skb(skb,
1880                                                          sky2->vlgrp,
1881                                                          be16_to_cpu(sky2->rx_tag));
1882                         } else
1883 #endif
1884                                 netif_receive_skb(skb);
1885
1886                         if (++work_done >= to_do)
1887                                 goto exit_loop;
1888                         break;
1889
1890 #ifdef SKY2_VLAN_TAG_USED
1891                 case OP_RXVLAN:
1892                         sky2->rx_tag = length;
1893                         break;
1894
1895                 case OP_RXCHKSVLAN:
1896                         sky2->rx_tag = length;
1897                         /* fall through */
1898 #endif
1899                 case OP_RXCHKS:
1900                         skb = sky2->rx_ring[sky2->rx_next].skb;
1901                         skb->ip_summed = CHECKSUM_HW;
1902                         skb->csum = le16_to_cpu(status);
1903                         break;
1904
1905                 case OP_TXINDEXLE:
1906                         /* TX index reports status for both ports */
1907                         sky2_tx_done(hw->dev[0], status & 0xffff);
1908                         if (hw->dev[1])
1909                                 sky2_tx_done(hw->dev[1],
1910                                      ((status >> 24) & 0xff)
1911                                              | (u16)(length & 0xf) << 8);
1912                         break;
1913
1914                 default:
1915                         if (net_ratelimit())
1916                                 printk(KERN_WARNING PFX
1917                                        "unknown status opcode 0x%x\n", opcode);
1918                         break;
1919                 }
1920         }
1921
1922 exit_loop:
1923         return work_done;
1924 }
1925
1926 static void sky2_hw_error(struct sky2_hw *hw, unsigned port, u32 status)
1927 {
1928         struct net_device *dev = hw->dev[port];
1929
1930         if (net_ratelimit())
1931                 printk(KERN_INFO PFX "%s: hw error interrupt status 0x%x\n",
1932                        dev->name, status);
1933
1934         if (status & Y2_IS_PAR_RD1) {
1935                 if (net_ratelimit())
1936                         printk(KERN_ERR PFX "%s: ram data read parity error\n",
1937                                dev->name);
1938                 /* Clear IRQ */
1939                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_RD_PERR);
1940         }
1941
1942         if (status & Y2_IS_PAR_WR1) {
1943                 if (net_ratelimit())
1944                         printk(KERN_ERR PFX "%s: ram data write parity error\n",
1945                                dev->name);
1946
1947                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_WR_PERR);
1948         }
1949
1950         if (status & Y2_IS_PAR_MAC1) {
1951                 if (net_ratelimit())
1952                         printk(KERN_ERR PFX "%s: MAC parity error\n", dev->name);
1953                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_PE);
1954         }
1955
1956         if (status & Y2_IS_PAR_RX1) {
1957                 if (net_ratelimit())
1958                         printk(KERN_ERR PFX "%s: RX parity error\n", dev->name);
1959                 sky2_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), BMU_CLR_IRQ_PAR);
1960         }
1961
1962         if (status & Y2_IS_TCP_TXA1) {
1963                 if (net_ratelimit())
1964                         printk(KERN_ERR PFX "%s: TCP segmentation error\n",
1965                                dev->name);
1966                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_CLR_IRQ_TCP);
1967         }
1968 }
1969
1970 static void sky2_hw_intr(struct sky2_hw *hw)
1971 {
1972         u32 status = sky2_read32(hw, B0_HWE_ISRC);
1973
1974         if (status & Y2_IS_TIST_OV)
1975                 sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
1976
1977         if (status & (Y2_IS_MST_ERR | Y2_IS_IRQ_STAT)) {
1978                 u16 pci_err;
1979
1980                 pci_err = sky2_pci_read16(hw, PCI_STATUS);
1981                 if (net_ratelimit())
1982                         printk(KERN_ERR PFX "%s: pci hw error (0x%x)\n",
1983                                pci_name(hw->pdev), pci_err);
1984
1985                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
1986                 sky2_pci_write16(hw, PCI_STATUS,
1987                                       pci_err | PCI_STATUS_ERROR_BITS);
1988                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
1989         }
1990
1991         if (status & Y2_IS_PCI_EXP) {
1992                 /* PCI-Express uncorrectable Error occurred */
1993                 u32 pex_err;
1994
1995                 pex_err = sky2_pci_read32(hw, PEX_UNC_ERR_STAT);
1996
1997                 if (net_ratelimit())
1998                         printk(KERN_ERR PFX "%s: pci express error (0x%x)\n",
1999                                pci_name(hw->pdev), pex_err);
2000
2001                 /* clear the interrupt */
2002                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2003                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT,
2004                                        0xffffffffUL);
2005                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2006
2007                 if (pex_err & PEX_FATAL_ERRORS) {
2008                         u32 hwmsk = sky2_read32(hw, B0_HWE_IMSK);
2009                         hwmsk &= ~Y2_IS_PCI_EXP;
2010                         sky2_write32(hw, B0_HWE_IMSK, hwmsk);
2011                 }
2012         }
2013
2014         if (status & Y2_HWE_L1_MASK)
2015                 sky2_hw_error(hw, 0, status);
2016         status >>= 8;
2017         if (status & Y2_HWE_L1_MASK)
2018                 sky2_hw_error(hw, 1, status);
2019 }
2020
2021 static void sky2_mac_intr(struct sky2_hw *hw, unsigned port)
2022 {
2023         struct net_device *dev = hw->dev[port];
2024         struct sky2_port *sky2 = netdev_priv(dev);
2025         u8 status = sky2_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2026
2027         if (netif_msg_intr(sky2))
2028                 printk(KERN_INFO PFX "%s: mac interrupt status 0x%x\n",
2029                        dev->name, status);
2030
2031         if (status & GM_IS_RX_FF_OR) {
2032                 ++sky2->net_stats.rx_fifo_errors;
2033                 sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2034         }
2035
2036         if (status & GM_IS_TX_FF_UR) {
2037                 ++sky2->net_stats.tx_fifo_errors;
2038                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2039         }
2040 }
2041
2042
2043 static int sky2_poll(struct net_device *dev0, int *budget)
2044 {
2045         struct sky2_hw *hw = ((struct sky2_port *) netdev_priv(dev0))->hw;
2046         int work_limit = min(dev0->quota, *budget);
2047         int work_done = 0;
2048         u32 status = sky2_read32(hw, B0_ISRC);
2049
2050         if (status & Y2_IS_HW_ERR)
2051                 sky2_hw_intr(hw);
2052
2053         if (status & Y2_IS_IRQ_PHY1)
2054                 sky2_phy_intr(hw, 0);
2055
2056         if (status & Y2_IS_IRQ_PHY2)
2057                 sky2_phy_intr(hw, 1);
2058
2059         if (status & Y2_IS_IRQ_MAC1)
2060                 sky2_mac_intr(hw, 0);
2061
2062         if (status & Y2_IS_IRQ_MAC2)
2063                 sky2_mac_intr(hw, 1);
2064
2065         if (status & Y2_IS_STAT_BMU) {
2066                 work_done = sky2_status_intr(hw, work_limit);
2067                 *budget -= work_done;
2068                 dev0->quota -= work_done;
2069
2070                 if (work_done >= work_limit)
2071                         return 1;
2072
2073                 sky2_write32(hw, STAT_CTRL, SC_STAT_CLR_IRQ);
2074         }
2075
2076         netif_rx_complete(dev0);
2077
2078         /* Ack interrupt and re-enable */
2079         sky2_write32(hw, B0_Y2_SP_ICR, 2);
2080         return 0;
2081 }
2082
2083 static irqreturn_t sky2_intr(int irq, void *dev_id, struct pt_regs *regs)
2084 {
2085         struct sky2_hw *hw = dev_id;
2086         struct net_device *dev0 = hw->dev[0];
2087         u32 status;
2088
2089         /* Reading this mask interrupts as side effect */
2090         status = sky2_read32(hw, B0_Y2_SP_ISRC2);
2091         if (status == 0 || status == ~0)
2092                 return IRQ_NONE;
2093
2094         prefetch(&hw->st_le[hw->st_idx]);
2095         if (likely(__netif_rx_schedule_prep(dev0)))
2096                 __netif_rx_schedule(dev0);
2097
2098         return IRQ_HANDLED;
2099 }
2100
2101 #ifdef CONFIG_NET_POLL_CONTROLLER
2102 static void sky2_netpoll(struct net_device *dev)
2103 {
2104         struct sky2_port *sky2 = netdev_priv(dev);
2105
2106         sky2_intr(sky2->hw->pdev->irq, sky2->hw, NULL);
2107 }
2108 #endif
2109
2110 /* Chip internal frequency for clock calculations */
2111 static inline u32 sky2_mhz(const struct sky2_hw *hw)
2112 {
2113         switch (hw->chip_id) {
2114         case CHIP_ID_YUKON_EC:
2115         case CHIP_ID_YUKON_EC_U:
2116                 return 125;     /* 125 Mhz */
2117         case CHIP_ID_YUKON_FE:
2118                 return 100;     /* 100 Mhz */
2119         default:                /* YUKON_XL */
2120                 return 156;     /* 156 Mhz */
2121         }
2122 }
2123
2124 static inline u32 sky2_us2clk(const struct sky2_hw *hw, u32 us)
2125 {
2126         return sky2_mhz(hw) * us;
2127 }
2128
2129 static inline u32 sky2_clk2us(const struct sky2_hw *hw, u32 clk)
2130 {
2131         return clk / sky2_mhz(hw);
2132 }
2133
2134
2135 static int sky2_reset(struct sky2_hw *hw)
2136 {
2137         u16 status;
2138         u8 t8, pmd_type;
2139         int i;
2140
2141         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2142
2143         hw->chip_id = sky2_read8(hw, B2_CHIP_ID);
2144         if (hw->chip_id < CHIP_ID_YUKON_XL || hw->chip_id > CHIP_ID_YUKON_FE) {
2145                 printk(KERN_ERR PFX "%s: unsupported chip type 0x%x\n",
2146                        pci_name(hw->pdev), hw->chip_id);
2147                 return -EOPNOTSUPP;
2148         }
2149
2150         hw->chip_rev = (sky2_read8(hw, B2_MAC_CFG) & CFG_CHIP_R_MSK) >> 4;
2151
2152         /* This rev is really old, and requires untested workarounds */
2153         if (hw->chip_id == CHIP_ID_YUKON_EC && hw->chip_rev == CHIP_REV_YU_EC_A1) {
2154                 printk(KERN_ERR PFX "%s: unsupported revision Yukon-%s (0x%x) rev %d\n",
2155                        pci_name(hw->pdev), yukon2_name[hw->chip_id - CHIP_ID_YUKON_XL],
2156                        hw->chip_id, hw->chip_rev);
2157                 return -EOPNOTSUPP;
2158         }
2159
2160         /* This chip is new and not tested yet */
2161         if (hw->chip_id == CHIP_ID_YUKON_EC_U) {
2162                 pr_info(PFX "%s: is a version of Yukon 2 chipset that has not been tested yet.\n",
2163                         pci_name(hw->pdev));
2164                 pr_info("Please report success/failure to maintainer <shemminger@osdl.org>\n");
2165         }
2166
2167         /* disable ASF */
2168         if (hw->chip_id <= CHIP_ID_YUKON_EC) {
2169                 sky2_write8(hw, B28_Y2_ASF_STAT_CMD, Y2_ASF_RESET);
2170                 sky2_write16(hw, B0_CTST, Y2_ASF_DISABLE);
2171         }
2172
2173         /* do a SW reset */
2174         sky2_write8(hw, B0_CTST, CS_RST_SET);
2175         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2176
2177         /* clear PCI errors, if any */
2178         status = sky2_pci_read16(hw, PCI_STATUS);
2179
2180         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2181         sky2_pci_write16(hw, PCI_STATUS, status | PCI_STATUS_ERROR_BITS);
2182
2183
2184         sky2_write8(hw, B0_CTST, CS_MRST_CLR);
2185
2186         /* clear any PEX errors */
2187         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP)) 
2188                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT, 0xffffffffUL);
2189
2190
2191         pmd_type = sky2_read8(hw, B2_PMD_TYP);
2192         hw->copper = !(pmd_type == 'L' || pmd_type == 'S');
2193
2194         hw->ports = 1;
2195         t8 = sky2_read8(hw, B2_Y2_HW_RES);
2196         if ((t8 & CFG_DUAL_MAC_MSK) == CFG_DUAL_MAC_MSK) {
2197                 if (!(sky2_read8(hw, B2_Y2_CLK_GATE) & Y2_STATUS_LNK2_INAC))
2198                         ++hw->ports;
2199         }
2200
2201         sky2_set_power_state(hw, PCI_D0);
2202
2203         for (i = 0; i < hw->ports; i++) {
2204                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
2205                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
2206         }
2207
2208         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2209
2210         /* Clear I2C IRQ noise */
2211         sky2_write32(hw, B2_I2C_IRQ, 1);
2212
2213         /* turn off hardware timer (unused) */
2214         sky2_write8(hw, B2_TI_CTRL, TIM_STOP);
2215         sky2_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
2216
2217         sky2_write8(hw, B0_Y2LED, LED_STAT_ON);
2218
2219         /* Turn off descriptor polling */
2220         sky2_write32(hw, B28_DPT_CTRL, DPT_STOP);
2221
2222         /* Turn off receive timestamp */
2223         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_STOP);
2224         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2225
2226         /* enable the Tx Arbiters */
2227         for (i = 0; i < hw->ports; i++)
2228                 sky2_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
2229
2230         /* Initialize ram interface */
2231         for (i = 0; i < hw->ports; i++) {
2232                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_CTRL), RI_RST_CLR);
2233
2234                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R1), SK_RI_TO_53);
2235                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA1), SK_RI_TO_53);
2236                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS1), SK_RI_TO_53);
2237                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R1), SK_RI_TO_53);
2238                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA1), SK_RI_TO_53);
2239                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS1), SK_RI_TO_53);
2240                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R2), SK_RI_TO_53);
2241                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA2), SK_RI_TO_53);
2242                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS2), SK_RI_TO_53);
2243                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R2), SK_RI_TO_53);
2244                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA2), SK_RI_TO_53);
2245                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS2), SK_RI_TO_53);
2246         }
2247
2248         sky2_write32(hw, B0_HWE_IMSK, Y2_HWE_ALL_MASK);
2249
2250         for (i = 0; i < hw->ports; i++)
2251                 sky2_phy_reset(hw, i);
2252
2253         memset(hw->st_le, 0, STATUS_LE_BYTES);
2254         hw->st_idx = 0;
2255
2256         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_SET);
2257         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_CLR);
2258
2259         sky2_write32(hw, STAT_LIST_ADDR_LO, hw->st_dma);
2260         sky2_write32(hw, STAT_LIST_ADDR_HI, (u64) hw->st_dma >> 32);
2261
2262         /* Set the list last index */
2263         sky2_write16(hw, STAT_LAST_IDX, STATUS_RING_SIZE - 1);
2264
2265         sky2_write16(hw, STAT_TX_IDX_TH, 10);
2266         sky2_write8(hw, STAT_FIFO_WM, 16);
2267
2268         /* set Status-FIFO ISR watermark */
2269         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0)
2270                 sky2_write8(hw, STAT_FIFO_ISR_WM, 4);
2271         else
2272                 sky2_write8(hw, STAT_FIFO_ISR_WM, 16);
2273
2274         sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 1000));
2275         sky2_write32(hw, STAT_ISR_TIMER_INI, sky2_us2clk(hw, 7));
2276
2277         /* enable status unit */
2278         sky2_write32(hw, STAT_CTRL, SC_STAT_OP_ON);
2279
2280         sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
2281         sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
2282         sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
2283
2284         return 0;
2285 }
2286
2287 static u32 sky2_supported_modes(const struct sky2_hw *hw)
2288 {
2289         u32 modes;
2290         if (hw->copper) {
2291                 modes = SUPPORTED_10baseT_Half
2292                     | SUPPORTED_10baseT_Full
2293                     | SUPPORTED_100baseT_Half
2294                     | SUPPORTED_100baseT_Full
2295                     | SUPPORTED_Autoneg | SUPPORTED_TP;
2296
2297                 if (hw->chip_id != CHIP_ID_YUKON_FE)
2298                         modes |= SUPPORTED_1000baseT_Half
2299                             | SUPPORTED_1000baseT_Full;
2300         } else
2301                 modes = SUPPORTED_1000baseT_Full | SUPPORTED_FIBRE
2302                     | SUPPORTED_Autoneg;
2303         return modes;
2304 }
2305
2306 static int sky2_get_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2307 {
2308         struct sky2_port *sky2 = netdev_priv(dev);
2309         struct sky2_hw *hw = sky2->hw;
2310
2311         ecmd->transceiver = XCVR_INTERNAL;
2312         ecmd->supported = sky2_supported_modes(hw);
2313         ecmd->phy_address = PHY_ADDR_MARV;
2314         if (hw->copper) {
2315                 ecmd->supported = SUPPORTED_10baseT_Half
2316                     | SUPPORTED_10baseT_Full
2317                     | SUPPORTED_100baseT_Half
2318                     | SUPPORTED_100baseT_Full
2319                     | SUPPORTED_1000baseT_Half
2320                     | SUPPORTED_1000baseT_Full
2321                     | SUPPORTED_Autoneg | SUPPORTED_TP;
2322                 ecmd->port = PORT_TP;
2323         } else
2324                 ecmd->port = PORT_FIBRE;
2325
2326         ecmd->advertising = sky2->advertising;
2327         ecmd->autoneg = sky2->autoneg;
2328         ecmd->speed = sky2->speed;
2329         ecmd->duplex = sky2->duplex;
2330         return 0;
2331 }
2332
2333 static int sky2_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2334 {
2335         struct sky2_port *sky2 = netdev_priv(dev);
2336         const struct sky2_hw *hw = sky2->hw;
2337         u32 supported = sky2_supported_modes(hw);
2338
2339         if (ecmd->autoneg == AUTONEG_ENABLE) {
2340                 ecmd->advertising = supported;
2341                 sky2->duplex = -1;
2342                 sky2->speed = -1;
2343         } else {
2344                 u32 setting;
2345
2346                 switch (ecmd->speed) {
2347                 case SPEED_1000:
2348                         if (ecmd->duplex == DUPLEX_FULL)
2349                                 setting = SUPPORTED_1000baseT_Full;
2350                         else if (ecmd->duplex == DUPLEX_HALF)
2351                                 setting = SUPPORTED_1000baseT_Half;
2352                         else
2353                                 return -EINVAL;
2354                         break;
2355                 case SPEED_100:
2356                         if (ecmd->duplex == DUPLEX_FULL)
2357                                 setting = SUPPORTED_100baseT_Full;
2358                         else if (ecmd->duplex == DUPLEX_HALF)
2359                                 setting = SUPPORTED_100baseT_Half;
2360                         else
2361                                 return -EINVAL;
2362                         break;
2363
2364                 case SPEED_10:
2365                         if (ecmd->duplex == DUPLEX_FULL)
2366                                 setting = SUPPORTED_10baseT_Full;
2367                         else if (ecmd->duplex == DUPLEX_HALF)
2368                                 setting = SUPPORTED_10baseT_Half;
2369                         else
2370                                 return -EINVAL;
2371                         break;
2372                 default:
2373                         return -EINVAL;
2374                 }
2375
2376                 if ((setting & supported) == 0)
2377                         return -EINVAL;
2378
2379                 sky2->speed = ecmd->speed;
2380                 sky2->duplex = ecmd->duplex;
2381         }
2382
2383         sky2->autoneg = ecmd->autoneg;
2384         sky2->advertising = ecmd->advertising;
2385
2386         if (netif_running(dev))
2387                 sky2_phy_reinit(sky2);
2388
2389         return 0;
2390 }
2391
2392 static void sky2_get_drvinfo(struct net_device *dev,
2393                              struct ethtool_drvinfo *info)
2394 {
2395         struct sky2_port *sky2 = netdev_priv(dev);
2396
2397         strcpy(info->driver, DRV_NAME);
2398         strcpy(info->version, DRV_VERSION);
2399         strcpy(info->fw_version, "N/A");
2400         strcpy(info->bus_info, pci_name(sky2->hw->pdev));
2401 }
2402
2403 static const struct sky2_stat {
2404         char name[ETH_GSTRING_LEN];
2405         u16 offset;
2406 } sky2_stats[] = {
2407         { "tx_bytes",      GM_TXO_OK_HI },
2408         { "rx_bytes",      GM_RXO_OK_HI },
2409         { "tx_broadcast",  GM_TXF_BC_OK },
2410         { "rx_broadcast",  GM_RXF_BC_OK },
2411         { "tx_multicast",  GM_TXF_MC_OK },
2412         { "rx_multicast",  GM_RXF_MC_OK },
2413         { "tx_unicast",    GM_TXF_UC_OK },
2414         { "rx_unicast",    GM_RXF_UC_OK },
2415         { "tx_mac_pause",  GM_TXF_MPAUSE },
2416         { "rx_mac_pause",  GM_RXF_MPAUSE },
2417         { "collisions",    GM_TXF_SNG_COL },
2418         { "late_collision",GM_TXF_LAT_COL },
2419         { "aborted",       GM_TXF_ABO_COL },
2420         { "multi_collisions", GM_TXF_MUL_COL },
2421         { "fifo_underrun", GM_TXE_FIFO_UR },
2422         { "fifo_overflow", GM_RXE_FIFO_OV },
2423         { "rx_toolong",    GM_RXF_LNG_ERR },
2424         { "rx_jabber",     GM_RXF_JAB_PKT },
2425         { "rx_runt",       GM_RXE_FRAG },
2426         { "rx_too_long",   GM_RXF_LNG_ERR },
2427         { "rx_fcs_error",   GM_RXF_FCS_ERR },
2428 };
2429
2430 static u32 sky2_get_rx_csum(struct net_device *dev)
2431 {
2432         struct sky2_port *sky2 = netdev_priv(dev);
2433
2434         return sky2->rx_csum;
2435 }
2436
2437 static int sky2_set_rx_csum(struct net_device *dev, u32 data)
2438 {
2439         struct sky2_port *sky2 = netdev_priv(dev);
2440
2441         sky2->rx_csum = data;
2442
2443         sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
2444                      data ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
2445
2446         return 0;
2447 }
2448
2449 static u32 sky2_get_msglevel(struct net_device *netdev)
2450 {
2451         struct sky2_port *sky2 = netdev_priv(netdev);
2452         return sky2->msg_enable;
2453 }
2454
2455 static int sky2_nway_reset(struct net_device *dev)
2456 {
2457         struct sky2_port *sky2 = netdev_priv(dev);
2458
2459         if (sky2->autoneg != AUTONEG_ENABLE)
2460                 return -EINVAL;
2461
2462         sky2_phy_reinit(sky2);
2463
2464         return 0;
2465 }
2466
2467 static void sky2_phy_stats(struct sky2_port *sky2, u64 * data, unsigned count)
2468 {
2469         struct sky2_hw *hw = sky2->hw;
2470         unsigned port = sky2->port;
2471         int i;
2472
2473         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
2474             | (u64) gma_read32(hw, port, GM_TXO_OK_LO);
2475         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
2476             | (u64) gma_read32(hw, port, GM_RXO_OK_LO);
2477
2478         for (i = 2; i < count; i++)
2479                 data[i] = (u64) gma_read32(hw, port, sky2_stats[i].offset);
2480 }
2481
2482 static void sky2_set_msglevel(struct net_device *netdev, u32 value)
2483 {
2484         struct sky2_port *sky2 = netdev_priv(netdev);
2485         sky2->msg_enable = value;
2486 }
2487
2488 static int sky2_get_stats_count(struct net_device *dev)
2489 {
2490         return ARRAY_SIZE(sky2_stats);
2491 }
2492
2493 static void sky2_get_ethtool_stats(struct net_device *dev,
2494                                    struct ethtool_stats *stats, u64 * data)
2495 {
2496         struct sky2_port *sky2 = netdev_priv(dev);
2497
2498         sky2_phy_stats(sky2, data, ARRAY_SIZE(sky2_stats));
2499 }
2500
2501 static void sky2_get_strings(struct net_device *dev, u32 stringset, u8 * data)
2502 {
2503         int i;
2504
2505         switch (stringset) {
2506         case ETH_SS_STATS:
2507                 for (i = 0; i < ARRAY_SIZE(sky2_stats); i++)
2508                         memcpy(data + i * ETH_GSTRING_LEN,
2509                                sky2_stats[i].name, ETH_GSTRING_LEN);
2510                 break;
2511         }
2512 }
2513
2514 /* Use hardware MIB variables for critical path statistics and
2515  * transmit feedback not reported at interrupt.
2516  * Other errors are accounted for in interrupt handler.
2517  */
2518 static struct net_device_stats *sky2_get_stats(struct net_device *dev)
2519 {
2520         struct sky2_port *sky2 = netdev_priv(dev);
2521         u64 data[13];
2522
2523         sky2_phy_stats(sky2, data, ARRAY_SIZE(data));
2524
2525         sky2->net_stats.tx_bytes = data[0];
2526         sky2->net_stats.rx_bytes = data[1];
2527         sky2->net_stats.tx_packets = data[2] + data[4] + data[6];
2528         sky2->net_stats.rx_packets = data[3] + data[5] + data[7];
2529         sky2->net_stats.multicast = data[5] + data[7];
2530         sky2->net_stats.collisions = data[10];
2531         sky2->net_stats.tx_aborted_errors = data[12];
2532
2533         return &sky2->net_stats;
2534 }
2535
2536 static int sky2_set_mac_address(struct net_device *dev, void *p)
2537 {
2538         struct sky2_port *sky2 = netdev_priv(dev);
2539         struct sky2_hw *hw = sky2->hw;
2540         unsigned port = sky2->port;
2541         const struct sockaddr *addr = p;
2542
2543         if (!is_valid_ether_addr(addr->sa_data))
2544                 return -EADDRNOTAVAIL;
2545
2546         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
2547         memcpy_toio(hw->regs + B2_MAC_1 + port * 8,
2548                     dev->dev_addr, ETH_ALEN);
2549         memcpy_toio(hw->regs + B2_MAC_2 + port * 8,
2550                     dev->dev_addr, ETH_ALEN);
2551
2552         /* virtual address for data */
2553         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
2554
2555         /* physical address: used for pause frames */
2556         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
2557
2558         return 0;
2559 }
2560
2561 static void sky2_set_multicast(struct net_device *dev)
2562 {
2563         struct sky2_port *sky2 = netdev_priv(dev);
2564         struct sky2_hw *hw = sky2->hw;
2565         unsigned port = sky2->port;
2566         struct dev_mc_list *list = dev->mc_list;
2567         u16 reg;
2568         u8 filter[8];
2569
2570         memset(filter, 0, sizeof(filter));
2571
2572         reg = gma_read16(hw, port, GM_RX_CTRL);
2573         reg |= GM_RXCR_UCF_ENA;
2574
2575         if (dev->flags & IFF_PROMISC)   /* promiscuous */
2576                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
2577         else if ((dev->flags & IFF_ALLMULTI) || dev->mc_count > 16)     /* all multicast */
2578                 memset(filter, 0xff, sizeof(filter));
2579         else if (dev->mc_count == 0)    /* no multicast */
2580                 reg &= ~GM_RXCR_MCF_ENA;
2581         else {
2582                 int i;
2583                 reg |= GM_RXCR_MCF_ENA;
2584
2585                 for (i = 0; list && i < dev->mc_count; i++, list = list->next) {
2586                         u32 bit = ether_crc(ETH_ALEN, list->dmi_addr) & 0x3f;
2587                         filter[bit / 8] |= 1 << (bit % 8);
2588                 }
2589         }
2590
2591         gma_write16(hw, port, GM_MC_ADDR_H1,
2592                     (u16) filter[0] | ((u16) filter[1] << 8));
2593         gma_write16(hw, port, GM_MC_ADDR_H2,
2594                     (u16) filter[2] | ((u16) filter[3] << 8));
2595         gma_write16(hw, port, GM_MC_ADDR_H3,
2596                     (u16) filter[4] | ((u16) filter[5] << 8));
2597         gma_write16(hw, port, GM_MC_ADDR_H4,
2598                     (u16) filter[6] | ((u16) filter[7] << 8));
2599
2600         gma_write16(hw, port, GM_RX_CTRL, reg);
2601 }
2602
2603 /* Can have one global because blinking is controlled by
2604  * ethtool and that is always under RTNL mutex
2605  */
2606 static void sky2_led(struct sky2_hw *hw, unsigned port, int on)
2607 {
2608         u16 pg;
2609
2610         switch (hw->chip_id) {
2611         case CHIP_ID_YUKON_XL:
2612                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2613                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2614                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
2615                              on ? (PHY_M_LEDC_LOS_CTRL(1) |
2616                                    PHY_M_LEDC_INIT_CTRL(7) |
2617                                    PHY_M_LEDC_STA1_CTRL(7) |
2618                                    PHY_M_LEDC_STA0_CTRL(7))
2619                              : 0);
2620
2621                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2622                 break;
2623
2624         default:
2625                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, 0);
2626                 gm_phy_write(hw, port, PHY_MARV_LED_OVER,
2627                              on ? PHY_M_LED_MO_DUP(MO_LED_ON) |
2628                              PHY_M_LED_MO_10(MO_LED_ON) |
2629                              PHY_M_LED_MO_100(MO_LED_ON) |
2630                              PHY_M_LED_MO_1000(MO_LED_ON) |
2631                              PHY_M_LED_MO_RX(MO_LED_ON)
2632                              : PHY_M_LED_MO_DUP(MO_LED_OFF) |
2633                              PHY_M_LED_MO_10(MO_LED_OFF) |
2634                              PHY_M_LED_MO_100(MO_LED_OFF) |
2635                              PHY_M_LED_MO_1000(MO_LED_OFF) |
2636                              PHY_M_LED_MO_RX(MO_LED_OFF));
2637
2638         }
2639 }
2640
2641 /* blink LED's for finding board */
2642 static int sky2_phys_id(struct net_device *dev, u32 data)
2643 {
2644         struct sky2_port *sky2 = netdev_priv(dev);
2645         struct sky2_hw *hw = sky2->hw;
2646         unsigned port = sky2->port;
2647         u16 ledctrl, ledover = 0;
2648         long ms;
2649         int interrupted;
2650         int onoff = 1;
2651
2652         if (!data || data > (u32) (MAX_SCHEDULE_TIMEOUT / HZ))
2653                 ms = jiffies_to_msecs(MAX_SCHEDULE_TIMEOUT);
2654         else
2655                 ms = data * 1000;
2656
2657         /* save initial values */
2658         spin_lock_bh(&sky2->phy_lock);
2659         if (hw->chip_id == CHIP_ID_YUKON_XL) {
2660                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2661                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2662                 ledctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
2663                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2664         } else {
2665                 ledctrl = gm_phy_read(hw, port, PHY_MARV_LED_CTRL);
2666                 ledover = gm_phy_read(hw, port, PHY_MARV_LED_OVER);
2667         }
2668
2669         interrupted = 0;
2670         while (!interrupted && ms > 0) {
2671                 sky2_led(hw, port, onoff);
2672                 onoff = !onoff;
2673
2674                 spin_unlock_bh(&sky2->phy_lock);
2675                 interrupted = msleep_interruptible(250);
2676                 spin_lock_bh(&sky2->phy_lock);
2677
2678                 ms -= 250;
2679         }
2680
2681         /* resume regularly scheduled programming */
2682         if (hw->chip_id == CHIP_ID_YUKON_XL) {
2683                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
2684                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
2685                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ledctrl);
2686                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
2687         } else {
2688                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
2689                 gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
2690         }
2691         spin_unlock_bh(&sky2->phy_lock);
2692
2693         return 0;
2694 }
2695
2696 static void sky2_get_pauseparam(struct net_device *dev,
2697                                 struct ethtool_pauseparam *ecmd)
2698 {
2699         struct sky2_port *sky2 = netdev_priv(dev);
2700
2701         ecmd->tx_pause = sky2->tx_pause;
2702         ecmd->rx_pause = sky2->rx_pause;
2703         ecmd->autoneg = sky2->autoneg;
2704 }
2705
2706 static int sky2_set_pauseparam(struct net_device *dev,
2707                                struct ethtool_pauseparam *ecmd)
2708 {
2709         struct sky2_port *sky2 = netdev_priv(dev);
2710         int err = 0;
2711
2712         sky2->autoneg = ecmd->autoneg;
2713         sky2->tx_pause = ecmd->tx_pause != 0;
2714         sky2->rx_pause = ecmd->rx_pause != 0;
2715
2716         sky2_phy_reinit(sky2);
2717
2718         return err;
2719 }
2720
2721 static int sky2_get_coalesce(struct net_device *dev,
2722                              struct ethtool_coalesce *ecmd)
2723 {
2724         struct sky2_port *sky2 = netdev_priv(dev);
2725         struct sky2_hw *hw = sky2->hw;
2726
2727         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_STOP)
2728                 ecmd->tx_coalesce_usecs = 0;
2729         else {
2730                 u32 clks = sky2_read32(hw, STAT_TX_TIMER_INI);
2731                 ecmd->tx_coalesce_usecs = sky2_clk2us(hw, clks);
2732         }
2733         ecmd->tx_max_coalesced_frames = sky2_read16(hw, STAT_TX_IDX_TH);
2734
2735         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_STOP)
2736                 ecmd->rx_coalesce_usecs = 0;
2737         else {
2738                 u32 clks = sky2_read32(hw, STAT_LEV_TIMER_INI);
2739                 ecmd->rx_coalesce_usecs = sky2_clk2us(hw, clks);
2740         }
2741         ecmd->rx_max_coalesced_frames = sky2_read8(hw, STAT_FIFO_WM);
2742
2743         if (sky2_read8(hw, STAT_ISR_TIMER_CTRL) == TIM_STOP)
2744                 ecmd->rx_coalesce_usecs_irq = 0;
2745         else {
2746                 u32 clks = sky2_read32(hw, STAT_ISR_TIMER_INI);
2747                 ecmd->rx_coalesce_usecs_irq = sky2_clk2us(hw, clks);
2748         }
2749
2750         ecmd->rx_max_coalesced_frames_irq = sky2_read8(hw, STAT_FIFO_ISR_WM);
2751
2752         return 0;
2753 }
2754
2755 /* Note: this affect both ports */
2756 static int sky2_set_coalesce(struct net_device *dev,
2757                              struct ethtool_coalesce *ecmd)
2758 {
2759         struct sky2_port *sky2 = netdev_priv(dev);
2760         struct sky2_hw *hw = sky2->hw;
2761         const u32 tmin = sky2_clk2us(hw, 1);
2762         const u32 tmax = 5000;
2763
2764         if (ecmd->tx_coalesce_usecs != 0 &&
2765             (ecmd->tx_coalesce_usecs < tmin || ecmd->tx_coalesce_usecs > tmax))
2766                 return -EINVAL;
2767
2768         if (ecmd->rx_coalesce_usecs != 0 &&
2769             (ecmd->rx_coalesce_usecs < tmin || ecmd->rx_coalesce_usecs > tmax))
2770                 return -EINVAL;
2771
2772         if (ecmd->rx_coalesce_usecs_irq != 0 &&
2773             (ecmd->rx_coalesce_usecs_irq < tmin || ecmd->rx_coalesce_usecs_irq > tmax))
2774                 return -EINVAL;
2775
2776         if (ecmd->tx_max_coalesced_frames >= TX_RING_SIZE-1)
2777                 return -EINVAL;
2778         if (ecmd->rx_max_coalesced_frames > RX_MAX_PENDING)
2779                 return -EINVAL;
2780         if (ecmd->rx_max_coalesced_frames_irq >RX_MAX_PENDING)
2781                 return -EINVAL;
2782
2783         if (ecmd->tx_coalesce_usecs == 0)
2784                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
2785         else {
2786                 sky2_write32(hw, STAT_TX_TIMER_INI,
2787                              sky2_us2clk(hw, ecmd->tx_coalesce_usecs));
2788                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
2789         }
2790         sky2_write16(hw, STAT_TX_IDX_TH, ecmd->tx_max_coalesced_frames);
2791
2792         if (ecmd->rx_coalesce_usecs == 0)
2793                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
2794         else {
2795                 sky2_write32(hw, STAT_LEV_TIMER_INI,
2796                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs));
2797                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
2798         }
2799         sky2_write8(hw, STAT_FIFO_WM, ecmd->rx_max_coalesced_frames);
2800
2801         if (ecmd->rx_coalesce_usecs_irq == 0)
2802                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_STOP);
2803         else {
2804                 sky2_write32(hw, STAT_ISR_TIMER_INI,
2805                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs_irq));
2806                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
2807         }
2808         sky2_write8(hw, STAT_FIFO_ISR_WM, ecmd->rx_max_coalesced_frames_irq);
2809         return 0;
2810 }
2811
2812 static void sky2_get_ringparam(struct net_device *dev,
2813                                struct ethtool_ringparam *ering)
2814 {
2815         struct sky2_port *sky2 = netdev_priv(dev);
2816
2817         ering->rx_max_pending = RX_MAX_PENDING;
2818         ering->rx_mini_max_pending = 0;
2819         ering->rx_jumbo_max_pending = 0;
2820         ering->tx_max_pending = TX_RING_SIZE - 1;
2821
2822         ering->rx_pending = sky2->rx_pending;
2823         ering->rx_mini_pending = 0;
2824         ering->rx_jumbo_pending = 0;
2825         ering->tx_pending = sky2->tx_pending;
2826 }
2827
2828 static int sky2_set_ringparam(struct net_device *dev,
2829                               struct ethtool_ringparam *ering)
2830 {
2831         struct sky2_port *sky2 = netdev_priv(dev);
2832         int err = 0;
2833
2834         if (ering->rx_pending > RX_MAX_PENDING ||
2835             ering->rx_pending < 8 ||
2836             ering->tx_pending < MAX_SKB_TX_LE ||
2837             ering->tx_pending > TX_RING_SIZE - 1)
2838                 return -EINVAL;
2839
2840         if (netif_running(dev))
2841                 sky2_down(dev);
2842
2843         sky2->rx_pending = ering->rx_pending;
2844         sky2->tx_pending = ering->tx_pending;
2845
2846         if (netif_running(dev)) {
2847                 err = sky2_up(dev);
2848                 if (err)
2849                         dev_close(dev);
2850                 else
2851                         sky2_set_multicast(dev);
2852         }
2853
2854         return err;
2855 }
2856
2857 static int sky2_get_regs_len(struct net_device *dev)
2858 {
2859         return 0x4000;
2860 }
2861
2862 /*
2863  * Returns copy of control register region
2864  * Note: access to the RAM address register set will cause timeouts.
2865  */
2866 static void sky2_get_regs(struct net_device *dev, struct ethtool_regs *regs,
2867                           void *p)
2868 {
2869         const struct sky2_port *sky2 = netdev_priv(dev);
2870         const void __iomem *io = sky2->hw->regs;
2871
2872         BUG_ON(regs->len < B3_RI_WTO_R1);
2873         regs->version = 1;
2874         memset(p, 0, regs->len);
2875
2876         memcpy_fromio(p, io, B3_RAM_ADDR);
2877
2878         memcpy_fromio(p + B3_RI_WTO_R1,
2879                       io + B3_RI_WTO_R1,
2880                       regs->len - B3_RI_WTO_R1);
2881 }
2882
2883 static struct ethtool_ops sky2_ethtool_ops = {
2884         .get_settings = sky2_get_settings,
2885         .set_settings = sky2_set_settings,
2886         .get_drvinfo = sky2_get_drvinfo,
2887         .get_msglevel = sky2_get_msglevel,
2888         .set_msglevel = sky2_set_msglevel,
2889         .nway_reset   = sky2_nway_reset,
2890         .get_regs_len = sky2_get_regs_len,
2891         .get_regs = sky2_get_regs,
2892         .get_link = ethtool_op_get_link,
2893         .get_sg = ethtool_op_get_sg,
2894         .set_sg = ethtool_op_set_sg,
2895         .get_tx_csum = ethtool_op_get_tx_csum,
2896         .set_tx_csum = ethtool_op_set_tx_csum,
2897         .get_tso = ethtool_op_get_tso,
2898         .set_tso = ethtool_op_set_tso,
2899         .get_rx_csum = sky2_get_rx_csum,
2900         .set_rx_csum = sky2_set_rx_csum,
2901         .get_strings = sky2_get_strings,
2902         .get_coalesce = sky2_get_coalesce,
2903         .set_coalesce = sky2_set_coalesce,
2904         .get_ringparam = sky2_get_ringparam,
2905         .set_ringparam = sky2_set_ringparam,
2906         .get_pauseparam = sky2_get_pauseparam,
2907         .set_pauseparam = sky2_set_pauseparam,
2908         .phys_id = sky2_phys_id,
2909         .get_stats_count = sky2_get_stats_count,
2910         .get_ethtool_stats = sky2_get_ethtool_stats,
2911         .get_perm_addr  = ethtool_op_get_perm_addr,
2912 };
2913
2914 /* Initialize network device */
2915 static __devinit struct net_device *sky2_init_netdev(struct sky2_hw *hw,
2916                                                      unsigned port, int highmem)
2917 {
2918         struct sky2_port *sky2;
2919         struct net_device *dev = alloc_etherdev(sizeof(*sky2));
2920
2921         if (!dev) {
2922                 printk(KERN_ERR "sky2 etherdev alloc failed");
2923                 return NULL;
2924         }
2925
2926         SET_MODULE_OWNER(dev);
2927         SET_NETDEV_DEV(dev, &hw->pdev->dev);
2928         dev->irq = hw->pdev->irq;
2929         dev->open = sky2_up;
2930         dev->stop = sky2_down;
2931         dev->do_ioctl = sky2_ioctl;
2932         dev->hard_start_xmit = sky2_xmit_frame;
2933         dev->get_stats = sky2_get_stats;
2934         dev->set_multicast_list = sky2_set_multicast;
2935         dev->set_mac_address = sky2_set_mac_address;
2936         dev->change_mtu = sky2_change_mtu;
2937         SET_ETHTOOL_OPS(dev, &sky2_ethtool_ops);
2938         dev->tx_timeout = sky2_tx_timeout;
2939         dev->watchdog_timeo = TX_WATCHDOG;
2940         if (port == 0)
2941                 dev->poll = sky2_poll;
2942         dev->weight = NAPI_WEIGHT;
2943 #ifdef CONFIG_NET_POLL_CONTROLLER
2944         dev->poll_controller = sky2_netpoll;
2945 #endif
2946
2947         sky2 = netdev_priv(dev);
2948         sky2->netdev = dev;
2949         sky2->hw = hw;
2950         sky2->msg_enable = netif_msg_init(debug, default_msg);
2951
2952         spin_lock_init(&sky2->tx_lock);
2953         /* Auto speed and flow control */
2954         sky2->autoneg = AUTONEG_ENABLE;
2955         sky2->tx_pause = 1;
2956         sky2->rx_pause = 1;
2957         sky2->duplex = -1;
2958         sky2->speed = -1;
2959         sky2->advertising = sky2_supported_modes(hw);
2960
2961         /* Receive checksum disabled for Yukon XL
2962          * because of observed problems with incorrect
2963          * values when multiple packets are received in one interrupt
2964          */
2965         sky2->rx_csum = (hw->chip_id != CHIP_ID_YUKON_XL);
2966
2967         spin_lock_init(&sky2->phy_lock);
2968         sky2->tx_pending = TX_DEF_PENDING;
2969         sky2->rx_pending = RX_DEF_PENDING;
2970         sky2->rx_bufsize = sky2_buf_size(ETH_DATA_LEN);
2971
2972         hw->dev[port] = dev;
2973
2974         sky2->port = port;
2975
2976         dev->features |= NETIF_F_LLTX;
2977         if (hw->chip_id != CHIP_ID_YUKON_EC_U)
2978                 dev->features |= NETIF_F_TSO;
2979         if (highmem)
2980                 dev->features |= NETIF_F_HIGHDMA;
2981         dev->features |= NETIF_F_IP_CSUM | NETIF_F_SG;
2982
2983 #ifdef SKY2_VLAN_TAG_USED
2984         dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
2985         dev->vlan_rx_register = sky2_vlan_rx_register;
2986         dev->vlan_rx_kill_vid = sky2_vlan_rx_kill_vid;
2987 #endif
2988
2989         /* read the mac address */
2990         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port * 8, ETH_ALEN);
2991         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
2992
2993         /* device is off until link detection */
2994         netif_carrier_off(dev);
2995         netif_stop_queue(dev);
2996
2997         return dev;
2998 }
2999
3000 static void __devinit sky2_show_addr(struct net_device *dev)
3001 {
3002         const struct sky2_port *sky2 = netdev_priv(dev);
3003
3004         if (netif_msg_probe(sky2))
3005                 printk(KERN_INFO PFX "%s: addr %02x:%02x:%02x:%02x:%02x:%02x\n",
3006                        dev->name,
3007                        dev->dev_addr[0], dev->dev_addr[1], dev->dev_addr[2],
3008                        dev->dev_addr[3], dev->dev_addr[4], dev->dev_addr[5]);
3009 }
3010
3011 static int __devinit sky2_probe(struct pci_dev *pdev,
3012                                 const struct pci_device_id *ent)
3013 {
3014         struct net_device *dev, *dev1 = NULL;
3015         struct sky2_hw *hw;
3016         int err, pm_cap, using_dac = 0;
3017
3018         err = pci_enable_device(pdev);
3019         if (err) {
3020                 printk(KERN_ERR PFX "%s cannot enable PCI device\n",
3021                        pci_name(pdev));
3022                 goto err_out;
3023         }
3024
3025         err = pci_request_regions(pdev, DRV_NAME);
3026         if (err) {
3027                 printk(KERN_ERR PFX "%s cannot obtain PCI resources\n",
3028                        pci_name(pdev));
3029                 goto err_out;
3030         }
3031
3032         pci_set_master(pdev);
3033
3034         /* Find power-management capability. */
3035         pm_cap = pci_find_capability(pdev, PCI_CAP_ID_PM);
3036         if (pm_cap == 0) {
3037                 printk(KERN_ERR PFX "Cannot find PowerManagement capability, "
3038                        "aborting.\n");
3039                 err = -EIO;
3040                 goto err_out_free_regions;
3041         }
3042
3043         if (sizeof(dma_addr_t) > sizeof(u32) &&
3044             !(err = pci_set_dma_mask(pdev, DMA_64BIT_MASK))) {
3045                 using_dac = 1;
3046                 err = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
3047                 if (err < 0) {
3048                         printk(KERN_ERR PFX "%s unable to obtain 64 bit DMA "
3049                                "for consistent allocations\n", pci_name(pdev));
3050                         goto err_out_free_regions;
3051                 }
3052
3053         } else {
3054                 err = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
3055                 if (err) {
3056                         printk(KERN_ERR PFX "%s no usable DMA configuration\n",
3057                                pci_name(pdev));
3058                         goto err_out_free_regions;
3059                 }
3060         }
3061
3062         err = -ENOMEM;
3063         hw = kzalloc(sizeof(*hw), GFP_KERNEL);
3064         if (!hw) {
3065                 printk(KERN_ERR PFX "%s: cannot allocate hardware struct\n",
3066                        pci_name(pdev));
3067                 goto err_out_free_regions;
3068         }
3069
3070         hw->pdev = pdev;
3071
3072         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
3073         if (!hw->regs) {
3074                 printk(KERN_ERR PFX "%s: cannot map device registers\n",
3075                        pci_name(pdev));
3076                 goto err_out_free_hw;
3077         }
3078         hw->pm_cap = pm_cap;
3079
3080 #ifdef __BIG_ENDIAN
3081         /* byte swap descriptors in hardware */
3082         {
3083                 u32 reg;
3084
3085                 reg = sky2_pci_read32(hw, PCI_DEV_REG2);
3086                 reg |= PCI_REV_DESC;
3087                 sky2_pci_write32(hw, PCI_DEV_REG2, reg);
3088         }
3089 #endif
3090
3091         /* ring for status responses */
3092         hw->st_le = pci_alloc_consistent(hw->pdev, STATUS_LE_BYTES,
3093                                          &hw->st_dma);
3094         if (!hw->st_le)
3095                 goto err_out_iounmap;
3096
3097         err = sky2_reset(hw);
3098         if (err)
3099                 goto err_out_iounmap;
3100
3101         printk(KERN_INFO PFX "v%s addr 0x%lx irq %d Yukon-%s (0x%x) rev %d\n",
3102                DRV_VERSION, pci_resource_start(pdev, 0), pdev->irq,
3103                yukon2_name[hw->chip_id - CHIP_ID_YUKON_XL],
3104                hw->chip_id, hw->chip_rev);
3105
3106         dev = sky2_init_netdev(hw, 0, using_dac);
3107         if (!dev)
3108                 goto err_out_free_pci;
3109
3110         err = register_netdev(dev);
3111         if (err) {
3112                 printk(KERN_ERR PFX "%s: cannot register net device\n",
3113                        pci_name(pdev));
3114                 goto err_out_free_netdev;
3115         }
3116
3117         sky2_show_addr(dev);
3118
3119         if (hw->ports > 1 && (dev1 = sky2_init_netdev(hw, 1, using_dac))) {
3120                 if (register_netdev(dev1) == 0)
3121                         sky2_show_addr(dev1);
3122                 else {
3123                         /* Failure to register second port need not be fatal */
3124                         printk(KERN_WARNING PFX
3125                                "register of second port failed\n");
3126                         hw->dev[1] = NULL;
3127                         free_netdev(dev1);
3128                 }
3129         }
3130
3131         err = request_irq(pdev->irq, sky2_intr, SA_SHIRQ, DRV_NAME, hw);
3132         if (err) {
3133                 printk(KERN_ERR PFX "%s: cannot assign irq %d\n",
3134                        pci_name(pdev), pdev->irq);
3135                 goto err_out_unregister;
3136         }
3137
3138         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
3139
3140         pci_set_drvdata(pdev, hw);
3141
3142         return 0;
3143
3144 err_out_unregister:
3145         if (dev1) {
3146                 unregister_netdev(dev1);
3147                 free_netdev(dev1);
3148         }
3149         unregister_netdev(dev);
3150 err_out_free_netdev:
3151         free_netdev(dev);
3152 err_out_free_pci:
3153         sky2_write8(hw, B0_CTST, CS_RST_SET);
3154         pci_free_consistent(hw->pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3155 err_out_iounmap:
3156         iounmap(hw->regs);
3157 err_out_free_hw:
3158         kfree(hw);
3159 err_out_free_regions:
3160         pci_release_regions(pdev);
3161         pci_disable_device(pdev);
3162 err_out:
3163         return err;
3164 }
3165
3166 static void __devexit sky2_remove(struct pci_dev *pdev)
3167 {
3168         struct sky2_hw *hw = pci_get_drvdata(pdev);
3169         struct net_device *dev0, *dev1;
3170
3171         if (!hw)
3172                 return;
3173
3174         dev0 = hw->dev[0];
3175         dev1 = hw->dev[1];
3176         if (dev1)
3177                 unregister_netdev(dev1);
3178         unregister_netdev(dev0);
3179
3180         sky2_write32(hw, B0_IMSK, 0);
3181         sky2_set_power_state(hw, PCI_D3hot);
3182         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
3183         sky2_write8(hw, B0_CTST, CS_RST_SET);
3184         sky2_read8(hw, B0_CTST);
3185
3186         free_irq(pdev->irq, hw);
3187         pci_free_consistent(pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3188         pci_release_regions(pdev);
3189         pci_disable_device(pdev);
3190
3191         if (dev1)
3192                 free_netdev(dev1);
3193         free_netdev(dev0);
3194         iounmap(hw->regs);
3195         kfree(hw);
3196
3197         pci_set_drvdata(pdev, NULL);
3198 }
3199
3200 #ifdef CONFIG_PM
3201 static int sky2_suspend(struct pci_dev *pdev, pm_message_t state)
3202 {
3203         struct sky2_hw *hw = pci_get_drvdata(pdev);
3204         int i;
3205
3206         for (i = 0; i < 2; i++) {
3207                 struct net_device *dev = hw->dev[i];
3208
3209                 if (dev) {
3210                         if (!netif_running(dev))
3211                                 continue;
3212
3213                         sky2_down(dev);
3214                         netif_device_detach(dev);
3215                 }
3216         }
3217
3218         return sky2_set_power_state(hw, pci_choose_state(pdev, state));
3219 }
3220
3221 static int sky2_resume(struct pci_dev *pdev)
3222 {
3223         struct sky2_hw *hw = pci_get_drvdata(pdev);
3224         int i, err;
3225
3226         pci_restore_state(pdev);
3227         pci_enable_wake(pdev, PCI_D0, 0);
3228         err = sky2_set_power_state(hw, PCI_D0);
3229         if (err)
3230                 goto out;
3231
3232         err = sky2_reset(hw);
3233         if (err)
3234                 goto out;
3235
3236         for (i = 0; i < 2; i++) {
3237                 struct net_device *dev = hw->dev[i];
3238                 if (dev && netif_running(dev)) {
3239                         netif_device_attach(dev);
3240                         err = sky2_up(dev);
3241                         if (err) {
3242                                 printk(KERN_ERR PFX "%s: could not up: %d\n",
3243                                        dev->name, err);
3244                                 dev_close(dev);
3245                                 break;
3246                         }
3247                 }
3248         }
3249 out:
3250         return err;
3251 }
3252 #endif
3253
3254 static struct pci_driver sky2_driver = {
3255         .name = DRV_NAME,
3256         .id_table = sky2_id_table,
3257         .probe = sky2_probe,
3258         .remove = __devexit_p(sky2_remove),
3259 #ifdef CONFIG_PM
3260         .suspend = sky2_suspend,
3261         .resume = sky2_resume,
3262 #endif
3263 };
3264
3265 static int __init sky2_init_module(void)
3266 {
3267         return pci_register_driver(&sky2_driver);
3268 }
3269
3270 static void __exit sky2_cleanup_module(void)
3271 {
3272         pci_unregister_driver(&sky2_driver);
3273 }
3274
3275 module_init(sky2_init_module);
3276 module_exit(sky2_cleanup_module);
3277
3278 MODULE_DESCRIPTION("Marvell Yukon 2 Gigabit Ethernet driver");
3279 MODULE_AUTHOR("Stephen Hemminger <shemminger@osdl.org>");
3280 MODULE_LICENSE("GPL");
3281 MODULE_VERSION(DRV_VERSION);