sfc: Use separate hardware TX queues to select checksum generation
[pandora-kernel.git] / drivers / net / sfc / efx.c
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2005-2006 Fen Systems Ltd.
4  * Copyright 2005-2008 Solarflare Communications Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation, incorporated herein by reference.
9  */
10
11 #include <linux/module.h>
12 #include <linux/pci.h>
13 #include <linux/netdevice.h>
14 #include <linux/etherdevice.h>
15 #include <linux/delay.h>
16 #include <linux/notifier.h>
17 #include <linux/ip.h>
18 #include <linux/tcp.h>
19 #include <linux/in.h>
20 #include <linux/crc32.h>
21 #include <linux/ethtool.h>
22 #include <linux/topology.h>
23 #include "net_driver.h"
24 #include "gmii.h"
25 #include "ethtool.h"
26 #include "tx.h"
27 #include "rx.h"
28 #include "efx.h"
29 #include "mdio_10g.h"
30 #include "falcon.h"
31 #include "workarounds.h"
32 #include "mac.h"
33
34 #define EFX_MAX_MTU (9 * 1024)
35
36 /* RX slow fill workqueue. If memory allocation fails in the fast path,
37  * a work item is pushed onto this work queue to retry the allocation later,
38  * to avoid the NIC being starved of RX buffers. Since this is a per cpu
39  * workqueue, there is nothing to be gained in making it per NIC
40  */
41 static struct workqueue_struct *refill_workqueue;
42
43 /**************************************************************************
44  *
45  * Configurable values
46  *
47  *************************************************************************/
48
49 /*
50  * Enable large receive offload (LRO) aka soft segment reassembly (SSR)
51  *
52  * This sets the default for new devices.  It can be controlled later
53  * using ethtool.
54  */
55 static int lro = 1;
56 module_param(lro, int, 0644);
57 MODULE_PARM_DESC(lro, "Large receive offload acceleration");
58
59 /*
60  * Use separate channels for TX and RX events
61  *
62  * Set this to 1 to use separate channels for TX and RX. It allows us to
63  * apply a higher level of interrupt moderation to TX events.
64  *
65  * This is forced to 0 for MSI interrupt mode as the interrupt vector
66  * is not written
67  */
68 static unsigned int separate_tx_and_rx_channels = 1;
69
70 /* This is the weight assigned to each of the (per-channel) virtual
71  * NAPI devices.
72  */
73 static int napi_weight = 64;
74
75 /* This is the time (in jiffies) between invocations of the hardware
76  * monitor, which checks for known hardware bugs and resets the
77  * hardware and driver as necessary.
78  */
79 unsigned int efx_monitor_interval = 1 * HZ;
80
81 /* This controls whether or not the hardware monitor will trigger a
82  * reset when it detects an error condition.
83  */
84 static unsigned int monitor_reset = 1;
85
86 /* This controls whether or not the driver will initialise devices
87  * with invalid MAC addresses stored in the EEPROM or flash.  If true,
88  * such devices will be initialised with a random locally-generated
89  * MAC address.  This allows for loading the sfc_mtd driver to
90  * reprogram the flash, even if the flash contents (including the MAC
91  * address) have previously been erased.
92  */
93 static unsigned int allow_bad_hwaddr;
94
95 /* Initial interrupt moderation settings.  They can be modified after
96  * module load with ethtool.
97  *
98  * The default for RX should strike a balance between increasing the
99  * round-trip latency and reducing overhead.
100  */
101 static unsigned int rx_irq_mod_usec = 60;
102
103 /* Initial interrupt moderation settings.  They can be modified after
104  * module load with ethtool.
105  *
106  * This default is chosen to ensure that a 10G link does not go idle
107  * while a TX queue is stopped after it has become full.  A queue is
108  * restarted when it drops below half full.  The time this takes (assuming
109  * worst case 3 descriptors per packet and 1024 descriptors) is
110  *   512 / 3 * 1.2 = 205 usec.
111  */
112 static unsigned int tx_irq_mod_usec = 150;
113
114 /* This is the first interrupt mode to try out of:
115  * 0 => MSI-X
116  * 1 => MSI
117  * 2 => legacy
118  */
119 static unsigned int interrupt_mode;
120
121 /* This is the requested number of CPUs to use for Receive-Side Scaling (RSS),
122  * i.e. the number of CPUs among which we may distribute simultaneous
123  * interrupt handling.
124  *
125  * Cards without MSI-X will only target one CPU via legacy or MSI interrupt.
126  * The default (0) means to assign an interrupt to each package (level II cache)
127  */
128 static unsigned int rss_cpus;
129 module_param(rss_cpus, uint, 0444);
130 MODULE_PARM_DESC(rss_cpus, "Number of CPUs to use for Receive-Side Scaling");
131
132 /**************************************************************************
133  *
134  * Utility functions and prototypes
135  *
136  *************************************************************************/
137 static void efx_remove_channel(struct efx_channel *channel);
138 static void efx_remove_port(struct efx_nic *efx);
139 static void efx_fini_napi(struct efx_nic *efx);
140 static void efx_fini_channels(struct efx_nic *efx);
141
142 #define EFX_ASSERT_RESET_SERIALISED(efx)                \
143         do {                                            \
144                 if ((efx->state == STATE_RUNNING) ||    \
145                     (efx->state == STATE_RESETTING))    \
146                         ASSERT_RTNL();                  \
147         } while (0)
148
149 /**************************************************************************
150  *
151  * Event queue processing
152  *
153  *************************************************************************/
154
155 /* Process channel's event queue
156  *
157  * This function is responsible for processing the event queue of a
158  * single channel.  The caller must guarantee that this function will
159  * never be concurrently called more than once on the same channel,
160  * though different channels may be being processed concurrently.
161  */
162 static inline int efx_process_channel(struct efx_channel *channel, int rx_quota)
163 {
164         int rxdmaqs;
165         struct efx_rx_queue *rx_queue;
166
167         if (unlikely(channel->efx->reset_pending != RESET_TYPE_NONE ||
168                      !channel->enabled))
169                 return rx_quota;
170
171         rxdmaqs = falcon_process_eventq(channel, &rx_quota);
172
173         /* Deliver last RX packet. */
174         if (channel->rx_pkt) {
175                 __efx_rx_packet(channel, channel->rx_pkt,
176                                 channel->rx_pkt_csummed);
177                 channel->rx_pkt = NULL;
178         }
179
180         efx_flush_lro(channel);
181         efx_rx_strategy(channel);
182
183         /* Refill descriptor rings as necessary */
184         rx_queue = &channel->efx->rx_queue[0];
185         while (rxdmaqs) {
186                 if (rxdmaqs & 0x01)
187                         efx_fast_push_rx_descriptors(rx_queue);
188                 rx_queue++;
189                 rxdmaqs >>= 1;
190         }
191
192         return rx_quota;
193 }
194
195 /* Mark channel as finished processing
196  *
197  * Note that since we will not receive further interrupts for this
198  * channel before we finish processing and call the eventq_read_ack()
199  * method, there is no need to use the interrupt hold-off timers.
200  */
201 static inline void efx_channel_processed(struct efx_channel *channel)
202 {
203         /* The interrupt handler for this channel may set work_pending
204          * as soon as we acknowledge the events we've seen.  Make sure
205          * it's cleared before then. */
206         channel->work_pending = 0;
207         smp_wmb();
208
209         falcon_eventq_read_ack(channel);
210 }
211
212 /* NAPI poll handler
213  *
214  * NAPI guarantees serialisation of polls of the same device, which
215  * provides the guarantee required by efx_process_channel().
216  */
217 static int efx_poll(struct napi_struct *napi, int budget)
218 {
219         struct efx_channel *channel =
220                 container_of(napi, struct efx_channel, napi_str);
221         struct net_device *napi_dev = channel->napi_dev;
222         int unused;
223         int rx_packets;
224
225         EFX_TRACE(channel->efx, "channel %d NAPI poll executing on CPU %d\n",
226                   channel->channel, raw_smp_processor_id());
227
228         unused = efx_process_channel(channel, budget);
229         rx_packets = (budget - unused);
230
231         if (rx_packets < budget) {
232                 /* There is no race here; although napi_disable() will
233                  * only wait for netif_rx_complete(), this isn't a problem
234                  * since efx_channel_processed() will have no effect if
235                  * interrupts have already been disabled.
236                  */
237                 netif_rx_complete(napi_dev, napi);
238                 efx_channel_processed(channel);
239         }
240
241         return rx_packets;
242 }
243
244 /* Process the eventq of the specified channel immediately on this CPU
245  *
246  * Disable hardware generated interrupts, wait for any existing
247  * processing to finish, then directly poll (and ack ) the eventq.
248  * Finally reenable NAPI and interrupts.
249  *
250  * Since we are touching interrupts the caller should hold the suspend lock
251  */
252 void efx_process_channel_now(struct efx_channel *channel)
253 {
254         struct efx_nic *efx = channel->efx;
255
256         BUG_ON(!channel->used_flags);
257         BUG_ON(!channel->enabled);
258
259         /* Disable interrupts and wait for ISRs to complete */
260         falcon_disable_interrupts(efx);
261         if (efx->legacy_irq)
262                 synchronize_irq(efx->legacy_irq);
263         if (channel->has_interrupt && channel->irq)
264                 synchronize_irq(channel->irq);
265
266         /* Wait for any NAPI processing to complete */
267         napi_disable(&channel->napi_str);
268
269         /* Poll the channel */
270         efx_process_channel(channel, efx->type->evq_size);
271
272         /* Ack the eventq. This may cause an interrupt to be generated
273          * when they are reenabled */
274         efx_channel_processed(channel);
275
276         napi_enable(&channel->napi_str);
277         falcon_enable_interrupts(efx);
278 }
279
280 /* Create event queue
281  * Event queue memory allocations are done only once.  If the channel
282  * is reset, the memory buffer will be reused; this guards against
283  * errors during channel reset and also simplifies interrupt handling.
284  */
285 static int efx_probe_eventq(struct efx_channel *channel)
286 {
287         EFX_LOG(channel->efx, "chan %d create event queue\n", channel->channel);
288
289         return falcon_probe_eventq(channel);
290 }
291
292 /* Prepare channel's event queue */
293 static int efx_init_eventq(struct efx_channel *channel)
294 {
295         EFX_LOG(channel->efx, "chan %d init event queue\n", channel->channel);
296
297         channel->eventq_read_ptr = 0;
298
299         return falcon_init_eventq(channel);
300 }
301
302 static void efx_fini_eventq(struct efx_channel *channel)
303 {
304         EFX_LOG(channel->efx, "chan %d fini event queue\n", channel->channel);
305
306         falcon_fini_eventq(channel);
307 }
308
309 static void efx_remove_eventq(struct efx_channel *channel)
310 {
311         EFX_LOG(channel->efx, "chan %d remove event queue\n", channel->channel);
312
313         falcon_remove_eventq(channel);
314 }
315
316 /**************************************************************************
317  *
318  * Channel handling
319  *
320  *************************************************************************/
321
322 static int efx_probe_channel(struct efx_channel *channel)
323 {
324         struct efx_tx_queue *tx_queue;
325         struct efx_rx_queue *rx_queue;
326         int rc;
327
328         EFX_LOG(channel->efx, "creating channel %d\n", channel->channel);
329
330         rc = efx_probe_eventq(channel);
331         if (rc)
332                 goto fail1;
333
334         efx_for_each_channel_tx_queue(tx_queue, channel) {
335                 rc = efx_probe_tx_queue(tx_queue);
336                 if (rc)
337                         goto fail2;
338         }
339
340         efx_for_each_channel_rx_queue(rx_queue, channel) {
341                 rc = efx_probe_rx_queue(rx_queue);
342                 if (rc)
343                         goto fail3;
344         }
345
346         channel->n_rx_frm_trunc = 0;
347
348         return 0;
349
350  fail3:
351         efx_for_each_channel_rx_queue(rx_queue, channel)
352                 efx_remove_rx_queue(rx_queue);
353  fail2:
354         efx_for_each_channel_tx_queue(tx_queue, channel)
355                 efx_remove_tx_queue(tx_queue);
356  fail1:
357         return rc;
358 }
359
360
361 /* Channels are shutdown and reinitialised whilst the NIC is running
362  * to propagate configuration changes (mtu, checksum offload), or
363  * to clear hardware error conditions
364  */
365 static int efx_init_channels(struct efx_nic *efx)
366 {
367         struct efx_tx_queue *tx_queue;
368         struct efx_rx_queue *rx_queue;
369         struct efx_channel *channel;
370         int rc = 0;
371
372         /* Calculate the rx buffer allocation parameters required to
373          * support the current MTU, including padding for header
374          * alignment and overruns.
375          */
376         efx->rx_buffer_len = (max(EFX_PAGE_IP_ALIGN, NET_IP_ALIGN) +
377                               EFX_MAX_FRAME_LEN(efx->net_dev->mtu) +
378                               efx->type->rx_buffer_padding);
379         efx->rx_buffer_order = get_order(efx->rx_buffer_len);
380
381         /* Initialise the channels */
382         efx_for_each_channel(channel, efx) {
383                 EFX_LOG(channel->efx, "init chan %d\n", channel->channel);
384
385                 rc = efx_init_eventq(channel);
386                 if (rc)
387                         goto err;
388
389                 efx_for_each_channel_tx_queue(tx_queue, channel) {
390                         rc = efx_init_tx_queue(tx_queue);
391                         if (rc)
392                                 goto err;
393                 }
394
395                 /* The rx buffer allocation strategy is MTU dependent */
396                 efx_rx_strategy(channel);
397
398                 efx_for_each_channel_rx_queue(rx_queue, channel) {
399                         rc = efx_init_rx_queue(rx_queue);
400                         if (rc)
401                                 goto err;
402                 }
403
404                 WARN_ON(channel->rx_pkt != NULL);
405                 efx_rx_strategy(channel);
406         }
407
408         return 0;
409
410  err:
411         EFX_ERR(efx, "failed to initialise channel %d\n",
412                 channel ? channel->channel : -1);
413         efx_fini_channels(efx);
414         return rc;
415 }
416
417 /* This enables event queue processing and packet transmission.
418  *
419  * Note that this function is not allowed to fail, since that would
420  * introduce too much complexity into the suspend/resume path.
421  */
422 static void efx_start_channel(struct efx_channel *channel)
423 {
424         struct efx_rx_queue *rx_queue;
425
426         EFX_LOG(channel->efx, "starting chan %d\n", channel->channel);
427
428         if (!(channel->efx->net_dev->flags & IFF_UP))
429                 netif_napi_add(channel->napi_dev, &channel->napi_str,
430                                efx_poll, napi_weight);
431
432         /* The interrupt handler for this channel may set work_pending
433          * as soon as we enable it.  Make sure it's cleared before
434          * then.  Similarly, make sure it sees the enabled flag set. */
435         channel->work_pending = 0;
436         channel->enabled = 1;
437         smp_wmb();
438
439         napi_enable(&channel->napi_str);
440
441         /* Load up RX descriptors */
442         efx_for_each_channel_rx_queue(rx_queue, channel)
443                 efx_fast_push_rx_descriptors(rx_queue);
444 }
445
446 /* This disables event queue processing and packet transmission.
447  * This function does not guarantee that all queue processing
448  * (e.g. RX refill) is complete.
449  */
450 static void efx_stop_channel(struct efx_channel *channel)
451 {
452         struct efx_rx_queue *rx_queue;
453
454         if (!channel->enabled)
455                 return;
456
457         EFX_LOG(channel->efx, "stop chan %d\n", channel->channel);
458
459         channel->enabled = 0;
460         napi_disable(&channel->napi_str);
461
462         /* Ensure that any worker threads have exited or will be no-ops */
463         efx_for_each_channel_rx_queue(rx_queue, channel) {
464                 spin_lock_bh(&rx_queue->add_lock);
465                 spin_unlock_bh(&rx_queue->add_lock);
466         }
467 }
468
469 static void efx_fini_channels(struct efx_nic *efx)
470 {
471         struct efx_channel *channel;
472         struct efx_tx_queue *tx_queue;
473         struct efx_rx_queue *rx_queue;
474
475         EFX_ASSERT_RESET_SERIALISED(efx);
476         BUG_ON(efx->port_enabled);
477
478         efx_for_each_channel(channel, efx) {
479                 EFX_LOG(channel->efx, "shut down chan %d\n", channel->channel);
480
481                 efx_for_each_channel_rx_queue(rx_queue, channel)
482                         efx_fini_rx_queue(rx_queue);
483                 efx_for_each_channel_tx_queue(tx_queue, channel)
484                         efx_fini_tx_queue(tx_queue);
485         }
486
487         /* Do the event queues last so that we can handle flush events
488          * for all DMA queues. */
489         efx_for_each_channel(channel, efx) {
490                 EFX_LOG(channel->efx, "shut down evq %d\n", channel->channel);
491
492                 efx_fini_eventq(channel);
493         }
494 }
495
496 static void efx_remove_channel(struct efx_channel *channel)
497 {
498         struct efx_tx_queue *tx_queue;
499         struct efx_rx_queue *rx_queue;
500
501         EFX_LOG(channel->efx, "destroy chan %d\n", channel->channel);
502
503         efx_for_each_channel_rx_queue(rx_queue, channel)
504                 efx_remove_rx_queue(rx_queue);
505         efx_for_each_channel_tx_queue(tx_queue, channel)
506                 efx_remove_tx_queue(tx_queue);
507         efx_remove_eventq(channel);
508
509         channel->used_flags = 0;
510 }
511
512 void efx_schedule_slow_fill(struct efx_rx_queue *rx_queue, int delay)
513 {
514         queue_delayed_work(refill_workqueue, &rx_queue->work, delay);
515 }
516
517 /**************************************************************************
518  *
519  * Port handling
520  *
521  **************************************************************************/
522
523 /* This ensures that the kernel is kept informed (via
524  * netif_carrier_on/off) of the link status, and also maintains the
525  * link status's stop on the port's TX queue.
526  */
527 static void efx_link_status_changed(struct efx_nic *efx)
528 {
529         int carrier_ok;
530
531         /* SFC Bug 5356: A net_dev notifier is registered, so we must ensure
532          * that no events are triggered between unregister_netdev() and the
533          * driver unloading. A more general condition is that NETDEV_CHANGE
534          * can only be generated between NETDEV_UP and NETDEV_DOWN */
535         if (!netif_running(efx->net_dev))
536                 return;
537
538         carrier_ok = netif_carrier_ok(efx->net_dev) ? 1 : 0;
539         if (efx->link_up != carrier_ok) {
540                 efx->n_link_state_changes++;
541
542                 if (efx->link_up)
543                         netif_carrier_on(efx->net_dev);
544                 else
545                         netif_carrier_off(efx->net_dev);
546         }
547
548         /* Status message for kernel log */
549         if (efx->link_up) {
550                 struct mii_if_info *gmii = &efx->mii;
551                 unsigned adv, lpa;
552                 /* NONE here means direct XAUI from the controller, with no
553                  * MDIO-attached device we can query. */
554                 if (efx->phy_type != PHY_TYPE_NONE) {
555                         adv = gmii_advertised(gmii);
556                         lpa = gmii_lpa(gmii);
557                 } else {
558                         lpa = GM_LPA_10000 | LPA_DUPLEX;
559                         adv = lpa;
560                 }
561                 EFX_INFO(efx, "link up at %dMbps %s-duplex "
562                          "(adv %04x lpa %04x) (MTU %d)%s\n",
563                          (efx->link_options & GM_LPA_10000 ? 10000 :
564                           (efx->link_options & GM_LPA_1000 ? 1000 :
565                            (efx->link_options & GM_LPA_100 ? 100 :
566                             10))),
567                          (efx->link_options & GM_LPA_DUPLEX ?
568                           "full" : "half"),
569                          adv, lpa,
570                          efx->net_dev->mtu,
571                          (efx->promiscuous ? " [PROMISC]" : ""));
572         } else {
573                 EFX_INFO(efx, "link down\n");
574         }
575
576 }
577
578 /* This call reinitialises the MAC to pick up new PHY settings. The
579  * caller must hold the mac_lock */
580 static void __efx_reconfigure_port(struct efx_nic *efx)
581 {
582         WARN_ON(!mutex_is_locked(&efx->mac_lock));
583
584         EFX_LOG(efx, "reconfiguring MAC from PHY settings on CPU %d\n",
585                 raw_smp_processor_id());
586
587         falcon_reconfigure_xmac(efx);
588
589         /* Inform kernel of loss/gain of carrier */
590         efx_link_status_changed(efx);
591 }
592
593 /* Reinitialise the MAC to pick up new PHY settings, even if the port is
594  * disabled. */
595 void efx_reconfigure_port(struct efx_nic *efx)
596 {
597         EFX_ASSERT_RESET_SERIALISED(efx);
598
599         mutex_lock(&efx->mac_lock);
600         __efx_reconfigure_port(efx);
601         mutex_unlock(&efx->mac_lock);
602 }
603
604 /* Asynchronous efx_reconfigure_port work item. To speed up efx_flush_all()
605  * we don't efx_reconfigure_port() if the port is disabled. Care is taken
606  * in efx_stop_all() and efx_start_port() to prevent PHY events being lost */
607 static void efx_reconfigure_work(struct work_struct *data)
608 {
609         struct efx_nic *efx = container_of(data, struct efx_nic,
610                                            reconfigure_work);
611
612         mutex_lock(&efx->mac_lock);
613         if (efx->port_enabled)
614                 __efx_reconfigure_port(efx);
615         mutex_unlock(&efx->mac_lock);
616 }
617
618 static int efx_probe_port(struct efx_nic *efx)
619 {
620         int rc;
621
622         EFX_LOG(efx, "create port\n");
623
624         /* Connect up MAC/PHY operations table and read MAC address */
625         rc = falcon_probe_port(efx);
626         if (rc)
627                 goto err;
628
629         /* Sanity check MAC address */
630         if (is_valid_ether_addr(efx->mac_address)) {
631                 memcpy(efx->net_dev->dev_addr, efx->mac_address, ETH_ALEN);
632         } else {
633                 DECLARE_MAC_BUF(mac);
634
635                 EFX_ERR(efx, "invalid MAC address %s\n",
636                         print_mac(mac, efx->mac_address));
637                 if (!allow_bad_hwaddr) {
638                         rc = -EINVAL;
639                         goto err;
640                 }
641                 random_ether_addr(efx->net_dev->dev_addr);
642                 EFX_INFO(efx, "using locally-generated MAC %s\n",
643                          print_mac(mac, efx->net_dev->dev_addr));
644         }
645
646         return 0;
647
648  err:
649         efx_remove_port(efx);
650         return rc;
651 }
652
653 static int efx_init_port(struct efx_nic *efx)
654 {
655         int rc;
656
657         EFX_LOG(efx, "init port\n");
658
659         /* Initialise the MAC and PHY */
660         rc = falcon_init_xmac(efx);
661         if (rc)
662                 return rc;
663
664         efx->port_initialized = 1;
665
666         /* Reconfigure port to program MAC registers */
667         falcon_reconfigure_xmac(efx);
668
669         return 0;
670 }
671
672 /* Allow efx_reconfigure_port() to be scheduled, and close the window
673  * between efx_stop_port and efx_flush_all whereby a previously scheduled
674  * efx_reconfigure_port() may have been cancelled */
675 static void efx_start_port(struct efx_nic *efx)
676 {
677         EFX_LOG(efx, "start port\n");
678         BUG_ON(efx->port_enabled);
679
680         mutex_lock(&efx->mac_lock);
681         efx->port_enabled = 1;
682         __efx_reconfigure_port(efx);
683         mutex_unlock(&efx->mac_lock);
684 }
685
686 /* Prevent efx_reconfigure_work and efx_monitor() from executing, and
687  * efx_set_multicast_list() from scheduling efx_reconfigure_work.
688  * efx_reconfigure_work can still be scheduled via NAPI processing
689  * until efx_flush_all() is called */
690 static void efx_stop_port(struct efx_nic *efx)
691 {
692         EFX_LOG(efx, "stop port\n");
693
694         mutex_lock(&efx->mac_lock);
695         efx->port_enabled = 0;
696         mutex_unlock(&efx->mac_lock);
697
698         /* Serialise against efx_set_multicast_list() */
699         if (efx_dev_registered(efx)) {
700                 netif_addr_lock_bh(efx->net_dev);
701                 netif_addr_unlock_bh(efx->net_dev);
702         }
703 }
704
705 static void efx_fini_port(struct efx_nic *efx)
706 {
707         EFX_LOG(efx, "shut down port\n");
708
709         if (!efx->port_initialized)
710                 return;
711
712         falcon_fini_xmac(efx);
713         efx->port_initialized = 0;
714
715         efx->link_up = 0;
716         efx_link_status_changed(efx);
717 }
718
719 static void efx_remove_port(struct efx_nic *efx)
720 {
721         EFX_LOG(efx, "destroying port\n");
722
723         falcon_remove_port(efx);
724 }
725
726 /**************************************************************************
727  *
728  * NIC handling
729  *
730  **************************************************************************/
731
732 /* This configures the PCI device to enable I/O and DMA. */
733 static int efx_init_io(struct efx_nic *efx)
734 {
735         struct pci_dev *pci_dev = efx->pci_dev;
736         dma_addr_t dma_mask = efx->type->max_dma_mask;
737         int rc;
738
739         EFX_LOG(efx, "initialising I/O\n");
740
741         rc = pci_enable_device(pci_dev);
742         if (rc) {
743                 EFX_ERR(efx, "failed to enable PCI device\n");
744                 goto fail1;
745         }
746
747         pci_set_master(pci_dev);
748
749         /* Set the PCI DMA mask.  Try all possibilities from our
750          * genuine mask down to 32 bits, because some architectures
751          * (e.g. x86_64 with iommu_sac_force set) will allow 40 bit
752          * masks event though they reject 46 bit masks.
753          */
754         while (dma_mask > 0x7fffffffUL) {
755                 if (pci_dma_supported(pci_dev, dma_mask) &&
756                     ((rc = pci_set_dma_mask(pci_dev, dma_mask)) == 0))
757                         break;
758                 dma_mask >>= 1;
759         }
760         if (rc) {
761                 EFX_ERR(efx, "could not find a suitable DMA mask\n");
762                 goto fail2;
763         }
764         EFX_LOG(efx, "using DMA mask %llx\n", (unsigned long long) dma_mask);
765         rc = pci_set_consistent_dma_mask(pci_dev, dma_mask);
766         if (rc) {
767                 /* pci_set_consistent_dma_mask() is not *allowed* to
768                  * fail with a mask that pci_set_dma_mask() accepted,
769                  * but just in case...
770                  */
771                 EFX_ERR(efx, "failed to set consistent DMA mask\n");
772                 goto fail2;
773         }
774
775         efx->membase_phys = pci_resource_start(efx->pci_dev,
776                                                efx->type->mem_bar);
777         rc = pci_request_region(pci_dev, efx->type->mem_bar, "sfc");
778         if (rc) {
779                 EFX_ERR(efx, "request for memory BAR failed\n");
780                 rc = -EIO;
781                 goto fail3;
782         }
783         efx->membase = ioremap_nocache(efx->membase_phys,
784                                        efx->type->mem_map_size);
785         if (!efx->membase) {
786                 EFX_ERR(efx, "could not map memory BAR %d at %llx+%x\n",
787                         efx->type->mem_bar,
788                         (unsigned long long)efx->membase_phys,
789                         efx->type->mem_map_size);
790                 rc = -ENOMEM;
791                 goto fail4;
792         }
793         EFX_LOG(efx, "memory BAR %u at %llx+%x (virtual %p)\n",
794                 efx->type->mem_bar, (unsigned long long)efx->membase_phys,
795                 efx->type->mem_map_size, efx->membase);
796
797         return 0;
798
799  fail4:
800         release_mem_region(efx->membase_phys, efx->type->mem_map_size);
801  fail3:
802         efx->membase_phys = 0;
803  fail2:
804         pci_disable_device(efx->pci_dev);
805  fail1:
806         return rc;
807 }
808
809 static void efx_fini_io(struct efx_nic *efx)
810 {
811         EFX_LOG(efx, "shutting down I/O\n");
812
813         if (efx->membase) {
814                 iounmap(efx->membase);
815                 efx->membase = NULL;
816         }
817
818         if (efx->membase_phys) {
819                 pci_release_region(efx->pci_dev, efx->type->mem_bar);
820                 efx->membase_phys = 0;
821         }
822
823         pci_disable_device(efx->pci_dev);
824 }
825
826 /* Probe the number and type of interrupts we are able to obtain. */
827 static void efx_probe_interrupts(struct efx_nic *efx)
828 {
829         int max_channel = efx->type->phys_addr_channels - 1;
830         struct msix_entry xentries[EFX_MAX_CHANNELS];
831         int rc, i;
832
833         if (efx->interrupt_mode == EFX_INT_MODE_MSIX) {
834                 BUG_ON(!pci_find_capability(efx->pci_dev, PCI_CAP_ID_MSIX));
835
836                 if (rss_cpus == 0) {
837                         cpumask_t core_mask;
838                         int cpu;
839
840                         cpus_clear(core_mask);
841                         efx->rss_queues = 0;
842                         for_each_online_cpu(cpu) {
843                                 if (!cpu_isset(cpu, core_mask)) {
844                                         ++efx->rss_queues;
845                                         cpus_or(core_mask, core_mask,
846                                                 topology_core_siblings(cpu));
847                                 }
848                         }
849                 } else {
850                         efx->rss_queues = rss_cpus;
851                 }
852
853                 efx->rss_queues = min(efx->rss_queues, max_channel + 1);
854                 efx->rss_queues = min(efx->rss_queues, EFX_MAX_CHANNELS);
855
856                 /* Request maximum number of MSI interrupts, and fill out
857                  * the channel interrupt information the allowed allocation */
858                 for (i = 0; i < efx->rss_queues; i++)
859                         xentries[i].entry = i;
860                 rc = pci_enable_msix(efx->pci_dev, xentries, efx->rss_queues);
861                 if (rc > 0) {
862                         EFX_BUG_ON_PARANOID(rc >= efx->rss_queues);
863                         efx->rss_queues = rc;
864                         rc = pci_enable_msix(efx->pci_dev, xentries,
865                                              efx->rss_queues);
866                 }
867
868                 if (rc == 0) {
869                         for (i = 0; i < efx->rss_queues; i++) {
870                                 efx->channel[i].has_interrupt = 1;
871                                 efx->channel[i].irq = xentries[i].vector;
872                         }
873                 } else {
874                         /* Fall back to single channel MSI */
875                         efx->interrupt_mode = EFX_INT_MODE_MSI;
876                         EFX_ERR(efx, "could not enable MSI-X\n");
877                 }
878         }
879
880         /* Try single interrupt MSI */
881         if (efx->interrupt_mode == EFX_INT_MODE_MSI) {
882                 efx->rss_queues = 1;
883                 rc = pci_enable_msi(efx->pci_dev);
884                 if (rc == 0) {
885                         efx->channel[0].irq = efx->pci_dev->irq;
886                         efx->channel[0].has_interrupt = 1;
887                 } else {
888                         EFX_ERR(efx, "could not enable MSI\n");
889                         efx->interrupt_mode = EFX_INT_MODE_LEGACY;
890                 }
891         }
892
893         /* Assume legacy interrupts */
894         if (efx->interrupt_mode == EFX_INT_MODE_LEGACY) {
895                 efx->rss_queues = 1;
896                 /* Every channel is interruptible */
897                 for (i = 0; i < EFX_MAX_CHANNELS; i++)
898                         efx->channel[i].has_interrupt = 1;
899                 efx->legacy_irq = efx->pci_dev->irq;
900         }
901 }
902
903 static void efx_remove_interrupts(struct efx_nic *efx)
904 {
905         struct efx_channel *channel;
906
907         /* Remove MSI/MSI-X interrupts */
908         efx_for_each_channel_with_interrupt(channel, efx)
909                 channel->irq = 0;
910         pci_disable_msi(efx->pci_dev);
911         pci_disable_msix(efx->pci_dev);
912
913         /* Remove legacy interrupt */
914         efx->legacy_irq = 0;
915 }
916
917 /* Select number of used resources
918  * Should be called after probe_interrupts()
919  */
920 static void efx_select_used(struct efx_nic *efx)
921 {
922         struct efx_tx_queue *tx_queue;
923         struct efx_rx_queue *rx_queue;
924         int i;
925
926         efx_for_each_tx_queue(tx_queue, efx) {
927                 if (!EFX_INT_MODE_USE_MSI(efx) && separate_tx_and_rx_channels)
928                         tx_queue->channel = &efx->channel[1];
929                 else
930                         tx_queue->channel = &efx->channel[0];
931                 tx_queue->channel->used_flags |= EFX_USED_BY_TX;
932         }
933
934         /* RX queues.  Each has a dedicated channel. */
935         for (i = 0; i < EFX_MAX_RX_QUEUES; i++) {
936                 rx_queue = &efx->rx_queue[i];
937
938                 if (i < efx->rss_queues) {
939                         rx_queue->used = 1;
940                         /* If we allow multiple RX queues per channel
941                          * we need to decide that here
942                          */
943                         rx_queue->channel = &efx->channel[rx_queue->queue];
944                         rx_queue->channel->used_flags |= EFX_USED_BY_RX;
945                         rx_queue++;
946                 }
947         }
948 }
949
950 static int efx_probe_nic(struct efx_nic *efx)
951 {
952         int rc;
953
954         EFX_LOG(efx, "creating NIC\n");
955
956         /* Carry out hardware-type specific initialisation */
957         rc = falcon_probe_nic(efx);
958         if (rc)
959                 return rc;
960
961         /* Determine the number of channels and RX queues by trying to hook
962          * in MSI-X interrupts. */
963         efx_probe_interrupts(efx);
964
965         /* Determine number of RX queues and TX queues */
966         efx_select_used(efx);
967
968         /* Initialise the interrupt moderation settings */
969         efx_init_irq_moderation(efx, tx_irq_mod_usec, rx_irq_mod_usec);
970
971         return 0;
972 }
973
974 static void efx_remove_nic(struct efx_nic *efx)
975 {
976         EFX_LOG(efx, "destroying NIC\n");
977
978         efx_remove_interrupts(efx);
979         falcon_remove_nic(efx);
980 }
981
982 /**************************************************************************
983  *
984  * NIC startup/shutdown
985  *
986  *************************************************************************/
987
988 static int efx_probe_all(struct efx_nic *efx)
989 {
990         struct efx_channel *channel;
991         int rc;
992
993         /* Create NIC */
994         rc = efx_probe_nic(efx);
995         if (rc) {
996                 EFX_ERR(efx, "failed to create NIC\n");
997                 goto fail1;
998         }
999
1000         /* Create port */
1001         rc = efx_probe_port(efx);
1002         if (rc) {
1003                 EFX_ERR(efx, "failed to create port\n");
1004                 goto fail2;
1005         }
1006
1007         /* Create channels */
1008         efx_for_each_channel(channel, efx) {
1009                 rc = efx_probe_channel(channel);
1010                 if (rc) {
1011                         EFX_ERR(efx, "failed to create channel %d\n",
1012                                 channel->channel);
1013                         goto fail3;
1014                 }
1015         }
1016
1017         return 0;
1018
1019  fail3:
1020         efx_for_each_channel(channel, efx)
1021                 efx_remove_channel(channel);
1022         efx_remove_port(efx);
1023  fail2:
1024         efx_remove_nic(efx);
1025  fail1:
1026         return rc;
1027 }
1028
1029 /* Called after previous invocation(s) of efx_stop_all, restarts the
1030  * port, kernel transmit queue, NAPI processing and hardware interrupts,
1031  * and ensures that the port is scheduled to be reconfigured.
1032  * This function is safe to call multiple times when the NIC is in any
1033  * state. */
1034 static void efx_start_all(struct efx_nic *efx)
1035 {
1036         struct efx_channel *channel;
1037
1038         EFX_ASSERT_RESET_SERIALISED(efx);
1039
1040         /* Check that it is appropriate to restart the interface. All
1041          * of these flags are safe to read under just the rtnl lock */
1042         if (efx->port_enabled)
1043                 return;
1044         if ((efx->state != STATE_RUNNING) && (efx->state != STATE_INIT))
1045                 return;
1046         if (efx_dev_registered(efx) && !netif_running(efx->net_dev))
1047                 return;
1048
1049         /* Mark the port as enabled so port reconfigurations can start, then
1050          * restart the transmit interface early so the watchdog timer stops */
1051         efx_start_port(efx);
1052         efx_wake_queue(efx);
1053
1054         efx_for_each_channel(channel, efx)
1055                 efx_start_channel(channel);
1056
1057         falcon_enable_interrupts(efx);
1058
1059         /* Start hardware monitor if we're in RUNNING */
1060         if (efx->state == STATE_RUNNING)
1061                 queue_delayed_work(efx->workqueue, &efx->monitor_work,
1062                                    efx_monitor_interval);
1063 }
1064
1065 /* Flush all delayed work. Should only be called when no more delayed work
1066  * will be scheduled. This doesn't flush pending online resets (efx_reset),
1067  * since we're holding the rtnl_lock at this point. */
1068 static void efx_flush_all(struct efx_nic *efx)
1069 {
1070         struct efx_rx_queue *rx_queue;
1071
1072         /* Make sure the hardware monitor is stopped */
1073         cancel_delayed_work_sync(&efx->monitor_work);
1074
1075         /* Ensure that all RX slow refills are complete. */
1076         efx_for_each_rx_queue(rx_queue, efx)
1077                 cancel_delayed_work_sync(&rx_queue->work);
1078
1079         /* Stop scheduled port reconfigurations */
1080         cancel_work_sync(&efx->reconfigure_work);
1081
1082 }
1083
1084 /* Quiesce hardware and software without bringing the link down.
1085  * Safe to call multiple times, when the nic and interface is in any
1086  * state. The caller is guaranteed to subsequently be in a position
1087  * to modify any hardware and software state they see fit without
1088  * taking locks. */
1089 static void efx_stop_all(struct efx_nic *efx)
1090 {
1091         struct efx_channel *channel;
1092
1093         EFX_ASSERT_RESET_SERIALISED(efx);
1094
1095         /* port_enabled can be read safely under the rtnl lock */
1096         if (!efx->port_enabled)
1097                 return;
1098
1099         /* Disable interrupts and wait for ISR to complete */
1100         falcon_disable_interrupts(efx);
1101         if (efx->legacy_irq)
1102                 synchronize_irq(efx->legacy_irq);
1103         efx_for_each_channel_with_interrupt(channel, efx) {
1104                 if (channel->irq)
1105                         synchronize_irq(channel->irq);
1106         }
1107
1108         /* Stop all NAPI processing and synchronous rx refills */
1109         efx_for_each_channel(channel, efx)
1110                 efx_stop_channel(channel);
1111
1112         /* Stop all asynchronous port reconfigurations. Since all
1113          * event processing has already been stopped, there is no
1114          * window to loose phy events */
1115         efx_stop_port(efx);
1116
1117         /* Flush reconfigure_work, refill_workqueue, monitor_work */
1118         efx_flush_all(efx);
1119
1120         /* Isolate the MAC from the TX and RX engines, so that queue
1121          * flushes will complete in a timely fashion. */
1122         falcon_deconfigure_mac_wrapper(efx);
1123         falcon_drain_tx_fifo(efx);
1124
1125         /* Stop the kernel transmit interface late, so the watchdog
1126          * timer isn't ticking over the flush */
1127         efx_stop_queue(efx);
1128         if (efx_dev_registered(efx)) {
1129                 netif_tx_lock_bh(efx->net_dev);
1130                 netif_tx_unlock_bh(efx->net_dev);
1131         }
1132 }
1133
1134 static void efx_remove_all(struct efx_nic *efx)
1135 {
1136         struct efx_channel *channel;
1137
1138         efx_for_each_channel(channel, efx)
1139                 efx_remove_channel(channel);
1140         efx_remove_port(efx);
1141         efx_remove_nic(efx);
1142 }
1143
1144 /* A convinience function to safely flush all the queues */
1145 int efx_flush_queues(struct efx_nic *efx)
1146 {
1147         int rc;
1148
1149         EFX_ASSERT_RESET_SERIALISED(efx);
1150
1151         efx_stop_all(efx);
1152
1153         efx_fini_channels(efx);
1154         rc = efx_init_channels(efx);
1155         if (rc) {
1156                 efx_schedule_reset(efx, RESET_TYPE_DISABLE);
1157                 return rc;
1158         }
1159
1160         efx_start_all(efx);
1161
1162         return 0;
1163 }
1164
1165 /**************************************************************************
1166  *
1167  * Interrupt moderation
1168  *
1169  **************************************************************************/
1170
1171 /* Set interrupt moderation parameters */
1172 void efx_init_irq_moderation(struct efx_nic *efx, int tx_usecs, int rx_usecs)
1173 {
1174         struct efx_tx_queue *tx_queue;
1175         struct efx_rx_queue *rx_queue;
1176
1177         EFX_ASSERT_RESET_SERIALISED(efx);
1178
1179         efx_for_each_tx_queue(tx_queue, efx)
1180                 tx_queue->channel->irq_moderation = tx_usecs;
1181
1182         efx_for_each_rx_queue(rx_queue, efx)
1183                 rx_queue->channel->irq_moderation = rx_usecs;
1184 }
1185
1186 /**************************************************************************
1187  *
1188  * Hardware monitor
1189  *
1190  **************************************************************************/
1191
1192 /* Run periodically off the general workqueue. Serialised against
1193  * efx_reconfigure_port via the mac_lock */
1194 static void efx_monitor(struct work_struct *data)
1195 {
1196         struct efx_nic *efx = container_of(data, struct efx_nic,
1197                                            monitor_work.work);
1198         int rc = 0;
1199
1200         EFX_TRACE(efx, "hardware monitor executing on CPU %d\n",
1201                   raw_smp_processor_id());
1202
1203
1204         /* If the mac_lock is already held then it is likely a port
1205          * reconfiguration is already in place, which will likely do
1206          * most of the work of check_hw() anyway. */
1207         if (!mutex_trylock(&efx->mac_lock)) {
1208                 queue_delayed_work(efx->workqueue, &efx->monitor_work,
1209                                    efx_monitor_interval);
1210                 return;
1211         }
1212
1213         if (efx->port_enabled)
1214                 rc = falcon_check_xmac(efx);
1215         mutex_unlock(&efx->mac_lock);
1216
1217         if (rc) {
1218                 if (monitor_reset) {
1219                         EFX_ERR(efx, "hardware monitor detected a fault: "
1220                                 "triggering reset\n");
1221                         efx_schedule_reset(efx, RESET_TYPE_MONITOR);
1222                 } else {
1223                         EFX_ERR(efx, "hardware monitor detected a fault, "
1224                                 "skipping reset\n");
1225                 }
1226         }
1227
1228         queue_delayed_work(efx->workqueue, &efx->monitor_work,
1229                            efx_monitor_interval);
1230 }
1231
1232 /**************************************************************************
1233  *
1234  * ioctls
1235  *
1236  *************************************************************************/
1237
1238 /* Net device ioctl
1239  * Context: process, rtnl_lock() held.
1240  */
1241 static int efx_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1242 {
1243         struct efx_nic *efx = netdev_priv(net_dev);
1244
1245         EFX_ASSERT_RESET_SERIALISED(efx);
1246
1247         return generic_mii_ioctl(&efx->mii, if_mii(ifr), cmd, NULL);
1248 }
1249
1250 /**************************************************************************
1251  *
1252  * NAPI interface
1253  *
1254  **************************************************************************/
1255
1256 static int efx_init_napi(struct efx_nic *efx)
1257 {
1258         struct efx_channel *channel;
1259         int rc;
1260
1261         efx_for_each_channel(channel, efx) {
1262                 channel->napi_dev = efx->net_dev;
1263                 rc = efx_lro_init(&channel->lro_mgr, efx);
1264                 if (rc)
1265                         goto err;
1266         }
1267         return 0;
1268  err:
1269         efx_fini_napi(efx);
1270         return rc;
1271 }
1272
1273 static void efx_fini_napi(struct efx_nic *efx)
1274 {
1275         struct efx_channel *channel;
1276
1277         efx_for_each_channel(channel, efx) {
1278                 efx_lro_fini(&channel->lro_mgr);
1279                 channel->napi_dev = NULL;
1280         }
1281 }
1282
1283 /**************************************************************************
1284  *
1285  * Kernel netpoll interface
1286  *
1287  *************************************************************************/
1288
1289 #ifdef CONFIG_NET_POLL_CONTROLLER
1290
1291 /* Although in the common case interrupts will be disabled, this is not
1292  * guaranteed. However, all our work happens inside the NAPI callback,
1293  * so no locking is required.
1294  */
1295 static void efx_netpoll(struct net_device *net_dev)
1296 {
1297         struct efx_nic *efx = netdev_priv(net_dev);
1298         struct efx_channel *channel;
1299
1300         efx_for_each_channel_with_interrupt(channel, efx)
1301                 efx_schedule_channel(channel);
1302 }
1303
1304 #endif
1305
1306 /**************************************************************************
1307  *
1308  * Kernel net device interface
1309  *
1310  *************************************************************************/
1311
1312 /* Context: process, rtnl_lock() held. */
1313 static int efx_net_open(struct net_device *net_dev)
1314 {
1315         struct efx_nic *efx = netdev_priv(net_dev);
1316         EFX_ASSERT_RESET_SERIALISED(efx);
1317
1318         EFX_LOG(efx, "opening device %s on CPU %d\n", net_dev->name,
1319                 raw_smp_processor_id());
1320
1321         efx_start_all(efx);
1322         return 0;
1323 }
1324
1325 /* Context: process, rtnl_lock() held.
1326  * Note that the kernel will ignore our return code; this method
1327  * should really be a void.
1328  */
1329 static int efx_net_stop(struct net_device *net_dev)
1330 {
1331         struct efx_nic *efx = netdev_priv(net_dev);
1332         int rc;
1333
1334         EFX_LOG(efx, "closing %s on CPU %d\n", net_dev->name,
1335                 raw_smp_processor_id());
1336
1337         /* Stop the device and flush all the channels */
1338         efx_stop_all(efx);
1339         efx_fini_channels(efx);
1340         rc = efx_init_channels(efx);
1341         if (rc)
1342                 efx_schedule_reset(efx, RESET_TYPE_DISABLE);
1343
1344         return 0;
1345 }
1346
1347 /* Context: process, dev_base_lock or RTNL held, non-blocking. */
1348 static struct net_device_stats *efx_net_stats(struct net_device *net_dev)
1349 {
1350         struct efx_nic *efx = netdev_priv(net_dev);
1351         struct efx_mac_stats *mac_stats = &efx->mac_stats;
1352         struct net_device_stats *stats = &net_dev->stats;
1353
1354         /* Update stats if possible, but do not wait if another thread
1355          * is updating them (or resetting the NIC); slightly stale
1356          * stats are acceptable.
1357          */
1358         if (!spin_trylock(&efx->stats_lock))
1359                 return stats;
1360         if (efx->state == STATE_RUNNING) {
1361                 falcon_update_stats_xmac(efx);
1362                 falcon_update_nic_stats(efx);
1363         }
1364         spin_unlock(&efx->stats_lock);
1365
1366         stats->rx_packets = mac_stats->rx_packets;
1367         stats->tx_packets = mac_stats->tx_packets;
1368         stats->rx_bytes = mac_stats->rx_bytes;
1369         stats->tx_bytes = mac_stats->tx_bytes;
1370         stats->multicast = mac_stats->rx_multicast;
1371         stats->collisions = mac_stats->tx_collision;
1372         stats->rx_length_errors = (mac_stats->rx_gtjumbo +
1373                                    mac_stats->rx_length_error);
1374         stats->rx_over_errors = efx->n_rx_nodesc_drop_cnt;
1375         stats->rx_crc_errors = mac_stats->rx_bad;
1376         stats->rx_frame_errors = mac_stats->rx_align_error;
1377         stats->rx_fifo_errors = mac_stats->rx_overflow;
1378         stats->rx_missed_errors = mac_stats->rx_missed;
1379         stats->tx_window_errors = mac_stats->tx_late_collision;
1380
1381         stats->rx_errors = (stats->rx_length_errors +
1382                             stats->rx_over_errors +
1383                             stats->rx_crc_errors +
1384                             stats->rx_frame_errors +
1385                             stats->rx_fifo_errors +
1386                             stats->rx_missed_errors +
1387                             mac_stats->rx_symbol_error);
1388         stats->tx_errors = (stats->tx_window_errors +
1389                             mac_stats->tx_bad);
1390
1391         return stats;
1392 }
1393
1394 /* Context: netif_tx_lock held, BHs disabled. */
1395 static void efx_watchdog(struct net_device *net_dev)
1396 {
1397         struct efx_nic *efx = netdev_priv(net_dev);
1398
1399         EFX_ERR(efx, "TX stuck with stop_count=%d port_enabled=%d: %s\n",
1400                 atomic_read(&efx->netif_stop_count), efx->port_enabled,
1401                 monitor_reset ? "resetting channels" : "skipping reset");
1402
1403         if (monitor_reset)
1404                 efx_schedule_reset(efx, RESET_TYPE_MONITOR);
1405 }
1406
1407
1408 /* Context: process, rtnl_lock() held. */
1409 static int efx_change_mtu(struct net_device *net_dev, int new_mtu)
1410 {
1411         struct efx_nic *efx = netdev_priv(net_dev);
1412         int rc = 0;
1413
1414         EFX_ASSERT_RESET_SERIALISED(efx);
1415
1416         if (new_mtu > EFX_MAX_MTU)
1417                 return -EINVAL;
1418
1419         efx_stop_all(efx);
1420
1421         EFX_LOG(efx, "changing MTU to %d\n", new_mtu);
1422
1423         efx_fini_channels(efx);
1424         net_dev->mtu = new_mtu;
1425         rc = efx_init_channels(efx);
1426         if (rc)
1427                 goto fail;
1428
1429         efx_start_all(efx);
1430         return rc;
1431
1432  fail:
1433         efx_schedule_reset(efx, RESET_TYPE_DISABLE);
1434         return rc;
1435 }
1436
1437 static int efx_set_mac_address(struct net_device *net_dev, void *data)
1438 {
1439         struct efx_nic *efx = netdev_priv(net_dev);
1440         struct sockaddr *addr = data;
1441         char *new_addr = addr->sa_data;
1442
1443         EFX_ASSERT_RESET_SERIALISED(efx);
1444
1445         if (!is_valid_ether_addr(new_addr)) {
1446                 DECLARE_MAC_BUF(mac);
1447                 EFX_ERR(efx, "invalid ethernet MAC address requested: %s\n",
1448                         print_mac(mac, new_addr));
1449                 return -EINVAL;
1450         }
1451
1452         memcpy(net_dev->dev_addr, new_addr, net_dev->addr_len);
1453
1454         /* Reconfigure the MAC */
1455         efx_reconfigure_port(efx);
1456
1457         return 0;
1458 }
1459
1460 /* Context: netif_tx_lock held, BHs disabled. */
1461 static void efx_set_multicast_list(struct net_device *net_dev)
1462 {
1463         struct efx_nic *efx = netdev_priv(net_dev);
1464         struct dev_mc_list *mc_list = net_dev->mc_list;
1465         union efx_multicast_hash *mc_hash = &efx->multicast_hash;
1466         int promiscuous;
1467         u32 crc;
1468         int bit;
1469         int i;
1470
1471         /* Set per-MAC promiscuity flag and reconfigure MAC if necessary */
1472         promiscuous = (net_dev->flags & IFF_PROMISC) ? 1 : 0;
1473         if (efx->promiscuous != promiscuous) {
1474                 efx->promiscuous = promiscuous;
1475                 /* Close the window between efx_stop_port() and efx_flush_all()
1476                  * by only queuing work when the port is enabled. */
1477                 if (efx->port_enabled)
1478                         queue_work(efx->workqueue, &efx->reconfigure_work);
1479         }
1480
1481         /* Build multicast hash table */
1482         if (promiscuous || (net_dev->flags & IFF_ALLMULTI)) {
1483                 memset(mc_hash, 0xff, sizeof(*mc_hash));
1484         } else {
1485                 memset(mc_hash, 0x00, sizeof(*mc_hash));
1486                 for (i = 0; i < net_dev->mc_count; i++) {
1487                         crc = ether_crc_le(ETH_ALEN, mc_list->dmi_addr);
1488                         bit = crc & (EFX_MCAST_HASH_ENTRIES - 1);
1489                         set_bit_le(bit, mc_hash->byte);
1490                         mc_list = mc_list->next;
1491                 }
1492         }
1493
1494         /* Create and activate new global multicast hash table */
1495         falcon_set_multicast_hash(efx);
1496 }
1497
1498 static int efx_netdev_event(struct notifier_block *this,
1499                             unsigned long event, void *ptr)
1500 {
1501         struct net_device *net_dev = ptr;
1502
1503         if (net_dev->open == efx_net_open && event == NETDEV_CHANGENAME) {
1504                 struct efx_nic *efx = netdev_priv(net_dev);
1505
1506                 strcpy(efx->name, net_dev->name);
1507         }
1508
1509         return NOTIFY_DONE;
1510 }
1511
1512 static struct notifier_block efx_netdev_notifier = {
1513         .notifier_call = efx_netdev_event,
1514 };
1515
1516 static int efx_register_netdev(struct efx_nic *efx)
1517 {
1518         struct net_device *net_dev = efx->net_dev;
1519         int rc;
1520
1521         net_dev->watchdog_timeo = 5 * HZ;
1522         net_dev->irq = efx->pci_dev->irq;
1523         net_dev->open = efx_net_open;
1524         net_dev->stop = efx_net_stop;
1525         net_dev->get_stats = efx_net_stats;
1526         net_dev->tx_timeout = &efx_watchdog;
1527         net_dev->hard_start_xmit = efx_hard_start_xmit;
1528         net_dev->do_ioctl = efx_ioctl;
1529         net_dev->change_mtu = efx_change_mtu;
1530         net_dev->set_mac_address = efx_set_mac_address;
1531         net_dev->set_multicast_list = efx_set_multicast_list;
1532 #ifdef CONFIG_NET_POLL_CONTROLLER
1533         net_dev->poll_controller = efx_netpoll;
1534 #endif
1535         SET_NETDEV_DEV(net_dev, &efx->pci_dev->dev);
1536         SET_ETHTOOL_OPS(net_dev, &efx_ethtool_ops);
1537
1538         /* Always start with carrier off; PHY events will detect the link */
1539         netif_carrier_off(efx->net_dev);
1540
1541         /* Clear MAC statistics */
1542         falcon_update_stats_xmac(efx);
1543         memset(&efx->mac_stats, 0, sizeof(efx->mac_stats));
1544
1545         rc = register_netdev(net_dev);
1546         if (rc) {
1547                 EFX_ERR(efx, "could not register net dev\n");
1548                 return rc;
1549         }
1550         strcpy(efx->name, net_dev->name);
1551
1552         return 0;
1553 }
1554
1555 static void efx_unregister_netdev(struct efx_nic *efx)
1556 {
1557         struct efx_tx_queue *tx_queue;
1558
1559         if (!efx->net_dev)
1560                 return;
1561
1562         BUG_ON(netdev_priv(efx->net_dev) != efx);
1563
1564         /* Free up any skbs still remaining. This has to happen before
1565          * we try to unregister the netdev as running their destructors
1566          * may be needed to get the device ref. count to 0. */
1567         efx_for_each_tx_queue(tx_queue, efx)
1568                 efx_release_tx_buffers(tx_queue);
1569
1570         if (efx_dev_registered(efx)) {
1571                 strlcpy(efx->name, pci_name(efx->pci_dev), sizeof(efx->name));
1572                 unregister_netdev(efx->net_dev);
1573         }
1574 }
1575
1576 /**************************************************************************
1577  *
1578  * Device reset and suspend
1579  *
1580  **************************************************************************/
1581
1582 /* The final hardware and software finalisation before reset. */
1583 static int efx_reset_down(struct efx_nic *efx, struct ethtool_cmd *ecmd)
1584 {
1585         int rc;
1586
1587         EFX_ASSERT_RESET_SERIALISED(efx);
1588
1589         rc = falcon_xmac_get_settings(efx, ecmd);
1590         if (rc) {
1591                 EFX_ERR(efx, "could not back up PHY settings\n");
1592                 goto fail;
1593         }
1594
1595         efx_fini_channels(efx);
1596         return 0;
1597
1598  fail:
1599         return rc;
1600 }
1601
1602 /* The first part of software initialisation after a hardware reset
1603  * This function does not handle serialisation with the kernel, it
1604  * assumes the caller has done this */
1605 static int efx_reset_up(struct efx_nic *efx, struct ethtool_cmd *ecmd)
1606 {
1607         int rc;
1608
1609         rc = efx_init_channels(efx);
1610         if (rc)
1611                 goto fail1;
1612
1613         /* Restore MAC and PHY settings. */
1614         rc = falcon_xmac_set_settings(efx, ecmd);
1615         if (rc) {
1616                 EFX_ERR(efx, "could not restore PHY settings\n");
1617                 goto fail2;
1618         }
1619
1620         return 0;
1621
1622  fail2:
1623         efx_fini_channels(efx);
1624  fail1:
1625         return rc;
1626 }
1627
1628 /* Reset the NIC as transparently as possible. Do not reset the PHY
1629  * Note that the reset may fail, in which case the card will be left
1630  * in a most-probably-unusable state.
1631  *
1632  * This function will sleep.  You cannot reset from within an atomic
1633  * state; use efx_schedule_reset() instead.
1634  *
1635  * Grabs the rtnl_lock.
1636  */
1637 static int efx_reset(struct efx_nic *efx)
1638 {
1639         struct ethtool_cmd ecmd;
1640         enum reset_type method = efx->reset_pending;
1641         int rc;
1642
1643         /* Serialise with kernel interfaces */
1644         rtnl_lock();
1645
1646         /* If we're not RUNNING then don't reset. Leave the reset_pending
1647          * flag set so that efx_pci_probe_main will be retried */
1648         if (efx->state != STATE_RUNNING) {
1649                 EFX_INFO(efx, "scheduled reset quenched. NIC not RUNNING\n");
1650                 goto unlock_rtnl;
1651         }
1652
1653         efx->state = STATE_RESETTING;
1654         EFX_INFO(efx, "resetting (%d)\n", method);
1655
1656         /* The net_dev->get_stats handler is quite slow, and will fail
1657          * if a fetch is pending over reset. Serialise against it. */
1658         spin_lock(&efx->stats_lock);
1659         spin_unlock(&efx->stats_lock);
1660
1661         efx_stop_all(efx);
1662         mutex_lock(&efx->mac_lock);
1663
1664         rc = efx_reset_down(efx, &ecmd);
1665         if (rc)
1666                 goto fail1;
1667
1668         rc = falcon_reset_hw(efx, method);
1669         if (rc) {
1670                 EFX_ERR(efx, "failed to reset hardware\n");
1671                 goto fail2;
1672         }
1673
1674         /* Allow resets to be rescheduled. */
1675         efx->reset_pending = RESET_TYPE_NONE;
1676
1677         /* Reinitialise bus-mastering, which may have been turned off before
1678          * the reset was scheduled. This is still appropriate, even in the
1679          * RESET_TYPE_DISABLE since this driver generally assumes the hardware
1680          * can respond to requests. */
1681         pci_set_master(efx->pci_dev);
1682
1683         /* Reinitialise device. This is appropriate in the RESET_TYPE_DISABLE
1684          * case so the driver can talk to external SRAM */
1685         rc = falcon_init_nic(efx);
1686         if (rc) {
1687                 EFX_ERR(efx, "failed to initialise NIC\n");
1688                 goto fail3;
1689         }
1690
1691         /* Leave device stopped if necessary */
1692         if (method == RESET_TYPE_DISABLE) {
1693                 /* Reinitialise the device anyway so the driver unload sequence
1694                  * can talk to the external SRAM */
1695                 falcon_init_nic(efx);
1696                 rc = -EIO;
1697                 goto fail4;
1698         }
1699
1700         rc = efx_reset_up(efx, &ecmd);
1701         if (rc)
1702                 goto fail5;
1703
1704         mutex_unlock(&efx->mac_lock);
1705         EFX_LOG(efx, "reset complete\n");
1706
1707         efx->state = STATE_RUNNING;
1708         efx_start_all(efx);
1709
1710  unlock_rtnl:
1711         rtnl_unlock();
1712         return 0;
1713
1714  fail5:
1715  fail4:
1716  fail3:
1717  fail2:
1718  fail1:
1719         EFX_ERR(efx, "has been disabled\n");
1720         efx->state = STATE_DISABLED;
1721
1722         mutex_unlock(&efx->mac_lock);
1723         rtnl_unlock();
1724         efx_unregister_netdev(efx);
1725         efx_fini_port(efx);
1726         return rc;
1727 }
1728
1729 /* The worker thread exists so that code that cannot sleep can
1730  * schedule a reset for later.
1731  */
1732 static void efx_reset_work(struct work_struct *data)
1733 {
1734         struct efx_nic *nic = container_of(data, struct efx_nic, reset_work);
1735
1736         efx_reset(nic);
1737 }
1738
1739 void efx_schedule_reset(struct efx_nic *efx, enum reset_type type)
1740 {
1741         enum reset_type method;
1742
1743         if (efx->reset_pending != RESET_TYPE_NONE) {
1744                 EFX_INFO(efx, "quenching already scheduled reset\n");
1745                 return;
1746         }
1747
1748         switch (type) {
1749         case RESET_TYPE_INVISIBLE:
1750         case RESET_TYPE_ALL:
1751         case RESET_TYPE_WORLD:
1752         case RESET_TYPE_DISABLE:
1753                 method = type;
1754                 break;
1755         case RESET_TYPE_RX_RECOVERY:
1756         case RESET_TYPE_RX_DESC_FETCH:
1757         case RESET_TYPE_TX_DESC_FETCH:
1758         case RESET_TYPE_TX_SKIP:
1759                 method = RESET_TYPE_INVISIBLE;
1760                 break;
1761         default:
1762                 method = RESET_TYPE_ALL;
1763                 break;
1764         }
1765
1766         if (method != type)
1767                 EFX_LOG(efx, "scheduling reset (%d:%d)\n", type, method);
1768         else
1769                 EFX_LOG(efx, "scheduling reset (%d)\n", method);
1770
1771         efx->reset_pending = method;
1772
1773         queue_work(efx->reset_workqueue, &efx->reset_work);
1774 }
1775
1776 /**************************************************************************
1777  *
1778  * List of NICs we support
1779  *
1780  **************************************************************************/
1781
1782 /* PCI device ID table */
1783 static struct pci_device_id efx_pci_table[] __devinitdata = {
1784         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_A_P_DEVID),
1785          .driver_data = (unsigned long) &falcon_a_nic_type},
1786         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_B_P_DEVID),
1787          .driver_data = (unsigned long) &falcon_b_nic_type},
1788         {0}                     /* end of list */
1789 };
1790
1791 /**************************************************************************
1792  *
1793  * Dummy PHY/MAC/Board operations
1794  *
1795  * Can be used where the MAC does not implement this operation
1796  * Needed so all function pointers are valid and do not have to be tested
1797  * before use
1798  *
1799  **************************************************************************/
1800 int efx_port_dummy_op_int(struct efx_nic *efx)
1801 {
1802         return 0;
1803 }
1804 void efx_port_dummy_op_void(struct efx_nic *efx) {}
1805 void efx_port_dummy_op_blink(struct efx_nic *efx, int blink) {}
1806
1807 static struct efx_phy_operations efx_dummy_phy_operations = {
1808         .init            = efx_port_dummy_op_int,
1809         .reconfigure     = efx_port_dummy_op_void,
1810         .check_hw        = efx_port_dummy_op_int,
1811         .fini            = efx_port_dummy_op_void,
1812         .clear_interrupt = efx_port_dummy_op_void,
1813         .reset_xaui      = efx_port_dummy_op_void,
1814 };
1815
1816 /* Dummy board operations */
1817 static int efx_nic_dummy_op_int(struct efx_nic *nic)
1818 {
1819         return 0;
1820 }
1821
1822 static struct efx_board efx_dummy_board_info = {
1823         .init    = efx_nic_dummy_op_int,
1824         .init_leds = efx_port_dummy_op_int,
1825         .set_fault_led = efx_port_dummy_op_blink,
1826         .fini   = efx_port_dummy_op_void,
1827 };
1828
1829 /**************************************************************************
1830  *
1831  * Data housekeeping
1832  *
1833  **************************************************************************/
1834
1835 /* This zeroes out and then fills in the invariants in a struct
1836  * efx_nic (including all sub-structures).
1837  */
1838 static int efx_init_struct(struct efx_nic *efx, struct efx_nic_type *type,
1839                            struct pci_dev *pci_dev, struct net_device *net_dev)
1840 {
1841         struct efx_channel *channel;
1842         struct efx_tx_queue *tx_queue;
1843         struct efx_rx_queue *rx_queue;
1844         int i, rc;
1845
1846         /* Initialise common structures */
1847         memset(efx, 0, sizeof(*efx));
1848         spin_lock_init(&efx->biu_lock);
1849         spin_lock_init(&efx->phy_lock);
1850         INIT_WORK(&efx->reset_work, efx_reset_work);
1851         INIT_DELAYED_WORK(&efx->monitor_work, efx_monitor);
1852         efx->pci_dev = pci_dev;
1853         efx->state = STATE_INIT;
1854         efx->reset_pending = RESET_TYPE_NONE;
1855         strlcpy(efx->name, pci_name(pci_dev), sizeof(efx->name));
1856         efx->board_info = efx_dummy_board_info;
1857
1858         efx->net_dev = net_dev;
1859         efx->rx_checksum_enabled = 1;
1860         spin_lock_init(&efx->netif_stop_lock);
1861         spin_lock_init(&efx->stats_lock);
1862         mutex_init(&efx->mac_lock);
1863         efx->phy_op = &efx_dummy_phy_operations;
1864         efx->mii.dev = net_dev;
1865         INIT_WORK(&efx->reconfigure_work, efx_reconfigure_work);
1866         atomic_set(&efx->netif_stop_count, 1);
1867
1868         for (i = 0; i < EFX_MAX_CHANNELS; i++) {
1869                 channel = &efx->channel[i];
1870                 channel->efx = efx;
1871                 channel->channel = i;
1872                 channel->evqnum = i;
1873                 channel->work_pending = 0;
1874         }
1875         for (i = 0; i < EFX_TX_QUEUE_COUNT; i++) {
1876                 tx_queue = &efx->tx_queue[i];
1877                 tx_queue->efx = efx;
1878                 tx_queue->queue = i;
1879                 tx_queue->buffer = NULL;
1880                 tx_queue->channel = &efx->channel[0]; /* for safety */
1881                 tx_queue->tso_headers_free = NULL;
1882         }
1883         for (i = 0; i < EFX_MAX_RX_QUEUES; i++) {
1884                 rx_queue = &efx->rx_queue[i];
1885                 rx_queue->efx = efx;
1886                 rx_queue->queue = i;
1887                 rx_queue->channel = &efx->channel[0]; /* for safety */
1888                 rx_queue->buffer = NULL;
1889                 spin_lock_init(&rx_queue->add_lock);
1890                 INIT_DELAYED_WORK(&rx_queue->work, efx_rx_work);
1891         }
1892
1893         efx->type = type;
1894
1895         /* Sanity-check NIC type */
1896         EFX_BUG_ON_PARANOID(efx->type->txd_ring_mask &
1897                             (efx->type->txd_ring_mask + 1));
1898         EFX_BUG_ON_PARANOID(efx->type->rxd_ring_mask &
1899                             (efx->type->rxd_ring_mask + 1));
1900         EFX_BUG_ON_PARANOID(efx->type->evq_size &
1901                             (efx->type->evq_size - 1));
1902         /* As close as we can get to guaranteeing that we don't overflow */
1903         EFX_BUG_ON_PARANOID(efx->type->evq_size <
1904                             (efx->type->txd_ring_mask + 1 +
1905                              efx->type->rxd_ring_mask + 1));
1906         EFX_BUG_ON_PARANOID(efx->type->phys_addr_channels > EFX_MAX_CHANNELS);
1907
1908         /* Higher numbered interrupt modes are less capable! */
1909         efx->interrupt_mode = max(efx->type->max_interrupt_mode,
1910                                   interrupt_mode);
1911
1912         efx->workqueue = create_singlethread_workqueue("sfc_work");
1913         if (!efx->workqueue) {
1914                 rc = -ENOMEM;
1915                 goto fail1;
1916         }
1917
1918         efx->reset_workqueue = create_singlethread_workqueue("sfc_reset");
1919         if (!efx->reset_workqueue) {
1920                 rc = -ENOMEM;
1921                 goto fail2;
1922         }
1923
1924         return 0;
1925
1926  fail2:
1927         destroy_workqueue(efx->workqueue);
1928         efx->workqueue = NULL;
1929
1930  fail1:
1931         return rc;
1932 }
1933
1934 static void efx_fini_struct(struct efx_nic *efx)
1935 {
1936         if (efx->reset_workqueue) {
1937                 destroy_workqueue(efx->reset_workqueue);
1938                 efx->reset_workqueue = NULL;
1939         }
1940         if (efx->workqueue) {
1941                 destroy_workqueue(efx->workqueue);
1942                 efx->workqueue = NULL;
1943         }
1944 }
1945
1946 /**************************************************************************
1947  *
1948  * PCI interface
1949  *
1950  **************************************************************************/
1951
1952 /* Main body of final NIC shutdown code
1953  * This is called only at module unload (or hotplug removal).
1954  */
1955 static void efx_pci_remove_main(struct efx_nic *efx)
1956 {
1957         EFX_ASSERT_RESET_SERIALISED(efx);
1958
1959         /* Skip everything if we never obtained a valid membase */
1960         if (!efx->membase)
1961                 return;
1962
1963         efx_fini_channels(efx);
1964         efx_fini_port(efx);
1965
1966         /* Shutdown the board, then the NIC and board state */
1967         efx->board_info.fini(efx);
1968         falcon_fini_interrupt(efx);
1969
1970         efx_fini_napi(efx);
1971         efx_remove_all(efx);
1972 }
1973
1974 /* Final NIC shutdown
1975  * This is called only at module unload (or hotplug removal).
1976  */
1977 static void efx_pci_remove(struct pci_dev *pci_dev)
1978 {
1979         struct efx_nic *efx;
1980
1981         efx = pci_get_drvdata(pci_dev);
1982         if (!efx)
1983                 return;
1984
1985         /* Mark the NIC as fini, then stop the interface */
1986         rtnl_lock();
1987         efx->state = STATE_FINI;
1988         dev_close(efx->net_dev);
1989
1990         /* Allow any queued efx_resets() to complete */
1991         rtnl_unlock();
1992
1993         if (efx->membase == NULL)
1994                 goto out;
1995
1996         efx_unregister_netdev(efx);
1997
1998         /* Wait for any scheduled resets to complete. No more will be
1999          * scheduled from this point because efx_stop_all() has been
2000          * called, we are no longer registered with driverlink, and
2001          * the net_device's have been removed. */
2002         flush_workqueue(efx->reset_workqueue);
2003
2004         efx_pci_remove_main(efx);
2005
2006 out:
2007         efx_fini_io(efx);
2008         EFX_LOG(efx, "shutdown successful\n");
2009
2010         pci_set_drvdata(pci_dev, NULL);
2011         efx_fini_struct(efx);
2012         free_netdev(efx->net_dev);
2013 };
2014
2015 /* Main body of NIC initialisation
2016  * This is called at module load (or hotplug insertion, theoretically).
2017  */
2018 static int efx_pci_probe_main(struct efx_nic *efx)
2019 {
2020         int rc;
2021
2022         /* Do start-of-day initialisation */
2023         rc = efx_probe_all(efx);
2024         if (rc)
2025                 goto fail1;
2026
2027         rc = efx_init_napi(efx);
2028         if (rc)
2029                 goto fail2;
2030
2031         /* Initialise the board */
2032         rc = efx->board_info.init(efx);
2033         if (rc) {
2034                 EFX_ERR(efx, "failed to initialise board\n");
2035                 goto fail3;
2036         }
2037
2038         rc = falcon_init_nic(efx);
2039         if (rc) {
2040                 EFX_ERR(efx, "failed to initialise NIC\n");
2041                 goto fail4;
2042         }
2043
2044         rc = efx_init_port(efx);
2045         if (rc) {
2046                 EFX_ERR(efx, "failed to initialise port\n");
2047                 goto fail5;
2048         }
2049
2050         rc = efx_init_channels(efx);
2051         if (rc)
2052                 goto fail6;
2053
2054         rc = falcon_init_interrupt(efx);
2055         if (rc)
2056                 goto fail7;
2057
2058         return 0;
2059
2060  fail7:
2061         efx_fini_channels(efx);
2062  fail6:
2063         efx_fini_port(efx);
2064  fail5:
2065  fail4:
2066  fail3:
2067         efx_fini_napi(efx);
2068  fail2:
2069         efx_remove_all(efx);
2070  fail1:
2071         return rc;
2072 }
2073
2074 /* NIC initialisation
2075  *
2076  * This is called at module load (or hotplug insertion,
2077  * theoretically).  It sets up PCI mappings, tests and resets the NIC,
2078  * sets up and registers the network devices with the kernel and hooks
2079  * the interrupt service routine.  It does not prepare the device for
2080  * transmission; this is left to the first time one of the network
2081  * interfaces is brought up (i.e. efx_net_open).
2082  */
2083 static int __devinit efx_pci_probe(struct pci_dev *pci_dev,
2084                                    const struct pci_device_id *entry)
2085 {
2086         struct efx_nic_type *type = (struct efx_nic_type *) entry->driver_data;
2087         struct net_device *net_dev;
2088         struct efx_nic *efx;
2089         int i, rc;
2090
2091         /* Allocate and initialise a struct net_device and struct efx_nic */
2092         net_dev = alloc_etherdev(sizeof(*efx));
2093         if (!net_dev)
2094                 return -ENOMEM;
2095         net_dev->features |= (NETIF_F_IP_CSUM | NETIF_F_SG |
2096                               NETIF_F_HIGHDMA | NETIF_F_TSO);
2097         if (lro)
2098                 net_dev->features |= NETIF_F_LRO;
2099         efx = netdev_priv(net_dev);
2100         pci_set_drvdata(pci_dev, efx);
2101         rc = efx_init_struct(efx, type, pci_dev, net_dev);
2102         if (rc)
2103                 goto fail1;
2104
2105         EFX_INFO(efx, "Solarflare Communications NIC detected\n");
2106
2107         /* Set up basic I/O (BAR mappings etc) */
2108         rc = efx_init_io(efx);
2109         if (rc)
2110                 goto fail2;
2111
2112         /* No serialisation is required with the reset path because
2113          * we're in STATE_INIT. */
2114         for (i = 0; i < 5; i++) {
2115                 rc = efx_pci_probe_main(efx);
2116                 if (rc == 0)
2117                         break;
2118
2119                 /* Serialise against efx_reset(). No more resets will be
2120                  * scheduled since efx_stop_all() has been called, and we
2121                  * have not and never have been registered with either
2122                  * the rtnetlink or driverlink layers. */
2123                 flush_workqueue(efx->reset_workqueue);
2124
2125                 /* Retry if a recoverably reset event has been scheduled */
2126                 if ((efx->reset_pending != RESET_TYPE_INVISIBLE) &&
2127                     (efx->reset_pending != RESET_TYPE_ALL))
2128                         goto fail3;
2129
2130                 efx->reset_pending = RESET_TYPE_NONE;
2131         }
2132
2133         if (rc) {
2134                 EFX_ERR(efx, "Could not reset NIC\n");
2135                 goto fail4;
2136         }
2137
2138         /* Switch to the running state before we expose the device to
2139          * the OS.  This is to ensure that the initial gathering of
2140          * MAC stats succeeds. */
2141         rtnl_lock();
2142         efx->state = STATE_RUNNING;
2143         rtnl_unlock();
2144
2145         rc = efx_register_netdev(efx);
2146         if (rc)
2147                 goto fail5;
2148
2149         EFX_LOG(efx, "initialisation successful\n");
2150
2151         return 0;
2152
2153  fail5:
2154         efx_pci_remove_main(efx);
2155  fail4:
2156  fail3:
2157         efx_fini_io(efx);
2158  fail2:
2159         efx_fini_struct(efx);
2160  fail1:
2161         EFX_LOG(efx, "initialisation failed. rc=%d\n", rc);
2162         free_netdev(net_dev);
2163         return rc;
2164 }
2165
2166 static struct pci_driver efx_pci_driver = {
2167         .name           = EFX_DRIVER_NAME,
2168         .id_table       = efx_pci_table,
2169         .probe          = efx_pci_probe,
2170         .remove         = efx_pci_remove,
2171 };
2172
2173 /**************************************************************************
2174  *
2175  * Kernel module interface
2176  *
2177  *************************************************************************/
2178
2179 module_param(interrupt_mode, uint, 0444);
2180 MODULE_PARM_DESC(interrupt_mode,
2181                  "Interrupt mode (0=>MSIX 1=>MSI 2=>legacy)");
2182
2183 static int __init efx_init_module(void)
2184 {
2185         int rc;
2186
2187         printk(KERN_INFO "Solarflare NET driver v" EFX_DRIVER_VERSION "\n");
2188
2189         rc = register_netdevice_notifier(&efx_netdev_notifier);
2190         if (rc)
2191                 goto err_notifier;
2192
2193         refill_workqueue = create_workqueue("sfc_refill");
2194         if (!refill_workqueue) {
2195                 rc = -ENOMEM;
2196                 goto err_refill;
2197         }
2198
2199         rc = pci_register_driver(&efx_pci_driver);
2200         if (rc < 0)
2201                 goto err_pci;
2202
2203         return 0;
2204
2205  err_pci:
2206         destroy_workqueue(refill_workqueue);
2207  err_refill:
2208         unregister_netdevice_notifier(&efx_netdev_notifier);
2209  err_notifier:
2210         return rc;
2211 }
2212
2213 static void __exit efx_exit_module(void)
2214 {
2215         printk(KERN_INFO "Solarflare NET driver unloading\n");
2216
2217         pci_unregister_driver(&efx_pci_driver);
2218         destroy_workqueue(refill_workqueue);
2219         unregister_netdevice_notifier(&efx_netdev_notifier);
2220
2221 }
2222
2223 module_init(efx_init_module);
2224 module_exit(efx_exit_module);
2225
2226 MODULE_AUTHOR("Michael Brown <mbrown@fensystems.co.uk> and "
2227               "Solarflare Communications");
2228 MODULE_DESCRIPTION("Solarflare Communications network driver");
2229 MODULE_LICENSE("GPL");
2230 MODULE_DEVICE_TABLE(pci, efx_pci_table);